--- /srv/rebuilderd/tmp/rebuilderd3NIT5g/inputs/qemu-system-mips_10.1.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderd3NIT5g/out/qemu-system-mips_10.1.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-10-21 05:03:28.000000 debian-binary │ -rw-r--r-- 0 0 0 1436 2025-10-21 05:03:28.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6265948 2025-10-21 05:03:28.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 6266324 2025-10-21 05:03:28.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-mips │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x223631 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x808808 0x00808808 0x00808808 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x808838 0x00808838 0x00808838 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x808834 0x808834 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x808864 0x808864 R E 0x10000 │ │ │ │ LOAD 0x80d1e8 0x0081d1e8 0x0081d1e8 0x183d5c 0x1aa920 RW 0x10000 │ │ │ │ DYNAMIC 0x8ba8c4 0x008ca8c4 0x008ca8c4 0x001d8 0x001d8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x808814 0x00808814 0x00808814 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x808844 0x00808844 0x00808844 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x80d1e8 0x0081d1e8 0x0081d1e8 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x80d1e8 0x0081d1e8 0x0081d1e8 0xb2e18 0xb2e18 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008958c 08958c 0a8825 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00131db2 131db2 00bd22 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0013dad4 13dad4 0003f0 00 A 5 19 4 │ │ │ │ [ 8] .rel.dyn REL 0013dec4 13dec4 0dbfa0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00219e64 219e64 001e70 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0021bcd4 21bcd4 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0021bce0 21bce0 002fd4 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0021ecb8 21ecb8 498bb8 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 006b7870 6b7870 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 006b7878 6b7878 150f90 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00808808 808808 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00808810 808810 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00808814 808814 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0021ecb8 21ecb8 498be8 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 006b78a0 6b78a0 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 006b78a8 6b78a8 150f90 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00808838 808838 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00808840 808840 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00808844 808844 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0081d1e8 80d1e8 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0081d1e8 80d1e8 000710 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0081d8f8 80d8f8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0081d900 80d900 0acfc4 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 008ca8c4 8ba8c4 0001d8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 008caa9c 8baa9c 005564 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 008d0000 8c0000 0d0f44 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1031,266 +1031,266 @@ │ │ │ │ 1027: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1028: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1029: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1030: 009c668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1031: 003ff439 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1032: 00993700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ 1033: 008f0004 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_s │ │ │ │ - 1034: 00598f81 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1034: 00598fb1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1035: 008d55cc 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1036: 0057b311 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1036: 0057b341 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1037: 009c6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1038: 0099bb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1039: 009a1158 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1040: 008dcadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1041: 009c51cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1042: 00621cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1043: 00574e3d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1044: 0067173d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1042: 00621d05 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1043: 00574e6d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1044: 0067176d 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1045: 009c5e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1046: 009c6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1047: 00497f39 74 FUNC GLOBAL DEFAULT 12 helper_shra_r_w │ │ │ │ 1048: 00991194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1049: 008a2b4c 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1050: 0048f395 168 FUNC GLOBAL DEFAULT 12 helper_mtthi │ │ │ │ 1051: 009c6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1052: 006242e1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1052: 00624311 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1053: 00253569 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1054: 009c7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1055: 009c607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1056: 0099bbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1057: 00660d71 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1058: 0063c925 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1057: 00660da1 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1058: 0063c955 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1059: 0098d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1060: 0065aa51 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1060: 0065aa81 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1061: 009c59d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1062: 00339bfd 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1063: 0062a911 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1063: 0062a941 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1064: 002616f1 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1065: 00993c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1066: 0068fc85 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1066: 0068fcb5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1067: 009c58d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1068: 009c6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1069: 0099cf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1070: 009c5326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1071: 0067c35d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1071: 0067c38d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1072: 00999274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1073: 0099fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1074: 0061e159 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1074: 0061e189 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1075: 0089fd8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1076: 0099e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1077: 009c5e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1078: 009c6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1079: 0098cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1080: 0036ddb1 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1081: 009c54c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1082: 0059f699 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1083: 00525141 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1082: 0059f6c9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1083: 00525171 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1084: 004979c5 76 FUNC GLOBAL DEFAULT 12 helper_precrq_rs_ph_w │ │ │ │ 1085: 0099773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1086: 009c603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1087: 0098db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1088: 009c58a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1089: 00998124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1090: 003cf4d9 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1091: 009937b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1092: 009c6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1093: 0061407d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1094: 00658cc5 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1093: 006140ad 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1094: 00658cf5 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1095: 009c6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1096: 009908bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1097: 0040aed9 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1098: 009c58fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1099: 009939d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1100: 003d4019 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1101: 00620b5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1101: 00620b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1102: 009c5650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1103: 009c6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1104: 002972e5 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1105: 0066b31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1105: 0066b34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1106: 009c6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1107: 009c5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1108: 0098c848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1109: 008ffc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_b │ │ │ │ 1110: 004704d1 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1111: 008ffa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_d │ │ │ │ 1112: 003410fd 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1113: 0046f055 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1114: 00645f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1115: 0052b4bd 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1114: 00645fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1115: 0052b4ed 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1116: 00441ce9 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1117: 008f769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsri_df │ │ │ │ - 1118: 006073d1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1118: 00607401 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1119: 008ffba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_h │ │ │ │ 1120: 00994bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1121: 005b1101 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1121: 005b1131 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1122: 0098edf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1123: 0044fc49 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1124: 00265229 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1125: 009c6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1126: 009a40a0 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1127: 003e0e4d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1128: 00664c59 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1128: 00664c89 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1129: 00989844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1130: 009c5c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1131: 0065dac9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1131: 0065daf9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1132: 0099766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1133: 0048277d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1134: 009c68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1135: 009c7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1136: 008ffb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_w │ │ │ │ 1137: 009c6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1138: 0063e255 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1139: 0066c151 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1138: 0063e285 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1139: 0066c181 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1140: 009c6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1141: 006060fd 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1141: 0060612d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1142: 009c6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1143: 00414df5 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1144: 0030302d 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1145: 00497945 32 FUNC GLOBAL DEFAULT 12 helper_precrq_qb_ph │ │ │ │ 1146: 009c52fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1147: 0099d63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1148: 003d3df1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1149: 00313349 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1150: 00990024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1151: 0098d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1152: 006afda1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1152: 006afdd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1153: 002b847d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1154: 0059afb9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1154: 0059afe9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1155: 0040d0d9 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ 1156: 00497191 44 FUNC GLOBAL DEFAULT 12 helper_subqh_ph │ │ │ │ - 1157: 0068db25 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1157: 0068db55 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1158: 0098b708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1159: 009c697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1160: 00999a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1161: 008d0010 4 OBJECT GLOBAL DEFAULT 24 bfd_mips_num_opcodes │ │ │ │ 1162: 003e74b9 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1163: 009c5aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1164: 0084a2f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1165: 00990124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1166: 0027e85d 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1167: 009c739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1168: 00991b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1169: 0099b72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1170: 0049cad1 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_d │ │ │ │ 1171: 00224e71 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1172: 00654461 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1172: 00654491 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1173: 009c64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1174: 0098f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1175: 00993ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1176: 009c6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1177: 009c6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1178: 0099f780 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1179: 008de7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1180: 009c59fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1181: 003c0d4d 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1182: 009c50c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1183: 0048f651 252 FUNC GLOBAL DEFAULT 12 helper_evpe │ │ │ │ - 1184: 00657f0d 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1184: 00657f3d 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1185: 0098f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1186: 0049cad9 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_s │ │ │ │ 1187: 00441251 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1188: 00680c29 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1189: 0064b4cd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1188: 00680c59 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1189: 0064b4fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1190: 0098dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1191: 002ff115 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1192: 0068546d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1193: 007e9080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1192: 0068549d 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1193: 007e90b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1194: 009c5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1195: 009c696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1196: 0049b12d 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_d │ │ │ │ - 1197: 005817dd 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1197: 0058180d 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1198: 009c6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1199: 0099feb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1200: 0061f805 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1200: 0061f835 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1201: 002b3e1d 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1202: 00659725 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1203: 00617ba9 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1202: 00659755 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1203: 00617bd9 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1204: 0099a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1205: 0099ebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1206: 003e9095 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1207: 009c5712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1208: 009c6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1209: 0046afdd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1210: 009c5045 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1211: 00662ca9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1211: 00662cd9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1212: 008f3d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsu │ │ │ │ 1213: 004417c5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1214: 003c008d 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1215: 002572f5 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1216: 0049b1f1 192 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_s │ │ │ │ 1217: 002565f1 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1218: 008e9128 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_eq │ │ │ │ 1219: 0047f5ed 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1220: 0064ad45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1220: 0064ad75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1221: 008db5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1222: 0055bf45 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1222: 0055bf75 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1223: 009c51c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1224: 005d08a9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1224: 005d08d9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1225: 009c6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1226: 00383f65 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1227: 009c5da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1228: 0099d69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1229: 002e61f9 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1230: 0098e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1231: 0098f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1232: 00485581 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1233: 0048f2ed 168 FUNC GLOBAL DEFAULT 12 helper_mttlo │ │ │ │ 1234: 009c511c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1235: 00611479 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1236: 0053f4bd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1237: 006674d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1235: 006114a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1236: 0053f4ed 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1237: 00667509 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1238: 002c0a81 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1239: 0060fead 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1239: 0060fedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1240: 0043a9cd 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1241: 009936a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1242: 009a0890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1243: 00557ef9 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1243: 00557f29 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1244: 009c55f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1245: 0069caed 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1245: 0069cb1d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1246: 009c7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1247: 00991514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1248: 00678401 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1248: 00678431 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1249: 0099a034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1250: 0045a909 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1251: 00644eb9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1251: 00644ee9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1252: 00989cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1253: 0064ab75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1253: 0064aba5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1254: 0099be7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1255: 009c53d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1256: 0099760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1257: 0059fa75 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1258: 005237d5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1257: 0059faa5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1258: 00523805 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1259: 00993870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1260: 002901dd 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1261: 009c561a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1262: 009a047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1263: 005e5c25 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1263: 005e5c55 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1264: 0098f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1265: 00996868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1266: 009c6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1267: 00638d41 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1267: 00638d71 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1268: 00339b55 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1269: 0098c2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1270: 0026e131 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1271: 009c5928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1272: 0099dfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1273: 009c6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1274: 00583a85 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1274: 00583ab5 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1275: 0099c3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1276: 0098fda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1277: 0064dde9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1277: 0064de19 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1278: 009c5978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1279: 00348da9 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1280: 008a1c18 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1281: 009c5938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1282: 0065c7cd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1282: 0065c7fd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1283: 0098c300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1284: 0098f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1285: 0052a8e9 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1285: 0052a919 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1286: 002fe2f1 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1287: 009c5cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1288: 0025d6f1 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1289: 008ee534 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhuh │ │ │ │ 1290: 0098a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1291: 009c68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1292: 00990fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1308,261 +1308,261 @@ │ │ │ │ 1304: 009c65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1305: 009c5aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1306: 003a2ec9 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1307: 004cc2bd 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_s_df │ │ │ │ 1308: 00485329 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1309: 00313305 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1310: 003984fd 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1311: 0057eb1d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1311: 0057eb4d 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1312: 002949ed 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1313: 006ae4a9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1314: 0059655d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1315: 00633489 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1313: 006ae4d9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1314: 0059658d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1315: 006334b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1316: 008a2424 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1317: 009c5004 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1318: 009c710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1319: 0046b3c5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1320: 008ef638 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_s │ │ │ │ 1321: 003eb021 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1322: 00673da5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1322: 00673dd5 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1323: 009c54f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1324: 00991b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1325: 00489ec1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1326: 006903a1 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1326: 006903d1 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1327: 009c6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1328: 00467775 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1329: 00599269 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1329: 00599299 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1330: 004c3349 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_df │ │ │ │ 1331: 002f77dd 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1332: 0025d4f5 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1333: 009c6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1334: 003343c5 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1335: 004cc66d 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_s_df │ │ │ │ 1336: 009c7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1337: 0062e831 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1337: 0062e861 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1338: 009c557a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1339: 006460fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1339: 0064612d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1340: 009c5df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1341: 0051fa31 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1342: 006346fd 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1341: 0051fa61 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1342: 0063472d 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1343: 00486055 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1344: 0043f659 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1345: 0063b125 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1345: 0063b155 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1346: 00405e81 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1347: 00997228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1348: 00998e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1349: 0036dd5d 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1350: 003e1731 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1351: 0099ef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1352: 002f85d1 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1353: 004ca305 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_a_df │ │ │ │ 1354: 0098cad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1355: 009a0ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1356: 009c66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1357: 00403995 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1358: 00627d79 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1358: 00627da9 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1359: 00991724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1360: 009a0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1361: 0098ae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1362: 00999884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1363: 009c5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1364: 009c693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1365: 0057d0e5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1366: 006565a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1365: 0057d115 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1366: 006565d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1367: 0098dddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1368: 007e90e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1368: 007e9110 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1369: 00991e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1370: 008d9644 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1371: 0045a845 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1372: 00419f21 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1373: 009c772c 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1374: 0039df8d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1375: 00499a5d 48 FUNC GLOBAL DEFAULT 12 helper_wait │ │ │ │ - 1376: 006560c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1377: 0054f765 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1376: 006560f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1377: 0054f795 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1378: 0098bbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1379: 0049eb45 184 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1380: 006a8f79 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1381: 006a5075 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1380: 006a8fa9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1381: 006a50a5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1382: 009c6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1383: 00996fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1384: 009c688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1385: 009c7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1386: 0061e6a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1386: 0061e6d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1387: 002613a9 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1388: 00543839 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1388: 00543869 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1389: 009c59f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1390: 0099b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1391: 002e58b1 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1392: 0066f82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1392: 0066f85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1393: 009c746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1394: 0099502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1395: 009c59e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1396: 009c6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1397: 0049ebfd 182 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1398: 009c5ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1399: 009c5e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1400: 0065cd79 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1400: 0065cda9 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1401: 009c69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1402: 009910c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1403: 0048d395 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschedule │ │ │ │ 1404: 009c708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1405: 0049d3d1 250 FUNC GLOBAL DEFAULT 12 float_class_d │ │ │ │ 1406: 004a1abd 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ole │ │ │ │ 1407: 00456875 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1408: 0069e441 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1408: 0069e471 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1409: 009c73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1410: 005568d5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1411: 006855f9 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1410: 00556905 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1411: 00685629 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1412: 00989764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1413: 008d7af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1414: 009c6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1415: 00585051 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1415: 00585081 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1416: 0098d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1417: 004891c1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1418: 005528cd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1418: 005528fd 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1419: 009c6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1420: 009c73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1421: 0098e368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1422: 009c6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1423: 0098b9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1424: 0049d58d 206 FUNC GLOBAL DEFAULT 12 float_class_s │ │ │ │ 1425: 004a1761 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_olt │ │ │ │ 1426: 008db4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1427: 009c5eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1428: 0055c161 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1428: 0055c191 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1429: 00992df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ - 1430: 004d9171 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ + 1430: 004d91a1 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ 1431: 009c5424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ 1432: 004bc115 104 FUNC GLOBAL DEFAULT 12 helper_msa_xor_v │ │ │ │ - 1433: 0059a775 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1434: 006b2e1d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1435: 00631839 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1433: 0059a7a5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1434: 006b2e4d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1435: 00631869 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1436: 0099bc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1437: 009c54d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1438: 009c5974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1439: 006a6d91 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1440: 00685d81 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1441: 0059f5ad 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1439: 006a6dc1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1440: 00685db1 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1441: 0059f5dd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1442: 002f0505 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1443: 008d08e0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1444: 009999c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1445: 0098c0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1446: 0048bec5 102 FUNC GLOBAL DEFAULT 12 sync_c0_status │ │ │ │ - 1447: 00637f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1447: 00637f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1448: 004799a9 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1449: 0098ef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1450: 003cf3c9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1451: 003d44e9 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1452: 004a7ccd 124 FUNC GLOBAL DEFAULT 12 helper_pminsh │ │ │ │ 1453: 004cc10d 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffqr_df │ │ │ │ 1454: 00994c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1455: 008f1f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_d │ │ │ │ 1456: 009c6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1457: 0098e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1458: 003769b5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1459: 0064e745 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1460: 00662f9d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1459: 0064e775 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1460: 00662fcd 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1461: 00998d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1462: 0098aef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1463: 00661335 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1463: 00661365 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1464: 009a39d4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1465: 009c51f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1466: 009c614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1467: 004826a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1468: 00421eed 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1469: 009c7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1470: 003be361 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1471: 009c6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1472: 00342d19 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1473: 00489351 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1474: 005cef91 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1475: 00631469 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1474: 005cefc1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1475: 00631499 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1476: 00499025 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_le_qb │ │ │ │ 1477: 008f09d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_s │ │ │ │ 1478: 009c5c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1479: 00489785 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1480: 008a2104 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1481: 0099bcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1482: 009998d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1483: 00993dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1484: 00650931 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1484: 00650961 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1485: 009a00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1486: 0059f175 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1486: 0059f1a5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1487: 003d53ad 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1488: 00688b8d 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1488: 00688bbd 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1489: 00998804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1490: 0058d51d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1491: 00628785 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1490: 0058d54d 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1491: 006287b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1492: 009c7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1493: 00481391 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1494: 009c717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1495: 008e9338 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_le │ │ │ │ 1496: 003d641d 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1497: 00253619 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1498: 0061fe9d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1498: 0061fecd 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1499: 00989704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1500: 00440199 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1501: 00659d6d 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1501: 00659d9d 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1502: 009c660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1503: 009c69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1504: 004c6e59 116 FUNC GLOBAL DEFAULT 12 helper_msa_ctcmsa │ │ │ │ 1505: 003f3f79 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1506: 009c736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1507: 008d95c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1508: 003132c5 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1509: 00619ff1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1509: 0061a021 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1510: 002b9849 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1511: 002a3731 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1512: 00402815 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1513: 00996278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1514: 009c74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1515: 009c5030 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ 1516: 008e9230 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_lt │ │ │ │ - 1517: 00622e51 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1518: 0066d369 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1517: 00622e81 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1518: 0066d399 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1519: 002600ad 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1520: 009c6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1521: 008f4180 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_b │ │ │ │ 1522: 009c53b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1523: 009915b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1524: 009c72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1525: 003fe66d 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1526: 009c730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1527: 009c6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ 1528: 008f3e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_d │ │ │ │ - 1529: 0060e45d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1529: 0060e48d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1530: 009c5126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1531: 00405bf5 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1532: 009c6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1533: 008f4078 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_h │ │ │ │ 1534: 0098f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1535: 0098ae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1536: 009c5770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1537: 00893238 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1538: 0062a6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1538: 0062a705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1539: 004a7dc1 120 FUNC GLOBAL DEFAULT 12 helper_pminub │ │ │ │ 1540: 00991454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1541: 0046caa1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1542: 006472a1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1542: 006472d1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1543: 009c6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1544: 003980f9 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1545: 0057479d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1545: 005747cd 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1546: 008ca5d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1547: 005f6cbd 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1547: 005f6ced 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1548: 002eba39 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1549: 002ecd25 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1550: 0045a1ed 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1551: 0067af61 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1551: 0067af91 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1552: 00996fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1553: 0098f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1554: 008f3f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_w │ │ │ │ - 1555: 0066bb99 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1555: 0066bbc9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1556: 009c65b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1557: 00680e21 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1557: 00680e51 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1558: 0098fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1559: 0098d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1560: 002534b9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1561: 00331c35 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1562: 0039b425 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1563: 0098a9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1564: 00489acd 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1579,59 +1579,59 @@ │ │ │ │ 1575: 009c6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1576: 003407f1 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1577: 002c2269 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1578: 002b36fd 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1579: 00257cb1 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1580: 009c6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1581: 0048d79d 66 FUNC GLOBAL DEFAULT 12 helper_mtc0_index │ │ │ │ - 1582: 00681dd5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1582: 00681e05 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1583: 0032eeb1 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1584: 009c692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1585: 009c7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1586: 0098dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1587: 0031276d 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1588: 009994f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1589: 00993fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1590: 0098fa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1591: 00472c29 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1592: 009c5d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1593: 008e9968 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ne │ │ │ │ 1594: 009c71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1595: 0053ce09 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1595: 0053ce39 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1596: 003d4c19 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1597: 009c60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1598: 009c5b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1599: 008f1000 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ - 1600: 006b14e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1600: 006b1519 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1601: 008f1ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_d │ │ │ │ 1602: 0099e8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1603: 009c5e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1604: 0054a8cd 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1605: 00638045 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1604: 0054a8fd 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1605: 00638075 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1606: 0099f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1607: 0048ed31 16 FUNC GLOBAL DEFAULT 12 helper_mthc0_watchhi │ │ │ │ 1608: 004734c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1609: 00679eb1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1609: 00679ee1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1610: 0099c0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1611: 00663d8d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1611: 00663dbd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1612: 003148ad 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1613: 0098f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1614: 008efa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1615: 0062e185 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1615: 0062e1b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1616: 009c715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1617: 008f0a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_s │ │ │ │ 1618: 009c6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1619: 009c6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1620: 005a0169 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1620: 005a0199 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1621: 0048d19d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcrestart │ │ │ │ 1622: 00997298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1623: 0065d661 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1624: 005588e1 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1623: 0065d691 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1624: 00558911 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1625: 00226e39 6 FUNC GLOBAL DEFAULT 12 print_insn_big_mips │ │ │ │ - 1626: 0068f90d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1626: 0068f93d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1627: 009c5dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1628: 003d52a5 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1629: 009c699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1630: 009c655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1631: 009c7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1632: 00998464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1633: 009c6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1643,159 +1643,159 @@ │ │ │ │ 1639: 00992f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1640: 009c6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1641: 00999d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1642: 009967e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1643: 009c6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1644: 0098e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1645: 009c607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1646: 00663b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1646: 00663b41 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1647: 009c6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1648: 008d7e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1649: 008e9860 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_or │ │ │ │ 1650: 0099c75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1651: 00998864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1652: 003007fd 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1653: 00546971 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1653: 005469a1 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1654: 0099be5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1655: 009c5af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1656: 003ca1cd 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1657: 006621a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1657: 006621d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1658: 009c562a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1659: 0039b089 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1660: 009c545e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1661: 009c5792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1662: 00654ebd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1662: 00654eed 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1663: 009978bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1664: 006a8369 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1664: 006a8399 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1665: 00254649 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1666: 0098e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1667: 00224e31 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1668: 00673751 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1668: 00673781 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1669: 009c6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1670: 0088fa7c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1671: 00599639 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1671: 00599669 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1672: 009c5a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1673: 00989f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1674: 00639c95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1674: 00639cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1675: 009c5972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1676: 009c5a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1677: 0098c084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1678: 0099ff2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1679: 003b249d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1680: 009c6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1681: 005fda59 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1681: 005fda89 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1682: 00452b09 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1683: 009c64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1684: 009c59a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1685: 0060f679 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1685: 0060f6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1686: 009c53ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1687: 009c58ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1688: 0064a3ed 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1688: 0064a41d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1689: 008f493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_u_df │ │ │ │ 1690: 003f3011 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1691: 009900a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1692: 009c5364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1693: 0064e951 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1693: 0064e981 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1694: 009c69b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1695: 0099ef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1696: 00991994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1697: 002b54d9 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1698: 00695f99 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1699: 00662bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1698: 00695fc9 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1699: 00662c01 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1700: 009c5c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1701: 0068a061 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1702: 0061b731 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1703: 0064773d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1704: 0057a9e9 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1701: 0068a091 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1702: 0061b761 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1703: 0064776d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1704: 0057aa19 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1705: 0039bc61 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1706: 0099d43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1707: 002b85b1 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1708: 009c5708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1709: 009c5748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1710: 0099a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1711: 00338655 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1712: 00256d45 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1713: 003146bd 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1714: 004dbc81 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ - 1715: 0054f1e5 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1714: 004dbcb1 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ + 1715: 0054f215 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1716: 009c5cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1717: 00993e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1718: 009c700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1719: 00251aa5 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1720: 00654685 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1721: 0064ebc1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1720: 006546b5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1721: 0064ebf1 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1722: 0098baa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1723: 008e5c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcschefback │ │ │ │ 1724: 00291809 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1725: 00989484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1726: 00990784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1727: 0060f63d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1728: 00556d9d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1727: 0060f66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1728: 00556dcd 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1729: 009c6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1730: 006acf3d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1730: 006acf6d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1731: 0037423d 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1732: 009c58f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1733: 009c5be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1734: 00996528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1735: 005e8799 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1735: 005e87c9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1736: 0048db35 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo0 │ │ │ │ 1737: 00264edd 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1738: 0084a2a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1739: 0048e229 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo1 │ │ │ │ 1740: 009c6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1741: 009c5b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1742: 009a017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1743: 0098edb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1744: 006a6b75 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1745: 005c02a5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1746: 00660089 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1744: 006a6ba5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1745: 005c02d5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1746: 006600b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1747: 003c2921 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1748: 009c708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1749: 009c6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1750: 0089f8d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1751: 00590611 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1751: 00590641 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1752: 0043d9bd 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1753: 00547365 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1754: 00670d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1755: 006340e9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1753: 00547395 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1754: 00670d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1755: 00634119 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1756: 0099f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1757: 00991094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1758: 009940a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1759: 0099c23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1760: 006b6981 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1760: 006b69b1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1761: 003e2295 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1762: 0098e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1763: 006a70ad 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1764: 006114f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1763: 006a70dd 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1764: 00611521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1765: 00224ea1 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1766: 009c6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1767: 0048e2b9 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagemask │ │ │ │ 1768: 003be401 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1769: 0063bc65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1769: 0063bc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1770: 0024f61d 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1771: 009c5642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1772: 0062a801 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1773: 00584191 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1772: 0062a831 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1773: 005841c1 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1774: 0048d0f5 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcbind │ │ │ │ 1775: 00485cd5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1776: 009c7476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1777: 00991604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1778: 006582bd 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1778: 006582ed 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1779: 0047607d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1780: 00496b39 84 FUNC GLOBAL DEFAULT 12 cpu_type_supports_cps_smp │ │ │ │ 1781: 0099c5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1782: 0046867d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1783: 0098c340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1784: 009c6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1785: 0042bc3d 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1786: 002be5f9 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1787: 00999cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1788: 002979e1 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1789: 00993990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1790: 0063eb09 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1790: 0063eb39 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1791: 009a2794 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1792: 003768f1 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1793: 00349221 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1794: 00300605 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1795: 009c512a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1796: 004bfb79 380 FUNC GLOBAL DEFAULT 12 helper_msa_srli_df │ │ │ │ 1797: 009c7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ @@ -1803,106 +1803,106 @@ │ │ │ │ 1799: 008e1b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_dps_w_ph │ │ │ │ 1800: 009a023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1801: 0039b439 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1802: 009c6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1803: 0099085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1804: 00998b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1805: 00297d41 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1806: 00623a89 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1806: 00623ab9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1807: 009915c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1808: 009979ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1809: 008f139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_d │ │ │ │ 1810: 009c6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1811: 008a9c30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1812: 0034349d 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1813: 0024f119 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1814: 009c65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1815: 009892ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1816: 00671e11 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1816: 00671e41 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1817: 0098eab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1818: 002eb535 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1819: 0062f495 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1819: 0062f4c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ 1820: 008e2c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcbind │ │ │ │ - 1821: 0054295d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1821: 0054298d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1822: 0042c2d5 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1823: 008efdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_s │ │ │ │ 1824: 00989c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1825: 0047d11d 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1826: 0098c490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1827: 00373d9d 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1828: 005a04b9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1828: 005a04e9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1829: 0098a23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1830: 00300469 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1831: 009c6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1832: 00489359 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1833: 0065eb85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1834: 0065a909 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1835: 00584835 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1836: 00580e3d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1833: 0065ebb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1834: 0065a939 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1835: 00584865 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1836: 00580e6d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1837: 009c6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1838: 0026afcd 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1839: 0099a824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1840: 008daf88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1841: 00990774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1842: 006b2fbd 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1842: 006b2fed 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1843: 009c5d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1844: 00224eb1 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1845: 009c6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1846: 00604e9d 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1846: 00604ecd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1847: 009c73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1848: 003f2421 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1849: 00993610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1850: 009c713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1851: 009947bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1852: 007e9008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1853: 00599685 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1852: 007e9038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1853: 005996b5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1854: 0098fd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1855: 009c7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1856: 0099e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1857: 00680f25 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1857: 00680f55 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1858: 0099740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1859: 009c569e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1860: 0099e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1861: 0025cd0d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1862: 00462bed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1863: 008f1084 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ - 1864: 0053c7d9 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1864: 0053c809 884 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1865: 009c6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1866: 009c6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1867: 004760f9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1868: 00251b5d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1869: 009c53fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1870: 009c5f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1871: 0064e89d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1872: 0068fc81 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1871: 0064e8cd 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1872: 0068fcb1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1873: 009c5ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1874: 0099f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1875: 00619f31 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1875: 00619f61 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1876: 0098afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1877: 005776fd 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1877: 0057772d 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1878: 009c69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1879: 009c6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1880: 00610a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1881: 00621211 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1880: 00610a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1881: 00621241 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1882: 0098ed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1883: 00455f01 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1884: 008efadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1885: 0064662d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1885: 0064665d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1886: 009c7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1887: 009975dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1888: 009c5ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1889: 00614845 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1890: 006b5b9d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1889: 00614875 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1890: 006b5bcd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1891: 009961d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1892: 009c5054 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1893: 009c6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1894: 009c6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1895: 008a2eb4 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1896: 0098fd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1897: 006a6961 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1897: 006a6991 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1898: 00441b59 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1899: 009c71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1900: 00432e6d 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1901: 0040e155 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1902: 0098eac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1903: 004bbe49 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_b │ │ │ │ 1904: 009c6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1916,99 +1916,99 @@ │ │ │ │ 1912: 009c73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1913: 004bbf01 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_h │ │ │ │ 1914: 009c6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1915: 0099093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1916: 009c5ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1917: 0099a154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1918: 00469595 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1919: 0060dc45 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1919: 0060dc75 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1920: 00990414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1921: 008daf04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1922: 009a06f4 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1923: 00484581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1924: 008e12d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_extpdp │ │ │ │ 1925: 008e90a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_un │ │ │ │ 1926: 0099b84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1927: 009c5a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1928: 009c7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1929: 0053f501 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1930: 0057a405 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1929: 0053f531 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1930: 0057a435 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1931: 009c502b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1932: 009c509a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1933: 009c5666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1934: 009950fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1935: 00544acd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1935: 00544afd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1936: 00469889 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1937: 009c50c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1938: 009963f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1939: 00481911 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1940: 003589e1 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1941: 00548c81 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1941: 00548cb1 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ 1942: 004bbf75 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_w │ │ │ │ - 1943: 006221b5 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1943: 006221e5 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1944: 0099f5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1945: 009c59ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1946: 006b4b8d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1946: 006b4bbd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1947: 009c6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1948: 0098b4f0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ 1949: 0048fc2d 120 FUNC GLOBAL DEFAULT 12 mips_io_recompile_replay_branch │ │ │ │ - 1950: 0065339d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1951: 0066f91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1950: 006533cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1951: 0066f94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1952: 0099a124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1953: 003bc909 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1954: 009c677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1955: 00302091 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1956: 0024f209 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1957: 009c7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1958: 005cf209 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1958: 005cf239 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1959: 00469e11 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1960: 00999bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1961: 008eaf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ueq │ │ │ │ 1962: 009c503b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1963: 00991254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1964: 006450f5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1964: 00645125 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1965: 009c6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1966: 009a0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1967: 004abee9 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_b │ │ │ │ - 1968: 0059f2dd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1968: 0059f30d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 1969: 004ac6ad 394 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_d │ │ │ │ - 1970: 006a0b61 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1970: 006a0b91 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1971: 009c68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1972: 0099f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1973: 008a2f88 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1974: 004ac351 578 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_h │ │ │ │ 1975: 00999594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1976: 003a273d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1977: 009985f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1978: 008f78ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclri_df │ │ │ │ - 1979: 005c772d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1980: 005d4331 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1979: 005c775d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1980: 005d4361 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1981: 009c6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1982: 004787c9 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1983: 004891cd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1984: 00619f85 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1985: 00597331 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1984: 00619fb5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1985: 00597361 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1986: 0043cd81 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1987: 0069a66d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1988: 006125ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1987: 0069a69d 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1988: 0061261d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1989: 002ebc45 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1990: 0069a55d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1990: 0069a58d 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1991: 00990464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1992: 004ac595 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_w │ │ │ │ 1993: 009c71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1994: 002f8745 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1995: 00596435 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1995: 00596465 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1996: 009c73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1997: 009c5988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1998: 009c5aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1999: 00476179 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2000: 00484401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2001: 003e0395 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2002: 00414b8d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2003: 00549799 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2003: 005497c9 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2004: 009c67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2005: 0046a3a1 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2006: 00297fd9 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2007: 009c60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2008: 00989dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2009: 003416cd 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2010: 0099ce60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -2019,250 +2019,250 @@ │ │ │ │ 2015: 009933f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2016: 009c7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2017: 0048e2f1 120 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagegrain │ │ │ │ 2018: 0099a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2019: 0098e448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2020: 003eacf1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2021: 002f1ae5 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2022: 00548869 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2022: 00548899 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2023: 0099e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2024: 009c6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2025: 009c6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2026: 0098ee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2027: 00261381 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2028: 0045922d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2029: 0066b4d9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2029: 0066b509 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ 2030: 008ea5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_maar │ │ │ │ 2031: 0048cfcd 128 FUNC GLOBAL DEFAULT 12 helper_mfc0_random │ │ │ │ - 2032: 005988f5 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2032: 00598925 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2033: 004c73a9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsult_df │ │ │ │ - 2034: 006aac8d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2035: 00597fad 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2034: 006aacbd 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2035: 00597fdd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2036: 009999d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2037: 0066a0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2038: 0068ff29 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2037: 0066a115 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2038: 0068ff59 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2039: 0099c69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2040: 009c71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2041: 00648f05 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2041: 00648f35 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2042: 0098c768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2043: 003409a9 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2044: 0069efcd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2045: 005a3b65 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2044: 0069effd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2045: 005a3b95 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2046: 009c70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2047: 00667605 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2047: 00667635 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2048: 0025fc65 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2049: 009c72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2050: 0099c85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2051: 0055663d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2051: 0055666d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2052: 004b9339 90 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_d │ │ │ │ 2053: 00271dd1 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2054: 0049f14d 114 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_ps │ │ │ │ 2055: 009a15bc 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2056: 0098bf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2057: 004b9221 188 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_h │ │ │ │ 2058: 0098d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2059: 008ea544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_maar │ │ │ │ 2060: 009c6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2061: 009c5948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2062: 009c5dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2063: 005a1aa9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2063: 005a1ad9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2064: 00993ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2065: 009c7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2066: 009c58ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2067: 006a1ebd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2067: 006a1eed 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2068: 00901c28 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2069: 009903b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2070: 009960d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2071: 008dae80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2072: 00260139 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2073: 0063aeb5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2074: 006a3551 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2073: 0063aee5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2074: 006a3581 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2075: 0044ffed 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2076: 00583ac5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2076: 00583af5 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2077: 00471cb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2078: 004b92dd 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_w │ │ │ │ 2079: 008e2b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_random │ │ │ │ 2080: 00484c2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2081: 009c73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2082: 008a9cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2083: 009c6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2084: 009982d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2085: 002c1661 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2086: 009c686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2087: 009c5036 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2088: 0033d695 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2089: 0029450d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2090: 006376f5 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2091: 0061cf65 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2090: 00637725 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2091: 0061cf95 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2092: 009c6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2093: 00993b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2094: 0062f805 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2094: 0062f835 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2095: 0049790d 24 FUNC GLOBAL DEFAULT 12 helper_raddu_w_qb │ │ │ │ 2096: 0028e8b1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2097: 009c591c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2098: 009c610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2099: 0099fefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2100: 003feb5d 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2101: 00292e75 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2102: 009c5724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2103: 008e2354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsaq_s_w_ph │ │ │ │ 2104: 0040615d 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2105: 008a27cc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2106: 009c552e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2107: 009c4d95 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2108: 00647501 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2108: 00647531 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2109: 00998ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2110: 009a49a4 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2111: 0028ed15 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2112: 009c5880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2113: 009c52b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2114: 002b8275 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2115: 0098a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2116: 009c7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2117: 009c721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2118: 0061a1e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2118: 0061a219 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2119: 009c5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2120: 008a20cc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2121: 009c7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2122: 00545fd9 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2122: 00546009 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2123: 009c5166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2124: 009c7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2125: 006109ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2125: 00610a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2126: 004be5bd 50 FUNC GLOBAL DEFAULT 12 helper_msa_xori_b │ │ │ │ 2127: 009c5ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2128: 0068d471 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2129: 007add34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2128: 0068d4a1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2129: 007add64 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2130: 009c7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2131: 002eb9f1 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2132: 009c592e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2133: 0099e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2134: 0060c2d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2135: 00674e3d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2136: 0068933d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2134: 0060c301 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2135: 00674e6d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2136: 0068936d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2137: 00993cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2138: 0057a415 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2139: 006a63ed 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2138: 0057a445 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2139: 006a641d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2140: 00258289 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2141: 0099c6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2142: 0098f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2143: 0040eb59 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2144: 008db63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2145: 00999204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2146: 0066e9ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2146: 0066e9dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2147: 0099aae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2148: 009c530a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2149: 00690165 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2149: 00690195 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2150: 009c60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2151: 009904a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2152: 0099487c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2153: 004890c5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2154: 006410a1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2155: 005981c9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2154: 006410d1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2155: 005981f9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2156: 00992760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2157: 00248075 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2158: 009c5f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2159: 009c5eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2160: 0098c370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2161: 0099c79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2162: 0067db5d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2162: 0067db8d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2163: 0048ee69 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_performance0 │ │ │ │ 2164: 00995df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2165: 0059f8d1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2165: 0059f901 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2166: 009c6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2167: 00471d39 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2168: 00297f7d 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2169: 00572b59 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2169: 00572b89 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2170: 00290da1 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2171: 00599325 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2171: 00599355 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2172: 003fcc25 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2173: 0099c16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2174: 009c73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2175: 00691735 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2175: 00691765 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2176: 003f248d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2177: 0028471d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2178: 00991244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2179: 00293499 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2180: 0099558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2181: 0099d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2182: 009c5528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2183: 0044288d 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2184: 00425329 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2185: 008e69f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config0 │ │ │ │ 2186: 00482fa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2187: 0099a864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2188: 009967c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2189: 006b5ba1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2189: 006b5bd1 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2190: 008e6a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config2 │ │ │ │ 2191: 008e6b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config3 │ │ │ │ 2192: 008e2fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_memorymapid │ │ │ │ 2193: 008e6b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config4 │ │ │ │ 2194: 00482d25 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2195: 009a04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2196: 00253ae1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2197: 00501419 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ + 2197: 00501449 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ 2198: 008e6c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config5 │ │ │ │ 2199: 008ea2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttgpr │ │ │ │ - 2200: 00650f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2200: 00650f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2201: 0049d879 184 FUNC GLOBAL DEFAULT 12 helper_float_add_ps │ │ │ │ 2202: 0048b185 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2203: 009c6446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2204: 009c53da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2205: 006752d9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2205: 00675309 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2206: 009c6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2207: 00998814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2208: 006929f9 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2209: 00649381 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2210: 0063fa6d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2208: 00692a29 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2209: 006493b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2210: 0063fa9d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2211: 00994fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2212: 009c5252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2213: 009c5478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2214: 0099c41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2215: 00680fc1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2215: 00680ff1 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2216: 009970e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2217: 005797f1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2218: 00598c95 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2217: 00579821 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2218: 00598cc5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ 2219: 008e6554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_hwrena │ │ │ │ - 2220: 00579161 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2220: 00579191 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2221: 009c5e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2222: 0064e19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2222: 0064e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2223: 0098cac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2224: 00538091 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2224: 005380c1 36 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2225: 009917a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2226: 008fd474 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_b │ │ │ │ 2227: 009c7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2228: 008fd2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_d │ │ │ │ 2229: 0099d74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2230: 009c5d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2231: 00440281 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2232: 008fd3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_h │ │ │ │ 2233: 009c5e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2234: 0034a329 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2235: 009c667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2236: 00597aed 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2236: 00597b1d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2237: 0038e215 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2238: 00672011 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2238: 00672041 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2239: 009c70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2240: 006342a1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2240: 006342d1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2241: 009976fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ 2242: 008e9d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcbind │ │ │ │ - 2243: 00689829 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2244: 00660b71 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2245: 0061134d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2246: 006ae1e5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2243: 00689859 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2244: 00660ba1 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2245: 0061137d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2246: 006ae215 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2247: 0029dd01 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2248: 00993f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2249: 0065c4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2249: 0065c4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2250: 002f4d99 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2251: 009c7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2252: 002bdd9d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2253: 009c5bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2254: 0046b795 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2255: 009c7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2256: 008fd36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_w │ │ │ │ - 2257: 0064071d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2257: 0064074d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2258: 009c4dd8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2259: 009c711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2260: 004819e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2261: 009a07c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2262: 003a3321 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2263: 00991284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2264: 00254fc9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2271,874 +2271,874 @@ │ │ │ │ 2267: 00991e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2268: 003f39d9 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2269: 009c6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2270: 00456f15 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2271: 009c5c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2272: 00992cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2273: 003a3401 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2274: 00556875 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2274: 005568a5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2275: 009a2a08 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2276: 0098fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2277: 0098d1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2278: 008d0bb0 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2279: 009c64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2280: 0066bc29 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2280: 0066bc59 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2281: 00461d09 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2282: 006523ed 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2283: 007facd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2282: 0065241d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2283: 007fad00 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2284: 00480ae5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2285: 00293e61 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2286: 0099f680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2287: 00489599 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2288: 009c6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2289: 003d3e7d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2290: 0039db81 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2291: 009c6a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2292: 009c547e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2293: 0058e281 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2293: 0058e2b1 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2294: 003a3391 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2295: 009c5422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2296: 008eb120 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ule │ │ │ │ 2297: 009c6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2298: 0054a29d 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2298: 0054a2cd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2299: 009c5e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2300: 006a6e8d 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2301: 0062eb0d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2300: 006a6ebd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2301: 0062eb3d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2302: 009945bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2303: 0099bbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2304: 0065ffd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2304: 00660005 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2305: 00993a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2306: 009c6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2307: 00340af5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2308: 0098d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2309: 003cae7d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2310: 0098d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2311: 0099e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2312: 008f5830 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_a_df │ │ │ │ - 2313: 0066f19d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2313: 0066f1cd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2314: 009c5482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ 2315: 008eb018 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ult │ │ │ │ - 2316: 0055bc61 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2316: 0055bc91 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2317: 0099fec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2318: 009c67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2319: 00471db1 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2320: 0099b8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2321: 008e1f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_s_w_ph │ │ │ │ - 2322: 005a6911 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2323: 0068f6cd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2322: 005a6941 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2323: 0068f6fd 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2324: 00998374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2325: 009c5bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2326: 009c69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2327: 009c645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2328: 00649391 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2328: 006493c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2329: 009c547a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2330: 0068eb29 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2331: 0063e8c5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2332: 006489ad 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2330: 0068eb59 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2331: 0063e8f5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2332: 006489dd 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2333: 008e56e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf0 │ │ │ │ 2334: 009c737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2335: 008e5768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf1 │ │ │ │ 2336: 0099c00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2337: 0099c09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2338: 009c5382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2339: 0099eb84 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2340: 009c5e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2341: 009c6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2342: 009c7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2343: 009a0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2344: 009c6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2345: 00662131 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2346: 00658825 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2347: 00617415 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2348: 006879d9 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2349: 00633231 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2345: 00662161 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2346: 00658855 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2347: 00617445 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2348: 00687a09 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2349: 00633261 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2350: 009c648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2351: 003648bd 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2352: 009c6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2353: 009c74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2354: 002954b1 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2355: 0044fee5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2356: 003af9f1 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2357: 0040ec59 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2358: 00282171 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2359: 00595d05 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2359: 00595d35 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2360: 00849b74 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2361: 00991e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2362: 0099d68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2363: 00686e41 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2363: 00686e71 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2364: 009c7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2365: 00377519 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2366: 0098f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2367: 002bc381 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2368: 009c5f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2369: 009c54f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2370: 009c64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2371: 0058eab1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2371: 0058eae1 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2372: 0098e00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2373: 009c73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2374: 0098d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2375: 0025c6f5 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2376: 0060c81d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2376: 0060c84d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2377: 00473bb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2378: 00676a59 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2378: 00676a89 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2379: 009c7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2380: 009c747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2381: 003d6491 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2382: 009c585a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2383: 00590cf1 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2383: 00590d21 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2384: 0033a419 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2385: 009c7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2386: 00468951 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2387: 00998294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2388: 00405795 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2389: 009c7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2390: 009a0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2391: 009c6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2392: 00998984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2393: 004838e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2394: 009c6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2395: 0028184d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2396: 00540e05 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2397: 00596815 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2396: 00540e35 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2397: 00596845 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2398: 009c58cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2399: 0099f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2400: 004140c9 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2401: 00419f81 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2402: 006ada15 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2402: 006ada45 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2403: 0045b421 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2404: 0053eb0d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2404: 0053eb3d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2405: 004a00c5 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ole │ │ │ │ 2406: 009c63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2407: 0099463c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2408: 008e4c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_ph │ │ │ │ 2409: 0098e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2410: 004bf321 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_u_df │ │ │ │ 2411: 009c6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2412: 0063e251 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2412: 0063e281 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2413: 003d7669 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2414: 002f6549 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2415: 0099fc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2416: 009c67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2417: 009974fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2418: 003e1b5d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2419: 003aedd1 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2420: 009966c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2421: 0099bafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2422: 00693281 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2422: 006932b1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2423: 00991d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2424: 0049fdb1 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_olt │ │ │ │ 2425: 00994aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2426: 009c62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2427: 009c638c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2428: 009c561e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2429: 005fb029 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2430: 0062e4e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2429: 005fb059 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2430: 0062e515 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2431: 00489e21 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2432: 0055ecc5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2432: 0055ecf5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2433: 0098f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2434: 00497801 76 FUNC GLOBAL DEFAULT 12 helper_subuh_qb │ │ │ │ 2435: 009c6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2436: 0098a02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2437: 009c7a28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2438: 0063fa7d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2438: 0063faad 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2439: 0099ddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2440: 0064128d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2441: 0064d255 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2440: 006412bd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2441: 0064d285 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2442: 009c684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2443: 00572bf5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2443: 00572c25 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2444: 002b85b9 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2445: 009c70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2446: 009c5d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2447: 0061ee19 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2448: 00640d4d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2447: 0061ee49 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2448: 00640d7d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2449: 0046d415 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2450: 00361425 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2451: 0025b3e5 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2452: 0031d5f1 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2453: 004983dd 68 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbl │ │ │ │ - 2454: 004f6f85 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ + 2454: 004f6fb5 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ 2455: 009c5106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2456: 009c50ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2457: 0047cea5 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2458: 008d0b00 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2459: 0069b451 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2459: 0069b481 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2460: 009c6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2461: 008d0b20 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2462: 00280d0d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2463: 00672fa1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2463: 00672fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2464: 008d0b60 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2465: 0040ae35 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2466: 008e89f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_cause │ │ │ │ 2467: 00498421 70 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbr │ │ │ │ 2468: 00998db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2469: 006a3619 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2469: 006a3649 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2470: 0099088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2471: 00995fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2472: 003d3e0d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2473: 009945fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2474: 0061a555 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2474: 0061a585 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2475: 0099c5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2476: 0048a669 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2477: 009a025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2478: 006ac295 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2478: 006ac2c5 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2479: 004836b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2480: 003f33e5 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2481: 00993010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2482: 0066022d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2482: 0066025d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2483: 009c5462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2484: 009c6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2485: 00497575 152 FUNC GLOBAL DEFAULT 12 helper_subq_s_ph │ │ │ │ 2486: 002f6c39 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2487: 00584db9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2488: 006a37f9 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2487: 00584de9 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2488: 006a3829 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2489: 004985d5 162 FUNC GLOBAL DEFAULT 12 helper_dpaq_s_w_ph │ │ │ │ 2490: 009935a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2491: 005be1b9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2491: 005be1e9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2492: 002feded 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2493: 0045766d 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2494: 003eacb5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2495: 0052f01d 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2496: 0061d761 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2495: 0052f04d 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2496: 0061d791 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2497: 002eb139 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2498: 0063fb49 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2498: 0063fb79 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2499: 009c5050 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2500: 007e7510 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2500: 007e7540 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2501: 009c5460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2502: 00992790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2503: 009c6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2504: 006161dd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2505: 0054857d 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2504: 0061620d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2505: 005485ad 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2506: 00998954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2507: 0047fc49 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2508: 009c673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2509: 009c6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2510: 003de8b1 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2511: 0049763d 88 FUNC GLOBAL DEFAULT 12 helper_subu_ph │ │ │ │ 2512: 00999484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2513: 009c5b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2514: 008dbe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2515: 0098bfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2516: 009c70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2517: 0099db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2518: 00655ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2518: 00655ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2519: 003f1e75 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2520: 0099fc68 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2521: 0037734d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2522: 004142c5 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2523: 009c59d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2524: 00674081 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2525: 00668a79 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2524: 006740b1 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2525: 00668aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2526: 0025c01d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2527: 003bf519 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2528: 00690ae5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2528: 00690b15 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2529: 0098ba18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2530: 00994f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2531: 00669265 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2531: 00669295 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2532: 009971f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2533: 009c6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2534: 00994b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2535: 0098c4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2536: 009c61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2537: 0099d46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2538: 009c5b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2539: 0099d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2540: 004689d1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2541: 009c6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2542: 009c5ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2543: 0065ac91 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2543: 0065acc1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2544: 00499a8d 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception_debug │ │ │ │ 2545: 009c69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2546: 003d33dd 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2547: 0066d891 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2548: 0065f36d 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2547: 0066d8c1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2548: 0065f39d 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2549: 008dff74 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2550: 009c5638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2551: 00497695 136 FUNC GLOBAL DEFAULT 12 helper_subu_qb │ │ │ │ - 2552: 00673a51 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2552: 00673a81 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2553: 009c6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2554: 004c6835 270 FUNC GLOBAL DEFAULT 12 helper_msa_splat_df │ │ │ │ - 2555: 006213f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2555: 00621421 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2556: 009c6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2557: 005909b1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2558: 00564f85 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2557: 005909e1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2558: 00564fb5 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2559: 009c6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2560: 009c6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2561: 0058e7b5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2562: 005411bd 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2561: 0058e7e5 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2562: 005411ed 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2563: 008a208c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2564: 00263425 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2565: 009a0ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2566: 004612a1 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2567: 0057ab9d 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2567: 0057abcd 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2568: 002721e9 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2569: 008ee6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_biadd │ │ │ │ 2570: 008a28fc 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2571: 0033b061 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2572: 00655675 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2573: 00556435 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2572: 006556a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2573: 00556465 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2574: 00996c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2575: 0099d5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2576: 005a3b79 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2576: 005a3ba9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2577: 00341725 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2578: 009c7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2579: 008a9bb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2580: 008e9f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschedule │ │ │ │ 2581: 00997028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2582: 0098d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2583: 0066c779 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2584: 0069103d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2583: 0066c7a9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2584: 0069106d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2585: 0098ec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2586: 009c5b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2587: 009a3790 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2588: 008a2cb4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2589: 00341211 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2590: 00999904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2591: 008dcb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2592: 009c6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2593: 009c70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2594: 00663ba1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2595: 0058f001 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2594: 00663bd1 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2595: 0058f031 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2596: 009c61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2597: 00222d59 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2598: 004b6b49 1468 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_b │ │ │ │ 2599: 009c5ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2600: 00649e1d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2600: 00649e4d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2601: 004b756d 224 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_d │ │ │ │ 2602: 0099ca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2603: 0098daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2604: 009c5b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2605: 009c6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2606: 004b7105 744 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_h │ │ │ │ 2607: 009931d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2608: 008a9d98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2609: 003f33d1 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2610: 008a30d0 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2611: 008e497c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_s_ph │ │ │ │ 2612: 009895f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2613: 009c74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2614: 0059865d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2614: 0059868d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2615: 009c6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2616: 009c6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2617: 0025f7dd 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2618: 00294a9d 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2619: 008e5b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tchalt │ │ │ │ 2620: 009c5db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2621: 002549c9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2622: 00294ce5 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2623: 004b73ed 384 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_w │ │ │ │ 2624: 002935d9 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2625: 0099eea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2626: 0099f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2627: 009c6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2628: 002582f1 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2629: 007e8fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2629: 007e9008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2630: 00482c45 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2631: 0099afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2632: 00523c0d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2633: 00655b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2632: 00523c3d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2633: 00655b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2634: 009c61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2635: 0045c881 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2636: 00996f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2637: 00989d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2638: 009c6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2639: 009c67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2640: 009c705e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2641: 008fb794 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_b │ │ │ │ 2642: 003afb29 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2643: 0046acb1 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2644: 008f36ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2645: 00990064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ 2646: 008fb608 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_d │ │ │ │ - 2647: 005d0ec9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2647: 005d0ef9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2648: 0098e2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2649: 0099e5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2650: 009c5f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2651: 008fb710 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_h │ │ │ │ 2652: 002fb895 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2653: 009c6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2654: 009c6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2655: 0036afc9 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2656: 009c5508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2657: 009928a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2658: 0062fc51 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2658: 0062fc81 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2659: 002ec9e1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2660: 009c52a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2661: 002c08f9 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2662: 009c6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2663: 004822a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2664: 005c8a55 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2665: 0067da7d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2664: 005c8a85 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2665: 0067daad 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2666: 009c74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2667: 009c6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2668: 008fb68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_w │ │ │ │ 2669: 0098cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2670: 006ada7d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2670: 006adaad 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2671: 008df5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2672: 005f8b29 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2672: 005f8b59 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2673: 0099df18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2674: 009c5566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2675: 00538bfd 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2675: 00538c2d 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2676: 009c551a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2677: 009c65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2678: 00299259 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2679: 007fac8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2679: 007facbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2680: 009c5c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2681: 0098d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2682: 003e0d9d 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2683: 003a2241 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2684: 00643ebd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2684: 00643eed 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2685: 00258209 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2686: 005476a1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2686: 005476d1 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2687: 0099bfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2688: 00991434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2689: 006171c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2689: 006171f9 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2690: 009c6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2691: 003bf8f5 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2692: 00340a81 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2693: 009a0f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2694: 0068fd95 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2695: 00671115 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2694: 0068fdc5 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2695: 00671145 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2696: 0098b254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2697: 005f7b21 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2698: 005afeb9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2697: 005f7b51 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2698: 005afee9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2699: 0037653d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2700: 0098af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2701: 0099492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2702: 0062cd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2702: 0062cd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2703: 008a20e4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2704: 006afc31 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2704: 006afc61 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2705: 0099b81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2706: 0027f875 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2707: 009c6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2708: 009c6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2709: 0047f94d 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2710: 00998a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2711: 008f4390 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_u_df │ │ │ │ 2712: 00993170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2713: 006af63d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2713: 006af66d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2714: 009932f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2715: 00518b91 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2715: 00518bc1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2716: 003c9c35 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2717: 0048ea89 236 FUNC GLOBAL DEFAULT 12 helper_mftc0_configx │ │ │ │ 2718: 003ecc71 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2719: 00582ef5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2719: 00582f25 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2720: 008dd424 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2721: 0031a3a1 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2722: 008de840 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2723: 006611c1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2723: 006611f1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2724: 008a24d4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2725: 00994e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2726: 009c6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2727: 006b168d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2728: 005fa2e5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2727: 006b16bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2728: 005fa315 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2729: 00280dad 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2730: 009c6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2731: 008a2f14 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2732: 00990134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2733: 009c55dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2734: 009c576e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2735: 0099bd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2736: 0064ed89 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2736: 0064edb9 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2737: 009c6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2738: 0099ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2739: 008f4288 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_u_df │ │ │ │ 2740: 009c4898 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2741: 002e3841 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2742: 006527dd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2742: 0065280d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2743: 0099d56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2744: 009c64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2745: 009c666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2746: 0099ba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2747: 0099feec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2748: 00675e8d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2748: 00675ebd 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ 2749: 0048c529 84 FUNC GLOBAL DEFAULT 12 cpu_mips_clock_init │ │ │ │ - 2750: 00658e01 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2750: 00658e31 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2751: 009c6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2752: 00996db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2753: 006ad38d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2754: 00632461 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2753: 006ad3bd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2754: 00632491 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2755: 003cf481 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2756: 0059f8e9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2757: 0059fd51 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2758: 0066749d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2756: 0059f919 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2757: 0059fd81 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2758: 006674cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2759: 009c6de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2760: 0037ce59 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2761: 009c6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2762: 006676f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2762: 00667725 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2763: 00374f51 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2764: 008e8864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschefback │ │ │ │ 2765: 003b0a3d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2766: 0098b140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2767: 00990454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2768: 0098dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2769: 009c601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 2770: 008e3c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_w │ │ │ │ - 2771: 00690e59 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2772: 006b4d29 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2773: 00669e25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2774: 006a8259 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2775: 00537f45 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2771: 00690e89 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2772: 006b4d59 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2773: 00669e55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2774: 006a8289 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2775: 00537f75 180 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2776: 009c696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2777: 00992ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2778: 0060c0b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2778: 0060c0e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2779: 00463fc5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2780: 0047fa79 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2781: 009c559c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2782: 0098a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2783: 008a240c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2784: 00257055 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2785: 009894e4 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2786: 009c5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2787: 009973fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2788: 009c6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2789: 009a0f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ - 2790: 0063c34d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2790: 0063c37d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2791: 0099ffb0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2792: 003f4735 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2793: 0067800d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2793: 0067803d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2794: 009c705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2795: 006461ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2795: 0064621d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2796: 003f2089 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2797: 00607e09 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2797: 00607e39 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2798: 0099c93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2799: 002bbdd5 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2800: 0059fb95 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2801: 006953fd 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2800: 0059fbc5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2801: 0069542d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2802: 0099b93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2803: 008a34d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2804: 0031d64d 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2805: 0042f7e1 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2806: 0098fff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2807: 003d4c45 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2808: 0098f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2809: 0051b6d1 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2809: 0051b701 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2810: 0098cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2811: 0099bb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2812: 00470e61 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2813: 009c5d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2814: 00291a8d 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2815: 0098933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2816: 00989754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2817: 006811d9 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2818: 0053f215 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2817: 00681209 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2818: 0053f245 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2819: 009c69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2820: 0099fc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2821: 009c66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2822: 0098f1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2823: 00993240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2824: 009c5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2825: 0098b190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2826: 0060c4bd 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2826: 0060c4ed 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2827: 009c510a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2828: 009c6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2829: 009c685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2830: 003d4395 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2831: 0099e55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2832: 00992db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2833: 0067b10d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2833: 0067b13d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2834: 0099a324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2835: 0098b5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2836: 00999ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2837: 009c5ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2838: 0059f1d5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2839: 0060fbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2838: 0059f205 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2839: 0060fc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2840: 004a80b5 128 FUNC GLOBAL DEFAULT 12 helper_psllh │ │ │ │ 2841: 009c59c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2842: 009c553e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2843: 00415055 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2844: 009c646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2845: 0029e365 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2846: 00658599 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2847: 0065ecb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2846: 006585c9 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2847: 0065ece1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2848: 009c5d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2849: 002583e1 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2850: 005a1dfd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2850: 005a1e2d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2851: 008e3b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_ph │ │ │ │ - 2852: 006399fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2852: 00639a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2853: 00999034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2854: 00685d49 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2854: 00685d79 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2855: 00492f95 72 FUNC GLOBAL DEFAULT 12 cpu_mips_irq_init_cpu │ │ │ │ 2856: 00990434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2857: 00260115 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2858: 002c10a9 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2859: 00998164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2860: 0047fe39 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2861: 004a8071 24 FUNC GLOBAL DEFAULT 12 helper_psllw │ │ │ │ 2862: 0098dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2863: 00657e49 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2863: 00657e79 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2864: 0099bb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2865: 0057a23d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2865: 0057a26d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2866: 0098fbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2867: 008e413c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_ph │ │ │ │ 2868: 009c5682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2869: 0065d4d9 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2870: 0069ff09 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2869: 0065d509 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2870: 0069ff39 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2871: 00441761 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2872: 009c73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2873: 00998e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2874: 003dcafd 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2875: 0098b5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2876: 007face4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2876: 007fad14 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2877: 008d84bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2878: 009c599e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2879: 008de9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2880: 005fa39d 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2880: 005fa3cd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2881: 0026dd71 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2882: 00293081 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2883: 0050e7dd 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2883: 0050e80d 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2884: 00263ead 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2885: 00596359 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2885: 00596389 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2886: 0046a821 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2887: 00480ea5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2888: 00422859 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2889: 00537dad 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2889: 00537ddd 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2890: 008e3a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_qb │ │ │ │ - 2891: 00581d35 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2891: 00581d65 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2892: 009c709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2893: 0099deb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2894: 008e5660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpecontrol │ │ │ │ 2895: 008d7c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2896: 009934b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2897: 0046e841 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2898: 0068b229 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2898: 0068b259 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2899: 00376a79 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2900: 009c6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2901: 00648481 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2901: 006484b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2902: 00241c8d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2903: 00640f1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2903: 00640f4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2904: 00339d91 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2905: 009c524c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2906: 00250659 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2907: 009c5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2908: 009c6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2909: 005774dd 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2909: 0057750d 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2910: 0099dd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2911: 009c707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2912: 009c5840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2913: 0057a521 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2913: 0057a551 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2914: 0098ea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2915: 008fdaa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_b │ │ │ │ 2916: 0099f6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 2917: 008fd918 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_d │ │ │ │ - 2918: 0063d579 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2918: 0063d5a9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2919: 00375211 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2920: 0066caf5 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2920: 0066cb25 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2921: 0036ebb1 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2922: 009c651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2923: 009911c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2924: 008fda20 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_h │ │ │ │ 2925: 009c74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2926: 009c69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2927: 004a7451 136 FUNC GLOBAL DEFAULT 12 helper_psubsb │ │ │ │ 2928: 009967a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2929: 00693419 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2929: 00693449 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2930: 009c7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2931: 009c5d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2932: 0099ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2933: 004369d1 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2934: 009c6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2935: 008e5030 132 OBJECT GLOBAL DEFAULT 24 helper_info_addsc │ │ │ │ 2936: 009c6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2937: 00990144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2938: 00590725 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2938: 00590755 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2939: 009c56e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2940: 004a7569 144 FUNC GLOBAL DEFAULT 12 helper_psubsh │ │ │ │ 2941: 009c6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2942: 0099f1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2943: 00276bf5 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2944: 006642cd 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2944: 006642fd 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2945: 009c58fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2946: 00995ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2947: 009a0f44 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2948: 009c67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2949: 00557001 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2949: 00557031 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2950: 008fd99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_w │ │ │ │ 2951: 00992bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2952: 008a9b68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2953: 00265101 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2954: 009c5686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2955: 009c56c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2956: 008f283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_ps │ │ │ │ 2957: 009981f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2958: 009c5cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2959: 009c600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2960: 008d5a5c 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2961: 0099bc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2962: 009c5e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2963: 00692d41 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2963: 00692d71 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2964: 0045d095 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2965: 0064a2f5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2965: 0064a325 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2966: 009c6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2967: 00999584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2968: 00337be5 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2969: 0098a15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2970: 00664cbd 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2970: 00664ced 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2971: 0098ade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2972: 004c8bd5 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_df │ │ │ │ 2973: 008d08ec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2974: 009c506b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2975: 00998674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2976: 008dbf00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2977: 006b07c1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2978: 006acf39 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2979: 005244a9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2977: 006b07f1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2978: 006acf69 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2979: 005244d9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2980: 0099a1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2981: 00994ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2982: 00991e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2983: 00643aa5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2983: 00643ad5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2984: 009c64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2985: 00898424 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2986: 0053a119 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2986: 0053a149 1412 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2987: 00993b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2988: 0066f56d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2989: 00616635 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2990: 005f6411 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2988: 0066f59d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2989: 00616665 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2990: 005f6441 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2991: 0098abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2992: 003cb4d9 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2993: 0066dac9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2993: 0066daf9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2994: 00338465 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2995: 00668291 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2995: 006682c1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2996: 00994e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ 2997: 0048e6e1 188 FUNC GLOBAL DEFAULT 12 helper_mtc0_status │ │ │ │ - 2998: 0060d7d1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2998: 0060d801 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ 2999: 008f1e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_d │ │ │ │ - 3000: 0054134d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3001: 00609851 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3000: 0054137d 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3001: 00609881 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3002: 0099466c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3003: 0099fbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3004: 006517e1 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3004: 00651811 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3005: 0048647d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3006: 0098a26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3007: 00996c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3008: 009c637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ - 3009: 0062cd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3009: 0062cdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3010: 009c5814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3011: 008f58b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_df │ │ │ │ 3012: 009c716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3013: 0099f670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3014: 00998bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3015: 0065fc0d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3016: 0054f3a5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3015: 0065fc3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3016: 0054f3d5 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3017: 0098ae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3018: 00685881 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3018: 006858b1 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3019: 009974cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3020: 009c60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3021: 009c6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3022: 009a0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3023: 008f08c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_s │ │ │ │ 3024: 0099a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3025: 004126ad 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3026: 00688965 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3027: 0069caad 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3026: 00688995 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3027: 0069cadd 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3028: 00996368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3029: 0098c380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3030: 009c5051 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3031: 0098b8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3032: 006ae7d1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3032: 006ae801 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3033: 009c5ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3034: 0048dee5 308 FUNC GLOBAL DEFAULT 12 helper_mttc0_tchalt │ │ │ │ - 3035: 006677e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3036: 00549df1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3035: 00667815 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3036: 00549e21 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3037: 009c6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3038: 0099f730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3039: 002b3949 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3040: 009c5a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3041: 00480f51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3042: 006750a5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3043: 00690fe5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3042: 006750d5 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3043: 00691015 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3044: 009c5b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3045: 0099c49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3046: 00338bb1 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3047: 00583b65 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3047: 00583b95 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3048: 008dcbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3049: 0052b3e1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3049: 0052b411 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3050: 00993040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3051: 009c62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3052: 00989674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3053: 00999d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3054: 00231979 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3055: 009c7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3056: 006164e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3057: 00689fdd 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3058: 00581449 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3056: 00616511 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3057: 0068a00d 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3058: 00581479 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3059: 009c5ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3060: 009c5944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3061: 0069267d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3061: 006926ad 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3062: 004796a9 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3063: 006af6cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3063: 006af6fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3064: 0099be2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3065: 00608ea5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3066: 0055ee61 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3065: 00608ed5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3066: 0055ee91 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3067: 008f7abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ldi_df │ │ │ │ 3068: 009c7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3069: 009c6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3070: 0055612d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3070: 0055615d 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3071: 00993c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3072: 006a6779 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3072: 006a67a9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3073: 00440a55 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3074: 009c4d84 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3075: 009c58dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3076: 0057b2c5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3076: 0057b2f5 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3077: 009c6770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3078: 00473b35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3079: 00996138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3080: 004b85c9 738 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_b │ │ │ │ 3081: 0027ce11 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3082: 0045a365 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3083: 0099c84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3084: 004b8b05 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_d │ │ │ │ 3085: 00261e41 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3086: 009c52c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3087: 00656011 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3087: 00656041 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3088: 00990304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3089: 009c663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3090: 004adeb9 614 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_b │ │ │ │ 3091: 004b88ad 386 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_h │ │ │ │ 3092: 008f56a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcor_df │ │ │ │ - 3093: 006798a1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3093: 006798d1 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ 3094: 004ae2c1 162 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_d │ │ │ │ - 3095: 0061fdd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3095: 0061fe09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3096: 00461e1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3097: 008e665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entryhi │ │ │ │ 3098: 00993dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3099: 004ae121 268 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_h │ │ │ │ 3100: 009c54f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3101: 0064eb31 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3102: 005982b9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3103: 006757fd 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3101: 0064eb61 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3102: 005982e9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3103: 0067582d 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3104: 008ff0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bsel_v │ │ │ │ - 3105: 004d94c5 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3106: 006391bd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3105: 004d94f5 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3106: 006391ed 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3107: 0025fe85 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3108: 00418439 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3109: 004b8a31 212 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_w │ │ │ │ 3110: 00994f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3111: 0098e398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3112: 0048ae11 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3113: 009c63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3114: 009c5786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3115: 0061da69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3116: 0066d211 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3117: 0063b55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3115: 0061da99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3116: 0066d241 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3117: 0063b58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3118: 0084e4d4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3119: 008ffa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_b │ │ │ │ 3120: 009c6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3121: 002f4255 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3122: 004ae22d 148 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_w │ │ │ │ 3123: 008ff88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_d │ │ │ │ 3124: 009907f4 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3125: 0098c858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3126: 005f6845 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3126: 005f6875 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3127: 009c579e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3128: 006658a9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3128: 006658d9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ 3129: 008e13dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthlip │ │ │ │ - 3130: 0061017d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3131: 0054aa61 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3130: 006101ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3131: 0054aa91 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3132: 008ff994 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_h │ │ │ │ - 3133: 005990f1 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3133: 00599121 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3134: 0089fd14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3135: 00996a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3136: 008e50b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_addwc │ │ │ │ 3137: 009c7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3138: 00225921 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3139: 004225a5 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3140: 0098e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3148,117 +3148,117 @@ │ │ │ │ 3144: 0098ea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3145: 0098d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3146: 009c7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3147: 008df524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3148: 009c5394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3149: 009c51c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ 3150: 008f661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cfcmsa │ │ │ │ - 3151: 0060f90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3151: 0060f93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3152: 003b79ad 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3153: 00998bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3154: 009c71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3155: 0098a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3156: 009c6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3157: 0098b4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3158: 008ff910 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_w │ │ │ │ 3159: 009c7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3160: 0059fbe9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3160: 0059fc19 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3161: 003e7ccd 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3162: 0061728d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3163: 005b0bd9 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3162: 006172bd 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3163: 005b0c09 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3164: 0098b100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3165: 009c6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3166: 00992de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3167: 009a05b4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3168: 006639e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3168: 00663a15 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3169: 003f7655 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3170: 009c69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3171: 009c5e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3172: 009c611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3173: 009c7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3174: 00900058 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3175: 0065b901 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3175: 0065b931 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3176: 0099e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3177: 005563cd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3178: 0064f4dd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3179: 006510c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3177: 005563fd 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3178: 0064f50d 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3179: 006510f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3180: 0099b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3181: 009928b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3182: 005962d9 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3182: 00596309 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3183: 009c6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3184: 008a21a0 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3185: 0098fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3186: 009c65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3187: 0024ca91 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3188: 00651471 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3188: 006514a1 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3189: 0098f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3190: 0068cd91 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3190: 0068cdc1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3191: 00260c89 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ 3192: 004a63b5 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_saf │ │ │ │ - 3193: 0066f869 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3193: 0066f899 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3194: 008dd4a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3195: 006673ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3195: 006673dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3196: 008de8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3197: 0042d361 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3198: 00406d45 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3199: 009c64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3200: 009c6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3201: 0060d96d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3202: 0055f195 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3201: 0060d99d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3202: 0055f1c5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3203: 009c6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3204: 0099f030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3205: 009c7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3206: 00995e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3207: 003a6fe1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3208: 0084d164 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3209: 009956ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3210: 0068f229 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3210: 0068f259 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3211: 009c5a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3212: 00993600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ 3213: 008f1d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_d │ │ │ │ - 3214: 00665f59 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3214: 00665f89 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3215: 009a37a0 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3216: 00402805 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3217: 0033b305 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3218: 009c5d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3219: 004f6ef1 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ - 3220: 005ff425 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3219: 004f6f21 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ + 3220: 005ff455 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3221: 0040eb35 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3222: 0098fa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3223: 008f7510 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srari_df │ │ │ │ 3224: 009c728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3225: 003dfac1 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3226: 00890938 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3227: 008f07c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_s │ │ │ │ 3228: 003c0a15 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3229: 00656fb9 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3230: 0065ebfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3229: 00656fe9 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3230: 0065ec2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3231: 0028e7c1 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3232: 0069689d 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3232: 006968cd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3233: 00335485 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3234: 009c74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3235: 0045a2dd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3236: 0098f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3237: 0063f991 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3238: 005015c5 102 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ - 3239: 006160d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3240: 005fbee1 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3237: 0063f9c1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3238: 005015f5 102 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ + 3239: 00616105 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3240: 005fbf11 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3241: 00483f75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3242: 003ebd19 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3243: 0045697d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3244: 009c59dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3245: 00604489 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3245: 006044b9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3246: 009a0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3247: 00620995 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3248: 0063b2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3249: 0069d905 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3250: 005578cd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3247: 006209c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3248: 0063b2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3249: 0069d935 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3250: 005578fd 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3251: 0045cd9d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3252: 0043e605 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3253: 006822e1 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3253: 00682311 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3254: 002565b9 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3255: 0099a074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3256: 009c7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3257: 009c5828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3258: 008a1d70 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3259: 009c71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3260: 009c7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ @@ -3266,251 +3266,251 @@ │ │ │ │ 3262: 009c7a29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3263: 009c534a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3264: 0045522d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3265: 009c740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3266: 009c50e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3267: 009913f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3268: 0099cdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3269: 0057356d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3269: 0057359d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3270: 008d03a0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3271: 00491621 284 FUNC GLOBAL DEFAULT 12 r4k_invalidate_tlb │ │ │ │ 3272: 0041483d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3273: 00685a89 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3273: 00685ab9 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3274: 0037700d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3275: 00250f01 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3276: 006a1715 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3276: 006a1745 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3277: 009c576c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3278: 006ad869 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3278: 006ad899 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3279: 0099f140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3280: 009c5d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3281: 002980ed 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3282: 009c6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3283: 00340b4d 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3284: 009c52fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3285: 005a14d1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3285: 005a1501 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3286: 009c7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3287: 00488cb1 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3288: 009c60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3289: 009c5b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3290: 0099f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3291: 009897a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3292: 009c6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3293: 0067282d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3294: 00604f1d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3295: 005c3e95 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3293: 0067285d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3294: 00604f4d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3295: 005c3ec5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3296: 003a262d 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3297: 003f3b15 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3298: 009c5011 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3299: 00596015 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3300: 006511b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3301: 0068f57d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3302: 00654a59 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3299: 00596045 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3300: 006511e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3301: 0068f5ad 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3302: 00654a89 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3303: 009c65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3304: 006464a5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3304: 006464d5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3305: 0098d3fc 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3306: 002b1fad 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3307: 009c53a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3308: 0068f1d9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3309: 0058a605 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3310: 00663b4d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3308: 0068f209 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3309: 0058a635 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3310: 00663b7d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3311: 009c6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3312: 00998174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3313: 00993d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3314: 0053cb4d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3314: 0053cb7d 700 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3315: 009c6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3316: 009c7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3317: 00665619 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3317: 00665649 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3318: 0047861d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3319: 00662311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3320: 0063ebe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3319: 00662341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3320: 0063ec15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3321: 0043ab75 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3322: 009c5c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3323: 0098deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3324: 0060fa75 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3324: 0060faa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3325: 002be9e1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3326: 0098f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3327: 0098b6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3328: 0069033d 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3328: 0069036d 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3329: 0099515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3330: 009c631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3331: 009c638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3332: 00692fb1 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3332: 00692fe1 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3333: 0048e019 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tccontext │ │ │ │ 3334: 003e934d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3335: 008dea50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3336: 0033fb9d 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3337: 0098d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3338: 00519351 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3338: 00519381 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3339: 009c6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3340: 008e6f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_framemask │ │ │ │ 3341: 0099f1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3342: 003e8a4d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3343: 00480159 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3344: 009a0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3345: 00608af1 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3345: 00608b21 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3346: 00995360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3347: 009c590e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3348: 0089a620 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3349: 00993f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3350: 008d06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3351: 0046de99 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3352: 009c5efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3353: 00605345 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3353: 00605375 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3354: 00373e39 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3355: 0098c2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3356: 0098cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3357: 009c7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3358: 009c5f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3359: 009c6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3360: 00680d15 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3360: 00680d45 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3361: 003e4fad 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3362: 009c5d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3363: 008e55dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_mvpcontrol │ │ │ │ 3364: 009c5abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3365: 0063854d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3365: 0063857d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3366: 0045a24d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3367: 008f0ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3368: 0099ddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3369: 0099d50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3370: 004a6505 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_seq │ │ │ │ 3371: 009c6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3372: 0033c80d 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3373: 0042c025 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3374: 0054f769 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3374: 0054f799 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3375: 009c5ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3376: 00572515 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3376: 00572545 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3377: 009c5e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3378: 002eb459 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3379: 00406489 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3380: 009c5300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3381: 0069ba55 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3381: 0069ba85 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3382: 00992a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3383: 006a070d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3384: 00667d5d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3383: 006a073d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3384: 00667d8d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3385: 009c68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3386: 0042d3e9 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3387: 0060c295 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3387: 0060c2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3388: 009c5a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3389: 005f6b51 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3389: 005f6b81 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3390: 0098d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3391: 00992ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3392: 009a05a0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3393: 009c702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3394: 008e1a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitrev │ │ │ │ 3395: 004990b9 60 FUNC GLOBAL DEFAULT 12 helper_cmp_lt_ph │ │ │ │ 3396: 008ef950 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3397: 009c5b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3398: 0063ef95 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3399: 0052a509 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3398: 0063efc5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3399: 0052a539 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3400: 0033afb5 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3401: 00672cf9 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3401: 00672d29 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3402: 002322bd 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3403: 00998424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3404: 00458b39 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3405: 0098a2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3406: 009c54b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3407: 009c7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3408: 009c6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3409: 00667fcd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3409: 00667ffd 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3410: 0098a0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3411: 009c58ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3412: 009986d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3413: 00653461 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3413: 00653491 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3414: 00232371 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3415: 003c5a5d 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3416: 002c0e9d 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3417: 0098bf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3418: 003ff429 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3419: 00630a0d 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3420: 00557e19 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3421: 0061a98d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3419: 00630a3d 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3420: 00557e49 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3421: 0061a9bd 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3422: 009c6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3423: 008da3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3424: 009970f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3425: 0098ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3426: 009c57b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3427: 008a3788 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3428: 00686cad 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3428: 00686cdd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3429: 00437c65 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3430: 00225031 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3431: 003968a9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3432: 006863b5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3433: 0050176d 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ - 3434: 006285b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3432: 006863e5 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3433: 0050179d 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ + 3434: 006285e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3435: 008d9f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3436: 00330b55 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3437: 0047984d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3438: 0060f589 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3438: 0060f5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3439: 004128e9 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3440: 009c6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3441: 006a3521 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3441: 006a3551 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3442: 009c6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3443: 0040e0f9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3444: 00999a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3445: 0022581d 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3446: 00560d2d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3446: 00560d5d 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3447: 0033a301 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3448: 00610399 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3448: 006103c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3449: 0048d43d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschefback │ │ │ │ 3450: 0098af10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3451: 00482845 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3452: 00524749 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3453: 005587a1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3454: 007ce7f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3452: 00524779 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3453: 005587d1 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3454: 007ce820 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3455: 009c6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3456: 0060e0fd 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3456: 0060e12d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3457: 009c7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3458: 009c57ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3459: 005492e1 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3460: 00544579 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3461: 007ce7e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ - 3462: 00523351 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3459: 00549311 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3460: 005445a9 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3461: 007ce818 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3462: 00523381 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3463: 009c6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3464: 0099a874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3465: 0098d1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3466: 00557c25 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3466: 00557c55 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3467: 00992d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3468: 00256489 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3469: 00642625 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3469: 00642655 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3470: 003f274d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3471: 004751b1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3472: 0039c1c5 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3473: 00996908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3474: 009c5c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3475: 00683279 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3475: 006832a9 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3476: 003b0a7d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3477: 002876a9 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3478: 009c6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3479: 0099c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3480: 0061bb5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3480: 0061bb8d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3481: 00373851 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3482: 003f5141 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3483: 006584d5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3483: 00658505 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3484: 0040f6a1 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3485: 00548955 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3485: 00548985 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3486: 009c50a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3487: 009b54d4 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3488: 009c578a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3489: 0066c6ad 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3490: 004d9659 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ - 3491: 0056b6fd 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3489: 0066c6dd 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3490: 004d9689 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ + 3491: 0056b72d 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3492: 009966b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3493: 0047fb59 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3494: 0065feb5 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3494: 0065fee5 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3495: 0090712c 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3496: 006963bd 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3496: 006963ed 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3497: 009c52e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3498: 009c69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3499: 00690a0d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3499: 00690a3d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3500: 0048bced 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg0_to_phys │ │ │ │ 3501: 009c706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3502: 0099d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3503: 002951f1 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3504: 0025c691 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3505: 00697575 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3505: 006975a5 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3506: 009c5b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3507: 0098c808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3508: 009c518e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3509: 009c65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3510: 0044d4d5 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3511: 009c67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3512: 009c6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3519,193 +3519,193 @@ │ │ │ │ 3515: 009c5520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3516: 009c665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3517: 009c719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3518: 0099d4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3519: 003e1d4d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3520: 00480c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ 3521: 008f220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_d │ │ │ │ - 3522: 005be1ed 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3523: 006819a1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3522: 005be21d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3523: 006819d1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3524: 009022c8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3525: 009c6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3526: 008a2cfc 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3527: 0099acc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3528: 009c53f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3529: 0099cce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3530: 0099dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3531: 009c53f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3532: 00685699 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3532: 006856c9 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3533: 008f25a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_l │ │ │ │ 3534: 00467b99 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3535: 009c679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3536: 009c5f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3537: 0099d57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3538: 00998724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3539: 009c6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3540: 002c1d89 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3541: 0098a49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3542: 0069cd0d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3542: 0069cd3d 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3543: 00996e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3544: 003d93d9 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ 3545: 008f24a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_w │ │ │ │ - 3546: 005784ad 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3546: 005784dd 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3547: 009c529e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3548: 005e6895 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3548: 005e68c5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3549: 00282495 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3550: 0099a344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3551: 0098bd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3552: 0098da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3553: 00994f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3554: 0048d055 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcstatus │ │ │ │ 3555: 00475235 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3556: 006877a9 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3557: 0063fb59 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3556: 006877d9 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3557: 0063fb89 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3558: 009c540c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3559: 00403a1d 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3560: 0055f111 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3560: 0055f141 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3561: 0098ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3562: 009c7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3563: 00543d61 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3563: 00543d91 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3564: 0047fcad 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3565: 009c6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3566: 0046e4ed 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3567: 006a7555 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3567: 006a7585 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3568: 0025fcf1 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3569: 0099afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3570: 003e6961 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3571: 009c69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3572: 00627fd1 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3572: 00628001 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3573: 009c53ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3574: 002bcd31 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3575: 003bbf0d 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3576: 009c5f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3577: 00626429 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3577: 00626459 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3578: 00346a45 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3579: 00699181 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3579: 006991b1 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3580: 0098fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3581: 00646229 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3581: 00646259 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3582: 00403b49 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3583: 0099f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3584: 006af089 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3584: 006af0b9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3585: 009c5c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3586: 0040bea9 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3587: 0023240d 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3588: 009c7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3589: 006819e1 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3589: 00681a11 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3590: 0048b0f1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3591: 006722c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3591: 006722f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3592: 00415a51 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3593: 0029e3e1 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3594: 009c7a24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3595: 009c7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3596: 0066a445 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3596: 0066a475 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3597: 0089fd38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3598: 0099ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3599: 008a1da8 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3600: 008a1c58 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3601: 009c6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3602: 0024268d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3603: 00638751 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3603: 00638781 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3604: 0098cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3605: 0098e538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3606: 009c5b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3607: 005f87e5 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3608: 00626e59 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3607: 005f8815 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3608: 00626e89 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3609: 009a03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3610: 00999464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3611: 0084cf2c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3612: 009c6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3613: 00655819 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3613: 00655849 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3614: 009c546c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3615: 002eace1 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3616: 0069f9bd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3616: 0069f9ed 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3617: 0046bcc5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3618: 009c6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3619: 008f9bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_b │ │ │ │ 3620: 008f9a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_d │ │ │ │ 3621: 0099f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3622: 0099af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3623: 0061198d 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3623: 006119bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3624: 003caffd 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3625: 0098a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ 3626: 008f9b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_h │ │ │ │ - 3627: 006600c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3627: 006600f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3628: 0046f0b9 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3629: 009c6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3630: 0046bc69 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3631: 008a1dd4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3632: 009c5ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3633: 0099480c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3634: 0099f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3635: 0064f391 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3635: 0064f3c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3636: 00294905 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3637: 0098d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3638: 00998634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3639: 009c55a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3640: 009979fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3641: 009c7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3642: 00575249 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3642: 00575279 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3643: 00479fe9 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3644: 00993ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3645: 008f9ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_w │ │ │ │ 3646: 003fc771 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3647: 008a1e3c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3648: 008f262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_l │ │ │ │ 3649: 009c7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3650: 009c7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3651: 00999fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3652: 006a6751 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3652: 006a6781 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3653: 0098a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3654: 00421a0d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3655: 008f0c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_s │ │ │ │ 3656: 00496d35 372 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_write_register │ │ │ │ 3657: 009c64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3658: 005243f1 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3659: 006564c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3658: 00524421 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3659: 006564f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3660: 009c6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3661: 009c6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3662: 008f2524 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_w │ │ │ │ 3663: 0048103d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3664: 009c7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3665: 005f5e19 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3665: 005f5e49 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3666: 00997a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3667: 006ad235 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3667: 006ad265 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3668: 0098dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3669: 003bdba9 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3670: 009c68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3671: 009c6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3672: 009c6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3673: 00498da5 52 FUNC GLOBAL DEFAULT 12 helper_mulq_s_w │ │ │ │ 3674: 0049c3a1 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_d │ │ │ │ 3675: 0099c89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3676: 004a7345 136 FUNC GLOBAL DEFAULT 12 helper_paddb │ │ │ │ 3677: 009c749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3678: 009c55e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3679: 009c5912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3680: 0061d11d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3680: 0061d14d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3681: 0048b5bd 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3682: 00334dd1 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3683: 009c6cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3684: 009c565e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3685: 0099ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3686: 004a73cd 120 FUNC GLOBAL DEFAULT 12 helper_paddh │ │ │ │ 3687: 0099c70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3688: 008dbf84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3689: 0099ec1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3690: 004a67e1 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sle │ │ │ │ - 3691: 00671a49 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3691: 00671a79 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3692: 008f46a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_flog2_df │ │ │ │ - 3693: 00536611 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3694: 0063b305 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3693: 00536641 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3694: 0063b335 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3695: 009c5bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3696: 009903a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3697: 0049c489 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_s │ │ │ │ - 3698: 00614d95 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3698: 00614dc5 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3699: 0098f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3700: 0060cc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3700: 0060cca9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3701: 009c5f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3702: 009c5a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3703: 004752bd 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3704: 003e0fb5 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3705: 009928e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3706: 004a7445 10 FUNC GLOBAL DEFAULT 12 helper_paddw │ │ │ │ 3707: 0030c195 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ @@ -3714,159 +3714,159 @@ │ │ │ │ 3710: 0099fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3711: 0098fc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3712: 008dab68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3713: 009c6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3714: 009c7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3715: 00991844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3716: 0099e59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3717: 00645d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3717: 00645d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3718: 0025d445 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3719: 009c5eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3720: 0098de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3721: 0031cb41 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3722: 00470511 724 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3723: 009c57b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3724: 009897b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3725: 009912d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3726: 0098a8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3727: 009c5c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3728: 00264c01 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3729: 009c722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3730: 0033d0ed 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3731: 00599005 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3731: 00599035 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3732: 009c69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3733: 00999434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3734: 0053f4ad 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3734: 0053f4dd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3735: 0098c154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3736: 00993310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3737: 0099471c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3738: 004c7195 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcle_df │ │ │ │ 3739: 009c54f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3740: 00900050 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3741: 005fcfc5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3741: 005fcff5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3742: 00995e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3743: 009913c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3744: 00462945 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3745: 009a0f54 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3746: 009c68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3747: 00996548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3748: 00547b51 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3749: 005a01f1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3750: 0069feed 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3748: 00547b81 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3749: 005a0221 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3750: 0069ff1d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3751: 008f6598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcaf_df │ │ │ │ 3752: 0043e9fd 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3753: 0047fae9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3754: 0060c1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3754: 0060c1d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3755: 0098e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3756: 0099bf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3757: 00481f55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3758: 0028313d 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3759: 002f5165 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3760: 006544d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3760: 00654505 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3761: 00314701 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3762: 0099cde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ - 3763: 007f3180 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ + 3763: 007f31b0 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ 3764: 009905b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3765: 0099c61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3766: 002565cd 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3767: 00995f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3768: 00993570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3769: 008a2e10 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3770: 004a6d3d 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sne │ │ │ │ 3771: 009c6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3772: 00486c95 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3773: 00436845 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3774: 0064a595 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3774: 0064a5c5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3775: 0048cfad 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf0 │ │ │ │ 3776: 0025eeb9 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3777: 009c6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3778: 0048cfbd 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf1 │ │ │ │ 3779: 009c6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3780: 00441745 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3781: 009c5f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3782: 009964c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3783: 0099a2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3784: 00990254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3785: 0098ca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3786: 009c6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ 3787: 00497965 18 FUNC GLOBAL DEFAULT 12 helper_precr_sra_ph_w │ │ │ │ - 3788: 00644081 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3788: 006440b1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3789: 009c6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3790: 006a0b81 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3790: 006a0bb1 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3791: 009c703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3792: 00996068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3793: 0099ad84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3794: 008daae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3795: 0098c260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3796: 00998114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3797: 00999eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3798: 008d0c80 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3799: 009c5d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3800: 008d0d00 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3801: 0098fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3802: 008d0d10 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3803: 008f5d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fadd_df │ │ │ │ 3804: 0098e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3805: 005bc9d1 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3805: 005bca01 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3806: 0038dc01 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3807: 0061cc7d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3807: 0061ccad 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3808: 0099ef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3809: 00636e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3810: 0055f279 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3811: 00637b11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3812: 0051b7ad 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3809: 00636ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3810: 0055f2a9 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3811: 00637b41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3812: 0051b7dd 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3813: 009c61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3814: 00537ea1 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3814: 00537ed1 34 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3815: 009c634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3816: 009c5506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3817: 0098e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3818: 00403aa1 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3819: 008d995c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3820: 00590c95 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3820: 00590cc5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3821: 0043f6e5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3822: 009c6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3823: 00374651 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3824: 0039c931 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3825: 00991224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3826: 00260709 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3827: 0042fde5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3828: 00998414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3829: 005fb6c1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3829: 005fb6f1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3830: 009c532a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3831: 009926e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3832: 0058eaf9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3832: 0058eb29 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3833: 0099d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3834: 00989684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3835: 00992710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3836: 006b4b3d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3836: 006b4b6d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3837: 0098b274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3838: 0061f961 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3838: 0061f991 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3839: 0040c8f1 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3840: 00335155 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3841: 004f6e89 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ - 3842: 006817fd 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3841: 004f6eb9 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ + 3842: 0068182d 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3843: 0040df91 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3844: 00996e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3845: 009c567a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3846: 0098e548 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3847: 004a6ba9 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sor │ │ │ │ 3848: 008df6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3849: 0043e82d 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3850: 0066512d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3850: 0066515d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3851: 0046d6a9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3852: 006883d1 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3852: 00688401 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 3853: 0049784d 84 FUNC GLOBAL DEFAULT 12 helper_subuh_r_qb │ │ │ │ 3854: 0099c48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3855: 004045b5 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3856: 009c5256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3857: 009c5044 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3858: 009c7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3859: 008a2e78 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3860: 009c6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3861: 0053dbb1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3861: 0053dbe1 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3862: 004a0685 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngle │ │ │ │ 3863: 009956cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3864: 00990614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3865: 008f2bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_ps │ │ │ │ 3866: 004989a5 274 FUNC GLOBAL DEFAULT 12 helper_dpsqx_sa_w_ph │ │ │ │ 3867: 009c6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3868: 009c5c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3876,21 +3876,21 @@ │ │ │ │ 3872: 009c649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3873: 0099cc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3874: 003b22ad 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3875: 003a7059 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3876: 009c6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3877: 009c6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3878: 008a1cf8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3879: 0068fc75 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3879: 0068fca5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3880: 0099aca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3881: 009a40c8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3882: 00224cad 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3883: 009c581c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 3884: 004b9ecd 614 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_b │ │ │ │ - 3885: 006a0415 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3885: 006a0445 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3886: 008dd52c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3887: 0047cd3d 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3888: 004ba309 140 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_d │ │ │ │ 3889: 00312f8d 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3890: 00999c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3891: 008e37f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_ph │ │ │ │ 3892: 009c6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ @@ -3899,119 +3899,119 @@ │ │ │ │ 3895: 004ba135 310 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_h │ │ │ │ 3896: 0098c320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3897: 009c69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3898: 0025d389 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3899: 004879d5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3900: 009c5116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3901: 009c72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3902: 0066f9dd 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3903: 006a6ff5 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3902: 0066fa0d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3903: 006a7025 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3904: 00246f41 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3905: 009c6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3906: 00624369 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3906: 00624399 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3907: 0099a2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3908: 008e48f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_ph │ │ │ │ 3909: 004ba26d 156 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_w │ │ │ │ 3910: 00996768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3911: 002a98e1 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3912: 009c613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3913: 0061a689 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3913: 0061a6b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3914: 00258239 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3915: 0039b0f5 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3916: 0069d711 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3916: 0069d741 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3917: 00993e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3918: 009c51d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3919: 009c65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3920: 00990e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3921: 00223d79 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3922: 009c73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3923: 009906d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3924: 006301ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3924: 0063021d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3925: 003c67fd 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3926: 00319d35 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3927: 003e7731 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3928: 00314cc1 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3929: 008daa60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3930: 0099aaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3931: 0041289d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3932: 006acf51 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3933: 0056f925 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3932: 006acf81 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3933: 0056f955 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3934: 009c6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3935: 009c6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3936: 00252ae5 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3937: 0062d245 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3937: 0062d275 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3938: 009c5504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3939: 00996358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3940: 00998564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3941: 009c53cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3942: 00992cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3943: 009c6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3944: 009c5488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3945: 005957f9 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3946: 006a4dad 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3947: 0059e9ad 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3945: 00595829 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3946: 006a4ddd 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3947: 0059e9dd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3948: 009c7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3949: 003f7695 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3950: 0098b758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3951: 0099499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3952: 00996738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3953: 00312721 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3954: 004828f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3955: 0099cee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3956: 009c5d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3957: 008d6af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3958: 009c6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3959: 0066c465 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3959: 0066c495 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3960: 009c56cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3961: 002257b5 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3962: 00996a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3963: 0063f8b5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3963: 0063f8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3964: 0099eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3965: 006636d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3965: 00663709 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3966: 00999d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3967: 0099ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3968: 00265add 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3969: 00993350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3970: 009a0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3971: 00474139 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3972: 0062a56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3972: 0062a59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3973: 0099df08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3974: 00656101 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3974: 00656131 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3975: 00998c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3976: 0098c470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3977: 009c5d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3978: 009930b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3979: 004a1129 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_f │ │ │ │ 3980: 002ebb2d 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 3981: 0061a0cd 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3981: 0061a0fd 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3982: 009c6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3983: 00694d41 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3983: 00694d71 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3984: 009c5a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3985: 0099cc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3986: 00649c39 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3986: 00649c69 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3987: 0099abd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3988: 00473eb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3989: 0042bfa5 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3990: 0049e385 152 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_ps │ │ │ │ - 3991: 0052b1d1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3991: 0052b201 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3992: 0048e85d 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_cause │ │ │ │ 3993: 00996fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3994: 00476eed 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3995: 0062aed1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3995: 0062af01 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3996: 0099e030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3997: 0029791d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3998: 0067fc59 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3999: 00639615 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3998: 0067fc89 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3999: 00639645 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ 4000: 008f5728 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_a_df │ │ │ │ - 4001: 00565b35 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4001: 00565b65 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4002: 009c61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4003: 00998534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4004: 00497359 78 FUNC GLOBAL DEFAULT 12 helper_addu_ph │ │ │ │ 4005: 003d4429 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4006: 00543dd5 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4006: 00543e05 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4007: 00252905 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4008: 009a0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4009: 009c5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4010: 003ead2d 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4011: 009c5060 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4012: 009c596a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4013: 003fe7c1 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4020,23 +4020,23 @@ │ │ │ │ 4016: 009c734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4017: 0099d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4018: 0040cb05 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4019: 008e84c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpeconf0 │ │ │ │ 4020: 003eac79 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4021: 00849634 52 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4022: 009c6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4023: 00692a91 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4024: 0064ea71 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4025: 0069aa2d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4023: 00692ac1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4024: 0064eaa1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4025: 0069aa5d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4026: 003eafe1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4027: 0065c4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4027: 0065c521 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4028: 00432cdd 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4029: 0098aab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4030: 00656439 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4031: 00631a49 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4030: 00656469 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4031: 00631a79 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4032: 009c55ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4033: 009c69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4034: 009c5836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4035: 008a2248 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4036: 009c50c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4037: 009c67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4038: 009c58d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4044,342 +4044,342 @@ │ │ │ │ 4040: 00482769 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4041: 003eaf21 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4042: 009c65cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4043: 003ddbd1 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4044: 004973a9 132 FUNC GLOBAL DEFAULT 12 helper_addu_qb │ │ │ │ 4045: 0098d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4046: 008d6a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4047: 005a3745 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4048: 006af175 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4047: 005a3775 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4048: 006af1a5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4049: 008f9484 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_or_v │ │ │ │ 4050: 00300361 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4051: 0099f170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4052: 009c5514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4053: 0051b3a9 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4053: 0051b3d9 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4054: 0099e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4055: 00998244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4056: 0065113d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4056: 0065116d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4057: 008dead4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4058: 003eafa1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4059: 009c5218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4060: 002f4dd5 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4061: 008a1f08 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4062: 00996198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ 4063: 004bf9ad 460 FUNC GLOBAL DEFAULT 12 helper_msa_srai_df │ │ │ │ - 4064: 0061c6f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4064: 0061c725 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4065: 003ff25d 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4066: 0099d31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4067: 00261c79 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4068: 006375a9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4068: 006375d9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4069: 008f2ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_ps │ │ │ │ - 4070: 0064a969 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4070: 0064a999 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4071: 0098b628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4072: 009c57f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4073: 00610c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4073: 00610cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4074: 0099e54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4075: 0099e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4076: 00581f59 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4076: 00581f89 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4077: 009c6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4078: 009c7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4079: 009c5756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4080: 009976cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4081: 0099cf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4082: 009c6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4083: 004741bd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4084: 00670d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4084: 00670d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4085: 0099d7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4086: 009c632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4087: 006123b1 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4088: 00620751 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4087: 006123e1 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4088: 00620781 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4089: 00998a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4090: 0060ccf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4090: 0060cd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4091: 0099ec0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4092: 009c611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4093: 0099bcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4094: 009c60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4095: 00991c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4096: 00611ef1 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4096: 00611f21 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4097: 008a253c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4098: 00376f31 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4099: 0049f76d 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_f │ │ │ │ 4100: 00999894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4101: 009c705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 4102: 006053d5 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4102: 00605405 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4103: 009c6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4104: 00644245 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4104: 00644275 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4105: 0099a7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4106: 006334c5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4107: 0064b129 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4106: 006334f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4107: 0064b159 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ 4108: 008f8068 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addvi_df │ │ │ │ - 4109: 007adaa4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4109: 007adad4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4110: 00336679 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4111: 003a2be9 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4112: 0099c99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4113: 0062cbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4113: 0062cc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4114: 009a007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4115: 006934e1 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4115: 00693511 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4116: 003d3fc1 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4117: 004a6455 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sun │ │ │ │ - 4118: 00645bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4118: 00645c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4119: 00991db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4120: 008d73b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4121: 00990794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4122: 0040148d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4123: 00672e59 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4123: 00672e89 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4124: 0098be94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4125: 00474465 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4126: 00405849 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4127: 0052ad91 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4128: 00690971 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4127: 0052adc1 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4128: 006909a1 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4129: 009970a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4130: 0062c461 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4130: 0062c491 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4131: 009c6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4132: 00991a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4133: 003d85f5 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4134: 009c66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4135: 00660179 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4135: 006601a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4136: 009c660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4137: 009a3a68 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4138: 009c71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4139: 009c57ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4140: 003ca8f9 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4141: 006a8a89 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4141: 006a8ab9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4142: 00996118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4143: 009c586e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4144: 00993c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4145: 009c5190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4146: 0029471d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4147: 002ab825 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4148: 0099eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4149: 002b97e1 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4150: 009a0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4151: 008dc008 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4152: 00655765 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4153: 0068ad49 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4152: 00655795 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4153: 0068ad79 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4154: 009c5db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4155: 00485665 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4156: 00995f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4157: 009c7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4158: 0060c5dd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4158: 0060c60d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4159: 003ef195 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4160: 003f2afd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4161: 00992aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4162: 00991384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4163: 009c6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4164: 0065e8d5 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4164: 0065e905 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4165: 0098d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4166: 0098ed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4167: 0067649d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4168: 007ce7c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4167: 006764cd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4168: 007ce7f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4169: 0098a6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4170: 00996f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4171: 002602ed 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4172: 0069e171 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4172: 0069e1a1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4173: 00282ba9 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4174: 0098c3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4175: 0069c7f1 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4175: 0069c821 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4176: 004a53d1 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_saf │ │ │ │ - 4177: 005f944d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4178: 0054901d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4177: 005f947d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4178: 0054904d 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4179: 0033a41d 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4180: 00623701 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4181: 005a4965 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4182: 0058290d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4180: 00623731 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4181: 005a4995 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4182: 0058293d 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4183: 009c6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4184: 006a34e5 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4185: 00595e55 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4186: 0065ae85 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4184: 006a3515 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4185: 00595e85 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4186: 0065aeb5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ 4187: 008e4034 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_qb │ │ │ │ - 4188: 00674645 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4188: 00674675 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4189: 00291f01 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4190: 0068fcc9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4190: 0068fcf9 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4191: 0099f994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4192: 00427fc1 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4193: 0065ca1d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4193: 0065ca4d 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4194: 0099acb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4195: 00654ba5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4195: 00654bd5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4196: 009c506a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4197: 009a2724 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4198: 0033fcd1 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4199: 009c751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4200: 00992f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4201: 0044d4d1 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4202: 009c4d88 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4203: 005366ad 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4204: 00680505 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4203: 005366dd 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4204: 00680535 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4205: 008d69ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4206: 009c6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4207: 009c620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4208: 004a79ad 200 FUNC GLOBAL DEFAULT 12 helper_packushb │ │ │ │ 4209: 009c52ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4210: 009c5808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4211: 009a0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4212: 00258e41 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4213: 00641655 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4214: 006ac329 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4213: 00641685 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4214: 006ac359 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4215: 004afefd 154 FUNC GLOBAL DEFAULT 12 helper_msa_addv_b │ │ │ │ 4216: 0099f180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4217: 006b4d01 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4217: 006b4d31 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4218: 004b009d 108 FUNC GLOBAL DEFAULT 12 helper_msa_addv_d │ │ │ │ 4219: 00994f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4220: 0062a711 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4220: 0062a741 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4221: 00993640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4222: 009902a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4223: 009c6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4224: 005960bd 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4224: 005960ed 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4225: 004aff99 170 FUNC GLOBAL DEFAULT 12 helper_msa_addv_h │ │ │ │ 4226: 003bd645 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4227: 003c9b99 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4228: 006aa5ed 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4228: 006aa61d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4229: 0046d659 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4230: 009c65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4231: 003f28e5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4232: 009c61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4233: 009c522c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4234: 009c66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4235: 004895f5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4236: 008a2640 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4237: 0099e000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4238: 009c70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4239: 009c753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4240: 0059ec21 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4240: 0059ec51 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4241: 009927f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4242: 0066758d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4242: 006675bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4243: 0099a064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4244: 009896d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4245: 00398a35 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4246: 008e6e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchhi │ │ │ │ 4247: 004744e9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ 4248: 004b0045 88 FUNC GLOBAL DEFAULT 12 helper_msa_addv_w │ │ │ │ - 4249: 00545ff5 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4249: 00546025 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4250: 00999c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4251: 0098e3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4252: 005980f5 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4252: 00598125 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4253: 009c60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4254: 009c68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4255: 005a6ed5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4256: 006601f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4255: 005a6f05 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4256: 00660221 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4257: 004bc849 916 FUNC GLOBAL DEFAULT 12 helper_msa_sra_b │ │ │ │ 4258: 0099f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4259: 004bcec1 150 FUNC GLOBAL DEFAULT 12 helper_msa_sra_d │ │ │ │ - 4260: 00651e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4260: 00651ebd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4261: 0099e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4262: 0062a621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4262: 0062a651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ 4263: 004bcbdd 484 FUNC GLOBAL DEFAULT 12 helper_msa_sra_h │ │ │ │ - 4264: 00633d41 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4265: 0069081d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4264: 00633d71 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4265: 0069084d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4266: 00488e19 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4267: 00999c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4268: 0098ee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4269: 009c5d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4270: 0063c731 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4271: 0059ed09 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4270: 0063c761 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4271: 0059ed39 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4272: 0040e9b5 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4273: 0046e1c1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4274: 008ea64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_watchhi │ │ │ │ 4275: 00340701 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4276: 006af581 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4276: 006af5b1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4277: 003a7039 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ 4278: 004a2be5 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_f │ │ │ │ - 4279: 007fac70 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4279: 007faca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4280: 009c5742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4281: 004bcdc1 254 FUNC GLOBAL DEFAULT 12 helper_msa_sra_w │ │ │ │ 4282: 004b7f65 450 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_b │ │ │ │ 4283: 0028fc35 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4284: 009c6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4285: 003e0991 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4286: 004b8281 142 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_d │ │ │ │ 4287: 003e12b9 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4288: 009929e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4289: 0098a08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4290: 005f911d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4290: 005f914d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4291: 0098fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4292: 005f92a5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4292: 005f92d5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4293: 00992b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4294: 002abf19 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4295: 009c5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4296: 004b8129 220 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_h │ │ │ │ 4297: 0098dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4298: 009c6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4299: 0098a46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4300: 0069d325 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4300: 0069d355 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4301: 009c74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4302: 003caf7d 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4303: 009c5bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4304: 009c5212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4305: 0069fdf9 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4306: 00595a9d 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4307: 0065ec39 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4305: 0069fe29 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4306: 00595acd 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4307: 0065ec69 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4308: 0098aac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4309: 00536575 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4309: 005365a5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4310: 009c5b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4311: 009c6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4312: 0099094c 12 OBJECT GLOBAL DEFAULT 24 hw_mips_trace_events │ │ │ │ 4313: 00991874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4314: 006051e5 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4314: 00605215 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4315: 009c6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4316: 009c54a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4317: 0099f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4318: 004b8205 124 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_w │ │ │ │ 4319: 003f8001 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4320: 009a3bb8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ 4321: 004a82a9 124 FUNC GLOBAL DEFAULT 12 helper_pmulhh │ │ │ │ - 4322: 0067b721 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4323: 0063f1ed 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4322: 0067b751 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4323: 0063f21d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4324: 0046e101 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4325: 0044d51d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4326: 0098ee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4327: 008f3de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_muls │ │ │ │ 4328: 009906c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4329: 009c752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4330: 009c60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4331: 005f81a1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4331: 005f81d1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4332: 0098dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4333: 005c5765 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4333: 005c5795 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4334: 008df62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4335: 009b5454 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4336: 0099f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4337: 009c6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4338: 00990474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4339: 008fb374 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_b │ │ │ │ 4340: 009c67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4341: 008fb1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_d │ │ │ │ 4342: 009a041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4343: 009c5db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4344: 0061080d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4344: 0061083d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4345: 00989bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4346: 0098eda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4347: 008fb2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_h │ │ │ │ - 4348: 00699739 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4348: 00699769 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4349: 0036f931 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_freq │ │ │ │ 4350: 00996298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4351: 0098a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4352: 0062f4a5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4352: 0062f4d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4353: 00993d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4354: 00990f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4355: 007facb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4356: 00610cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4355: 007face0 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4356: 00610d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4357: 0099e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4358: 00575829 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4358: 00575859 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4359: 0099ec58 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4360: 0052b7b1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4360: 0052b7e1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4361: 009c5416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4362: 008fb26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_w │ │ │ │ - 4363: 0066a1e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4363: 0066a211 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4364: 0033f1c5 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4365: 009a0e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4366: 00640865 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4366: 00640895 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4367: 0099d98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4368: 00441ba9 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4369: 00682b95 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4369: 00682bc5 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4370: 003a14cd 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4371: 002b9a59 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4372: 0061ce99 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4373: 00553bb9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4374: 0066d465 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4372: 0061cec9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4373: 00553be9 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4374: 0066d495 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4375: 0047ff9d 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4376: 009c6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4377: 008dd5b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4378: 00996348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4379: 0098e9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4380: 009c54ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4381: 009c7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ @@ -4392,53 +4392,53 @@ │ │ │ │ 4388: 00989dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4389: 0088fbcc 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4390: 009c6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4391: 00994edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4392: 009c6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4393: 009c62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4394: 0099b85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4395: 006701b9 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4395: 006701e9 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4396: 00999e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4397: 008dfe6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4398: 004058f5 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4399: 004a5531 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_seq │ │ │ │ - 4400: 0063c899 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4400: 0063c8c9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4401: 009c64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4402: 009c5032 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4403: 0099a854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4404: 0099ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4405: 00311f95 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4406: 009c6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4407: 009946ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4408: 002fee4d 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4409: 0068a771 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4409: 0068a7a1 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4410: 009c6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4411: 00635985 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4411: 006359b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4412: 009c59b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4413: 009c51b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4414: 009c6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4415: 00624e75 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4416: 00557bf1 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4415: 00624ea5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4416: 00557c21 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4417: 004cbb7d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupl_df │ │ │ │ 4418: 003e01bd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4419: 009c5c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4420: 00470b15 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4421: 008e58f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo0 │ │ │ │ 4422: 008e5d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo1 │ │ │ │ 4423: 004bed55 376 FUNC GLOBAL DEFAULT 12 helper_msa_clei_u_df │ │ │ │ 4424: 0099aad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4425: 0046214d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4426: 003ef231 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ - 4427: 004dbcd5 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ + 4427: 004dbd05 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ 4428: 009a37a4 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4429: 009c6c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4430: 009c731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4431: 0099daec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4432: 00689715 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4433: 005ff2ed 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4432: 00689745 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4433: 005ff31d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4434: 009a002c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4435: 009c6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4436: 009c70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4437: 008d5f60 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4438: 009c5a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4439: 004994f1 98 FUNC GLOBAL DEFAULT 12 helper_extp │ │ │ │ 4440: 008e6e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchlo │ │ │ │ @@ -4449,325 +4449,325 @@ │ │ │ │ 4445: 0098a2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ 4446: 00481c11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4447: 0028f21d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4448: 0099470c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4449: 00998d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4450: 0025e321 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4451: 0025fa6d 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4452: 00656799 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4453: 00676675 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4452: 006567c9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4453: 006766a5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4454: 0098db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4455: 0099d3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4456: 006683b5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4457: 0063c229 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4456: 006683e5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4457: 0063c259 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4458: 00457da1 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4459: 009c5c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4460: 006aed19 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4460: 006aed49 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4461: 00996288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4462: 009c6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4463: 0059ad2d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4463: 0059ad5d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4464: 0028fd39 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4465: 00480d11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4466: 0058ec1d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4466: 0058ec4d 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4467: 002422a9 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4468: 009c741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4469: 0028ef19 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4470: 00996da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4471: 006114b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4471: 006114e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4472: 009c6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4473: 009c5244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4474: 003006dd 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4475: 003dfc79 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4476: 009a00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4477: 00584c45 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4477: 00584c75 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4478: 00263d21 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4479: 00484655 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4480: 00633321 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4480: 00633351 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4481: 00432e21 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4482: 00998f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4483: 00418981 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4484: 00264af1 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4485: 004210c9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4486: 0065fac5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4487: 006a6dc5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4486: 0065faf5 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4487: 006a6df5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4488: 0099c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4489: 00471e41 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4490: 0031334d 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4491: 005a7819 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4492: 00578055 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4493: 0067a9e5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4494: 00658131 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4491: 005a7849 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4492: 00578085 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4493: 0067aa15 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4494: 00658161 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4495: 00249251 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4496: 00991a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4497: 003f25cd 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4498: 0026c91d 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4499: 009c7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4500: 0053f4a9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4500: 0053f4d9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4501: 0089fe28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4502: 0099b73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4503: 0043f9cd 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4504: 009917d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4505: 0059f609 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4505: 0059f639 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4506: 0099d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4507: 0065ed29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4508: 0063bd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4507: 0065ed59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4508: 0063bd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4509: 00998484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4510: 002f8c2d 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4511: 003c2de5 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ 4512: 004a8231 120 FUNC GLOBAL DEFAULT 12 helper_pmullh │ │ │ │ - 4513: 00547f41 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4513: 00547f71 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4514: 009c7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4515: 0066a775 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4515: 0066a7a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4516: 0098a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4517: 00546895 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4517: 005468c5 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4518: 0043f9a5 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4519: 004487b5 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4520: 009917b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4521: 008e7868 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngle │ │ │ │ 4522: 00296b2d 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4523: 00610cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4523: 00610ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4524: 009c6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4525: 0099c13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4526: 00260e71 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4527: 009935d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4528: 0060f7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4529: 00666e81 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4528: 0060f811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4529: 00666eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4530: 009c7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4531: 009c625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4532: 0099eff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4533: 008dba5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4534: 00242099 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4535: 003a17d5 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4536: 004819d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4537: 008f6724 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insve_df │ │ │ │ 4538: 0098e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4539: 0062a74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4539: 0062a77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4540: 008dfd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4541: 00996878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4542: 0098b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4543: 008deb58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4544: 008ee7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_af │ │ │ │ 4545: 003eaf61 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4546: 00373eb5 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4547: 0063e729 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4547: 0063e759 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4548: 0098ff94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4549: 009c5d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4550: 005f6c25 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4551: 00691aa9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4550: 005f6c55 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4551: 00691ad9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4552: 00485ae5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4553: 009c568a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4554: 0099a704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4555: 0024f8c9 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4556: 0098936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4557: 00417849 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4558: 0084b3bc 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4559: 009c57c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4560: 009c5c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4561: 0062a7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4561: 0062a7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4562: 0099485c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4563: 0064e765 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4564: 0063f755 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4563: 0064e795 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4564: 0063f785 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4565: 0098ebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4566: 009c6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4567: 0099087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4568: 003c2975 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4569: 008ff3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_b │ │ │ │ 4570: 0040eaed 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4571: 0098938c 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4572: 00470c11 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4573: 008ff25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_d │ │ │ │ 4574: 008a26d4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4575: 009c5cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4576: 009c6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4577: 009895a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4578: 008ff364 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_h │ │ │ │ - 4579: 0063bf35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4579: 0063bf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4580: 009c6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4581: 0099ada4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4582: 003a241d 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4583: 0098cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4584: 0063ea69 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4584: 0063ea99 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4585: 00312685 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4586: 009932c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4587: 009c5472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4588: 004554b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4589: 009c5100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4590: 0068b425 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4590: 0068b455 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4591: 0098aaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4592: 00611e31 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4592: 00611e61 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4593: 0099083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4594: 008f3730 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachiu │ │ │ │ - 4595: 0061d37d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4595: 0061d3ad 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4596: 009995a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4597: 00573d1d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4597: 00573d4d 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4598: 008ff2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_w │ │ │ │ - 4599: 004f6f29 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ + 4599: 004f6f59 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ 4600: 00459fe1 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4601: 00660415 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4602: 0057af89 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4601: 00660445 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4602: 0057afb9 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ 4603: 008f8404 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ori_b │ │ │ │ - 4604: 0059f0bd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4605: 006a635d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4606: 00615119 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4604: 0059f0ed 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4605: 006a638d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4606: 00615149 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4607: 00223e81 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4608: 0067618d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4608: 006761bd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4609: 00996518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4610: 0054b249 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4611: 006253b1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4612: 0052ad31 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4610: 0054b279 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4611: 006253e1 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4612: 0052ad61 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4613: 00339ba5 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4614: 009c51d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4615: 0036fb69 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_start_count │ │ │ │ 4616: 002c17cd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4617: 009a0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4618: 005a49bd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4618: 005a49ed 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4619: 009c51e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4620: 0078c838 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4621: 0064bbc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4620: 0078c868 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4621: 0064bbf1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ 4622: 004a46e1 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_nge │ │ │ │ - 4623: 0065ff45 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4624: 005232d1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4623: 0065ff75 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4624: 00523301 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4625: 008e8f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctc1 │ │ │ │ 4626: 0098fa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4627: 00663e4d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4627: 00663e7d 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4628: 0098cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4629: 009c5b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4630: 003d5111 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4631: 0067c2e5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4631: 0067c315 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4632: 004a4275 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngl │ │ │ │ 4633: 00347e39 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4634: 00676211 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4635: 006974ed 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4636: 0054df4d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4634: 00676241 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4635: 0069751d 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4636: 0054df7d 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4637: 0029aed9 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4638: 003d494d 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4639: 009c5114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4640: 009c5cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4641: 00410c55 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4642: 004a4b3d 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngt │ │ │ │ 4643: 003f7681 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4644: 00648ae9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4644: 00648b19 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4645: 009c71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4646: 002b1c19 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4647: 009c6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4648: 0036b14d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4649: 009a3a74 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4650: 0099c4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4651: 009988d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4652: 003d6dcd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4653: 0098ca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4654: 0039bfb9 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4655: 0066b1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4655: 0066b221 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4656: 003fe6f9 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4657: 0098a988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4658: 009c6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4659: 009c56a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4660: 008f2080 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_d │ │ │ │ 4661: 009c589c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4662: 00991c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4663: 0099dcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4664: 00584405 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4665: 00655729 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4666: 006576fd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4664: 00584435 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4665: 00655759 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4666: 0065772d 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4667: 00223c59 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4668: 0098df7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4669: 009c592c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4670: 0060c93d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4670: 0060c96d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4671: 0098bf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4672: 009c5a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4673: 005b50c5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4673: 005b50f5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4674: 00378399 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4675: 009c605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4676: 00624a59 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4676: 00624a89 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4677: 009c5e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4678: 006a8769 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4678: 006a8799 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4679: 0049c905 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_d │ │ │ │ 4680: 008f0ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_s │ │ │ │ 4681: 0098c7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4682: 005a2f21 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4682: 005a2f51 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4683: 00293159 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4684: 009c6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4685: 0033d011 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4686: 00685551 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4687: 00575239 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4686: 00685581 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4687: 00575269 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4688: 00992d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4689: 009914c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4690: 003f3f19 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4691: 009c69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4692: 004a5839 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sle │ │ │ │ 4693: 00999fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4694: 00993930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4695: 0069a021 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4695: 0069a051 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4696: 009c6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4697: 009c683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4698: 00681b61 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4698: 00681b91 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4699: 002968c5 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4700: 009c62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4701: 00241b51 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4702: 009c5ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4703: 009b52a8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4704: 00489795 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4705: 0049c9ed 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_s │ │ │ │ 4706: 009c5796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4707: 0059f6b9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4708: 005f6d55 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4709: 0060c39d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4707: 0059f6e9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4708: 005f6d85 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4709: 0060c3cd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4710: 003d8631 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4711: 0047f8fd 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4712: 009974ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4713: 009c6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4714: 003ef7bd 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4715: 009c5e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4716: 009c6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4717: 0039c1ed 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4718: 00458ced 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4719: 0063326d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4720: 00681ca1 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4719: 0063329d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4720: 00681cd1 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4721: 004a56bd 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_slt │ │ │ │ 4722: 00994dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4723: 0098cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4724: 005973a5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4724: 005973d5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4725: 00991034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4726: 009c6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4727: 0063b701 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4727: 0063b731 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4728: 009020c4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4729: 00341c85 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4730: 0059ee3d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4731: 0057a339 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4730: 0059ee6d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4731: 0057a369 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4732: 009c564a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4733: 008ee8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_eq │ │ │ │ 4734: 00335ae5 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4735: 009c56c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4736: 002c14c5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4737: 00272df1 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4738: 00559375 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4738: 005593a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4739: 00262219 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4740: 00635505 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4740: 00635535 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4741: 009c6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4742: 009c5410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4743: 00579bc9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4743: 00579bf9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4744: 003490fd 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4745: 003616bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4746: 009c5312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4747: 0040e889 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4748: 00993050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4749: 0063ba0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4749: 0063ba3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4750: 0098fed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4751: 009c60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4752: 00989d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4753: 00564efd 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4753: 00564f2d 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4754: 00996558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4755: 0063b8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4755: 0063b8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4756: 003ed919 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4757: 009c6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4758: 005c4f19 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4758: 005c4f49 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4759: 0046cd51 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4760: 00525189 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4760: 005251b9 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4761: 009c6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4762: 0065d829 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4762: 0065d859 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4763: 00994a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4764: 003e0235 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4765: 009c5df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4766: 00998d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4767: 009c50cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4768: 009c5e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4769: 0049080d 12 FUNC GLOBAL DEFAULT 12 helper_tlbp │ │ │ │ @@ -4777,211 +4777,211 @@ │ │ │ │ 4773: 009c701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4774: 009c5a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4775: 004221a5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4776: 00336869 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4777: 009969b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4778: 009c5f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4779: 00421fad 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4780: 00543905 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4780: 00543935 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4781: 0099badc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4782: 0069eb05 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4782: 0069eb35 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4783: 0046b705 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4784: 00655c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4784: 00655c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4785: 008e1040 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_w │ │ │ │ 4786: 004a5d4d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sne │ │ │ │ 4787: 00996658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4788: 009c56f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4789: 0098f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4790: 0098bef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4791: 0036ae49 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4792: 009c60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4793: 00336779 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4794: 008df944 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4795: 00660269 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4796: 006a4ce9 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4797: 0050e701 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4795: 00660299 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4796: 006a4d19 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4797: 0050e731 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4798: 0098ad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4799: 009c6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4800: 00990694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4801: 005f5d65 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4802: 00549959 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4803: 00611041 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4801: 005f5d95 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4802: 00549989 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4803: 00611071 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4804: 003f9c89 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4805: 006a3f31 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4805: 006a3f61 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4806: 008a2c4c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4807: 009c74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4808: 009c5f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4809: 009c567e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4810: 005be0b9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4810: 005be0e9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4811: 004907f5 12 FUNC GLOBAL DEFAULT 12 helper_tlbwi │ │ │ │ 4812: 00440659 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4813: 009c701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4814: 009c69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4815: 00258ef1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4816: 0084a320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4817: 0061c4e1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4817: 0061c511 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4818: 004a7c51 124 FUNC GLOBAL DEFAULT 12 helper_pmaxsh │ │ │ │ 4819: 0099ad94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4820: 009c7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4821: 0098ed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4822: 008d75c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4823: 00996058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4824: 00490801 12 FUNC GLOBAL DEFAULT 12 helper_tlbwr │ │ │ │ 4825: 009c6f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4826: 009c6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4827: 0057d149 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4828: 00659ca9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4827: 0057d179 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4828: 00659cd9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4829: 00480ba5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4830: 00613fd9 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4830: 00614009 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4831: 009c7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4832: 0030bda5 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4833: 0030c3b1 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4834: 0099e7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4835: 003b241d 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4836: 009c4fbc 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4837: 00552539 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4837: 00552569 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ 4838: 008e8e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftdsp │ │ │ │ - 4839: 007fac84 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4839: 007facb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4840: 003f3025 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4841: 009c70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4842: 00991f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4843: 00273d89 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4844: 0062c7d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4844: 0062c801 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4845: 009c7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4846: 0054f64d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4846: 0054f67d 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4847: 00997a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4848: 00484a75 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4849: 0068905d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4849: 0068908d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4850: 009c548e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4851: 0099d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4852: 00670bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4853: 0065ebc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4852: 00670be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4853: 0065ebf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4854: 004a5bed 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sor │ │ │ │ 4855: 008df080 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4856: 00555f11 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4856: 00555f41 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4857: 00991e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4858: 009995b4 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4859: 0099ab34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4860: 007e9140 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4860: 007e9170 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4861: 00995e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4862: 0099b83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4863: 0099468c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4864: 009c6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4865: 00659af1 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4865: 00659b21 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4866: 002eb4d1 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4867: 0025f409 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4868: 009c6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4869: 006a0481 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4869: 006a04b1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4870: 009c6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4871: 009c5057 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4872: 008a2f00 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4873: 009c5d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4874: 0099d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4875: 009c54ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4876: 0098aa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4877: 009c5c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4878: 009c6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4879: 008a2c9c 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4880: 0061f571 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4881: 005470c5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4880: 0061f5a1 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4881: 005470f5 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4882: 009c528a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4883: 00995e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ - 4884: 005018b1 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ + 4884: 005018e1 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ 4885: 009c5b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4886: 0063d109 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4886: 0063d139 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4887: 00996e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4888: 0098fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4889: 00297fed 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ - 4890: 0078d018 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4891: 0052d3d9 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4892: 006430d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4890: 0078d048 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4891: 0052d409 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4892: 00643101 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4893: 0048c371 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_compare │ │ │ │ 4894: 003e0f79 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4895: 0061062d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4895: 0061065d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4896: 009c536c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4897: 0052a9c5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4897: 0052a9f5 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4898: 009c5464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4899: 00224101 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4900: 0098df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4901: 00563b2d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4901: 00563b5d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4902: 0099a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4903: 0049e921 184 FUNC GLOBAL DEFAULT 12 helper_float_min_d │ │ │ │ 4904: 008e3a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_ph │ │ │ │ - 4905: 00656d49 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4905: 00656d79 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4906: 00997aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4907: 00992a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4908: 009c6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4909: 009c50ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4910: 00536775 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4910: 005367a5 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4911: 009c5646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4912: 0052b3a5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4912: 0052b3d5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4913: 003d3b25 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4914: 009c6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4915: 004a7d49 120 FUNC GLOBAL DEFAULT 12 helper_pmaxub │ │ │ │ - 4916: 0059f909 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4916: 0059f939 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4917: 0098ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4918: 008e0f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwm │ │ │ │ 4919: 009c5066 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4920: 0052b485 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4921: 00631be1 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4920: 0052b4b5 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4921: 00631c11 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4922: 0098be14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4923: 006670c5 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4923: 006670f5 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4924: 0049e86d 180 FUNC GLOBAL DEFAULT 12 helper_float_min_s │ │ │ │ 4925: 0037dc35 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4926: 009c5a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4927: 009c636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4928: 00293765 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4929: 0098f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4930: 0098d06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4931: 0098bff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4932: 00610885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4933: 005a4769 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4932: 006108b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4933: 005a4799 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4934: 009c60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4935: 008dadfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4936: 009c56a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4937: 0060fccd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4938: 007facec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4939: 006345a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4937: 0060fcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4938: 007fad1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4939: 006345d9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4940: 009c5cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4941: 009c5dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4942: 0098d25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4943: 003eccb1 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4944: 004612a5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4945: 00485dd5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 4946: 008e16f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_qb │ │ │ │ 4947: 0048e9f5 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_ebase │ │ │ │ - 4948: 0068d4e5 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4949: 00614f71 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4948: 0068d515 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4949: 00614fa1 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4950: 009c59ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4951: 009c7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4952: 009c71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4953: 009c7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4954: 008a26a8 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4955: 009c5278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4956: 0060f6b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4956: 0060f6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4957: 00260bad 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4958: 00670c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4958: 00670c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4959: 0025df85 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4960: 002493e1 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4961: 002c09ad 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4962: 0060d619 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4963: 006ae52d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4962: 0060d649 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4963: 006ae55d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4964: 003771a1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4965: 005a4941 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4965: 005a4971 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4966: 0027176d 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4967: 009c74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4968: 00266815 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4969: 009a0128 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4970: 003e7719 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4971: 0098bd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4972: 003a0ebd 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 4973: 009957ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4974: 006581f9 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4974: 00658229 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4975: 002609c1 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4976: 00611ad9 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4976: 00611b09 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4977: 009934e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4978: 009985a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4979: 003ef665 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4980: 008e6134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwsize │ │ │ │ 4981: 00998144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4982: 00991b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4983: 009c5586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ @@ -4990,681 +4990,681 @@ │ │ │ │ 4986: 009c60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4987: 009c6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4988: 009c6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4989: 009963b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4990: 0098c360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 4991: 004a83a1 26 FUNC GLOBAL DEFAULT 12 helper_pmaddhw │ │ │ │ 4992: 008ea1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_ebase │ │ │ │ - 4993: 0063ec49 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4993: 0063ec79 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4994: 009c67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4995: 009c5df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4996: 0063f129 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4996: 0063f159 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4997: 0098e7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4998: 0068c089 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4998: 0068c0b9 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4999: 00258321 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5000: 0099c44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5001: 00614e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5001: 00614e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5002: 009c511e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 5003: 00617c41 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5003: 00617c71 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5004: 0099a984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5005: 006598e1 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5005: 00659911 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5006: 00455ded 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5007: 0098a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5008: 0069a0a9 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5008: 0069a0d9 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5009: 00997018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5010: 002f061d 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5011: 0069a121 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5011: 0069a151 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5012: 0098ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5013: 003b0101 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5014: 00648dbd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5014: 00648ded 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5015: 003b7d61 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5016: 009c6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5017: 0063bb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5017: 0063bb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5018: 00992ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5019: 009c7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5020: 00246f0d 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5021: 00994d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5022: 0026430d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5023: 006822e9 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5023: 00682319 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5024: 00993f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5025: 00596b75 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5025: 00596ba5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5026: 009c79e0 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5027: 0064d619 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5027: 0064d649 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5028: 0048fc05 20 FUNC GLOBAL DEFAULT 12 helper_di │ │ │ │ 5029: 009980c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5030: 0025d7ad 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5031: 0061e63d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5031: 0061e66d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5032: 003991a9 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5033: 0068f465 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5034: 00607f9d 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5033: 0068f495 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5034: 00607fcd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5035: 0049eefd 214 FUNC GLOBAL DEFAULT 12 helper_float_msub_ps │ │ │ │ - 5036: 00582079 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5036: 005820a9 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5037: 009a3318 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5038: 00995310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5039: 008eeae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_le │ │ │ │ 5040: 009c5afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5041: 0098b244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5042: 0098de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5043: 00999f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5044: 004c6c45 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_b │ │ │ │ 5045: 003dd359 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5046: 009c5c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5047: 00672495 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5047: 006724c5 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5048: 009c58c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5049: 0089fdc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ 5050: 004c6c99 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_d │ │ │ │ - 5051: 00692abd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5051: 00692aed 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5052: 009c663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5053: 00995f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5054: 0099786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5055: 004d956d 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ + 5055: 004d959d 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ 5056: 00457e51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5057: 0099a6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5058: 008e812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_seq │ │ │ │ 5059: 004c6c61 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_h │ │ │ │ - 5060: 00672785 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5060: 006727b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5061: 0098fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5062: 0099c83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5063: 00336589 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5064: 008d0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5065: 0098ec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5066: 0062ebd1 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5066: 0062ec01 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5067: 009c744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5068: 009c51c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5069: 008ee9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_lt │ │ │ │ 5070: 0099d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5071: 00339e0d 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5072: 0048fc19 20 FUNC GLOBAL DEFAULT 12 helper_ei │ │ │ │ 5073: 003f2689 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5074: 009c55d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5075: 00992c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5076: 005a3041 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5077: 006897a9 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5076: 005a3071 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5077: 006897d9 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5078: 008f7edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_u_df │ │ │ │ 5079: 004c6c7d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_w │ │ │ │ 5080: 00996e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5081: 009c6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5082: 009c63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5083: 002b74b9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5084: 0099c8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5085: 009c634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5086: 00996488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5087: 009970c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5088: 009c5c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5089: 009c71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5090: 00477271 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5091: 0063bac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5091: 0063baf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5092: 0048f4e5 164 FUNC GLOBAL DEFAULT 12 helper_mttdsp │ │ │ │ 5093: 009990a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5094: 009c6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5095: 009946bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5096: 0046b299 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ - 5097: 004d95a9 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ + 5097: 004d95d9 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ 5098: 0026cda1 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5099: 0028fad1 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5100: 00255519 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5101: 009c51a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5102: 0031a719 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5103: 009a044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5104: 00457da9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5105: 0064889d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5106: 0063cc71 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5107: 006108c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5105: 006488cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5106: 0063cca1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5107: 006108f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5108: 0029441d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5109: 005fa525 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5109: 005fa555 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5110: 009c5304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5111: 009c6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5112: 0098a30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5113: 009c6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5114: 005a2109 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5114: 005a2139 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5115: 0099e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5116: 009914a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5117: 0099090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5118: 009c5958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5119: 006a5e49 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5120: 00542359 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5119: 006a5e79 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5120: 00542389 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5121: 009c6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5122: 00614711 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5122: 00614741 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5123: 009c6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5124: 009c6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5125: 004cad2d 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_s_df │ │ │ │ 5126: 0098bd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5127: 00992e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5128: 009c5d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5129: 009c7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5130: 0069d20d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5130: 0069d23d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5131: 009917c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5132: 009c5a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5133: 00259951 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5134: 009c6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5135: 00992be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5136: 004a5479 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sun │ │ │ │ - 5137: 006388a1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5137: 006388d1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5138: 00991784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5139: 002b1c6d 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5140: 003dc199 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5141: 009c73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5142: 00660ab1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5142: 00660ae1 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5143: 008ef110 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ne │ │ │ │ 5144: 0089fdbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5145: 008dde74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5146: 00579961 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5147: 00596411 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5146: 00579991 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5147: 00596441 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5148: 00459049 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5149: 003de8cd 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5150: 00255ec5 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5151: 00991714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5152: 0099c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5153: 0098d82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5154: 009c62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5155: 00314869 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5156: 0061b6a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5157: 006b1651 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5156: 0061b6d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5157: 006b1681 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5158: 009c740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5159: 0099520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5160: 009c56be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5161: 009c6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5162: 009c7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5163: 0060fdf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5163: 0060fe29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5164: 00997088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5165: 009c5932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5166: 0099beac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5167: 0067fa6d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5168: 00529f41 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5169: 00633051 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5167: 0067fa9d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5168: 00529f71 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5169: 00633081 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5170: 00297791 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5171: 0025b2c5 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5172: 009c5f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5173: 008e66e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_compare │ │ │ │ 5174: 009c62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5175: 00610de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5175: 00610e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5176: 00993fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5177: 006a47b1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5177: 006a47e1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5178: 00255a4d 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5179: 0099d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5180: 009c5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5181: 00642955 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5181: 00642985 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5182: 00462835 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5183: 0069460d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5184: 0060ebbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5185: 00688d85 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5186: 006122d5 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5187: 0063be81 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5188: 005c2bb9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5183: 0069463d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5184: 0060ebed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5185: 00688db5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5186: 00612305 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5187: 0063beb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5188: 005c2be9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5189: 009c6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5190: 003af1f1 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5191: 003c3b31 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5192: 009c5710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5193: 0045cc35 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5194: 009c72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5195: 0099c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5196: 0098df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5197: 008ef008 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_or │ │ │ │ 5198: 0089fd20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5199: 0040933d 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5200: 0098e79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5201: 00612511 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5201: 00612541 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5202: 009c648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5203: 0099454c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5204: 003198cd 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5205: 006a38f9 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5206: 0068d411 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5205: 006a3929 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5206: 0068d441 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5207: 002be825 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5208: 008a3438 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5209: 009c6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5210: 0099aa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5211: 009c56aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5212: 00584025 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5212: 00584055 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5213: 0049add9 224 FUNC GLOBAL DEFAULT 12 helper_float_round_w_d │ │ │ │ 5214: 0098fc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5215: 009c59ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5216: 0064d825 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5216: 0064d855 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5217: 0099aa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5218: 0099f230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5219: 008f1ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_d │ │ │ │ 5220: 0099babc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5221: 00997218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5222: 00288881 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5223: 0059633d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5223: 0059636d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5224: 00993db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5225: 0099d42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5226: 0099b6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5227: 00242031 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5228: 0098e3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5229: 0030c5dd 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5230: 0062bced 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5230: 0062bd1d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5231: 0049aeb9 220 FUNC GLOBAL DEFAULT 12 helper_float_round_w_s │ │ │ │ 5232: 004128f9 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5233: 0098e498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5234: 0045cbc5 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ 5235: 008f073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_s │ │ │ │ - 5236: 00648e81 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5236: 00648eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5237: 009c5362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5238: 003e04fd 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5239: 00472d41 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5240: 0065f8e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5240: 0065f911 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5241: 0043ec55 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5242: 00396b2d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5243: 00992ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5244: 006acfbd 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5244: 006acfed 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5245: 0045636d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5246: 0099c04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5247: 00224c91 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5248: 0065289d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5248: 006528cd 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5249: 003da9a9 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5250: 00998904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5251: 009c5022 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5252: 006391ad 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5252: 006391dd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5253: 004735e9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5254: 0057d241 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5254: 0057d271 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5255: 0048968d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5256: 0026502d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 5257: 0058f1e1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5257: 0058f211 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5258: 0099ae24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5259: 002252f9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5260: 009c5f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5261: 0060f985 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5261: 0060f9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5262: 009c64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5263: 0099a6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5264: 00659359 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5264: 00659389 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5265: 009c6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5266: 008f2104 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_d │ │ │ │ 5267: 009c5412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5268: 009c5758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5269: 0098db0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5270: 00312f21 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5271: 003e769d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5272: 00997278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5273: 0089fda4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5274: 009c6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5275: 00485ec5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5276: 0067c1d9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5276: 0067c209 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5277: 0099fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5278: 009c7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5279: 009c5acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5280: 009c5ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5281: 00398e91 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5282: 00572471 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5282: 005724a1 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5283: 0099a9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5284: 006188ad 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5284: 006188dd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5285: 0099575c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5286: 0042b7a5 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5287: 0098a59c 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5288: 0099f8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ 5289: 008f0b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_s │ │ │ │ - 5290: 006687a1 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5290: 006687d1 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5291: 003baf81 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5292: 002b5545 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5293: 008f69b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sld_df │ │ │ │ 5294: 009948cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5295: 00617d95 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5295: 00617dc5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5296: 0099086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ - 5297: 00685799 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5297: 006857c9 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5298: 009c5c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5299: 004088b9 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5300: 00481621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5301: 007ce81c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5302: 0066bce9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5303: 0061b815 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5301: 007ce84c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5302: 0066bd19 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5303: 0061b845 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5304: 00993590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5305: 0069b689 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5305: 0069b6b9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5306: 002a9e25 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ 5307: 0049a071 186 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_d │ │ │ │ - 5308: 007ce814 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5309: 0068ac61 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5308: 007ce844 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5309: 0068ac91 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5310: 0099f480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5311: 009954a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5312: 00998474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5313: 0061492d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5314: 007ce80c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5313: 0061495d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5314: 007ce83c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5315: 009c6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5316: 00299265 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5317: 0055e9a5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5317: 0055e9d5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5318: 0049bcdd 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_d │ │ │ │ 5319: 009c62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5320: 00256145 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5321: 009c7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5322: 005d4271 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5322: 005d42a1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5323: 00421265 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5324: 0043ec09 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5325: 00991b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5326: 0098c2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5327: 009c5220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5328: 00638171 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5329: 00672381 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5330: 0067040d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5328: 006381a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5329: 006723b1 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5330: 0067043d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5331: 009c6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5332: 0027f665 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5333: 00556521 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5333: 00556551 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5334: 0099a0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5335: 0098a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5336: 0049a12d 178 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_s │ │ │ │ 5337: 002bc379 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5338: 009896c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5339: 009c6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5340: 00341dad 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5341: 00258f81 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5342: 0063ee65 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5342: 0063ee95 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5343: 009c70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5344: 005ca50d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5344: 005ca53d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5345: 008e1988 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmon │ │ │ │ 5346: 0047ccfd 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5347: 0049bdc9 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_s │ │ │ │ 5348: 008d0dd0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5349: 006575bd 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5349: 006575ed 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5350: 008d0e40 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5351: 009c500b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5352: 008d0ed0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5353: 00996968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5354: 00993820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5355: 008ed958 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhbh │ │ │ │ - 5356: 0057092d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5356: 0057095d 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5357: 009c64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5358: 009c6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5359: 0098ea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5360: 009c6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5361: 006101f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5362: 0064556d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5361: 00610225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5362: 0064559d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5363: 0098bdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5364: 0099c90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5365: 003e7729 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5366: 009c6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5367: 0029796d 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5368: 009c5003 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5369: 0099bfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5370: 003cade5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5371: 005774ed 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5371: 0057751d 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5372: 009c5f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5373: 006b05ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5373: 006b061d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5374: 008e8b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_configx │ │ │ │ 5375: 003e1831 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5376: 009962c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5377: 009a07b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5378: 0098f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5379: 004811ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 5380: 005ce32d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5380: 005ce35d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5381: 00994c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5382: 0099e778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5383: 0045982d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5384: 006a8ab5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5384: 006a8ae5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5385: 0098eb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ 5386: 00492b99 168 FUNC GLOBAL DEFAULT 12 bl_gen_jump_kernel │ │ │ │ - 5387: 006a5125 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5387: 006a5155 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5388: 009c6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5389: 00475a71 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5390: 00992a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5391: 009020d0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5392: 00658775 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5392: 006587a5 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ 5393: 004a6dfd 112 FUNC GLOBAL DEFAULT 12 helper_ll │ │ │ │ - 5394: 005fcd29 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5395: 0054ab0d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5394: 005fcd59 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5395: 0054ab3d 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5396: 009a0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5397: 003198b5 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5398: 004be675 68 FUNC GLOBAL DEFAULT 12 helper_msa_bseli_b │ │ │ │ 5399: 002259c9 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5400: 00610f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5401: 005d0ba5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5400: 00610f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5401: 005d0bd5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5402: 0099ebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5403: 009931e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5404: 00640915 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5405: 005a3439 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5404: 00640945 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5405: 005a3469 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5406: 009c6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5407: 009c6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5408: 00907118 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5409: 0051b62d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5409: 0051b65d 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5410: 009a37c0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5411: 009c6ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5412: 009c5588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5413: 0098ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5414: 0098d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5415: 00989b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5416: 009941b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5417: 0099a084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5418: 006212ad 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5418: 006212dd 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5419: 00994130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5420: 003e8781 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5421: 009c5240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5422: 009c535e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5423: 009c5cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5424: 0068fba5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5424: 0068fbd5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5425: 009c648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5426: 00541311 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5427: 0066a6e5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5428: 0053e0f9 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5426: 00541341 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5427: 0066a715 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5428: 0053e129 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5429: 004aeef1 1418 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_b │ │ │ │ 5430: 009953c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5431: 004af895 230 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_d │ │ │ │ - 5432: 0067325d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5432: 0067328d 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5433: 009c72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5434: 0069e7d5 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5434: 0069e805 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5435: 008d9f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5436: 0046f0f9 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5437: 004af47d 682 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_h │ │ │ │ 5438: 00996bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5439: 0061be65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5439: 0061be95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5440: 00994f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5441: 0099e46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5442: 00583ccd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5443: 0069ff7d 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5442: 00583cfd 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5443: 0069ffad 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5444: 00993b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5445: 00473ab5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5446: 009c5e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5447: 00993a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5448: 009c5a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5449: 009c643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5450: 00996918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5451: 003fa26d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5452: 0025fbd9 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5453: 0044817d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5454: 008e8444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpecontrol │ │ │ │ 5455: 0099ff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5456: 0040e8ad 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5457: 0065ec75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5458: 0063b521 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5457: 0065eca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5458: 0063b551 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5459: 009c5d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5460: 009c617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5461: 006a85dd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5461: 006a860d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5462: 004af729 364 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_w │ │ │ │ 5463: 0098cb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5464: 0028efb9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5465: 00689371 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5465: 006893a1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5466: 009c5c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5467: 00656eb5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5467: 00656ee5 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5468: 008a2c20 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5469: 009c5e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5470: 0055fa45 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5471: 0057b861 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5470: 0055fa75 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5471: 0057b891 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5472: 009c5a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5473: 009c6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5474: 008ee84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_un │ │ │ │ 5475: 0098a21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5476: 0099e90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5477: 004057a5 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5478: 009c7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5479: 0048797d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 5480: 006111e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5480: 00611215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5481: 00341d19 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5482: 00475aed 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5483: 004053c1 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5484: 009c75a4 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5485: 009c54c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5486: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5487: 00559389 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5487: 005593b9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5488: 009c7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5489: 0098c9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5490: 00639045 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5490: 00639075 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5491: 009897e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5492: 008db3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5493: 006acf69 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5493: 006acf99 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5494: 00485825 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5495: 009c6c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ 5496: 0049c215 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_d │ │ │ │ - 5497: 0059af3d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5497: 0059af6d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5498: 009c6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5499: 006b3065 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5499: 006b3095 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5500: 009c52a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5501: 005fd99d 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5502: 00681281 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5501: 005fd9cd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5502: 006812b1 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5503: 004c6945 472 FUNC GLOBAL DEFAULT 12 helper_msa_vshf_df │ │ │ │ 5504: 003980e5 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5505: 0098e78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5506: 0059fa55 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5506: 0059fa85 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5507: 0042b521 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5508: 009a0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5509: 008d29c4 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5510: 0099a814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5511: 0098ca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5512: 006a1e11 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5513: 006aa58d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5512: 006a1e41 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5513: 006aa5bd 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5514: 009c64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5515: 009c74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5516: 00624691 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5516: 006246c1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5517: 0098a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5518: 0098a27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5519: 0056bf5d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5519: 0056bf8d 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5520: 0088fbfc 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5521: 0049c2dd 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_s │ │ │ │ 5522: 00264a95 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5523: 00607885 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5523: 006078b5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5524: 009c57ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5525: 009c5f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5526: 009c63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5527: 008d9e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5528: 009c58d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5529: 009c7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5530: 002e65a5 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5531: 0066a15d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5531: 0066a18d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5532: 0024f045 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5533: 00989c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 5534: 009c672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5535: 004787c5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5536: 009c5846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5537: 009965e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5538: 00994cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5539: 0099b78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5540: 009984b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5541: 0062b369 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5541: 0062b399 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5542: 003a1ffd 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5543: 0043eef9 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5544: 009c7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5545: 0099ab74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5546: 00330c71 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5547: 0064e649 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5547: 0064e679 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5548: 0042fff5 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5549: 00672f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5549: 00672f4d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5550: 008d8e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5551: 0099a2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5552: 009c67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5553: 00993430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 5554: 0061c83d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5554: 0061c86d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5555: 009933e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5556: 009c7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5557: 002fb67d 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5558: 00992da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5559: 009c5de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5560: 0027e789 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5561: 009c588e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5562: 006a7335 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5562: 006a7365 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5563: 009c6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5564: 009c6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5565: 009c7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5566: 0063ebf5 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5567: 0065981d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5566: 0063ec25 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5567: 0065984d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5568: 003bff31 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5569: 003ff2f5 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5570: 0098b958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5571: 0062e3a9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5571: 0062e3d9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5572: 00314619 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5573: 00670039 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5573: 00670069 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5574: 00993060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5575: 009c6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5576: 009917f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5577: 004c7441 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsule_df │ │ │ │ 5578: 009c655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5579: 00656bb1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5579: 00656be1 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5580: 00996158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5581: 009c697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5582: 008db324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5583: 0068a0f5 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5583: 0068a125 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5584: 009c667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5585: 007faca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5585: 007facd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5586: 009c613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5587: 0098de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5588: 0098b4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5589: 00580bcd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5589: 00580bfd 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5590: 0099ae44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5591: 0054e825 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5591: 0054e855 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5592: 009c6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5593: 00250441 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5594: 0062d3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5594: 0062d3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5595: 0033a9c1 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5596: 0098fe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5597: 009c6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5598: 009c5316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5599: 00998844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 5600: 00662871 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5600: 006628a1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5601: 0099d55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5602: 009c6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5603: 009c6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5604: 0098c898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5605: 00301f75 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5606: 0064e589 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5607: 00548361 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5606: 0064e5b9 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5607: 00548391 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5608: 00441715 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5609: 009c5c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5610: 0037d259 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5611: 008f5fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsueq_df │ │ │ │ 5612: 0048559d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5613: 0099f220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5614: 00475b6d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5615: 003a29d1 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5616: 00664fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5616: 00665015 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5617: 0046ddad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5618: 0099ceb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5619: 00549f65 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5620: 0064003d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5619: 00549f95 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5620: 0064006d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5621: 008f26b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtps_pw │ │ │ │ 5622: 009c5d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5623: 0065c86d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5624: 0065ee61 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5625: 006ace69 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5623: 0065c89d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5624: 0065ee91 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5625: 006ace99 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5626: 009901e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5627: 003fe629 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5628: 0098dc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5629: 0059850d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5629: 0059853d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5630: 00440129 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5631: 00646809 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5631: 00646839 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5632: 004898f1 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5633: 00563ac5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5633: 00563af5 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5634: 008ed850 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhhw │ │ │ │ 5635: 009c6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5636: 009c5c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5637: 009c6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5638: 009c551c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5639: 003bfe8d 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5640: 004c7019 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcun_df │ │ │ │ 5641: 004b764d 560 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_b │ │ │ │ - 5642: 006832d5 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5642: 00683305 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ 5643: 004b7a55 114 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_d │ │ │ │ - 5644: 00622619 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5644: 00622649 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5645: 00442659 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5646: 008d9e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5647: 0068b225 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5647: 0068b255 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5648: 004b787d 304 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_h │ │ │ │ - 5649: 006af751 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5649: 006af781 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5650: 008ed4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubusb │ │ │ │ 5651: 009c69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5652: 005780e5 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5653: 00657d95 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5652: 00578115 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5653: 00657dc5 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5654: 0042d7e5 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5655: 008e6d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_maari │ │ │ │ 5656: 00994a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5657: 009c6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5658: 00639bc5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5659: 0052ac81 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5658: 00639bf5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5659: 0052acb1 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5660: 008ed2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubush │ │ │ │ 5661: 0046c081 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5662: 009c6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5663: 00999ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5664: 0098d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5665: 009c72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5666: 009c525e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5679,433 +5679,433 @@ │ │ │ │ 5675: 008e20c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsa_w_ph │ │ │ │ 5676: 0098e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5677: 0044ff4d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5678: 009c72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5679: 008d5f70 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5680: 004c7849 500 FUNC GLOBAL DEFAULT 12 helper_msa_fsub_df │ │ │ │ 5681: 009c72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5682: 0053df59 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5683: 005380b5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5682: 0053df89 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5683: 005380e5 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5684: 0048dd71 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcrestart │ │ │ │ 5685: 004b79ad 168 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_w │ │ │ │ 5686: 00414491 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5687: 0046c22d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5688: 00990e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5689: 009c7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5690: 009c6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5691: 0054667d 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5691: 005466ad 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5692: 0046c401 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5693: 00258fa5 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5694: 00990978 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5695: 0033a5d1 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5696: 0066e181 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5696: 0066e1b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5697: 0042d88d 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5698: 005a210d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5698: 005a213d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5699: 009c66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5700: 003e794d 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5701: 008fb9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_b │ │ │ │ - 5702: 0066d6d5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5702: 0066d705 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5703: 008fb818 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_d │ │ │ │ 5704: 004a7acd 70 FUNC GLOBAL DEFAULT 12 helper_punpcklbh │ │ │ │ 5705: 0026438d 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5706: 002c1d0d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5707: 00268e29 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5708: 008fb920 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_h │ │ │ │ - 5709: 005d0dbd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5709: 005d0ded 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5710: 004191b1 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5711: 009c6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5712: 009c6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5713: 0065d065 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5713: 0065d095 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5714: 008dc08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 5715: 008f14a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_d │ │ │ │ - 5716: 006633c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5716: 006633f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5717: 00993970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5718: 0048e185 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschefback │ │ │ │ 5719: 008db2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5720: 0062e7ed 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5721: 0057378d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5720: 0062e81d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5721: 005737bd 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5722: 009c6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5723: 009c630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5724: 0099da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5725: 0099eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5726: 0042fe71 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ 5727: 008f5cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsub_df │ │ │ │ - 5728: 005a200d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5729: 00685a15 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5728: 005a203d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5729: 00685a45 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5730: 009c6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5731: 00266675 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5732: 00497025 36 FUNC GLOBAL DEFAULT 12 helper_addqh_ph │ │ │ │ 5733: 009b5300 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5734: 008fb89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_w │ │ │ │ 5735: 009991c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5736: 0099ae54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5737: 0098a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5738: 005471dd 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5738: 0054720d 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5739: 009c5062 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5740: 0066e7a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5741: 00690881 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5740: 0066e7d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5741: 006908b1 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5742: 00292db9 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5743: 008efefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_s │ │ │ │ - 5744: 0056fe79 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5744: 0056fea9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5745: 0025f0bd 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5746: 0064e755 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5746: 0064e785 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5747: 0099f050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5748: 009c5d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5749: 009c62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5750: 009c6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5751: 009c5020 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5752: 003c5331 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5753: 00520531 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5753: 00520561 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5754: 00472585 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5755: 002b3ddd 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5756: 0099d6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5757: 009c52de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5758: 0099d6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5759: 0098d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5760: 009c6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5761: 006a917d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5762: 0068a6f5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5763: 006904e1 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5761: 006a91ad 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5762: 0068a725 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5763: 00690511 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5764: 009c509c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5765: 0098dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5766: 00623819 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5766: 00623849 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5767: 00441e0d 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5768: 009c6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5769: 009991b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5770: 006affc1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5771: 00595a95 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5772: 00670ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5770: 006afff1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5771: 00595ac5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5772: 00670cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5773: 009c5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5774: 0099c57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5775: 00991c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5776: 002ac465 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5777: 009c6b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5778: 00470a7d 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5779: 0068183d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5779: 0068186d 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5780: 009c4f30 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5781: 008e0eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5782: 009c61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5783: 008a0064 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5784: 005d4171 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5785: 0052ad51 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5786: 005d73b9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5784: 005d41a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5785: 0052ad81 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5786: 005d73e9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5787: 004405c5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5788: 009c61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5789: 0043acb1 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5790: 009c5246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5791: 003b0441 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5792: 009c6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5793: 00264c11 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5794: 00639055 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5794: 00639085 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5795: 004847ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5796: 003781b9 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5797: 009c6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5798: 0031a4c5 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5799: 00994d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5800: 00607445 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5800: 00607475 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5801: 008a1f4c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5802: 009c7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5803: 009c6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5804: 002e9c59 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5805: 003123f5 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5806: 009910d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5807: 009c515a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5808: 003989b5 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5809: 004b407d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_d │ │ │ │ 5810: 00470e45 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5811: 009c4d80 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5812: 0040dd35 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5813: 0098c7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5814: 0067fbf5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5814: 0067fc25 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5815: 00994bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5816: 0052ce95 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5816: 0052cec5 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5817: 00244a31 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5818: 009c6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5819: 0043a269 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5820: 004b3e11 426 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_h │ │ │ │ 5821: 009c748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5822: 009c72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5823: 004ba395 1226 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_b │ │ │ │ 5824: 009c543e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5825: 00489ec9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5826: 006353dd 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5826: 0063540d 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5827: 00287535 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5828: 004bac1d 212 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_d │ │ │ │ 5829: 009c71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5830: 0059052d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5830: 0059055d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5831: 009c7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5832: 0033ae41 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5833: 00294ddd 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5834: 0099dcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5835: 004ba861 648 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_h │ │ │ │ 5836: 00376379 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5837: 0047f269 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5838: 0059ef75 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5839: 005fd479 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5838: 0059efa5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5839: 005fd4a9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5840: 0029b025 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5841: 00610015 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5842: 005986e5 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5841: 00610045 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5842: 00598715 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5843: 004b3fbd 192 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_w │ │ │ │ - 5844: 0058eb75 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5844: 0058eba5 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5845: 009c6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5846: 009a2790 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5847: 00990294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5848: 00680fa5 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5848: 00680fd5 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5849: 0099b8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5850: 004baae9 308 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_w │ │ │ │ 5851: 009c72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5852: 002fbd95 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5853: 008f5b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmadd_df │ │ │ │ 5854: 009975ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5855: 00996ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5856: 009c6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5857: 003f3335 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5858: 009c65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5859: 007e8ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5859: 007e9020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5860: 009c5320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5861: 0030bc71 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5862: 0099a9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5863: 009c56f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5864: 0046d87d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5865: 0054ac9d 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5865: 0054accd 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5866: 009c5628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5867: 00999244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5868: 0047f965 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5869: 009c6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5870: 008e896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_status │ │ │ │ 5871: 0098e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5872: 00223c81 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5873: 0099ef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5874: 005a33f5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5874: 005a3425 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5875: 009c5039 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5876: 003bcd45 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5877: 0099cfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5878: 008df7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5879: 0040dffd 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5880: 0062e245 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5880: 0062e275 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5881: 0099aac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5882: 003bdc29 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5883: 0069b1cd 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5883: 0069b1fd 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5884: 009c6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5885: 00991bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5886: 008dccec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5887: 00255405 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5888: 009c6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5889: 0098e338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5890: 00661bf5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5890: 00661c25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5891: 0046cfd5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5892: 009c7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5893: 009c5eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5894: 0098ee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5895: 00999f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5896: 0099ac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5897: 0043852d 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5898: 00996818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5899: 00672175 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5899: 006721a5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5900: 009a40b0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5901: 0099fc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5902: 0054119d 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5902: 005411cd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5903: 00408595 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5904: 00636f51 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5904: 00636f81 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5905: 003616a1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5906: 009c64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5907: 0065140d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5907: 0065143d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5908: 009c6fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5909: 0033f0ad 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5910: 009c563e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5911: 0060fe35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5911: 0060fe65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5912: 00425a09 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5913: 0069d8ed 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5913: 0069d91d 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5914: 00451a39 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5915: 009c7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5916: 009c74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5917: 00484595 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5918: 004154dd 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5919: 0062f581 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5919: 0062f5b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5920: 009911f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 5921: 0044d67d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5922: 0089e970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5923: 006a32a1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5923: 006a32d1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5924: 009c57b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5925: 0099ea40 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5926: 0048fd69 180 FUNC GLOBAL DEFAULT 12 helper_eretnc │ │ │ │ 5927: 004895ed 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5928: 0099ac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5929: 008dd634 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5930: 009930f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5931: 0069e195 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5931: 0069e1c5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5932: 0099764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5933: 0054a24d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5934: 00612445 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5933: 0054a27d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5934: 00612475 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5935: 0098e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5936: 0089f430 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5937: 009c5d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5938: 0053ff05 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5938: 0053ff35 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5939: 00990684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5940: 009c55de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5941: 005438a9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5942: 0054d6ad 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5941: 005438d9 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5942: 0054d6dd 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5943: 009c6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5944: 009c52cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5945: 006605a1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5945: 006605d1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5946: 009c5f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5947: 008ed748 132 OBJECT GLOBAL DEFAULT 24 helper_info_packushb │ │ │ │ 5948: 00258d45 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5949: 0069fd9d 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5950: 0060cf59 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5949: 0069fdcd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5950: 0060cf89 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5951: 002568dd 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5952: 00231ab9 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5953: 009c7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5954: 009c6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 5955: 0046c0e1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5956: 0099afb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5957: 0098c9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5958: 003d3bc1 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5959: 0099a314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5960: 009c6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5961: 009c6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5962: 006b5cf1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5962: 006b5d21 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5963: 00989fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5964: 009a36b8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5965: 003bcaf9 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5966: 004ab421 1262 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_b │ │ │ │ 5967: 009c5284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5968: 00994040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5969: 005bf991 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5969: 005bf9c1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5970: 004abd8d 346 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_d │ │ │ │ 5971: 009c5206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5972: 00629b95 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5972: 00629bc5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5973: 004ab911 708 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_h │ │ │ │ 5974: 009a03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 5975: 0046c271 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5976: 009c625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5977: 005b576d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5977: 005b579d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5978: 002f4c51 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 5979: 0046c465 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5980: 009c5b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 5981: 00456c89 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5982: 0098a1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5983: 009c6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5984: 0098df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 5985: 008e23d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_eq_qb │ │ │ │ 5986: 00483dc5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5987: 00997038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5988: 00645c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5989: 006106e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5988: 00645c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5989: 00610711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5990: 0099eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5991: 004abbd5 440 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_w │ │ │ │ 5992: 009c6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5993: 006087c9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5994: 00641525 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5995: 0062a699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5993: 006087f9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5994: 00641555 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5995: 0062a6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5996: 009c5c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5997: 009c7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5998: 0066fdb1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5998: 0066fde1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5999: 009c7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6000: 00472365 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6001: 00471fc5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6002: 009c7afe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6003: 0099745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6004: 0099dde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6005: 00995488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6006: 009c5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6007: 0066f73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6008: 00633759 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6009: 005c8e79 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6007: 0066f76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6008: 00633789 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6009: 005c8ea9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6010: 004a7a85 36 FUNC GLOBAL DEFAULT 12 helper_punpcklhw │ │ │ │ 6011: 0099482c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6012: 008eb5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_f │ │ │ │ 6013: 009c740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6014: 00993e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6015: 009a02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6016: 0061db2d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6016: 0061db5d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6017: 009c5019 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ - 6018: 007f3184 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ + 6018: 007f31b4 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ 6019: 009c722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6020: 008de210 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6021: 006463e9 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6021: 00646419 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6022: 0042d85d 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6023: 009c5810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6024: 00611bf1 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6024: 00611c21 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6025: 00997168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6026: 009c5084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6027: 009c62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6028: 00281949 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6029: 009c5262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6030: 0043f5c9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ - 6031: 00501829 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ + 6031: 00501859 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ 6032: 0098d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6033: 0036af49 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6034: 009916a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6035: 007facc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6036: 006acf71 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6035: 007facf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6036: 006acfa1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6037: 0099e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6038: 0099a714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6039: 0043cda5 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6040: 008a1f5c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6041: 00441821 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6042: 00338255 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6043: 003ebb61 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6044: 0062e70d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6044: 0062e73d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6045: 009c5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6046: 0066c591 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6046: 0066c5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6047: 008ec32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_seq │ │ │ │ 6048: 009c6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6049: 0098b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6050: 0099e58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6051: 002c1bd5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6052: 00598c45 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6052: 00598c75 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6053: 009976dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6054: 003bffc5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6055: 00421e79 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6056: 0098bd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6057: 009c5e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6058: 004891dd 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6059: 0055867d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6059: 005586ad 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6060: 009c6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6061: 0040e265 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6062: 0099c4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6063: 009c5cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6064: 009c72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6065: 006a682d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6066: 00583ddd 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6065: 006a685d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6066: 00583e0d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6067: 003d3d8d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6068: 00621201 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6069: 0057b181 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6068: 00621231 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6069: 0057b1b1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6070: 00994d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6071: 009c5b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6072: 0064b9cd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6072: 0064b9fd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6073: 0098c928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6074: 00340035 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 6075: 00557121 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6076: 0056b7f5 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6075: 00557151 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6076: 0056b825 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6077: 00482fbd 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6078: 0043f429 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6079: 006b7878 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6079: 006b78a8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6080: 009c4f90 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6081: 0060bfc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6081: 0060bff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6082: 00499819 4 FUNC GLOBAL DEFAULT 12 helper_wrdsp │ │ │ │ 6083: 009c5aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6084: 009c5696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6085: 0068ec41 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6085: 0068ec71 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6086: 009c59ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6087: 009c6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6088: 008debdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6089: 009c773c 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6090: 0042d665 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6091: 009c555a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6092: 003a2519 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6093: 00992830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6094: 0099af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6095: 002544e9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6096: 009963d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6097: 0084c43c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6098: 0099c66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6099: 009c5c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6100: 005717d5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6100: 00571805 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6101: 009c5630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6102: 0098de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6103: 002320fd 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6104: 008d7a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6105: 0098fd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6106: 009c6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6107: 009c5aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6117,15 +6117,15 @@ │ │ │ │ 6113: 002f4971 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6114: 0098da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6115: 0099749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6116: 0045b27d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6117: 003765c5 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6118: 004413fd 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6119: 002bec61 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6120: 006240c5 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6120: 006240f5 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6121: 00996788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6122: 002922a9 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6123: 0099a0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6124: 0098b9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6125: 00292301 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6126: 0098a4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6127: 00292361 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6135,22 +6135,22 @@ │ │ │ │ 6131: 009c50f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6132: 009c5c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6133: 002924c5 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6134: 0029254d 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6135: 009c58c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6136: 009c6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ 6137: 008f0df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_l_s │ │ │ │ - 6138: 00687479 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6139: 00582c7d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6138: 006874a9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6139: 00582cad 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6140: 003001c5 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6141: 003429d5 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6142: 003ffee5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6143: 0099fa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6144: 0099d52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6145: 006138ad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6145: 006138dd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6146: 009c66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6147: 009c5402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6148: 00991fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6149: 0098ed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6150: 00901d84 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6151: 004b8ba5 652 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_b │ │ │ │ 6152: 004227f1 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6158,45 +6158,45 @@ │ │ │ │ 6154: 009c4d94 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6155: 0099ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6156: 0098c4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6157: 004b902d 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_d │ │ │ │ 6158: 002a37f5 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6159: 0098d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6160: 00257f09 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6161: 006aed55 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6161: 006aed85 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6162: 009927c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6163: 0099e98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6164: 00690d29 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6165: 00657cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6164: 00690d59 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6165: 00657d01 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6166: 0098eca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ 6167: 004b8e31 330 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_h │ │ │ │ - 6168: 0063afbd 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6168: 0063afed 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6169: 0099bcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6170: 009992c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6171: 00675dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6172: 0056581d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6173: 00613c99 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6171: 00675ded 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6172: 0056584d 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6173: 00613cc9 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6174: 00995f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6175: 009c7b01 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6176: 0044d5a1 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6177: 00995fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6178: 0060607d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6178: 006060ad 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6179: 009c6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6180: 008e88e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_entryhi │ │ │ │ - 6181: 0061ff79 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6181: 0061ffa9 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6182: 0098fea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6183: 009c6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6184: 002f054d 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6185: 0061d041 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6185: 0061d071 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6186: 004b8f7d 176 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_w │ │ │ │ 6187: 002fe321 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6188: 00993f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6189: 00992f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6190: 00999054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6191: 0063b1c5 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6191: 0063b1f5 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6192: 009c5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6193: 0099459c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6194: 008f2188 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_d │ │ │ │ 6195: 008dc110 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6196: 0099bbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6197: 009c635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6198: 00999e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ @@ -6209,94 +6209,94 @@ │ │ │ │ 6205: 009932b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6206: 00294729 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6207: 009c743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6208: 009c51ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6209: 009c5a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6210: 0098ea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ 6211: 008f0be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_s │ │ │ │ - 6212: 00630621 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6212: 00630651 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6213: 009c5f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6214: 008db6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6215: 0098cb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6216: 009c5844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6217: 009c5a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6218: 008d953c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6219: 0099be1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6220: 0098f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6221: 0098b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6222: 009c745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6223: 0099e0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6224: 0053ced1 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6224: 0053cf01 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6225: 003e0d01 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6226: 0099c8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6227: 00441369 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6228: 009a00fc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6229: 005fd2e9 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6230: 0063ba49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6231: 00639eb5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6232: 0069ea05 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6229: 005fd319 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6230: 0063ba79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6231: 00639ee5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6232: 0069ea35 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6233: 009973ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6234: 008f1948 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_d │ │ │ │ 6235: 00994c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6236: 003caa21 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6237: 0067fbb5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6237: 0067fbe5 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6238: 003ff721 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6239: 0048b0b5 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6240: 009c553a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6241: 00655ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6241: 00655f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6242: 009c5f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6243: 009c6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6244: 00995fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6245: 0099da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6246: 00598159 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6246: 00598189 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6247: 003ecbb1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6248: 0099e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6249: 00581a3d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6249: 00581a6d 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6250: 0098b768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6251: 00338bbd 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6252: 00420f71 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6253: 0061889d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6254: 0054f431 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6253: 006188cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6254: 0054f461 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6255: 0099cf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ 6256: 008f03a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_s │ │ │ │ 6257: 008e26f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_eq_ph │ │ │ │ - 6258: 00580371 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6258: 005803a1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6259: 009c7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6260: 009913d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6261: 004f6f7d 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ - 6262: 005289d9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6261: 004f6fad 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ + 6262: 00528a09 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6263: 003379ed 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6264: 0099df44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_TR_EVENT │ │ │ │ 6265: 0026dcc9 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6266: 009c65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6267: 0099776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6268: 009c68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6269: 009951dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6270: 0054f6d9 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6270: 0054f709 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6271: 00998ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6272: 0040d531 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6273: 004402f5 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6274: 008e8f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_cfc1 │ │ │ │ 6275: 0046bfb1 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6276: 0099d99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6277: 009c6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6278: 0048d669 46 FUNC GLOBAL DEFAULT 12 helper_mfc0_lladdr │ │ │ │ 6279: 0046d665 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6280: 00990654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6281: 009c5842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6282: 006a5e9d 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6282: 006a5ecd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6283: 009c556a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6284: 00655981 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6284: 006559b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6285: 00996b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6286: 00574c69 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6286: 00574c99 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6287: 0099c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6288: 009c5684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6289: 0098da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6290: 0099a9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6291: 00516839 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6291: 00516869 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6292: 00288d69 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6293: 009c5f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6294: 00901dcc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6295: 0042c0e5 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6296: 00297bcd 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6297: 00989bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6298: 0098aa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ @@ -6304,562 +6304,562 @@ │ │ │ │ 6300: 009c6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6301: 009c6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6302: 0026649d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6303: 0048bf89 198 FUNC GLOBAL DEFAULT 12 cpu_mips_store_cause │ │ │ │ 6304: 00989594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6305: 00498599 60 FUNC GLOBAL DEFAULT 12 helper_dpsx_w_ph │ │ │ │ 6306: 0098e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ - 6307: 007f3034 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ + 6307: 007f3064 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ 6308: 009c6658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6309: 0062faa9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6309: 0062fad9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6310: 009c65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6311: 00258d99 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6312: 009c6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6313: 0066b3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6313: 0066b401 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6314: 008e3668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_ph │ │ │ │ 6315: 003742a1 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6316: 009c6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6317: 008e34dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_w │ │ │ │ - 6318: 006475f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6318: 00647625 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6319: 00292099 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6320: 00993b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6321: 0099eec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6322: 0040ebe9 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ 6323: 008e30bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_lladdr │ │ │ │ - 6324: 0066569d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6325: 0068b1a1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6324: 006656cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6325: 0068b1d1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6326: 00991d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6327: 009c5898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6328: 00264e09 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6329: 008eda60 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhwd │ │ │ │ - 6330: 00689ab9 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6330: 00689ae9 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6331: 009c50d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6332: 003c9d09 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6333: 009c60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6334: 00563b21 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6334: 00563b51 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6335: 0099a924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6336: 00999294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6337: 0098a24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6338: 00998404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6339: 009c5700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6340: 0098deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6341: 009c5806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6342: 009c682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6343: 00655095 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6343: 006550c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6344: 008a0518 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6345: 009c6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6346: 006556b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6346: 006556e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6347: 0028feed 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6348: 009c5e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6349: 0054f4d9 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6349: 0054f509 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6350: 0048a681 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6351: 0067e2f5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6351: 0067e325 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6352: 00998304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6353: 0058f84d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6353: 0058f87d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6354: 009982f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6355: 0026cb89 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6356: 00452a81 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6357: 0055c205 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6357: 0055c235 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6358: 008df734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6359: 009c7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6360: 008a24c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6361: 003bdd0d 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6362: 008dcd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6363: 006a42d5 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6363: 006a4305 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6364: 0040de29 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6365: 009c66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6366: 009c5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6367: 005afdf5 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6367: 005afe25 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6368: 008ca7cc 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6369: 00996098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6370: 0066fe99 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6370: 0066fec9 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6371: 0028f3d5 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6372: 00547e69 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6373: 006128c1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6372: 00547e99 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6373: 006128f1 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 6374: 0049d931 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 6375: 00583e2d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6376: 0061648d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6377: 0051b9f5 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6378: 0053d6d5 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6375: 00583e5d 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6376: 006164bd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6377: 0051ba25 1784 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6378: 0053d705 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6379: 0043ff11 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6380: 007facd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6380: 007fad04 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6381: 009c524e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6382: 004a386d 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ole │ │ │ │ 6383: 003e6415 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6384: 00436921 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6385: 003b7acd 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6386: 006283dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6387: 005969c5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6386: 0062840d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6387: 005969f5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6388: 002f7bc5 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6389: 009c6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6390: 00991334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6391: 008dd6b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6392: 008e38fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_ph │ │ │ │ 6393: 0049d9e9 180 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 6394: 00993b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ - 6395: 005064d9 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ + 6395: 00506509 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ 6396: 009a05b0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6397: 009c6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6398: 009987c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6399: 006666f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6399: 00666721 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6400: 0025ee25 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6401: 004a3411 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_olt │ │ │ │ 6402: 00467a25 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6403: 005fabbd 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6403: 005fabed 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6404: 009c4d90 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6405: 00997abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6406: 0047535d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6407: 00486c79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6408: 00620231 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6409: 0054e799 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6408: 00620261 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6409: 0054e7c9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6410: 0098f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6411: 009c6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6412: 00441ad9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6413: 006357f9 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6414: 006afaf5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6413: 00635829 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6414: 006afb25 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6415: 003e7455 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6416: 009c627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6417: 006512e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6417: 00651311 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6418: 0098a57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6419: 003d47d1 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6420: 008a2aec 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6421: 00484f85 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6422: 009c56dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6423: 0053e845 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6423: 0053e875 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6424: 00996b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6425: 009c7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6426: 0098fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6427: 00992fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6428: 008e33d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_s_ph │ │ │ │ - 6429: 005718d5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6429: 00571905 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6430: 002603d9 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6431: 003a25a9 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6432: 009c52f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6433: 004410a9 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6434: 003f1c95 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6435: 003e01d1 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6436: 00604179 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6436: 006041a9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6437: 0099c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6438: 0046c021 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6439: 009a0e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6440: 009c6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6441: 0098e4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6442: 003f36e1 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6443: 00990374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6444: 009c744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6445: 002511f9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6446: 009c5856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6447: 006374d1 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6447: 00637501 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6448: 009c55d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6449: 008e2a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf0 │ │ │ │ 6450: 0025b87d 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6451: 0099bd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6452: 008e2b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf1 │ │ │ │ 6453: 008a1df0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6454: 00994fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6455: 0099a2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6456: 005bbd05 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6456: 005bbd35 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6457: 00410191 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6458: 0098a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6459: 002c1045 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6460: 0098b7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6461: 0046c1e9 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6462: 004a6015 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ueq │ │ │ │ 6463: 009c668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6464: 008da5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6465: 0046c39d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6466: 0099a8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6467: 006241b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6467: 006241e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6468: 009c7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6469: 0098cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6470: 0062ec55 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6470: 0062ec85 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6471: 00339ea1 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6472: 009c6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6473: 005a4681 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6473: 005a46b1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6474: 0098bd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6475: 0057a3e9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6475: 0057a419 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6476: 00447db9 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6477: 002c2259 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6478: 00670ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6478: 00670f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6479: 009c519c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6480: 0098b2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6481: 0036e945 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6482: 009c530c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6483: 009c5ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6484: 0054f53d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6484: 0054f56d 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6485: 009c69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6486: 003e886d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6487: 009c5b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6488: 0099ae64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6489: 0099cc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6490: 0029201d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6491: 0061efa9 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6491: 0061efd9 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6492: 009c70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6493: 006182e5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6493: 00618315 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6494: 009c653c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6495: 00999a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6496: 009c6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6497: 0098e348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6498: 0068b9c1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6498: 0068b9f1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6499: 009898a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6500: 009c7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6501: 0098b384 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6502: 0064ef1d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6502: 0064ef4d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6503: 004b03c9 906 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_b │ │ │ │ 6504: 0098b4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6505: 009c5f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6506: 0062f201 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6506: 0062f231 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 6507: 004b09d5 158 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_d │ │ │ │ 6508: 008f29c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_addr_ps │ │ │ │ - 6509: 00686e95 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ - 6510: 005017e1 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ + 6509: 00686ec5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6510: 00501811 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ 6511: 0098a4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6512: 00402039 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6513: 004b0755 416 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_h │ │ │ │ 6514: 008a2df8 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6515: 009c6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6516: 00668eed 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6516: 00668f1d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6517: 00995340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6518: 00263999 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6519: 009896e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6520: 00375969 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6521: 002c1df9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6522: 00997208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6523: 009c6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6524: 006547c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6524: 006547f9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6525: 0099f160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6526: 00432901 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6527: 0043fc95 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6528: 002b7fc5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6529: 008ec2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngle │ │ │ │ 6530: 009c727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6531: 00490ac1 172 FUNC GLOBAL DEFAULT 12 cpu_mips_translate_address │ │ │ │ 6532: 0099ba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6533: 0065ead1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6533: 0065eb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6534: 009c6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6535: 004b08f5 222 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_w │ │ │ │ 6536: 008e22d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_sa_w_ph │ │ │ │ 6537: 009c663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6538: 0098fee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6539: 009974dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6540: 005fd081 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6540: 005fd0b1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6541: 009c621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6542: 00297029 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6543: 00403271 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6544: 00455635 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6545: 0062a789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6545: 0062a7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 6546: 004a1501 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_eq │ │ │ │ 6547: 0099772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6548: 005f5579 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6548: 005f55a9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6549: 00486a81 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6550: 003d3295 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6551: 00583e89 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6551: 00583eb9 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6552: 0025b73d 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6553: 0060f8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 6554: 0069c27d 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6553: 0060f901 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6554: 0069c2ad 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6555: 0098b344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6556: 00241f49 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6557: 002872e5 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6558: 005fc69d 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6558: 005fc6cd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6559: 009c5b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6560: 00458055 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6561: 00991794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6562: 0099bc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6563: 009c7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6564: 009c568e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6565: 009c6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 6566: 00556375 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6566: 005563a5 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6567: 003d6259 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6568: 009c7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6569: 006a16ed 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6569: 006a171d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6570: 002ebac5 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6571: 008dec60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6572: 004aa27d 1028 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_b │ │ │ │ 6573: 0099ea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6574: 0099d29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6575: 009c619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6576: 004aaac1 220 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_d │ │ │ │ 6577: 003bfde9 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6578: 0099f9b4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6579: 0069ada1 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6579: 0069add1 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6580: 00996268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6581: 004aa681 732 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_h │ │ │ │ 6582: 002665fd 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 6583: 0065604d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6583: 0065607d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6584: 009c5a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6585: 0042c059 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6586: 007ce7d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6586: 007ce800 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6587: 00998ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6588: 008e7d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_eq │ │ │ │ 6589: 0098dc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6590: 009c5ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6591: 0066ff61 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6591: 0066ff91 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6592: 0099f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6593: 009c6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6594: 00993860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ 6595: 004a7131 136 FUNC GLOBAL DEFAULT 12 helper_paddsb │ │ │ │ - 6596: 0064f819 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6596: 0064f849 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6597: 009c59f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6598: 004aa95d 356 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_w │ │ │ │ 6599: 002be15d 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6600: 003c3dc9 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6601: 003ecbf1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6602: 0099eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6603: 004a7235 144 FUNC GLOBAL DEFAULT 12 helper_paddsh │ │ │ │ 6604: 009c6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6605: 00695cb1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6605: 00695ce1 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6606: 00422649 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6607: 00498e35 156 FUNC GLOBAL DEFAULT 12 helper_insv │ │ │ │ 6608: 002be7f1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6609: 00994080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6610: 0099c97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6611: 006371a9 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6611: 006371d9 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6612: 009c5952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6613: 009c647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6614: 00674169 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6614: 00674199 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ 6615: 008e44d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbl │ │ │ │ - 6616: 0059e7d5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6617: 00607d89 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6618: 0068dd75 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6619: 00686df9 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6616: 0059e805 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6617: 00607db9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6618: 0068dda5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6619: 00686e29 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6620: 0029ae71 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 6621: 00991344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6622: 00989854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6623: 009c5bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6624: 009c6d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6625: 0098a1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6626: 009c5342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 6627: 008e455c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbr │ │ │ │ - 6628: 0063e775 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6628: 0063e7a5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6629: 009c5776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 6630: 006a8741 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6630: 006a8771 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ 6631: 008f6304 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcult_df │ │ │ │ - 6632: 00596775 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6632: 005967a5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6633: 0048b089 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6634: 009c52ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6635: 00993d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6636: 0099fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6637: 00241e61 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6638: 009c5960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6639: 009c644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6640: 00670fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6640: 00671019 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6641: 008a2f48 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6642: 00265f19 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6643: 0098a4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ 6644: 00497979 64 FUNC GLOBAL DEFAULT 12 helper_precr_sra_r_ph_w │ │ │ │ - 6645: 00673471 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6645: 006734a1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6646: 003c66e5 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6647: 0099b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6648: 0099e73c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6649: 0099e9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6650: 009c7590 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6651: 009c5dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6652: 00424bed 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6653: 0098db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6654: 009c53c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6655: 00499901 4 FUNC GLOBAL DEFAULT 12 helper_rddsp │ │ │ │ 6656: 00497ffd 94 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbl │ │ │ │ 6657: 0099ffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6658: 0055f991 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6658: 0055f9c1 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6659: 002ace01 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6660: 00693999 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6660: 006939c9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6661: 00999af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6662: 00456271 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6663: 006a4cdd 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6663: 006a4d0d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6664: 0099b6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6665: 009c5b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6666: 0099c72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6667: 0049805d 90 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbr │ │ │ │ 6668: 008e0100 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6669: 009a37ac 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6670: 00550f11 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6671: 00563655 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6670: 00550f41 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6671: 00563685 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6672: 009c7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6673: 009a02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6674: 00994dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6675: 009c646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6676: 009c63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6677: 0099e0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6678: 009c6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 6679: 00665459 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6679: 00665489 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6680: 004c735d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fslt_df │ │ │ │ 6681: 009c61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6682: 009c5530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6683: 00458951 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6684: 00993d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6685: 006aa24d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6685: 006aa27d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6686: 004969cd 92 FUNC GLOBAL DEFAULT 12 cpu_set_exception_base │ │ │ │ 6687: 009c5d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6688: 009916b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6689: 0025ee61 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6690: 004a7a75 6 FUNC GLOBAL DEFAULT 12 helper_punpcklwd │ │ │ │ 6691: 00249619 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6692: 009c656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6693: 009c7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6694: 00471fa9 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6695: 0025f865 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6696: 006ac6f9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6696: 006ac729 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6697: 009c6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6698: 009c5996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6699: 00458499 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6700: 009c6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6701: 0069fe6d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6701: 0069fe9d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6702: 009c5de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6703: 00681429 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6704: 00632539 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6703: 00681459 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6704: 00632569 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6705: 00419571 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6706: 0098ab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6707: 00990eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6708: 00409189 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6709: 009c5bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6710: 0024fcdd 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6711: 0044f935 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6712: 009c629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6713: 009c7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6714: 00612521 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6714: 00612551 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6715: 0089f830 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6716: 009c5aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6717: 009c5d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6718: 0049e4d9 188 FUNC GLOBAL DEFAULT 12 helper_float_mulr_ps │ │ │ │ 6719: 008f5f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fslt_df │ │ │ │ 6720: 003c66f9 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6721: 0068b211 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6721: 0068b241 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6722: 009c53e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6723: 0064714d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6724: 00627229 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6723: 0064717d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6724: 00627259 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6725: 00484125 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6726: 00294781 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6727: 009c6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 6728: 00605ab9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6728: 00605ae9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6729: 009c5168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6730: 00636c95 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6730: 00636cc5 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6731: 009c73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6732: 0043e679 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6733: 00989d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6734: 008ebaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_seq │ │ │ │ 6735: 0084b6e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6736: 00996218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6737: 009c506d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6738: 00398539 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6739: 009c71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6740: 009c6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6741: 0062033d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6741: 0062036d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6742: 0099dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6743: 009984f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6744: 00402825 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6745: 00992750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6746: 009c6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6747: 002254c1 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6748: 0060fdbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6749: 00595bbd 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6748: 0060fded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6749: 00595bed 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6750: 00276c71 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 6751: 004a62f1 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ule │ │ │ │ - 6752: 0069f0e5 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6752: 0069f115 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6753: 0048adb1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6754: 00610bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6754: 00610bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6755: 0098a2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 6756: 0098be64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6757: 00651679 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6757: 006516a9 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6758: 00471ab9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6759: 00471f3d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6760: 00655e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6760: 00655e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6761: 0099565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6762: 0099f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6763: 0098bde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6764: 008d8c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6765: 0063c28d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6765: 0063c2bd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6766: 0040642d 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6767: 00634b15 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6767: 00634b45 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6768: 003fbf1d 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 6769: 004a6181 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ult │ │ │ │ - 6770: 0064e9c1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6771: 006aadd1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6772: 0057a791 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6770: 0064e9f1 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6771: 006aae01 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6772: 0057a7c1 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ 6773: 008e57ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_yqmask │ │ │ │ - 6774: 005a273d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6774: 005a276d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6775: 009c6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6776: 0098c0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6777: 009c5cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6778: 00458a65 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6779: 008da9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6780: 009c6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6781: 004996ed 300 FUNC GLOBAL DEFAULT 12 cpu_wrdsp │ │ │ │ 6782: 00996d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6783: 00994150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6784: 003f2c9d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6785: 008d8438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6786: 0057525d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6786: 0057528d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6787: 003e0491 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6788: 00989464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6789: 003f2f09 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6790: 0057c27d 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6790: 0057c2ad 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6791: 009948ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6792: 00573c95 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6792: 00573cc5 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6793: 00376cd1 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6794: 0031bcbd 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6795: 00899644 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6796: 009c64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6797: 0042a76d 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6798: 006204fd 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6798: 0062052d 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6799: 009c65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6800: 009c73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6801: 009c6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6802: 0098ae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6803: 00993400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6804: 008e0520 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6805: 009c6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6806: 00583ff1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6806: 00584021 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6807: 0099ca6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6808: 009c704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6809: 009c5e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6810: 00276db9 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6811: 00999cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6812: 00319b45 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6813: 0098b5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6814: 009c6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6815: 008f2f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cc │ │ │ │ 6816: 003cbfb5 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6817: 00998dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6818: 009a3380 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6819: 009c6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6820: 0055c2d5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6821: 0063f4c9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6820: 0055c305 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6821: 0063f4f9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6822: 009c6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6823: 006acf75 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6823: 006acfa5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6824: 004a2985 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_le │ │ │ │ 6825: 003fe8bd 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6826: 00375bd1 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6827: 006901e5 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6827: 00690215 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ 6828: 0048f105 164 FUNC GLOBAL DEFAULT 12 helper_mftacx │ │ │ │ - 6829: 0061a23d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6829: 0061a26d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6830: 009c5a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6831: 009c505e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6832: 003d2e2d 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6833: 006ad411 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6833: 006ad441 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6834: 0044f9f9 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6835: 00597325 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6835: 00597355 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6836: 009c7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6837: 009c704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6838: 0065f57d 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6839: 0054602d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6838: 0065f5ad 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6839: 0054605d 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6840: 009c5780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6841: 00993a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6842: 004a6a19 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_une │ │ │ │ 6843: 009c4d30 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6844: 009c5450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6845: 003417dd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6846: 00471b39 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6847: 009c59ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6848: 009c6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6849: 003c6709 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6850: 008e3038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_count │ │ │ │ 6851: 0045a575 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6852: 004a2629 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_lt │ │ │ │ 6853: 0099fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6854: 006149bd 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6854: 006149ed 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6855: 008a1dc0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6856: 00377621 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6857: 009c550e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6858: 009c7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6859: 004b4aa1 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_d │ │ │ │ 6860: 009991a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6861: 00485db9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ @@ -6868,302 +6868,302 @@ │ │ │ │ 6864: 009c593c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6865: 008d0f80 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6866: 0099ebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6867: 004042a9 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6868: 004b48a9 348 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_h │ │ │ │ 6869: 008d0fa0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6870: 009c5e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6871: 00555efd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6871: 00555f2d 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6872: 0039b3f5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6873: 009c66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6874: 0099c22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6875: 005d089d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6875: 005d08cd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6876: 0098c888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6877: 003e7715 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6878: 00622cd5 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6878: 00622d05 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6879: 008e833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_le │ │ │ │ 6880: 00990284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6881: 005cdcb1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6881: 005cdce1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6882: 009c72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6883: 004c84b1 696 FUNC GLOBAL DEFAULT 12 helper_msa_fexdo_df │ │ │ │ 6884: 003f63dd 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6885: 00993460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6886: 009c6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6887: 0099e8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6888: 00999324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6889: 00992bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6890: 004b4a05 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_w │ │ │ │ 6891: 003d6611 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6892: 005428b1 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6892: 005428e1 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6893: 00497b45 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbl │ │ │ │ 6894: 00998994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6895: 0098a4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6896: 009a07e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6897: 009c6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6898: 009c50c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6899: 009c6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6900: 00497b55 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbr │ │ │ │ 6901: 008e8234 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_lt │ │ │ │ - 6902: 0060ef85 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6902: 0060efb5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6903: 0098b2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6904: 002977b5 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6905: 00304b51 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6906: 00319d29 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6907: 00471eb9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6908: 00694ddd 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6908: 00694e0d 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6909: 009b6ff8 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6910: 009c6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6911: 006ac6e1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6911: 006ac711 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6912: 009c6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6913: 0048d699 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_maar │ │ │ │ 6914: 009c6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6915: 003487c5 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6916: 006acf6d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6916: 006acf9d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6917: 00999f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6918: 0049b635 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_d │ │ │ │ 6919: 009c5354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6920: 00996de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6921: 0099580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6922: 004c70b1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcueq_df │ │ │ │ 6923: 00991154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 6924: 004990f5 60 FUNC GLOBAL DEFAULT 12 helper_cmp_le_ph │ │ │ │ 6925: 0023150d 348 FUNC GLOBAL DEFAULT 12 print_insn_nanomips │ │ │ │ - 6926: 00687371 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6926: 006873a1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6927: 004bf039 376 FUNC GLOBAL DEFAULT 12 helper_msa_clti_u_df │ │ │ │ 6928: 009c514c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6929: 004a8325 124 FUNC GLOBAL DEFAULT 12 helper_pmulhuh │ │ │ │ 6930: 0099af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6931: 009c5c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 6932: 00462615 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6933: 0060dde9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6933: 0060de19 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 6934: 00483b3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6935: 003c5c4d 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6936: 0049b719 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_s │ │ │ │ 6937: 009c5294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6938: 009c6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6939: 009c6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6940: 00595e05 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 6941: 005017b9 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ + 6940: 00595e35 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6941: 005017e9 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ 6942: 00488111 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6943: 008df4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6944: 009c7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6945: 0029ad85 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6946: 00680501 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6947: 00623bad 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6946: 00680531 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6947: 00623bdd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6948: 002e5da5 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6949: 0040e0d5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6950: 009c5b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6951: 009987e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6952: 009c73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6953: 00996cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 6954: 0066f361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 6955: 0062ce0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6954: 0066f391 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 6955: 0062ce3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6956: 009c5790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6957: 0058f4a9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6957: 0058f4d9 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6958: 00990494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6959: 009c6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6960: 008e0310 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6961: 0025f8bd 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6962: 00486039 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 6963: 009c65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6964: 00993f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6965: 009c6718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6966: 004746f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6967: 009c5baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6968: 0033a0e1 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6969: 0063b779 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6969: 0063b7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6970: 0098e60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6971: 00598419 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6971: 00598449 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6972: 0098bb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6973: 009918f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 6974: 0047f935 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6975: 006341a9 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6975: 006341d9 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6976: 0025e019 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6977: 0062b9ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6977: 0062b9dd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6978: 009c5272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6979: 0098e3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 6980: 009c510e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6981: 0099495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6982: 00998a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6983: 009c539c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6984: 005481cd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6984: 005481fd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6985: 009c52c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6986: 008a1c40 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6987: 009c516c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6988: 004c7c31 500 FUNC GLOBAL DEFAULT 12 helper_msa_fdiv_df │ │ │ │ 6989: 00999924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 6990: 0061a8c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6990: 0061a8f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6991: 0028db89 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6992: 00471bad 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6993: 00573cb9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6993: 00573ce9 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6994: 0099e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6995: 003f6239 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 6996: 0045a71d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6997: 0098ee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 6998: 004c03d1 484 FUNC GLOBAL DEFAULT 12 helper_msa_sat_u_df │ │ │ │ - 6999: 00548bb9 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6999: 00548be9 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7000: 009c540e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7001: 009c66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7002: 006a4a6d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7002: 006a4a9d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7003: 002b97d9 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7004: 00447ead 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7005: 0064f315 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7005: 0064f345 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7006: 0027f3f9 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7007: 008df83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7008: 0059e84d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7009: 006938d5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7008: 0059e87d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7009: 00693905 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7010: 00441619 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7011: 009c6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7012: 00990404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7013: 0063bca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7013: 0063bcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7014: 009c6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7015: 0043a37d 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7016: 0099c5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7017: 00616915 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7017: 00616945 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7018: 00998d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7019: 009c6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7020: 00259d35 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7021: 0068fb25 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7021: 0068fb55 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7022: 009c5b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7023: 002b93b5 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7024: 002618a5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7025: 0062fdb9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7025: 0062fde9 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7026: 0098da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7027: 008d7124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 7028: 00687265 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7028: 00687295 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7029: 0098efc8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7030: 006b078d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7030: 006b07bd 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7031: 0098d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7032: 00989b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7033: 009c5a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7034: 003e4f91 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7035: 005fc845 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7035: 005fc875 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7036: 00456c49 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7037: 00685545 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7037: 00685575 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7038: 004970a5 116 FUNC GLOBAL DEFAULT 12 helper_adduh_qb │ │ │ │ 7039: 009a48e8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7040: 0098c250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ - 7041: 004f6f0d 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ + 7041: 004f6f3d 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ 7042: 00342d25 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7043: 002582a9 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7044: 0099c95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7045: 006313f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7045: 00631421 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7046: 0025c391 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7047: 005fd435 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7047: 005fd465 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7048: 009c56ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7049: 008f4624 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupl_df │ │ │ │ 7050: 00276c35 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7051: 0099fd8c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7052: 005729c9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7053: 0068a731 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7052: 005729f9 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7053: 0068a761 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7054: 00473c35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7055: 0053fb55 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7055: 0053fb85 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7056: 004838f5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7057: 008f7b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_u_df │ │ │ │ 7058: 008dcdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7059: 0062f3c9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7060: 0055ed35 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7059: 0062f3f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7060: 0055ed65 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7061: 0098c828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7062: 008a2898 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7063: 00448261 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7064: 006178a1 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7064: 006178d1 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7065: 008f6490 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fceq_df │ │ │ │ 7066: 009c6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7067: 00474775 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7068: 005fe73d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7068: 005fe76d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7069: 009c70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7070: 0039a265 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7071: 009c722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7072: 00291e21 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7073: 00342ec9 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7074: 006105b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7074: 006105e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7075: 008e9d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcrestart │ │ │ │ 7076: 0098db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7077: 00996708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7078: 0039695d 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7079: 00998754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7080: 0060cd69 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7081: 006126c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7080: 0060cd99 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7081: 006126f9 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7082: 009c5f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7083: 0046a619 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7084: 009c5c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7085: 004247cd 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7086: 006513d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7086: 00651401 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7087: 009975ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7088: 0025b811 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7089: 0069bff1 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7090: 007e71b0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7091: 006115a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7089: 0069c021 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7090: 007e71e0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7091: 006115d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7092: 009c629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7093: 009c56d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7094: 009c7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7095: 0098b490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7096: 0099f1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7097: 00548d3d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7097: 00548d6d 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7098: 009c581a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7099: 0098d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7100: 0029615d 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7101: 009c5f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7102: 00546961 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7102: 00546991 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7103: 00257e59 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7104: 0065ded1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7104: 0065df01 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7105: 002eb13d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7106: 0098af60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7107: 009c72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7108: 008d70a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7109: 003ed069 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7110: 009c6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7111: 00999564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7112: 0069095d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7113: 0065ce81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7112: 0069098d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7113: 0065ceb1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7114: 00300565 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7115: 009c544e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7116: 0098cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7117: 009c6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7118: 009c6e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7119: 0025076d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7120: 002a1369 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7121: 008e3350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_ph │ │ │ │ 7122: 009c5456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7123: 0029afa5 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7124: 009c6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7125: 0099ffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7126: 009c6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7127: 0054653d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7127: 0054656d 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7128: 0037dbd5 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7129: 002eaaad 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7130: 0061f621 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7130: 0061f651 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7131: 0098d23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7132: 00661d19 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7133: 00672671 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7132: 00661d49 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7133: 006726a1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7134: 009c5a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7135: 00639ca5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7135: 00639cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7136: 003a1001 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7137: 00998884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7138: 005650b5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7139: 006621e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7138: 005650e5 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7139: 00662215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7140: 0026e691 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7141: 005a05f1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7141: 005a0621 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7142: 0098d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7143: 009c6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7144: 00677a51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7144: 00677a81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7145: 009c6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7146: 0099b6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7147: 004a1ef5 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_sf │ │ │ │ 7148: 00473cb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7149: 009c6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7150: 003a8f49 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7151: 004812c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7152: 00596545 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7152: 00596575 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7153: 0099b62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7154: 0098bb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7155: 00618775 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7156: 00621879 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7155: 006187a5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7156: 006218a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7157: 009c503f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7158: 005d7425 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7158: 005d7455 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7159: 009c66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7160: 004b0201 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_d │ │ │ │ 7161: 0099faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7162: 0045b26d 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7163: 00999da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7164: 00990fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7165: 0099db9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7172,120 +7172,120 @@ │ │ │ │ 7168: 0099cc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7169: 0025ee2d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7170: 004b0109 156 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_h │ │ │ │ 7171: 00258441 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7172: 004cca15 122 FUNC GLOBAL DEFAULT 12 helper_msa_ld_b │ │ │ │ 7173: 0098b0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7174: 008d77d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7175: 0059144d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7175: 0059147d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7176: 0098e9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7177: 004ccc01 122 FUNC GLOBAL DEFAULT 12 helper_msa_ld_d │ │ │ │ 7178: 0084a3c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 7179: 005fa46d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7179: 005fa49d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7180: 004cca91 200 FUNC GLOBAL DEFAULT 12 helper_msa_ld_h │ │ │ │ - 7181: 00596ab5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7181: 00596ae5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7182: 00998154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7183: 009c74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7184: 009c5356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7185: 0068565d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7185: 0068568d 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7186: 009c7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7187: 00610321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7187: 00610351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7188: 0040880d 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7189: 0098add0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7190: 0099e62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7191: 0062e365 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7192: 005d42b1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7193: 00661491 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7191: 0062e395 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7192: 005d42e1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7193: 006614c1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7194: 004b01a5 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_w │ │ │ │ 7195: 0036fc21 152 FUNC GLOBAL DEFAULT 12 mips_gictimer_init │ │ │ │ 7196: 008e8024 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_sf │ │ │ │ 7197: 009902f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7198: 0099a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7199: 00415c61 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7200: 009c554e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7201: 009c56ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7202: 00563741 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7202: 00563771 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7203: 009c6afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7204: 0059afad 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7205: 005afdfd 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7204: 0059afdd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7205: 005afe2d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7206: 004ccb59 166 FUNC GLOBAL DEFAULT 12 helper_msa_ld_w │ │ │ │ 7207: 00293c0d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7208: 00418ee1 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7209: 003e19e9 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7210: 009c5990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7211: 004195dd 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7212: 009c528c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7213: 002b3759 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7214: 00555f45 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7214: 00555f75 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7215: 003dd39d 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7216: 004822bd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7217: 003c0139 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 7218: 0063a7d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7218: 0063a801 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7219: 0043eb5d 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7220: 00687045 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7220: 00687075 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7221: 003c5e1d 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7222: 009c64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7223: 002e4695 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7224: 0067b889 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7224: 0067b8b9 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7225: 009c6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7226: 009910f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7227: 00989bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7228: 00312435 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7229: 009c5690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7230: 00654529 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7230: 00654559 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7231: 004a21d1 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_seq │ │ │ │ - 7232: 0057bfc1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7232: 0057bff1 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7233: 009c6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7234: 0043f61d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7235: 009c62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7236: 003a2935 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7237: 00989c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7238: 00670dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7239: 00547931 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7238: 00670dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7239: 00547961 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7240: 00994f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7241: 008f8f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_b │ │ │ │ 7242: 009c5454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7243: 009c5dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7244: 0098b738 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7245: 0036aec9 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7246: 00341b15 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7247: 002590e9 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7248: 009c712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7249: 008f8dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_d │ │ │ │ 7250: 002b3f95 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7251: 0063b73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7251: 0063b76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7252: 009a0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7253: 009c6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ 7254: 008f8ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_h │ │ │ │ - 7255: 006042f5 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7256: 0056b73d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7257: 00655d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7255: 00604325 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7256: 0056b76d 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7257: 00655d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7258: 0099daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7259: 006099cd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7259: 006099fd 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7260: 0099e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7261: 0061f855 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7262: 005f54d9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7261: 0061f885 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7262: 005f5509 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7263: 003d6431 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7264: 008d701c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7265: 005984bd 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7266: 0065d301 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7265: 005984ed 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7266: 0065d331 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7267: 009c5500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ 7268: 004a1305 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_un │ │ │ │ - 7269: 00677239 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7269: 00677269 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7270: 00999454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7271: 009c5eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7272: 00991ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7273: 009c569c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7274: 009c4d89 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7275: 009927b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7276: 008f8e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_w │ │ │ │ 7277: 003f33a9 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7278: 00287621 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7279: 005906a9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7280: 006b669d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7279: 005906d9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7280: 006b66cd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7281: 009c7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7282: 009c5a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7283: 0026152d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7284: 00342d79 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7285: 003468f9 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7286: 002822e1 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7287: 0099c3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ @@ -7294,141 +7294,141 @@ │ │ │ │ 7290: 002b38b5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7291: 0040839d 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7292: 00488095 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7293: 003d4a91 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7294: 009c55f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7295: 00993680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7296: 0099aa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7297: 006407e1 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7298: 005a17cd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7297: 00640811 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7298: 005a17fd 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7299: 00990fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7300: 00264e55 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7301: 009c6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7302: 009c606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7303: 009c6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7304: 00634d15 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ - 7305: 00648819 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7306: 006a7981 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7304: 00634d45 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7305: 00648849 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7306: 006a79b1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7307: 00998e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7308: 008e7c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_un │ │ │ │ 7309: 0084a348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7310: 009c6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7311: 004712c9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7312: 0062f2ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 7313: 00581181 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7312: 0062f31d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7313: 005811b1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7314: 008a1be0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7315: 009c7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7316: 005429c1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7316: 005429f1 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7317: 003cb185 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7318: 00597a75 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7318: 00597aa5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7319: 00991164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7320: 00991544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7321: 00989f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7322: 009c63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7323: 00998284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7324: 00660a41 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7324: 00660a71 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7325: 0029a469 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7326: 00633141 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7326: 00633171 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7327: 0049981d 228 FUNC GLOBAL DEFAULT 12 cpu_rddsp │ │ │ │ 7328: 00396601 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7329: 00376831 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7330: 009c6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7331: 00991984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7332: 005477fd 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7332: 0054782d 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7333: 009c7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7334: 00655f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7334: 00655f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7335: 0099acd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7336: 009c5b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7337: 0098f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7338: 004792ad 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7339: 005f95cd 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7339: 005f95fd 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7340: 002b9251 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7341: 003e16b5 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7342: 00992d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7343: 009c5632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7344: 003c0569 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7345: 00693279 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7345: 006932a9 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7346: 0098fcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7347: 00994cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7348: 009c55fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7349: 00990f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7350: 00991374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7351: 0022555d 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7352: 00549d81 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7352: 00549db1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7353: 009988c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7354: 00462505 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7355: 00483a65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7356: 00604d9d 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7357: 00686541 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 7358: 00662b09 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 7359: 0062d0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7356: 00604dcd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7357: 00686571 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7358: 00662b39 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7359: 0062d0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7360: 009c5eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7361: 004027e9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7362: 00579629 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7363: 0062a65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7364: 0052b34d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7362: 00579659 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7363: 0062a68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7364: 0052b37d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7365: 003c5215 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7366: 004a27d5 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_nge │ │ │ │ 7367: 0098bed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7368: 0033a8e9 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7369: 009c6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7370: 0099dd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7371: 009c68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7372: 009c6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7373: 0098d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7374: 009c6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7375: 003d5ad9 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7376: 0059f9dd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7376: 0059fa0d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ 7377: 008e5870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeopt │ │ │ │ - 7378: 0068aa6d 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7378: 0068aa9d 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 7379: 004a2479 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngl │ │ │ │ - 7380: 00610669 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7380: 00610699 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7381: 003d4275 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7382: 0048c3cd 200 FUNC GLOBAL DEFAULT 12 cpu_mips_start_count │ │ │ │ 7383: 0098c8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7384: 009939b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7385: 00993250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7386: 009c5680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7387: 009c69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7388: 009985e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7389: 004a2b31 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngt │ │ │ │ 7390: 0099f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7391: 009966e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7392: 0061b621 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7392: 0061b651 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7393: 002af4ed 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7394: 00549ac1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7394: 00549af1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7395: 009c74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7396: 00471341 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7397: 0042c201 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7398: 00456e9d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7399: 003a70e5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7400: 0099a044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7401: 0061152d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7401: 0061155d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7402: 00996048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7403: 00529f1d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7403: 00529f4d 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7404: 0049af95 204 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_d │ │ │ │ 7405: 0043f0c9 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7406: 009c58c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7407: 00348235 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7408: 002bce79 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7409: 005c0bbd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7409: 005c0bed 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7410: 009c64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7411: 009c6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7412: 009c586a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7413: 002b3bf1 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7414: 0046b98d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 7415: 00537e81 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 7415: 00537eb1 32 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7416: 00990f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7417: 00340a95 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7418: 003eefcd 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7419: 003c5ab1 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7420: 003be745 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7421: 0099f2f4 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7422: 009c6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7423: 006813cd 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7423: 006813fd 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7424: 003d58cd 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7425: 009999b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7426: 0049a65d 220 FUNC GLOBAL DEFAULT 12 helper_float_cvtpw_ps │ │ │ │ 7427: 004850d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7428: 009982c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7429: 0049b061 202 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_s │ │ │ │ 7430: 00992e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ @@ -7445,16 +7445,16 @@ │ │ │ │ 7441: 004a4ffd 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ueq │ │ │ │ 7442: 009c6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7443: 002b9905 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7444: 00225735 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7445: 00991eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7446: 00999214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7447: 00258249 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7448: 0063d3b9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7449: 00640f71 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7448: 0063d3e9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7449: 00640fa1 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7450: 0098b4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7451: 0099ab24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7452: 0043a2f5 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7453: 009c63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7454: 009c5015 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7455: 0098d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7456: 009a008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ @@ -7463,98 +7463,98 @@ │ │ │ │ 7459: 004c08c1 760 FUNC GLOBAL DEFAULT 12 helper_msa_srlri_df │ │ │ │ 7460: 0099ded8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7461: 0098eb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7462: 00996fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7463: 003fe76d 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7464: 009951ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7465: 00287339 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7466: 00536785 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7467: 00661a99 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7466: 005367b5 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7467: 00661ac9 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7468: 008e3e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_ph │ │ │ │ 7469: 0099a8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7470: 0066004d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7471: 0063f58d 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7470: 0066007d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7471: 0063f5bd 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7472: 009c5496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7473: 002b4c9d 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7474: 009c59bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7475: 009c73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7476: 009c571e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7477: 005c5589 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7477: 005c55b9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7478: 004b4dfd 700 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_b │ │ │ │ 7479: 00996618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7480: 004b52d1 190 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_d │ │ │ │ 7481: 003f3ed5 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7482: 0061d551 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7483: 0054226d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7482: 0061d581 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7483: 0054229d 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7484: 00297a49 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7485: 004b50b9 364 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_h │ │ │ │ - 7486: 004fa515 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ + 7486: 004fa545 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ 7487: 008f7ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_s_df │ │ │ │ 7488: 008d68e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7489: 0061c5f5 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7490: 006adb01 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7491: 00664555 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7489: 0061c625 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7490: 006adb31 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7491: 00664585 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7492: 008e95cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sueq │ │ │ │ 7493: 0098e81c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7494: 00440709 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7495: 009935c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7496: 003c3881 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7497: 009c5c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7498: 009c6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7499: 005261b9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7499: 005261e9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7500: 009c5c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7501: 00291d71 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7502: 00263a15 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7503: 0066243d 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7503: 0066246d 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7504: 009c568c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7505: 00633399 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7505: 006333c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7506: 009c52aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7507: 0059ce95 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7507: 0059cec5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7508: 009c6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7509: 00425235 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7510: 004b5225 170 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_w │ │ │ │ 7511: 00996248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7512: 006747a5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7512: 006747d5 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7513: 009c5027 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7514: 003c6819 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7515: 009c67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7516: 009947ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7517: 00549f11 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7517: 00549f41 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7518: 00300671 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7519: 00415675 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7520: 0069fc75 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7520: 0069fca5 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7521: 0099a0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7522: 004a3079 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_eq │ │ │ │ 7523: 008dce78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7524: 003d7965 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7525: 00995f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7526: 002583b1 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7527: 0098d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7528: 003e193d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7529: 0053f4e1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7530: 0053fb2d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7529: 0053f511 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7530: 0053fb5d 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7531: 00373f75 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7532: 004b5ca5 700 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_b │ │ │ │ 7533: 004b6179 186 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_d │ │ │ │ 7534: 0098c2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7535: 009c5be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7536: 009c60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7537: 009c6f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7538: 0063ccf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7538: 0063cd25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7539: 008fc604 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_b │ │ │ │ 7540: 0098b2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7541: 0057d2c9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7542: 0060d51d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7541: 0057d2f9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7542: 0060d54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7543: 003c2d05 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7544: 004b5f61 364 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_h │ │ │ │ 7545: 009c5622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7546: 0098c3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7547: 008fc478 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_d │ │ │ │ 7548: 0099bdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7549: 00683235 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7549: 00683265 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7550: 0048d6a9 16 FUNC GLOBAL DEFAULT 12 helper_mfhc0_maar │ │ │ │ 7551: 00995ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7552: 0098c4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7553: 00990ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7554: 008fc580 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_h │ │ │ │ 7555: 00461d05 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7556: 00258891 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ @@ -7564,665 +7564,665 @@ │ │ │ │ 7560: 009c63d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7561: 009c747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7562: 004713bd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7563: 008e6974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_ebase │ │ │ │ 7564: 003aed91 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7565: 0045b725 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7566: 002b40f5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7567: 00669d95 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7567: 00669dc5 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7568: 009950dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7569: 004b60cd 170 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_w │ │ │ │ 7570: 003994d9 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7571: 0066b395 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7571: 0066b3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7572: 0099ef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7573: 0098a53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7574: 0098a1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7575: 008fc4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_w │ │ │ │ 7576: 004870e9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7577: 009c5f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7578: 009c6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7579: 0069ccc9 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7579: 0069ccf9 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7580: 009c5ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7581: 008fa1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_b │ │ │ │ 7582: 009c69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7583: 009c66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7584: 009c6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7585: 003d36e9 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7586: 008fa060 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_d │ │ │ │ 7587: 008fbfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_b │ │ │ │ - 7588: 0053dff1 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7589: 00686d11 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7590: 006af519 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7591: 00688865 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7588: 0053e021 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7589: 00686d41 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7590: 006af549 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7591: 00688895 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7592: 0099aa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7593: 0026177d 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ 7594: 008fbe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_d │ │ │ │ - 7595: 005460e1 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7595: 00546111 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7596: 009c5d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7597: 008fa168 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_h │ │ │ │ 7598: 0033a099 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7599: 0099a214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7600: 00484cf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7601: 009988e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7602: 0099774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7603: 00258229 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7604: 008fbf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_h │ │ │ │ 7605: 003c2b69 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7606: 00991ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7607: 0054ea89 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7607: 0054eab9 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7608: 008d6860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7609: 0050a351 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7609: 0050a381 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7610: 0089f880 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7611: 00556dcd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7611: 00556dfd 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7612: 003e0c0d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7613: 009c5c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7614: 002beac9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7615: 00584a3d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7615: 00584a6d 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7616: 004053e9 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7617: 0098eee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7618: 002834d1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7619: 008fa0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_w │ │ │ │ 7620: 009a0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7621: 009c7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7622: 00573c85 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7622: 00573cb5 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7623: 008fbecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_w │ │ │ │ 7624: 009c7b02 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7625: 0059827d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7625: 005982ad 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7626: 00999a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7627: 009c7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 7628: 005a3a05 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7629: 006909fd 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7628: 005a3a35 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7629: 00690a2d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7630: 0099e61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ 7631: 004cbd6d 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupr_df │ │ │ │ - 7632: 0062f211 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7633: 006aded1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7632: 0062f241 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7633: 006adf01 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7634: 00290c4d 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7635: 0067b17d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7635: 0067b1ad 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 7636: 008e15ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ginvt │ │ │ │ 7637: 0048dbcd 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcstatus │ │ │ │ 7638: 009c53b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7639: 005442a5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7640: 005a6f4d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7639: 005442d5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7640: 005a6f7d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7641: 004211a5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7642: 009c7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7643: 009955ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7644: 0098b334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7645: 009c7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7646: 00993070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7647: 004a5e15 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_af │ │ │ │ 7648: 002543b1 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7649: 003a72c9 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7650: 0099bdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7651: 00667461 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7652: 0065122d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7651: 00667491 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7652: 0065125d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7653: 0025ec95 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7654: 004579e1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7655: 009c50d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7656: 009c5070 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7657: 009895e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7658: 008a2fbc 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7659: 0059f1bd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7659: 0059f1ed 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7660: 00472255 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7661: 0066ebb9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7661: 0066ebe9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7662: 009a0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7663: 009c6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7664: 0098c280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7665: 00556779 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7665: 005567a9 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7666: 0098e4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7667: 006aa379 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7667: 006aa3a9 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7668: 0036ed85 108 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7669: 006041d5 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7669: 00604205 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7670: 00254439 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7671: 009892cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7672: 0099e92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7673: 009c57c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7674: 0099d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7675: 0099f620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7676: 009c6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7677: 002fb97d 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7678: 0048d6d1 12 FUNC GLOBAL DEFAULT 12 helper_mfhc0_watchhi │ │ │ │ 7679: 0025b665 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7680: 009c6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7681: 005c09a9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7681: 005c09d9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7682: 0098d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7683: 009c5db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7684: 003f60f5 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7685: 003e6a39 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7686: 00472609 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7687: 003b0235 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 7688: 00999d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7689: 009c66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7690: 003c103d 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7691: 0098b3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7692: 00685665 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7692: 00685695 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7693: 00485be5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7694: 004a6fdd 164 FUNC GLOBAL DEFAULT 12 helper_lwm │ │ │ │ 7695: 00996728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7696: 005d41b1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7696: 005d41e1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7697: 002948bd 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7698: 006b5bc5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7698: 006b5bf5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7699: 008ef5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_ps │ │ │ │ 7700: 0098932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7701: 009c5bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7702: 0098b898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7703: 00993b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7704: 00996bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7705: 008a0664 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7706: 00685605 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7706: 00685635 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7707: 0043fa25 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ - 7708: 0062cc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7708: 0062cc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7709: 00997108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7710: 00990264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7711: 006243ed 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7711: 0062441d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7712: 008e1ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpax_w_ph │ │ │ │ 7713: 003ff895 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7714: 0036fcb9 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7715: 009c63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7716: 009c6f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7717: 008f916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_b │ │ │ │ 7718: 008f8fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_d │ │ │ │ - 7719: 00662441 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7720: 00659a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7719: 00662471 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7720: 00659a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7721: 009c5dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ 7722: 004a3f81 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngle │ │ │ │ - 7723: 00607711 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7723: 00607741 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7724: 009c703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7725: 009c71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7726: 00558625 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7726: 00558655 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7727: 009c6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7728: 008f90e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_h │ │ │ │ 7729: 009c738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7730: 00519301 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7730: 00519331 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7731: 009c6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7732: 009c6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7733: 0098d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7734: 0061dc35 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7734: 0061dc65 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7735: 0025db59 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7736: 0063b7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7736: 0063b821 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7737: 00429e35 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7738: 00259209 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7739: 008d67dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7740: 008f9064 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_w │ │ │ │ 7741: 0099bfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7742: 009c591e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7743: 0099d5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7744: 0033fa8d 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7745: 009c6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7746: 009c6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7747: 00631f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 7748: 00613395 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7749: 0058498d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7747: 00631f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7748: 006133c5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7749: 005849bd 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7750: 008d8f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7751: 009c5053 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7752: 009c502a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7753: 003743d9 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7754: 0067360d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7754: 0067363d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7755: 008d932c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7756: 005eb3d1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7756: 005eb401 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7757: 0098f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7758: 0098f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7759: 00685e69 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7760: 0068259d 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7759: 00685e99 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7760: 006825cd 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7761: 004215ed 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7762: 009c749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7763: 00993ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7764: 009c6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7765: 004a5301 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ule │ │ │ │ 7766: 009c551e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7767: 009c69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7768: 00994d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7769: 0063264d 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7770: 00572e6d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7769: 0063267d 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7770: 00572e9d 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7771: 00996e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7772: 00636aa9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7772: 00636ad9 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7773: 009c5a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7774: 00417ff5 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7775: 00664f4d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7775: 00664f7d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7776: 00241df5 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7777: 0099f2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7778: 003e6f15 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ 7779: 008e43d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_ph │ │ │ │ 7780: 008f5ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmsub_df │ │ │ │ - 7781: 00565011 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7781: 00565041 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7782: 009c5aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 7783: 004a517d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ult │ │ │ │ - 7784: 00683281 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7784: 006832b1 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7785: 0099b8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7786: 009894f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7787: 00997a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7788: 008a202c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7789: 0055f301 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7790: 00691a91 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7789: 0055f331 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7790: 00691ac1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7791: 00257cbd 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7792: 0045b70d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7793: 00994a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7794: 00258fc9 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7795: 00616be5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7795: 00616c15 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7796: 0034823d 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7797: 0099a7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7798: 0099e0d0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7799: 00542585 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7799: 005425b5 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7800: 003429a1 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7801: 009c5674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7802: 009c5738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7803: 008f81f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmzi_b │ │ │ │ - 7804: 007e91e8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7804: 007e9218 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7805: 002501a1 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7806: 00656e09 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7807: 00680921 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7808: 006add05 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7806: 00656e39 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7807: 00680951 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7808: 006add35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7809: 009c6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7810: 008e1904 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phl │ │ │ │ 7811: 0048155d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7812: 00998914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7813: 00632181 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7813: 006321b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7814: 009c7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7815: 0069c9a9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7815: 0069c9d9 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7816: 003d763d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7817: 009c51b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7818: 008e434c 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_qb │ │ │ │ 7819: 009c5494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7820: 008e1880 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phr │ │ │ │ 7821: 00996178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7822: 00492fdd 32 FUNC GLOBAL DEFAULT 12 cpu_mips_soft_irq │ │ │ │ 7823: 0024fdcd 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7824: 0099ef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7825: 009c67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7826: 008e97dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sule │ │ │ │ 7827: 004876bd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7828: 006471d1 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7828: 00647201 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7829: 0099ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7830: 00626a0d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7831: 00691b05 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7832: 006af909 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7830: 00626a3d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7831: 00691b35 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7832: 006af939 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7833: 009c56d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7834: 003f3e79 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7835: 0065badd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7835: 0065bb0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7836: 008a2624 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7837: 009c6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7838: 0099fa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7839: 003764e9 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7840: 004a4a4d 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_le │ │ │ │ 7841: 004a5f65 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_eq │ │ │ │ 7842: 009c5ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ 7843: 008e96d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sult │ │ │ │ - 7844: 00501805 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ - 7845: 005750bd 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7844: 00501835 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ + 7845: 005750ed 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7846: 009c6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7847: 008f5308 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsune_df │ │ │ │ - 7848: 0069f90d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 7849: 0057ae29 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7848: 0069f93d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7849: 0057ae59 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7850: 0099a114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7851: 0067368d 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7851: 006736bd 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7852: 0098ffe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7853: 004a5a95 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_une │ │ │ │ 7854: 009c7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7855: 0028eb35 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7856: 00610d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7856: 00610d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7857: 004a45f1 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_lt │ │ │ │ - 7858: 005ce5c9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7859: 006275c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7858: 005ce5f9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7859: 006275f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7860: 0098aa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7861: 00667e1d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7862: 006a3419 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7861: 00667e4d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7862: 006a3449 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7863: 0099d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7864: 009c67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7865: 009c5ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7866: 009c50f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7867: 005cb341 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7867: 005cb371 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7868: 0040df25 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7869: 009c6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7870: 00998bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7871: 009c6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7872: 009a4884 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7873: 00261bad 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7874: 009c5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7875: 0098be34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7876: 00419fc1 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7877: 00335ab9 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7878: 009c5662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7879: 00660101 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7879: 00660131 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7880: 004709b1 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7881: 00258669 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7882: 00685c71 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7882: 00685ca1 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7883: 0098c868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7884: 00468681 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 7885: 007facdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7885: 007fad0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7886: 0098dd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7887: 0028f461 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7888: 009c5dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7889: 00998aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7890: 0099f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7891: 0099b7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7892: 008f7828 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseti_df │ │ │ │ 7893: 00258281 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7894: 005fe751 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7894: 005fe781 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7895: 00417ddd 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7896: 009c5eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7897: 0044804d 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 7898: 00421cf5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7899: 009c64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7900: 00995478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 7901: 00663595 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7901: 006635c5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7902: 009c70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7903: 009a379c 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7904: 00615831 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7904: 00615861 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7905: 00408c65 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7906: 0033db41 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7907: 009c52b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7908: 009c504a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7909: 009c6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7910: 008e9a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sune │ │ │ │ 7911: 00461bb5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7912: 0098ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7913: 005fa5d1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7914: 00615f3d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7913: 005fa601 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7914: 00615f6d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7915: 0048a671 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7916: 0099f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7917: 003d3e29 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7918: 00489259 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7919: 00399245 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7920: 0098c4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7921: 0043dcb5 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7922: 0098b284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7923: 009c695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 7924: 0048612d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 7925: 009c6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 7926: 009c6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 7927: 006902fd 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 7927: 0069032d 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7928: 0098ad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7929: 00990484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7930: 009c6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7931: 00685549 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7931: 00685579 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7932: 009c7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7933: 0098c430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7934: 0099eeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 7935: 0055f365 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7935: 0055f395 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7936: 009938c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7937: 0053fee9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7937: 0053ff19 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7938: 008dd3a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7939: 002eb399 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7940: 00414c4d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7941: 003a1955 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 7942: 003d2e85 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7943: 009a331c 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7944: 00994c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7945: 00276b85 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7946: 0024ff31 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7947: 006511f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7948: 00667899 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7949: 0062fc61 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7947: 00651221 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7948: 006678c9 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7949: 0062fc91 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7950: 0098b090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7951: 00680641 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7951: 00680671 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7952: 009c601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7953: 0041798d 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7954: 0065c52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7954: 0065c55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7955: 0025b7dd 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7956: 009a2a00 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7957: 009911a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7958: 009c72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7959: 009c73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7960: 008937d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7961: 009c7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7962: 0099756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7963: 006332a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7963: 006332d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7964: 009907a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7965: 00993f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 7966: 008e0c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 7967: 005a5cd5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7967: 005a5d05 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7968: 009c649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7969: 0052dc29 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7969: 0052dc59 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7970: 00489371 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7971: 00414ed5 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7972: 0058e28d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7972: 0058e2bd 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7973: 0098c7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7974: 006695a5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7974: 006695d5 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7975: 009c5bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7976: 0025fda5 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7977: 00998b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 7978: 00647255 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7978: 00647285 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 7979: 009c730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 7980: 00552215 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 7980: 00552245 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 7981: 0043d851 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7982: 009c63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7983: 009a0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7984: 00996e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7985: 00996ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 7986: 004a55f1 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sueq │ │ │ │ 7987: 00399405 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7988: 00361695 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7989: 004714b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7990: 009c7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7991: 009c6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7992: 009c584e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7993: 00398039 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 7994: 009c5c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7995: 006a4d71 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7995: 006a4da1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7996: 009c5c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7997: 00989e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 7998: 008e2984 132 OBJECT GLOBAL DEFAULT 24 helper_info_packrl_ph │ │ │ │ - 7999: 00584fdd 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7999: 0058500d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8000: 002619e9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8001: 009c5002 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8002: 00261a29 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8003: 009908dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8004: 0059ebd1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8004: 0059ec01 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8005: 0099ec2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8006: 009c5420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8007: 006a5ba1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8007: 006a5bd1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8008: 009c5a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8009: 00596935 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8009: 00596965 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8010: 003d4ab9 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8011: 004189c9 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8012: 0099c11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8013: 0098c948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8014: 00667641 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8015: 005413b1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8016: 00673bf9 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8014: 00667671 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8015: 005413e1 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8016: 00673c29 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8017: 003d4575 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8018: 009c57fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8019: 005bd3b9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8020: 0062a121 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8021: 0058a671 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8019: 005bd3e9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8020: 0062a151 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8021: 0058a6a1 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8022: 003a9361 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8023: 00610141 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 8024: 007cc7a8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8023: 00610171 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8024: 007cc7d8 52 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8025: 00484039 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8026: 00695d31 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8026: 00695d61 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8027: 009c6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8028: 009c5266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8029: 0051b9c5 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8029: 0051b9f5 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8030: 009913a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8031: 009c7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8032: 00990364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8033: 0059ab65 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8034: 005bc515 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8033: 0059ab95 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8034: 005bc545 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8035: 00282201 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8036: 009c5128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8037: 009c72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8038: 00998794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8039: 00673109 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8039: 00673139 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8040: 008dad78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8041: 00997068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8042: 00688a39 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8043: 0069e485 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8042: 00688a69 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8043: 0069e4b5 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8044: 002c2265 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8045: 00605575 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8045: 006055a5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8046: 009c6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8047: 003b0afd 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8048: 0099e91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8049: 008a2d70 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8050: 00258219 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8051: 00292909 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8052: 009c53c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8053: 009c7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 8054: 0048d0fd 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcbind │ │ │ │ 8055: 004a8475 88 FUNC GLOBAL DEFAULT 12 helper_pmovmskb │ │ │ │ - 8056: 0053f4f5 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8056: 0053f525 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8057: 00991a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8058: 009c7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8059: 0059ab5d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8059: 0059ab8d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8060: 0048cc31 172 FUNC GLOBAL DEFAULT 12 mips_cpu_get_phys_page_debug │ │ │ │ 8061: 003e1fd9 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8062: 00996958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8063: 00497515 94 FUNC GLOBAL DEFAULT 12 helper_subq_ph │ │ │ │ 8064: 00990244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8065: 002acdb5 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8066: 009c531e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8067: 009c63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8068: 0066a389 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8068: 0066a3b9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8069: 009c5438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8070: 008e64d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwctl │ │ │ │ 8071: 009c515e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8072: 002943c5 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8073: 009c657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8074: 00994a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8075: 004c0bb9 736 FUNC GLOBAL DEFAULT 12 helper_msa_binsli_df │ │ │ │ 8076: 00993510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8077: 0099c47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8078: 009c683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8079: 00998874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8080: 0053fcd1 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8080: 0053fd01 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8081: 009a0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8082: 009c6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8083: 009c5984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8084: 00674881 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8085: 00543b69 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8084: 006748b1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8085: 00543b99 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8086: 00471539 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8087: 009c598e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8088: 0057b2b5 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8088: 0057b2e5 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8089: 00457c11 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8090: 00243c7d 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8091: 009c5b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8092: 009c69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8093: 003b75c9 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8094: 00666dc5 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8094: 00666df5 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8095: 009c6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8096: 0064a049 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8096: 0064a079 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8097: 009c61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8098: 0067109d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8098: 006710cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8099: 004c6cb5 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_b │ │ │ │ 8100: 00993210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8101: 009c72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8102: 00480965 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8103: 002b3e55 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8104: 009c714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8105: 00520e41 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8106: 0060884d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8105: 00520e71 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8106: 0060887d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8107: 004895dd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8108: 008e7d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ueq │ │ │ │ 8109: 0099f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8110: 00472dc9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8111: 004c6cd1 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_h │ │ │ │ 8112: 009c5c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8113: 009c5718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8114: 0099fbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 8115: 00571849 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8115: 00571879 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8116: 008a2348 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8117: 009998b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8118: 003417f9 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8119: 009c60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8120: 009c60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8121: 0099afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8122: 00992920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8123: 009c5bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8124: 00473671 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8125: 009c5c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8126: 007adfc4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8126: 007adff4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ 8127: 004c6ced 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_w │ │ │ │ - 8128: 00658c01 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8129: 005c5fd9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8130: 00632fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8128: 00658c31 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8129: 005c6009 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8130: 00633009 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8131: 0098fcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8132: 0025d26d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8133: 00484281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8134: 008dacf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ 8135: 004a6241 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_le │ │ │ │ - 8136: 006862dd 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8136: 0068630d 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8137: 0040a0e1 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8138: 005fa681 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8138: 005fa6b1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8139: 0099db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8140: 002f11f9 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8141: 009c6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8142: 009c685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8143: 00649595 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8143: 006495c5 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8144: 0099e56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8145: 006558cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8145: 006558fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8146: 009c64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8147: 005c4c9d 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8147: 005c4ccd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8148: 0098c9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8149: 0098ea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8150: 004a3de1 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_sf │ │ │ │ 8151: 009c6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8152: 008e007c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8153: 009c68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8154: 009c7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8155: 004a60d9 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_lt │ │ │ │ 8156: 0047f3bd 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8157: 009c6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8158: 0062ad89 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8158: 0062adb9 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8159: 009c5c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8160: 00685a75 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8160: 00685aa5 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8161: 00991cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8162: 0099dca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8163: 0062ed19 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8163: 0062ed49 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8164: 009a0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8165: 0099586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8166: 0099be3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8167: 009c5f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8168: 006a9241 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8168: 006a9271 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8169: 00998f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8170: 009c5516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ - 8171: 006373e5 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8171: 00637415 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8172: 003eb9c5 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8173: 009c5656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8174: 0069cb81 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8174: 0069cbb1 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8175: 009c6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8176: 0084a370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8177: 0099bd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8178: 00675779 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8179: 0069bbd9 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8178: 006757a9 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8179: 0069bc09 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8180: 00998264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8181: 009c6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8182: 00990724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8183: 00991014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8184: 00411325 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8185: 00638661 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8185: 00638691 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8186: 004875e9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8187: 0099b79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8188: 00584825 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8188: 00584855 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8189: 003e02a9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8190: 0099d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8191: 00290fc9 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8192: 004808a9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8193: 00410b85 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8194: 0098cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8195: 00621ddd 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8195: 00621e0d 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8196: 00336861 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8197: 0025e3a1 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8198: 009c6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8199: 002651a5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8200: 00638eb5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8200: 00638ee5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8201: 009c53c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8202: 0098af80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8203: 009c6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8204: 00992990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8205: 0098a9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8206: 009c5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8207: 007adbec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8207: 007adc1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8208: 004258c5 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8209: 009916c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8210: 0099f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8211: 009c7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8212: 004a6ae9 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ne │ │ │ │ 8213: 0099cd08 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8214: 006688f9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8214: 00668929 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8215: 004a0719 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_seq │ │ │ │ 8216: 004715c1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8217: 005be0c5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8217: 005be0f5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8218: 00991364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8219: 00459ec9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8220: 004121d5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8221: 0049db55 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 8222: 0049e649 184 FUNC GLOBAL DEFAULT 12 helper_float_max_d │ │ │ │ 8223: 0099e050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8224: 002bcce9 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ @@ -8233,420 +8233,420 @@ │ │ │ │ 8229: 00223f39 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8230: 00996978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8231: 003fbfd1 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8232: 008f2c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_ps │ │ │ │ 8233: 009c52ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8234: 00258291 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8235: 00447f51 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8236: 0054864d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8236: 0054867d 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8237: 0099570c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8238: 00991084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8239: 009c6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8240: 009c6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8241: 0049dc0d 180 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 8242: 00993370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8243: 0059af2d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8243: 0059af5d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8244: 0049e595 180 FUNC GLOBAL DEFAULT 12 helper_float_max_s │ │ │ │ 8245: 009c66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8246: 004a2e85 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_un │ │ │ │ 8247: 00421c45 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8248: 00261ae9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8249: 009c6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8250: 009c61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8251: 00998554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8252: 009896f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8253: 009905f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8254: 0054b5a1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8255: 0053e12d 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8254: 0054b5d1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8255: 0053e15d 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8256: 009c661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8257: 006647b1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8258: 0062f049 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8257: 006647e1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8258: 0062f079 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8259: 0099ba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8260: 009c6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8261: 004622e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8262: 009c517a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8263: 004020f1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8264: 0098a6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8265: 008dac70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8266: 00348cbd 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8267: 00996848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8268: 009c62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8269: 009c5063 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8270: 003c52f5 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8271: 009c5b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8272: 007ce7d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8273: 00558505 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8272: 007ce808 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8273: 00558535 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8274: 009c72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8275: 0099c51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8276: 00241c45 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8277: 0055f021 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8277: 0055f051 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8278: 004a6955 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_or │ │ │ │ 8279: 009c5640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8280: 0098f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8281: 009c66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8282: 009c5a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8283: 003d6101 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8284: 009c565a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8285: 00401e55 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8286: 009c671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8287: 0046e221 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8288: 009c578c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8289: 00607e41 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8289: 00607e71 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8290: 009c6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8291: 0066f779 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8291: 0066f7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8292: 009c6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8293: 008dcc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8294: 004f71c5 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ - 8295: 005f8981 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8294: 004f71f5 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ + 8295: 005f89b1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8296: 004a7bd5 124 FUNC GLOBAL DEFAULT 12 helper_pavgb │ │ │ │ 8297: 004a58f5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sule │ │ │ │ 8298: 009c5016 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8299: 0033ffc5 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8300: 0067bcb5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8300: 0067bce5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8301: 003c3e3d 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8302: 00286e95 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8303: 003ec8ed 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8304: 009953f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8305: 009c5396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8306: 004a7b59 124 FUNC GLOBAL DEFAULT 12 helper_pavgh │ │ │ │ - 8307: 006680b5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8307: 006680e5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8308: 009c5c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8309: 005c6545 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8310: 00590c55 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8309: 005c6575 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8310: 00590c85 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8311: 003b701d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8312: 0089ccc0 3312 OBJECT GLOBAL DEFAULT 21 mips_defs │ │ │ │ 8313: 0098bfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8314: 009c55e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8315: 002bcd2d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8316: 0030c339 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8317: 009c5b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8318: 003d5881 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8319: 003e1ced 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8320: 0098bb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8321: 002ec471 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ 8322: 004a5771 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sult │ │ │ │ - 8323: 00604f05 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8323: 00604f35 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ 8324: 008e3ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_ph │ │ │ │ - 8325: 00579349 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8326: 0067f995 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8325: 00579379 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8326: 0067f9c5 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8327: 009c7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8328: 009983d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8329: 009c5288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8330: 009c699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8331: 008a0578 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8332: 006715d1 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8332: 00671601 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8333: 002322b1 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8334: 008e2e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tccontext │ │ │ │ 8335: 009c61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8336: 009c6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8337: 0046e161 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8338: 0098b374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8339: 0060d015 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8339: 0060d045 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8340: 0028ffc1 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8341: 00257849 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8342: 0098c3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8343: 009c641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8344: 003f4001 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8345: 009c58b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8346: 005649c1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8346: 005649f1 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8347: 0099cfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8348: 0098fdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8349: 0062d335 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8349: 0062d365 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8350: 0098f8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8351: 0053d909 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8352: 0062b5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8351: 0053d939 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8352: 0062b5fd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8353: 0099aa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8354: 0099c0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8355: 009960c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8356: 00638225 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8357: 005896c5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8356: 00638255 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8357: 005896f5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8358: 0042ec11 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8359: 009bc870 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8360: 009c6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8361: 00624559 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8362: 0059f8d9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8361: 00624589 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8362: 0059f909 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8363: 009c7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8364: 0098af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8365: 009c5b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8366: 009c5cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8367: 00281919 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8368: 009c6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8369: 0098b040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8370: 00254029 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8371: 0065d7a5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8372: 005a6869 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8371: 0065d7d5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8372: 005a6899 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8373: 009c6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8374: 004a0c71 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_nge │ │ │ │ 8375: 008d8858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8376: 009a0f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8377: 009c6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 8378: 0050e5b1 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8378: 0050e5e1 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8379: 009c6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8380: 00617f61 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8380: 00617f91 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8381: 009c673e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8382: 003fbb09 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8383: 006170c5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8383: 006170f5 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8384: 009c5c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8385: 009c57d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8386: 00998134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8387: 00557d1d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8387: 00557d4d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8388: 009c5b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8389: 004a095d 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngl │ │ │ │ 8390: 009c70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8391: 00264c69 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8392: 00994ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8393: 002c1985 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8394: 00996018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8395: 006b1705 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8396: 006ac7a5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8395: 006b1735 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8396: 006ac7d5 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8397: 009c61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 8398: 0053b6f5 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 8398: 0053b725 420 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8399: 00991af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8400: 009c532e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8401: 00990074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8402: 009c73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8403: 009c54e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 8404: 0098e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8405: 008d8018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8406: 004a0f85 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngt │ │ │ │ 8407: 009c5cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8408: 0099ad24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8409: 009c6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8410: 0098d7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8411: 0089fdec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8412: 0067bdad 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8412: 0067bddd 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8413: 008d0fb0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8414: 006374e1 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8414: 00637511 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8415: 009c5370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8416: 004a5cbd 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sune │ │ │ │ 8417: 008d0fd0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8418: 002e5d8d 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8419: 008d1010 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8420: 003408f5 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8421: 005faa45 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8421: 005faa75 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8422: 0099f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8423: 0068c1c1 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8424: 0063001d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8423: 0068c1f1 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8424: 0063004d 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8425: 009893f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8426: 009c513e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8427: 002f4629 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 8428: 00680c25 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8428: 00680c55 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8429: 008e7fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ule │ │ │ │ 8430: 0045d001 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8431: 0099c26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8432: 00999bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 8433: 002526f1 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8434: 006315f5 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8434: 00631625 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8435: 009c5468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8436: 0099fbc4 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8437: 00582669 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8437: 00582699 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8438: 0045660d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8439: 009c7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8440: 00341bbd 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8441: 00583de5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 8442: 006ac70d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8441: 00583e15 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8442: 006ac73d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8443: 009951bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8444: 0060f3a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8444: 0060f3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8445: 009c573e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8446: 008e7e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ult │ │ │ │ 8447: 0040de71 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 8448: 0055861d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8448: 0055864d 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8449: 00996638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8450: 00340d75 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8451: 006100c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8451: 006100f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8452: 002f86fd 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8453: 009990d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8454: 009c6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8455: 009c7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8456: 006ac661 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8457: 006a71c1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8456: 006ac691 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8457: 006a71f1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8458: 00990214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8459: 00675b89 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8459: 00675bb9 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8460: 009c6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8461: 009c7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8462: 008e203c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_s_w_ph │ │ │ │ 8463: 00991304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8464: 0099ec00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8465: 00996ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8466: 009c5654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8467: 00473859 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8468: 002540d9 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8469: 0063b82d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8470: 0062d425 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8469: 0063b85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8470: 0062d455 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8471: 00441015 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8472: 0067fca5 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8472: 0067fcd5 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8473: 00260aed 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8474: 00680b4d 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8475: 005826ad 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8474: 00680b7d 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8475: 005826dd 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8476: 009c7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8477: 009c5258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8478: 009c5d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8479: 009c5a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8480: 0098fa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8481: 002569b9 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8482: 002c258d 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8483: 009c6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8484: 00264479 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8485: 009c6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8486: 00656a79 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8486: 00656aa9 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8487: 00291c11 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8488: 00989fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8489: 009a3c10 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8490: 009986f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8491: 00668fe9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8491: 00669019 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8492: 002f1405 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8493: 009c5d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8494: 0099e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8495: 006335cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8496: 005fbbad 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8495: 006335fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8496: 005fbbdd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8497: 003d787d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8498: 009c64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8499: 0046a6ad 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8500: 0051e345 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8500: 0051e375 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8501: 004af97d 736 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_b │ │ │ │ 8502: 002f0c19 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8503: 0069e25d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8503: 0069e28d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8504: 004afe65 150 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_d │ │ │ │ 8505: 003d3e95 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8506: 00280331 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8507: 00304bb1 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8508: 00692a55 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8509: 0065131d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8510: 0060cded 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8508: 00692a85 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8509: 0065134d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8510: 0060ce1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8511: 004afc5d 348 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_h │ │ │ │ 8512: 0099a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8513: 0061d2b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8513: 0061d2e9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8514: 0099f610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8515: 008a30e4 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8516: 00461fb5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8517: 0098ec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8518: 0049dd79 184 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 8519: 0099e4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8520: 0099c76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8521: 00455141 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8522: 00497f9d 24 FUNC GLOBAL DEFAULT 12 helper_shra_ph │ │ │ │ 8523: 003b028d 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 8524: 00993f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8525: 005e64ed 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8525: 005e651d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8526: 0098ed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8527: 00608701 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8527: 00608731 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8528: 009c5120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8529: 004afdb9 172 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_w │ │ │ │ 8530: 00991614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8531: 008dd004 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8532: 006675c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8532: 006675f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8533: 002eb2e5 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8534: 009c715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8535: 00448651 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8536: 009c5efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8537: 0098a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8538: 002b8c69 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8539: 0049de31 180 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ 8540: 009c56ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8541: 002a0aa5 70 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8542: 004bf76d 196 FUNC GLOBAL DEFAULT 12 helper_msa_ldi_df │ │ │ │ 8543: 009c691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 8544: 0052a391 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 8544: 0052a3c1 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 8545: 009c6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8546: 008ea3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtthi │ │ │ │ 8547: 00993c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8548: 003d45f9 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8549: 0067be9d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8550: 00649889 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8549: 0067becd 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8550: 006498b9 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8551: 00264649 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8552: 00346961 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8553: 006763c5 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8553: 006763f5 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8554: 00992e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8555: 005787a1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8555: 005787d1 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8556: 009c628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8557: 0031cb8d 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8558: 0099fce4 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8559: 00612aa9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8559: 00612ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8560: 00497c4d 70 FUNC GLOBAL DEFAULT 12 helper_shra_qb │ │ │ │ 8561: 008a37ec 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8562: 009c6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8563: 009a00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8564: 00999ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8565: 008db21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8566: 00297c21 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8567: 00486e95 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8568: 005a4079 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8568: 005a40a9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8569: 008dc8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8570: 009c6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8571: 00651689 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8571: 006516b9 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8572: 00487d21 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8573: 009c518c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8574: 0065f665 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8574: 0065f695 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8575: 009c64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8576: 00990e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8577: 004a5eb5 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_un │ │ │ │ 8578: 002bbcc1 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8579: 007cf234 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8579: 007cf264 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8580: 00459af1 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8581: 0098eae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8582: 004ad28d 124 FUNC GLOBAL DEFAULT 12 helper_msa_bsel_v │ │ │ │ 8583: 002933b5 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8584: 009c6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8585: 006b02e9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8586: 0065b70d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8585: 006b0319 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8586: 0065b73d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8587: 00407819 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8588: 009c56b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8589: 0099508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8590: 008db42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8591: 007facac 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8591: 007facdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8592: 009949dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8593: 009c7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8594: 00992a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8595: 009c731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8596: 004aab9d 964 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_b │ │ │ │ 8597: 009c500c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8598: 009c5868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8599: 0099fdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8600: 0064da31 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8601: 0052ac4d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8600: 0064da61 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8601: 0052ac7d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8602: 0098b1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8603: 004ab34d 212 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_d │ │ │ │ 8604: 0098f9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 8605: 004eb009 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ + 8605: 004eb039 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ 8606: 003a927d 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8607: 006317b5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8607: 006317e5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8608: 0099bffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8609: 00583b0d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8609: 00583b3d 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8610: 0099b76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8611: 004aaf61 662 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_h │ │ │ │ 8612: 009c580c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ 8613: 008e73c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_f │ │ │ │ - 8614: 006908d9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8614: 00690909 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8615: 0098e358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8616: 00649eb9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8617: 00626c4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8618: 00641811 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8616: 00649ee9 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8617: 00626c7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8618: 00641841 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8619: 00993910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8620: 0098cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8621: 0099c0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8622: 009c5a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8623: 00996008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8624: 006b16c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8624: 006b16f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8625: 00254185 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8626: 00483479 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8627: 006b49f5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8627: 006b4a25 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8628: 009c5d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8629: 002accc1 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8630: 004c6ecd 36 FUNC GLOBAL DEFAULT 12 helper_msa_cfcmsa │ │ │ │ 8631: 00996ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8632: 0058d02d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8632: 0058d05d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8633: 0045d299 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8634: 009c6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8635: 009c661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 8636: 0053b995 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8637: 00578781 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8636: 0053b9c5 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 8637: 005787b1 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8638: 009c537c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8639: 009c532c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8640: 0046d319 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8641: 0063bf71 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8641: 0063bfa1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8642: 00998e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8643: 004ab1f9 338 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_w │ │ │ │ 8644: 009c5bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8645: 00989f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8646: 009c7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8647: 009c636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 8648: 009c6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ @@ -8656,719 +8656,719 @@ │ │ │ │ 8652: 00998434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8653: 009c5ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8654: 0040ea55 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8655: 00998514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8656: 009c7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8657: 00266e4d 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8658: 0099d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8659: 00583179 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8659: 005831a9 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8660: 009c542c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ - 8661: 0056b669 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8661: 0056b699 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8662: 00991904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8663: 0046d9bd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8664: 0098a0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8665: 008f50f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubr_q_df │ │ │ │ 8666: 009c70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8667: 009c571a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8668: 009c6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8669: 0099b060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 8670: 005bd7d9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8671: 0057ace9 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8672: 00638b9d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8670: 005bd809 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8671: 0057ad19 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8672: 00638bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8673: 004581bd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 8674: 009c7734 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 8675: 00631c65 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8675: 00631c95 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8676: 009c53c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8677: 0066c555 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8678: 006a8d09 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8677: 0066c585 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8678: 006a8d39 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8679: 0042c09d 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8680: 0063dd99 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8681: 00667a3d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8680: 0063ddc9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8681: 00667a6d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8682: 0099091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8683: 00496ab9 32 FUNC GLOBAL DEFAULT 12 cpu_supports_isa │ │ │ │ 8684: 0099b71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8685: 0069ba4d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8685: 0069ba7d 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8686: 0099fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8687: 009c7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8688: 009c5e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8689: 009c5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8690: 00666375 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8690: 006663a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8691: 009c5914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8692: 0052dae1 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8692: 0052db11 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8693: 009c6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8694: 0046d641 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8695: 0099a1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8696: 009c60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8697: 002f2e85 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8698: 0099ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8699: 0042bd71 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8700: 00261821 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8701: 0042b721 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8702: 0098e4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8703: 00989e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8704: 007facb4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8704: 007face4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8705: 00995448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8706: 00991074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8707: 0099dce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8708: 009c732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8709: 009c60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8710: 009c5bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8711: 009901c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8712: 0040c819 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8713: 0099796c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8714: 003e86e9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8715: 00563645 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8715: 00563675 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8716: 0098c998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 8717: 009c57f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8718: 008ec644 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_f │ │ │ │ 8719: 0098c094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8720: 0025a01d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8721: 002874b1 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8722: 009c6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8723: 0046d049 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8724: 008a2150 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8725: 009c73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8726: 00581f15 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8726: 00581f45 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8727: 00991854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8728: 009c57f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8729: 00645df1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8730: 00662e61 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8729: 00645e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8730: 00662e91 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8731: 00265d75 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8732: 0061d189 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8732: 0061d1b9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8733: 00260a35 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8734: 0063829d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8735: 0065c091 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8736: 00670ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8734: 006382cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8735: 0065c0c1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8736: 00670eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8737: 0099e838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8738: 0098eb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8739: 0099bf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8740: 006add59 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8740: 006add89 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8741: 0027c305 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8742: 00997b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8743: 00338179 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8744: 00273c85 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8745: 0066b22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8745: 0066b25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8746: 002620b5 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8747: 00457a29 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 8748: 004f073d 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ + 8748: 004f076d 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ 8749: 0099578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ 8750: 008ea334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttlo │ │ │ │ 8751: 008ee63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pasubub │ │ │ │ - 8752: 00699e19 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8752: 00699e49 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8753: 00475c75 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8754: 006acbb9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8754: 006acbe9 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8755: 003dd101 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8756: 00590845 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8756: 00590875 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 8757: 009c7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8758: 0099765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8759: 0024ee91 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8760: 002feec5 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8761: 00256ef5 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8762: 0046b14d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8763: 00497071 28 FUNC GLOBAL DEFAULT 12 helper_addqh_r_w │ │ │ │ 8764: 009c7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8765: 004412b5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8766: 00487119 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8767: 009c66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8768: 008da118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8769: 0099bd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8770: 00595871 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8770: 005958a1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8771: 0098d71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8772: 00590ced 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8772: 00590d1d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8773: 009c71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8774: 009c720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8775: 0098a00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8776: 009c5cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8777: 0098ad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8778: 0099d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 8779: 0066b809 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8780: 0063ff01 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8781: 0062a5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8779: 0066b839 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8780: 0063ff31 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8781: 0062a5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8782: 0099cb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8783: 009c50ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8784: 0033f235 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8785: 00590801 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8785: 00590831 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8786: 008e3d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_qb │ │ │ │ 8787: 00999934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8788: 0098ee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8789: 008d9cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8790: 0062b929 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8790: 0062b959 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8791: 00990714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8792: 0098fbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 8793: 0098f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8794: 009c566a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ - 8795: 0055f671 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8795: 0055f6a1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8796: 0045b71d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8797: 0067bf31 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8798: 006814f1 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8797: 0067bf61 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8798: 00681521 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8799: 009c6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8800: 00339e29 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8801: 0045d24d 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8802: 00657289 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8802: 006572b9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8803: 003421f5 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8804: 007fac78 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8805: 0069fb41 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8804: 007faca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8805: 0069fb71 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8806: 0098b304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8807: 00243175 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8808: 009c5a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8809: 009c5b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8810: 0098a50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8811: 00252569 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8812: 00252e79 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8813: 008a2768 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8814: 0050e631 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8814: 0050e661 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8815: 009c66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8816: 00642ec5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8817: 00662799 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8816: 00642ef5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8817: 006627c9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8818: 009c6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8819: 0099f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8820: 009964a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8821: 008d4810 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8822: 0098e478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8823: 003c3c55 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8824: 003d3b31 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8825: 0063e3c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8825: 0063e3f1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8826: 009c5aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8827: 0056bdd5 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8827: 0056be05 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8828: 009c5a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8829: 00482531 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8830: 00674ce5 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8830: 00674d15 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8831: 00498295 48 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phl │ │ │ │ 8832: 00475cf1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8833: 00667af9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8833: 00667b29 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8834: 00290ee9 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8835: 00482e05 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8836: 00680c99 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8836: 00680cc9 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8837: 0041437d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8838: 004982c5 54 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phr │ │ │ │ 8839: 00996718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8840: 00691b11 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8840: 00691b41 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8841: 009c5f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8842: 00999954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8843: 0033360d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8844: 009c6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8845: 009c5ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8846: 009c6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8847: 0040459d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8848: 00291e9d 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8849: 003966f1 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8850: 0046de3d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8851: 0098c778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8852: 0066a5c1 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8852: 0066a5f1 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8853: 002574cd 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8854: 002b1b1d 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8855: 00432a51 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8856: 0053f4d9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8856: 0053f509 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8857: 009c5d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8858: 009c5714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8859: 0048e569 96 FUNC GLOBAL DEFAULT 12 helper_mtc0_hwrena │ │ │ │ 8860: 009c6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8861: 00596a65 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8861: 00596a95 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8862: 008da094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8863: 0098c440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8864: 009a08a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8865: 005367c5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8865: 005367f5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8866: 00992a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8867: 0055eebd 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8867: 0055eeed 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8868: 003c56b5 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8869: 0029508d 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8870: 00996d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8871: 009c5328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8872: 0098ebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8873: 009c5069 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8874: 00999004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8875: 003c3615 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8876: 00900a70 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8877: 009c590a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8878: 0065e4f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8878: 0065e529 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8879: 002be8c5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8880: 00995f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8881: 0099db8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8882: 009a05ac 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8883: 0053fd55 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8884: 00653ad1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8883: 0053fd85 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8884: 00653b01 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8885: 0028f15d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8886: 008d9c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8887: 0098dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8888: 009c6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 8889: 0045b715 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 8890: 003ece9d 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 8891: 004b42b9 116 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_d │ │ │ │ 8892: 0033ce25 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 8893: 00674ac5 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8893: 00674af5 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8894: 00999a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8895: 0089fd98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8896: 004b40fd 292 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_h │ │ │ │ 8897: 003e075d 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8898: 009c6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8899: 004c1175 2892 FUNC GLOBAL DEFAULT 12 helper_msa_mul_q_df │ │ │ │ 8900: 0099c06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8901: 009c633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 8902: 002901b1 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 8903: 0064b665 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 8904: 005365c9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 8905: 005496d1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 8903: 0064b695 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 8904: 005365f9 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 8905: 00549701 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 8906: 008a2230 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 8907: 0067539d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 8907: 006753cd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 8908: 002eba85 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 8909: 0064e161 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 8910: 006857d5 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 8909: 0064e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 8910: 00685805 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 8911: 009c70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 8912: 0046f129 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 8913: 009c7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 8914: 009c6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 8915: 006593dd 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 8915: 0065940d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 8916: 002617e1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 8917: 005cecad 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 8918: 00596485 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 8917: 005cecdd 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 8918: 005964b5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 8919: 00241d31 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 8920: 002642f9 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 8921: 003417a9 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 8922: 009c7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 8923: 00338731 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 8924: 004b4221 150 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_w │ │ │ │ - 8925: 006537a9 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 8925: 006537d9 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 8926: 009c563c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 8927: 0046d50d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 8928: 0061c1e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 8929: 005fd8dd 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 8928: 0061c215 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 8929: 005fd90d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 8930: 0099fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 8931: 00645ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 8931: 00645ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 8932: 003e9225 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 8933: 002b4f11 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 8934: 009c6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 8935: 006b2f15 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 8935: 006b2f45 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 8936: 004759f5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 8937: 009c6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 8938: 0098e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 8939: 00997128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 8940: 0098ba88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 8941: 009c5c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 8942: 0099b5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 8943: 009c63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 8944: 00993a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 8945: 00544351 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 8945: 00544381 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 8946: 009908cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 8947: 003bd545 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 8948: 002e671d 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 8949: 0025fdf1 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 8950: 009c5ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 8951: 009c6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 8952: 00333749 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 8953: 009c6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 8954: 00992cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 8955: 009c5572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 8956: 009c58f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 8957: 0069e535 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 8957: 0069e565 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 8958: 009c4fd8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 8959: 002f8949 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 8960: 00991644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 8961: 0052ad41 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 8961: 0052ad71 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 8962: 002e5a69 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 8963: 0051e259 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 8963: 0051e289 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 8964: 009c67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ - 8965: 004d961d 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ + 8965: 004d964d 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ 8966: 00498ed1 38 FUNC GLOBAL DEFAULT 12 helper_cmpgu_eq_qb │ │ │ │ 8967: 009c68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 8968: 003c1075 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 8969: 00648a01 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 8970: 0066263d 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 8969: 00648a31 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 8970: 0066266d 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 8971: 0048f061 164 FUNC GLOBAL DEFAULT 12 helper_mfthi │ │ │ │ 8972: 0089397c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 8973: 0063bd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 8974: 0063344d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 8973: 0063bd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 8974: 0063347d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 8975: 0046dfc1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 8976: 009c5536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 8977: 005289ed 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 8978: 005f8e19 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 8977: 00528a1d 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 8978: 005f8e49 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 8979: 009c56b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 8980: 009c56ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 8981: 009c53b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 8982: 0099d61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 8983: 0041477d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 8984: 00998e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 8985: 0055bf55 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 8986: 00690999 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 8985: 0055bf85 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 8986: 006909c9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 8987: 0099ac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 8988: 0069be21 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 8989: 00655db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 8988: 0069be51 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 8989: 00655de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 8990: 0098f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 8991: 0048e0d5 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschedule │ │ │ │ - 8992: 006a2c51 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 8992: 006a2c81 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 8993: 00993770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 8994: 009a00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 8995: 00475d71 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 8996: 009c6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8997: 00546095 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 8997: 005460c5 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 8998: 0041840d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 8999: 00631221 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9000: 005bd9ed 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 8999: 00631251 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9000: 005bda1d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9001: 009c605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9002: 002602f9 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9003: 006affd1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9003: 006b0001 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9004: 009c61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9005: 009c6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9006: 009a3a60 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9007: 0099c01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9008: 0098a2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9009: 00634e95 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9009: 00634ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9010: 00991a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9011: 009950ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9012: 00470dd9 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9013: 00628ec5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9013: 00628ef5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9014: 009c66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9015: 005e6315 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9015: 005e6345 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9016: 0098de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9017: 0098df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ 9018: 008e1a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpa_w_ph │ │ │ │ - 9019: 006238a5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ - 9020: 0053ed19 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9019: 006238d5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9020: 0053ed49 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9021: 00264309 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9022: 007ce7bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9022: 007ce7ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9023: 00257a2d 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9024: 006adbb9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9024: 006adbe9 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9025: 0032f825 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9026: 00671241 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9027: 006adfb5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9026: 00671271 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9027: 006adfe5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9028: 008e2564 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_eq_qb │ │ │ │ 9029: 0030209d 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9030: 0054750d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9030: 0054753d 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9031: 0033fcd9 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9032: 0061a041 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9032: 0061a071 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9033: 009c5414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9034: 0027bd59 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9035: 0059fbc9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9036: 0063b959 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9035: 0059fbf9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9036: 0063b989 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9037: 008da010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9038: 002f0011 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9039: 00301f7d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9040: 0060c12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9040: 0060c15d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9041: 003dcacd 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9042: 009c5200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9043: 0098d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9044: 008a2f70 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9045: 0054b1c9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9045: 0054b1f9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9046: 009c6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9047: 0029a45d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9048: 00996dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9049: 0066d02d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9049: 0066d05d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9050: 0031a631 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9051: 0098b618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9052: 009c6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9053: 00302ec9 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 9054: 008d9bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9055: 00375c81 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9056: 0098aa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9057: 005a06d1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9058: 00583f81 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9057: 005a0701 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9058: 00583fb1 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9059: 0098a1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9060: 009c5338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9061: 0047cead 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9062: 003b208d 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9063: 00993200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9064: 0099c7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9065: 00550dd5 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9065: 00550e05 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9066: 0042d28d 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9067: 009c6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9068: 004405dd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9069: 009a04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9070: 009c73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 9071: 004b7ac9 668 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_b │ │ │ │ - 9072: 00658f3d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9073: 0061ba99 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9074: 0067afed 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9075: 00638315 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9072: 00658f6d 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9073: 0061bac9 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9074: 0067b01d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9075: 00638345 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9076: 004b7ed5 142 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_d │ │ │ │ 9077: 00991e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9078: 0098f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9079: 005971b9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9080: 005f7e5d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9081: 00604cad 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9079: 005971e9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9080: 005f7e8d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9081: 00604cdd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9082: 009c6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9083: 0099a6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9084: 0099f710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9085: 004b7d65 256 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_h │ │ │ │ - 9086: 00652ae9 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9086: 00652b19 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9087: 009c7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9088: 004b2c95 1552 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_b │ │ │ │ - 9089: 006a86b9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9089: 006a86e9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9090: 004b3791 240 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_d │ │ │ │ 9091: 009c6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9092: 009c57c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9093: 00440039 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9094: 009c57ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9095: 00690901 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9095: 00690931 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 9096: 004b32a5 834 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_h │ │ │ │ 9097: 00498469 68 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbl │ │ │ │ - 9098: 006b5bbd 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9099: 00682cc9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9098: 006b5bed 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9099: 00682cf9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9100: 0043a64d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9101: 006a3441 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9101: 006a3471 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9102: 00489b55 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9103: 00671655 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9103: 00671685 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9104: 002fbd09 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9105: 0098b6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9106: 009c6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9107: 0098e438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9108: 002be4e9 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9109: 004b7e65 110 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_w │ │ │ │ 9110: 009c6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9111: 009c53fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 9112: 004984ad 70 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbr │ │ │ │ - 9113: 006a5f9d 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9113: 006a5fcd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9114: 00441735 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9115: 009c5e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9116: 009c600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9117: 009c6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9118: 0099f290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9119: 0048527d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9120: 00635121 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9121: 00579a49 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9120: 00635151 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9121: 00579a79 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9122: 00333885 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9123: 0042a625 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9124: 0063af39 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9125: 00670afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9124: 0063af69 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9125: 00670b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9126: 0099fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9127: 008a3010 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9128: 004b35e9 422 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_w │ │ │ │ 9129: 0098ba98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9130: 009a0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9131: 009919a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9132: 008fb584 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_b │ │ │ │ 9133: 009c7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9134: 008fb3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_d │ │ │ │ 9135: 009c7118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9136: 00991b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9137: 00645f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9137: 00645f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9138: 009c6b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9139: 0054ac39 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9139: 0054ac69 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9140: 00457ea5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9141: 008fb500 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_h │ │ │ │ 9142: 0099587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9143: 009c7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9144: 009c7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9145: 006151dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9145: 0061520d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9146: 008fca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_b │ │ │ │ 9147: 0049742d 96 FUNC GLOBAL DEFAULT 12 helper_addu_s_ph │ │ │ │ 9148: 009c6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9149: 0045812d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9150: 008dcefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9151: 008fc898 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_d │ │ │ │ - 9152: 0069d901 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9152: 0069d931 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9153: 008fc9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_h │ │ │ │ 9154: 009c6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9155: 003ef2bd 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9156: 00472045 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9157: 00638261 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9158: 00638c5d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9157: 00638291 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9158: 00638c8d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9159: 008e5558 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrqu_s_qb_ph │ │ │ │ 9160: 009c5c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9161: 008fb47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_w │ │ │ │ - 9162: 007fac6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9162: 007fac9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9163: 0048d569 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_cause │ │ │ │ 9164: 008ebf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ueq │ │ │ │ 9165: 009c6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9166: 009c690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9167: 0026169d 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9168: 008a9b90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9169: 003bf479 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9170: 009972c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9171: 009c687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9172: 0031d2b5 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9173: 006af3c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9173: 006af3f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9174: 00993a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9175: 008fc91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_w │ │ │ │ 9176: 009c5a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9177: 0042d939 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9178: 008a2ce8 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9179: 00992ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9180: 00470de5 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9181: 009c7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9182: 005367cd 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 9182: 005367fd 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9183: 009c755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9184: 00442705 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9185: 00615ef1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9185: 00615f21 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9186: 00457dfd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9187: 009c74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9188: 007ad954 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9188: 007ad984 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9189: 009952e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9190: 0049748d 136 FUNC GLOBAL DEFAULT 12 helper_addu_s_qb │ │ │ │ 9191: 008dfbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9192: 006a47c9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9192: 006a47f9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9193: 00989f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9194: 0098f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9195: 0048efbd 164 FUNC GLOBAL DEFAULT 12 helper_mftlo │ │ │ │ - 9196: 0054a1ed 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9197: 0058482d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9196: 0054a21d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9197: 0058485d 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9198: 0099c78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9199: 0098e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9200: 009c6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9201: 00548799 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9201: 005487c9 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9202: 004a1bb9 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ole │ │ │ │ 9203: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9204: 00432afd 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9205: 00623439 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9205: 00623469 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9206: 004c74d9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcune_df │ │ │ │ 9207: 00252885 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9208: 009c6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9209: 0061ae21 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9209: 0061ae51 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9210: 0099d85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9211: 00625aad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9211: 00625add 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9212: 009c594a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9213: 00990344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9214: 0061fc75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9215: 005905e1 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9214: 0061fca5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9215: 00590611 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9216: 0048952d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9217: 0099d3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9218: 0098b470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9219: 009c6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ 9220: 004a185d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_olt │ │ │ │ - 9221: 006ac5f5 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9221: 006ac625 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9222: 0099c8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9223: 009c61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9224: 009c74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9225: 006091e1 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9225: 00609211 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9226: 009c5584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9227: 006228b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9227: 006228e5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9228: 004851b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9229: 009c7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9230: 009c613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9231: 006401a9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9231: 006401d9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9232: 009c5820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9233: 0054296d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9233: 0054299d 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9234: 004716b5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9235: 00993330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9236: 009c68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9237: 0046d589 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9238: 00261c35 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9239: 009900b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9240: 006afd09 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9240: 006afd39 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9241: 0033ac7d 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9242: 0098f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9243: 0098ba08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9244: 0068b05d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9244: 0068b08d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9245: 009c7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9246: 0052b1c5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9247: 0060e9ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9246: 0052b1f5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9247: 0060ea1d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9248: 009c6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9249: 0043cddd 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9250: 009c68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9251: 00997268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9252: 00999e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9253: 0043de65 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9254: 00998e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9255: 009c6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9256: 0098a55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9257: 006ae3e5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9257: 006ae415 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9258: 009c571c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9259: 009c507c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9260: 009c5ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9261: 009c5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9262: 00553c4d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9262: 00553c7d 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9263: 0098b678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9264: 009c50fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9265: 009c5cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9266: 009c5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9267: 00673fa9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9267: 00673fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9268: 0045cc69 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9269: 0033cda9 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9270: 0099089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9271: 003f2fe1 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9272: 009c501b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9273: 009c5cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9274: 00458691 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9275: 0098fd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9276: 00607d21 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9276: 00607d51 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9277: 0099e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 9278: 005399a5 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 9278: 005399d5 160 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9279: 0029208d 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9280: 00540f3d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9281: 0054b289 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9280: 00540f6d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9281: 0054b2b9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9282: 00314821 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9283: 0098c520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9284: 002acd09 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9285: 0048de5d 136 FUNC GLOBAL DEFAULT 12 helper_mtc0_tchalt │ │ │ │ 9286: 009c59a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9287: 0098eb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9288: 00427815 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9289: 009c5750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9290: 00622f11 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9291: 007cf22c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9290: 00622f41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9291: 007cf25c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9292: 0025e0f1 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9293: 0098d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9294: 009c5698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9295: 003eda9d 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9296: 006158f5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9296: 00615925 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9297: 0099b75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9298: 009c666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9299: 0045cbfd 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9300: 009961e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9301: 008dfb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9302: 0047172d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ 9303: 00499555 212 FUNC GLOBAL DEFAULT 12 helper_extpdp │ │ │ │ - 9304: 00694669 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9304: 00694699 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9305: 0098e388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9306: 009929d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9307: 00997a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9308: 009a05b8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9309: 00990444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9310: 002a0d55 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9311: 009c60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9312: 009c7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9313: 0098c174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9314: 00999c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 9315: 0099d8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9316: 00611a4d 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9316: 00611a7d 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9317: 0033d779 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9318: 009955cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9319: 0098b4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9320: 009c5926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9321: 0098e7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9322: 0099743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9323: 0043cd51 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9324: 008e8c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftgpr │ │ │ │ 9325: 0098dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9326: 009c5b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9327: 0053f4b9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9327: 0053f4e9 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9328: 00486531 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9329: 00675a45 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9329: 00675a75 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9330: 008f559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcne_df │ │ │ │ 9331: 00476001 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9332: 002517c9 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 9333: 00681a31 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9333: 00681a61 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9334: 009915d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9335: 0024c949 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9336: 0098cbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9337: 0099dbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9338: 0061ddb1 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9338: 0061dde1 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9339: 0098cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9340: 006a762d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9340: 006a765d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9341: 009c733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9342: 00302065 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9343: 0099c71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9344: 00312f51 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9345: 009c6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 9346: 00998f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9347: 009c58da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9348: 00258ee9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9349: 00599455 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9349: 00599485 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9350: 009982b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9351: 006acb7d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9351: 006acbad 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9352: 009c6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9353: 009c6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 9354: 009c732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9355: 003fc151 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9356: 00272cdd 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9357: 009c5eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9358: 0031a679 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9359: 009c71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9360: 0099456c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9361: 002bd43d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9362: 0042d981 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9363: 006486e9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9363: 00648719 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9364: 0098fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9365: 009c5ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9366: 009c6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9367: 00994ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9368: 009c711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9369: 009c6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9370: 0041489d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ @@ -9382,19 +9382,19 @@ │ │ │ │ 9378: 009c5fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9379: 009c7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9380: 009c51a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9381: 009986a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9382: 0037723d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9383: 008f2a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mulr_ps │ │ │ │ 9384: 0099c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9385: 005c38d9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9386: 0057d42d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9387: 006a330d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9385: 005c3909 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9386: 0057d45d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9387: 006a333d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9388: 0044f829 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9389: 0062164d 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9389: 0062167d 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9390: 009c611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9391: 0024c759 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9392: 00999144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9393: 0027f589 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9394: 003d3f91 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9395: 00487085 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9396: 009c6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9403,39 +9403,39 @@ │ │ │ │ 9399: 009c6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9400: 0099e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9401: 008a2e40 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9402: 00990f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9403: 009c54d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9404: 009a01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9405: 003e776d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9406: 005582d1 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9407: 0053f4ed 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9406: 00558301 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9407: 0053f51d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9408: 0099d38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9409: 003d54d9 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9410: 00251881 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9411: 00658b55 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9412: 0055eda5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9411: 00658b85 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9412: 0055edd5 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9413: 009c7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9414: 008d9098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9415: 006673e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9415: 00667419 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9416: 009c5d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9417: 009c74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9418: 005c9e3d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9419: 00618c8d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9418: 005c9e6d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9419: 00618cbd 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9420: 00455559 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9421: 002ae9e1 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9422: 0099fc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9423: 009c5b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9424: 0066776d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9424: 0066779d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9425: 009c741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9426: 00663a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9426: 00663a8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9427: 0099521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9428: 006808b9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9428: 006808e9 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9429: 009c54ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9430: 00672731 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9430: 00672761 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9431: 00992970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9432: 0027172d 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9433: 009c5314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9434: 009c553c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9435: 009c54b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9436: 008d8cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9437: 009c6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9447,100 +9447,100 @@ │ │ │ │ 9443: 009c597e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9444: 0099bd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9445: 008fafd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_d │ │ │ │ 9446: 004717a9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9447: 009c6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9448: 008ec1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ule │ │ │ │ 9449: 009c6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9450: 0053677d 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 9451: 006ad5e1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9450: 005367ad 4 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 9451: 006ad611 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9452: 009c6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9453: 008fb0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_h │ │ │ │ 9454: 0047d221 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9455: 00993410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9456: 00673025 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9457: 006af829 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9456: 00673055 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9457: 006af859 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9458: 009c538c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9459: 009c6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9460: 0043ecb9 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9461: 005981e5 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9461: 00598215 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9462: 0099bb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9463: 004862c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9464: 005a790d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9464: 005a793d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9465: 009c6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9466: 003d7805 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9467: 00292e11 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9468: 009c6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9469: 004be929 332 FUNC GLOBAL DEFAULT 12 helper_msa_subvi_df │ │ │ │ 9470: 008e1148 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_rs_w │ │ │ │ 9471: 0098be44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9472: 0051f969 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9472: 0051f999 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9473: 0098a07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9474: 00991574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 9475: 00474979 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9476: 0089fd5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9477: 003a2b0d 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9478: 008ec098 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ult │ │ │ │ - 9479: 00658fc9 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9479: 00658ff9 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 9480: 008fb05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_w │ │ │ │ - 9481: 00641e69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9481: 00641e99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9482: 0098d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9483: 00546a41 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9483: 00546a71 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9484: 0098b6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9485: 00991df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9486: 0099c9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9487: 00547ae9 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9488: 0052dbc9 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9487: 00547b19 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9488: 0052dbf9 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9489: 0098ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9490: 00455681 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9491: 00547a4d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9491: 00547a7d 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9492: 009c5d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9493: 009c5268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9494: 009c5b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9495: 00401b09 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9496: 00276e1d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9497: 009917e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 9498: 0066b2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9499: 00653e41 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 9500: 006ac8d5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9498: 0066b311 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9499: 00653e71 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9500: 006ac905 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9501: 00484295 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9502: 00574ae1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9502: 00574b11 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9503: 008e1568 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitswap │ │ │ │ 9504: 004ad201 140 FUNC GLOBAL DEFAULT 12 helper_msa_bmz_v │ │ │ │ 9505: 0099be0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9506: 0069b571 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 9507: 004f6ed1 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ + 9506: 0069b5a1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9507: 004f6f01 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ 9508: 00998b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9509: 0067034d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9510: 006108fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9511: 00676e95 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9509: 0067037d 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9510: 0061092d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9511: 00676ec5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9512: 0099ce10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9513: 0099f6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9514: 003ef021 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9515: 009955ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9516: 006a38ed 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9516: 006a391d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9517: 009c5d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9518: 009c58bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9519: 006648c5 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9519: 006648f5 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9520: 003785bd 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9521: 009c707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9522: 00258bcd 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9523: 00349d29 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9524: 0061362d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9525: 006532f1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9526: 006a74c9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9524: 0061365d 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9525: 00653321 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9526: 006a74f9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9527: 009c6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9528: 009c53ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9529: 00686c25 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9529: 00686c55 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9530: 00989564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9531: 009c70c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9532: 0099d84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9533: 002a144d 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9534: 003d9c21 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9535: 0059b95d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9535: 0059b98d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9536: 009c5754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9537: 00998cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9538: 00991624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9539: 0098afd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9540: 009c5f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9541: 0046b045 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9542: 009c57b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9549,142 +9549,142 @@ │ │ │ │ 9545: 00474c09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 9546: 00251935 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9547: 009c5436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9548: 00991914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9549: 0089fa60 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9550: 0098f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9551: 009c7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9552: 00650511 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 9553: 0053b391 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9554: 0078cc58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9552: 00650541 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9553: 0053b3c1 106 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 9554: 0078cc88 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9555: 0098d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9556: 00641a1d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9556: 00641a4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9557: 004588e1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9558: 00411209 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9559: 009c5802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9560: 00260de9 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9561: 0046b5b5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9562: 009c5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9563: 0033f0c1 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9564: 006a82d5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9564: 006a8305 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9565: 0098a978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9566: 004722d9 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9567: 0048f249 164 FUNC GLOBAL DEFAULT 12 helper_mttgpr │ │ │ │ 9568: 009c549c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9569: 00646f69 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9570: 006380bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9569: 00646f99 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9570: 006380ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9571: 009c5762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9572: 007ce7f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9572: 007ce824 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9573: 009c5c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9574: 0031b771 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9575: 009993e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9576: 008dcf80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9577: 002af5d1 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9578: 004b0a75 614 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_b │ │ │ │ 9579: 009c597a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9580: 004b0e6d 162 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_d │ │ │ │ 9581: 00998df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9582: 009c5b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9583: 009c5232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9584: 003b234d 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ 9585: 004b0cdd 256 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_h │ │ │ │ - 9586: 006a8a39 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 9587: 0060f72d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9586: 006a8a69 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9587: 0060f75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9588: 009c702c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9589: 009c6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9590: 009c5bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9591: 0025d1e5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9592: 003c0d09 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 9593: 00440071 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9594: 00497221 98 FUNC GLOBAL DEFAULT 12 helper_addq_ph │ │ │ │ 9595: 009c723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9596: 00529f0d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9596: 00529f3d 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9597: 009c73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9598: 00992a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9599: 00671151 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9599: 00671181 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9600: 0049cae1 10 FUNC GLOBAL DEFAULT 12 helper_float_abs_ps │ │ │ │ 9601: 008e32cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_debug │ │ │ │ - 9602: 0066767d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9602: 006676ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9603: 004b0ddd 144 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_w │ │ │ │ 9604: 003494a5 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9605: 002bea41 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9606: 009c54fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9607: 004899ed 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9608: 0056b8a9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9608: 0056b8d9 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9609: 003c0de5 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9610: 009c5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9611: 009c71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9612: 0048acb5 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9613: 005298d9 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9613: 00529909 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9614: 00999ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9615: 0098a0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9616: 0066378d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9616: 006637bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9617: 00998694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9618: 008f958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_and_v │ │ │ │ 9619: 00458da5 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 9620: 0066ac19 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9620: 0066ac49 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9621: 009c6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9622: 0069ecad 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9622: 0069ecdd 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9623: 009a0f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 9624: 00631a59 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9624: 00631a89 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9625: 009c61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9626: 009c66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9627: 005cebe1 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9628: 006b4aa9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9629: 00674581 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9627: 005cec11 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9628: 006b4ad9 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9629: 006745b1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9630: 00254f19 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9631: 00287269 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9632: 009c5694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9633: 009021d0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9634: 009c6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9635: 00483085 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9636: 009c502e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9637: 009c659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9638: 0099c7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ - 9639: 004e9d91 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ + 9639: 004e9dc1 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ 9640: 009c57e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9641: 003e8839 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9642: 009c6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9643: 0052a2e1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9643: 0052a311 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9644: 008f7dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_u_df │ │ │ │ 9645: 009c628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9646: 009c572e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9647: 009971b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9648: 0048e8c1 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_epc │ │ │ │ 9649: 009c65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9650: 004707e5 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9651: 0028dad9 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9652: 009c63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9653: 003a2f05 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9654: 006087bd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9654: 006087ed 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9655: 00422321 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9656: 00691ac9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9656: 00691af9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9657: 0025f961 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9658: 0099fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9659: 005bd64d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9659: 005bd67d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9660: 009c5010 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9661: 00999224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9662: 0098e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9663: 0069dc29 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9663: 0069dc59 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9664: 009c5924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9665: 0084e2fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9666: 009c6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9667: 006afef9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9668: 005e6a25 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9667: 006aff29 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9668: 005e6a55 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9669: 003a2fe9 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9670: 00660625 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9670: 00660655 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9671: 009c5b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9672: 0098bcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9673: 0039c6f1 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9674: 00999094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9675: 00650b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9676: 00572e15 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9675: 00650b49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9676: 00572e45 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9677: 0033a851 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9678: 0099505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9679: 006690ad 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9679: 006690dd 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9680: 003a2f71 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9681: 0098bdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9682: 008d7544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9683: 0043e3c9 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9684: 00474ea9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9685: 00478761 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9686: 0098f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9692,198 +9692,198 @@ │ │ │ │ 9688: 0099a0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9689: 0040dedd 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9690: 0036168d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9691: 003e1435 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9692: 003ff0fd 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9693: 00456909 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9694: 009c7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9695: 0059ad35 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9695: 0059ad65 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9696: 009c55bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9697: 009c6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9698: 00998704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9699: 009c6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9700: 00686be1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9700: 00686c11 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9701: 00294981 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9702: 009c6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9703: 00397ff9 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9704: 009c518a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9705: 009c5158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9706: 006ac659 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9706: 006ac689 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9707: 00225891 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9708: 003e1445 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9709: 0036f93d 218 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_sh_count │ │ │ │ 9710: 00271751 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9711: 0052b781 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9712: 0066fe89 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9711: 0052b7b1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9712: 0066feb9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9713: 009c53ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9714: 0046b0ad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9715: 0099bc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9716: 004411c9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9717: 0099fd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9718: 00521971 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9718: 005219a1 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9719: 0098a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9720: 009c7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 9721: 003c0665 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 9722: 0068c519 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9723: 00595ead 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9722: 0068c549 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9723: 00595edd 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9724: 009a0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9725: 0024288d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9726: 0068082d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9726: 0068085d 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9727: 009a056c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9728: 0099523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9729: 009c7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9730: 00334801 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9731: 0066c881 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9731: 0066c8b1 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9732: 00242429 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9733: 008a9be0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9734: 00999514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9735: 009c74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9736: 00689375 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9736: 006893a5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9737: 004c748d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcor_df │ │ │ │ 9738: 0025d8b9 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9739: 00457ef9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9740: 0046b4f1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9741: 0068f635 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9742: 00619469 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9741: 0068f665 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9742: 00619499 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9743: 009c7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9744: 00595881 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9744: 005958b1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9745: 003bb219 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9746: 009b52b0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9747: 0099cff0 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9748: 0069cd05 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9748: 0069cd35 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9749: 00993cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9750: 009c72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9751: 00901b78 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9752: 009c73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9753: 008f48b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsqrt_df │ │ │ │ 9754: 00992c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9755: 00999284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9756: 003436d5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9757: 003b7d99 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9758: 008d74c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9759: 0061a44d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9759: 0061a47d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9760: 003f2eb5 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9761: 009a0e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9762: 0099568c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9763: 00485711 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9764: 003c01a9 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 9765: 009c501f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9766: 005724a1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9767: 006218cd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9766: 005724d1 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9767: 006218fd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9768: 009c5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9769: 009c71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9770: 009c6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9771: 004682c1 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9772: 005796d5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9772: 00579705 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9773: 002a36ed 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9774: 009c5862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9775: 00684e61 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9776: 0067118d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9775: 00684e91 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9776: 006711bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9777: 009c7958 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9778: 008a2330 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9779: 006976d5 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9779: 00697705 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9780: 00249751 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9781: 0098a688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9782: 00668cf1 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9782: 00668d21 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9783: 008d7334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9784: 00672ad1 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9784: 00672b01 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9785: 009c505f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9786: 0047d345 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9787: 00695411 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 9788: 005599d5 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9787: 00695441 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9788: 00559a05 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9789: 008d0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9790: 009c5704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9791: 0099792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9792: 009c71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9793: 005204b9 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9794: 006120c1 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9793: 005204e9 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9794: 006120f1 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9795: 0049ecb5 214 FUNC GLOBAL DEFAULT 12 helper_float_madd_ps │ │ │ │ 9796: 002420a1 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9797: 0064e215 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9797: 0064e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9798: 0098a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9799: 00482b65 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9800: 0069c1c1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9800: 0069c1f1 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9801: 00264fd5 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9802: 008eb750 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ueq │ │ │ │ 9803: 009964e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9804: 00649991 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9804: 006499c1 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9805: 009c62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9806: 0054200d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9806: 0054203d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9807: 0099eef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9808: 00995de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9809: 0099aed4 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9810: 009c74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9811: 0098ecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9812: 00264175 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9813: 0033ffe1 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9814: 008a2dd8 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9815: 00542889 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9815: 005428b9 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9816: 009c5bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9817: 004bc049 100 FUNC GLOBAL DEFAULT 12 helper_msa_nor_v │ │ │ │ - 9818: 0053f3e1 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 9818: 0053f411 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 9819: 008ee744 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmovmskb │ │ │ │ 9820: 009c5cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9821: 009c5874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 9822: 00537ff9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9823: 00661a15 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9822: 00538029 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 9823: 00661a45 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9824: 00339bb5 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9825: 009c63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9826: 0059ebc1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9826: 0059ebf1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9827: 002fe3f9 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9828: 006746d9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9828: 00674709 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9829: 0098ba38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9830: 009c7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9831: 00996d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9832: 006318bd 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9832: 006318ed 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9833: 0098dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9834: 009c6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9835: 0045a21d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9836: 0061a031 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9837: 00524f25 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9838: 005736b9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9836: 0061a061 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9837: 00524f55 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9838: 005736e9 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9839: 009c6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9840: 00613569 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9840: 00613599 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9841: 004ad185 124 FUNC GLOBAL DEFAULT 12 helper_msa_bmnz_v │ │ │ │ 9842: 003f6131 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9843: 009c5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9844: 009933d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9845: 0065cba9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9845: 0065cbd9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9846: 009c6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9847: 0099fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9848: 009c6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9849: 0038e0a9 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9850: 00609bad 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9850: 00609bdd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9851: 0047760d 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9852: 00470a19 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9853: 009c5c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 9854: 00643899 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9854: 006438c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9855: 0099a094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9856: 009c5098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9857: 00349efd 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9858: 005fc3a5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9858: 005fc3d5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9859: 003339d9 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9860: 00652e39 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9860: 00652e69 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9861: 008d72b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9862: 009c5906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9863: 009c5358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 9864: 0059f445 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9865: 0068aa69 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9864: 0059f475 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9865: 0068aa99 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9866: 009c5d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 9867: 00481029 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9868: 004737d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 9869: 0045cc9d 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9870: 00687a29 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9871: 00639a39 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9870: 00687a59 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9871: 00639a69 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9872: 009c67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9873: 0059f7d1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ - 9874: 004f7199 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ + 9873: 0059f801 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9874: 004f71c9 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ 9875: 004892b9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 9876: 009c67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9877: 002a9c05 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 9878: 006841ad 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9878: 006841dd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9879: 0099e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9880: 009c5cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9881: 00380f05 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9882: 009c64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9883: 0099750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9884: 009918d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 9885: 00994dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ @@ -9891,230 +9891,230 @@ │ │ │ │ 9887: 00292081 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 9888: 009c6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 9889: 008d743c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 9890: 008f1210 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_d │ │ │ │ 9891: 0098ea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 9892: 0041f981 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 9893: 00261239 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 9894: 0063082d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 9895: 0063c6ad 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 9896: 0055eeb5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 9897: 006126d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 9894: 0063085d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 9895: 0063c6dd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 9896: 0055eee5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 9897: 00612709 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 9898: 00996668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 9899: 0053de75 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 9899: 0053dea5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 9900: 0033b1e5 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 9901: 009a0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 9902: 0063de01 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 9902: 0063de31 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 9903: 00991324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 9904: 009c7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 9905: 0058055d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 9905: 0058058d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 9906: 003198b1 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 9907: 009c706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 9908: 006737e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 9908: 00673811 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 9909: 009c5e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 9910: 003349e5 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 9911: 009c5dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 9912: 0098aea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 9913: 009c6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 9914: 00425925 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 9915: 00607e2d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 9915: 00607e5d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 9916: 00482905 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 9917: 003e791d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 9918: 009c652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 9919: 00990e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 9920: 0098a28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 9921: 008d7bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 9922: 009c55ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 9923: 003d3f29 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 9924: 00992d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 9925: 00994a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 9926: 0098b638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 9927: 0063d769 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 9927: 0063d799 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 9928: 00375061 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 9929: 008efc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_s │ │ │ │ 9930: 00991ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 9931: 009c5152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 9932: 00998d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 9933: 009971e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 9934: 0099a6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 9935: 00676bfd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 9935: 00676c2d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 9936: 009961a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 9937: 0098a48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 9938: 009c4e88 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 9939: 00578519 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 9939: 00578549 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 9940: 0099efb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 9941: 00990234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 9942: 00993c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 9943: 004b4d7d 126 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_d │ │ │ │ 9944: 008d1050 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 9945: 008d1070 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 9946: 004b4b3d 386 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_h │ │ │ │ 9947: 008d10e0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 9948: 009c599c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 9949: 009c54c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 9950: 0042d0c5 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 9951: 005c4d09 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 9952: 0060f895 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 9953: 00635691 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 9951: 005c4d39 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 9952: 0060f8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 9953: 006356c1 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 9954: 009c6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 9955: 006738f9 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 9955: 00673929 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 9956: 009c63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 9957: 00579e29 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 9957: 00579e59 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 9958: 009c5658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 9959: 009c750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 9960: 003f62ad 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 9961: 009c6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 9962: 00653b95 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 9962: 00653bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 9963: 009c596e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 9964: 009c56e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 9965: 009c6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 9966: 004b4cc1 186 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_w │ │ │ │ 9967: 009906b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 9968: 00679d49 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 9969: 00649f21 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 9968: 00679d79 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 9969: 00649f51 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 9970: 009c6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 9971: 008ea0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_status │ │ │ │ 9972: 0099d60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 9973: 00223d21 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 9974: 0062dc7d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 9974: 0062dcad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 9975: 004816e9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ 9976: 004a1fd5 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngle │ │ │ │ - 9977: 005d5de9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 9977: 005d5e19 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 9978: 004555e5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 9979: 00261dbd 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 9980: 0033a80d 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ - 9981: 005966bd 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 9981: 005966ed 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 9982: 0025f875 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 9983: 0029af3d 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 9984: 00989cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 9985: 00482105 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 9986: 006ad099 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 9986: 006ad0c9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 9987: 009c696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 9988: 009c5025 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 9989: 0026074d 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 9990: 0059a7ad 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 9990: 0059a7dd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 9991: 009c6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 9992: 008a2138 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 9993: 009c631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 9994: 009c5286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 9995: 00993a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 9996: 0057d519 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 9996: 0057d549 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 9997: 009c6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 9998: 009c5322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 9999: 009945cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10000: 0098b324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10001: 00611659 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10001: 00611689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10002: 0098fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10003: 0099c77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10004: 006a9b2d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10004: 006a9b5d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10005: 00996338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10006: 009c6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10007: 009c5de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10008: 009a3a78 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10009: 009c50d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10010: 009a3a54 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10011: 008d722c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10012: 00660bb9 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10012: 00660be9 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10013: 009c5b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10014: 008ddb5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10015: 0045cf1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10016: 009c7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10017: 006747b5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10017: 006747e5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10018: 008f5074 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fill_df │ │ │ │ 10019: 009c5476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10020: 00989f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10021: 008a9d48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10022: 0063ab71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10022: 0063aba1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10023: 0049d70d 184 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 10024: 0034170d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10025: 0099c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10026: 0042db8d 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10027: 009c5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10028: 0046ba29 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10029: 00691a85 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10029: 00691ab5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10030: 0046ac59 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10031: 005bd639 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10031: 005bd669 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10032: 00457411 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10033: 006b13bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10033: 006b13ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10034: 0030c511 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10035: 0048202d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10036: 009c6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10037: 00622aad 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10037: 00622add 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10038: 0026ddfd 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10039: 0067c065 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10039: 0067c095 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10040: 0098cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10041: 002802b9 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10042: 003d8745 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10043: 00470d71 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10044: 009c658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10045: 0049d7c5 180 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 10046: 0068044d 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10046: 0068047d 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10047: 0044f5c5 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10048: 009c6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10049: 003d878d 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10050: 009a045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10051: 0063b28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10052: 007ea880 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10051: 0063b2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10052: 007ea8b0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10053: 009a00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10054: 00571a01 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10054: 00571a31 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10055: 009c6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10056: 00571ec5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10056: 00571ef5 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10057: 0039f029 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10058: 008de294 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10059: 0099dc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10060: 009c6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10061: 0052b879 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10061: 0052b8a9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10062: 009c6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10063: 009c503e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10064: 009c51a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10065: 0049fb31 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_eq │ │ │ │ 10066: 009c66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ 10067: 0048d6c5 10 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchhi │ │ │ │ - 10068: 0060f4d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10068: 0060f505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10069: 009c5c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10070: 009c7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10071: 00475595 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10072: 0099759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10073: 006399c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10074: 006235b1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10075: 007faca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10073: 006399f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10074: 006235e1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10075: 007facd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10076: 009c6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10077: 0098b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10078: 00610231 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10078: 00610261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10079: 009c5298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ 10080: 004cc495 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_u_df │ │ │ │ - 10081: 0066420d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10081: 0066423d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10082: 00455e69 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10083: 0088eea8 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10084: 00482389 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10085: 00993950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10086: 0063b599 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10086: 0063b5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10087: 002bda81 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10088: 00584dc1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 10089: 0052900d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10090: 0068b521 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10088: 00584df1 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10089: 0052903d 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10090: 0068b551 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10091: 0099c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10092: 00992f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10093: 0046b429 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10094: 009948dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10095: 009c5c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10096: 0098fe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10097: 0065e211 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10098: 00658e55 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10099: 00671025 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10100: 00688459 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10097: 0065e241 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10098: 00658e85 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10099: 00671055 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10100: 00688489 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10101: 0099755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10102: 0098faa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10103: 0062fb85 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10104: 0063d259 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10105: 0059edc1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10103: 0062fbb5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10104: 0063d289 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10105: 0059edf1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10106: 009c5e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10107: 004f6e7d 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ - 10108: 0067b2d9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10109: 00615c85 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10107: 004f6ead 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ + 10108: 0067b309 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10109: 00615cb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10110: 00996b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10111: 008d6758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10112: 0098b778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10113: 009c6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10114: 004cc841 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_u_df │ │ │ │ 10115: 008eb960 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ule │ │ │ │ 10116: 009c63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ @@ -10123,203 +10123,203 @@ │ │ │ │ 10119: 004692b1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10120: 00989e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10121: 003723f5 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10122: 00991ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10123: 0045a1c1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10124: 008a2070 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10125: 0099e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10126: 00628b25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10127: 00623f21 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10126: 00628b55 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10127: 00623f51 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10128: 0099aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10129: 009c633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10130: 009c74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10131: 0036eee9 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10132: 00376439 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10133: 009c73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10134: 008eb858 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ult │ │ │ │ - 10135: 006ad1a1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10135: 006ad1d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10136: 00470b35 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10137: 00993810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10138: 0098a658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10139: 006858fd 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10140: 005f8635 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10139: 0068592d 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10140: 005f8665 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10141: 00293c61 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10142: 009c5318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10143: 005802e5 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10143: 00580315 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10144: 009c621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10145: 00681a9d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10145: 00681acd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10146: 00450325 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10147: 007ce7f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10147: 007ce828 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10148: 009989f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10149: 009929f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10150: 002622c1 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10151: 009c6d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10152: 006172d1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10152: 00617301 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10153: 00999174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10154: 008f61fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcule_df │ │ │ │ 10155: 003b2345 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10156: 003392ed 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10157: 004a01bd 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ole │ │ │ │ 10158: 004081d1 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10159: 00990704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10160: 0099aa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 10161: 005982c5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10161: 005982f5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10162: 003bfd29 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10163: 0034805d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10164: 00263b29 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10165: 0099be8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10166: 009c6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10167: 004a1405 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_eq │ │ │ │ - 10168: 00556e2d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10168: 00556e5d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10169: 009c6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 10170: 008f1ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_d │ │ │ │ - 10171: 0063db09 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10171: 0063db39 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10172: 0049fea9 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_olt │ │ │ │ 10173: 0034a08d 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10174: 00991124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10175: 0066b269 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10175: 0066b299 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10176: 0045c601 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10177: 0062480d 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10177: 0062483d 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10178: 00993180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10179: 004825d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10180: 005a1a71 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10180: 005a1aa1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10181: 00462a55 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10182: 00338425 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10183: 0047f2fd 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10184: 009c58ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10185: 00470da9 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10186: 00526ca9 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10187: 006824d5 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10186: 00526cd9 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10187: 00682505 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10188: 008f094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_s │ │ │ │ - 10189: 005d4d11 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10189: 005d4d41 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10190: 00492c41 332 FUNC GLOBAL DEFAULT 12 bl_gen_write_ulong │ │ │ │ 10191: 0098eaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10192: 00610c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10192: 00610c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10193: 0024f9ad 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10194: 008a23e4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10195: 009c5558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10196: 002521a1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10197: 0099bf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10198: 009c6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10199: 0061310d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10199: 0061313d 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10200: 009c6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10201: 00584b71 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10201: 00584ba1 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10202: 004c73f5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsle_df │ │ │ │ 10203: 009c6c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10204: 009c69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10205: 0063a091 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10206: 0060d6f1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10205: 0063a0c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10206: 0060d721 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10207: 009c53ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10208: 009c61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 10209: 009c5e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10210: 00996228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10211: 009c5706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10212: 009c6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10213: 0099517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10214: 00991a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10215: 006720d1 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10216: 0059afa1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10215: 00672101 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10216: 0059afd1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10217: 00313131 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10218: 0099b67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10219: 009c63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10220: 00989fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10221: 00459181 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10222: 00482a85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 10223: 008e5240 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_qb_ph │ │ │ │ - 10224: 00575431 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10224: 00575461 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10225: 009c5cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10226: 00699db5 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10226: 00699de5 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10227: 009c5029 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10228: 00265519 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10229: 0048e025 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tccontext │ │ │ │ 10230: 009c57fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10231: 0065322d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10231: 0065325d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10232: 0098ee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10233: 009c6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10234: 009c4fd0 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ - 10235: 00501875 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ + 10235: 005018a5 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ 10236: 009c5c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10237: 0047fe9d 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10238: 0099465c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10239: 00631ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10239: 00631f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10240: 008a2fe4 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10241: 003ecb31 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10242: 009c619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10243: 005cb38d 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10243: 005cb3bd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10244: 009c6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10245: 0099abc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10246: 009c67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10247: 008a3090 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10248: 00677e2d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10248: 00677e5d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10249: 009c71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10250: 002aa059 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10251: 0098ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10252: 008f5e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsle_df │ │ │ │ 10253: 00994c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10254: 0061a4d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10255: 00630e59 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10254: 0061a501 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10255: 00630e89 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10256: 009962d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10257: 009c59be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10258: 00989b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10259: 004b0371 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_d │ │ │ │ 10260: 009c6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10261: 009c6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10262: 009946fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10263: 009c68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10264: 0099f190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10265: 0060de4d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10265: 0060de7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10266: 003bd1b9 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10267: 004b0259 188 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_h │ │ │ │ 10268: 004bbb29 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_b │ │ │ │ 10269: 0025b6bd 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10270: 009c6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10271: 004220a5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10272: 004812b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10273: 0048d6b9 12 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchlo │ │ │ │ 10274: 004bbc8d 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_d │ │ │ │ 10275: 0099e89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10276: 0059aed1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10276: 0059af01 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10277: 009992e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10278: 00992840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10279: 004bbbe1 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_h │ │ │ │ 10280: 008f45a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupr_df │ │ │ │ 10281: 009c5a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10282: 003ed895 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10283: 004177f1 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10284: 00996938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10285: 009c6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10286: 00470c31 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10287: 0098a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10288: 0060e81d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10289: 0061d5dd 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10288: 0060e84d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10289: 0061d60d 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10290: 009c589e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10291: 00682da9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10292: 0061188d 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10291: 00682dd9 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10292: 006118bd 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10293: 004b0315 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_w │ │ │ │ 10294: 002869dd 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10295: 0068ae2d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10295: 0068ae5d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10296: 004503d1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10297: 00993940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10298: 0040cbe1 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10299: 00450681 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10300: 002fb6fd 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10301: 009c5194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10302: 002fb765 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10303: 0066a265 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10303: 0066a295 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10304: 0098f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10305: 002fb7ed 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10306: 004bbc51 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_w │ │ │ │ 10307: 0046d0d1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10308: 00265cc5 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10309: 009c6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10310: 00670e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10310: 00670e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10311: 003d3eb5 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10312: 0062f64d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10312: 0062f67d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10313: 00415875 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10314: 00596569 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10314: 00596599 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10315: 004bfff5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bnegi_df │ │ │ │ 10316: 008a2ec8 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10317: 009a02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10318: 009c6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10319: 009c7720 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10320: 00999314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10321: 004a1601 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ueq │ │ │ │ @@ -10331,133 +10331,133 @@ │ │ │ │ 10327: 0044ffb5 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10328: 008df104 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10329: 00263ced 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10330: 004217e5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10331: 009c57c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10332: 003d56ad 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10333: 009c5594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10334: 0066234d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10335: 00596269 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10334: 0066237d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10335: 00596299 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10336: 0098b788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10337: 0099a184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10338: 007eade4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10338: 007eae14 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10339: 00990fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10340: 00998e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10341: 00254bf9 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10342: 009c7778 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10343: 00681aa9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 10344: 0063b46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10343: 00681ad9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10344: 0063b49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10345: 009c6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10346: 006200bd 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 10347: 0053e499 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 10346: 006200ed 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10347: 0053e4c9 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10348: 0024fad1 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10349: 00999fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10350: 009c5a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10351: 0098bb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10352: 00645779 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10352: 006457a9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10353: 0099d3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10354: 0067a999 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10355: 00649239 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10354: 0067a9c9 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10355: 00649269 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10356: 0099581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ 10357: 008ee00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqb │ │ │ │ - 10358: 005fcdb5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10359: 005570b1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10358: 005fcde5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10359: 005570e1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10360: 008edf04 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqh │ │ │ │ 10361: 00432ddd 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10362: 009c55c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10363: 009a3a88 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10364: 003c9d01 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10365: 009c533e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10366: 00297855 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10367: 00991404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10368: 0061e2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10368: 0061e321 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10369: 009a328c 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10370: 008f99ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_b │ │ │ │ 10371: 00998a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10372: 008f9820 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_d │ │ │ │ 10373: 009950cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10374: 003c0495 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10375: 00291e85 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10376: 005d0a15 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10376: 005d0a45 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10377: 008ee198 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllh │ │ │ │ 10378: 008f9928 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_h │ │ │ │ 10379: 0043ee65 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10380: 002e674d 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10381: 008eddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqw │ │ │ │ 10382: 008d080c 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10383: 006a08c1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10383: 006a08f1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10384: 00998214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10385: 009c5b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10386: 009c541a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ 10387: 004a0e31 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_le │ │ │ │ - 10388: 004f6f71 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ - 10389: 0062406d 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10388: 004f6fa1 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ + 10389: 0062409d 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10390: 0099ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10391: 009c52c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10392: 00472711 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10393: 0099bd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10394: 0060c6fd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10394: 0060c72d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10395: 009c5216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10396: 008a3724 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10397: 00657939 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10397: 00657969 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10398: 008ee114 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllw │ │ │ │ 10399: 009c52a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10400: 008f98a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_w │ │ │ │ 10401: 0043dd85 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10402: 009c52f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10403: 00999974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10404: 0089fd68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10405: 004a0b1d 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_lt │ │ │ │ 10406: 009c59da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10407: 009c6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10408: 0047143d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10409: 00472fa1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10410: 0099b95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10411: 0041834d 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10412: 0060437d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10412: 006043ad 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10413: 0099572c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10414: 0063226d 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10414: 0063229d 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10415: 009c73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10416: 0039c0d1 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10417: 00651f4d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10417: 00651f7d 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10418: 008d4854 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10419: 004cb511 584 FUNC GLOBAL DEFAULT 12 helper_msa_frcp_df │ │ │ │ 10420: 004c6fcd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcaf_df │ │ │ │ 10421: 003fc211 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10422: 00470cdd 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10423: 0099c7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10424: 003b7b89 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10425: 00524b3d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10425: 00524b6d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10426: 009c57b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ 10427: 008f682c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sldi_df │ │ │ │ - 10428: 0064974d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10428: 0064977d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10429: 008ec53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_le │ │ │ │ 10430: 0099a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10431: 002b72ad 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10432: 005446d9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10433: 00675cf9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10432: 00544709 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10433: 00675d29 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10434: 009c665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10435: 008d8bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10436: 00999a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10437: 00989bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10438: 0061781d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10438: 0061784d 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10439: 00398081 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10440: 0099524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10441: 00989dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10442: 009c71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10443: 003a1ced 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10444: 008ed118 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddusb │ │ │ │ 10445: 00989404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10446: 005f539d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10447: 00688c29 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10446: 005f53cd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10447: 00688c59 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10448: 00489369 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10449: 0062bb2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10450: 0063eaf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10451: 00651395 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10452: 00584d25 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10449: 0062bb5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10450: 0063eb29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10451: 006513c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10452: 00584d55 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10453: 002ffd4d 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10454: 008ec434 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_lt │ │ │ │ 10455: 008ecf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddush │ │ │ │ 10456: 0098b1b0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10457: 003c1165 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10458: 008d83b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10459: 0036fad9 14 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_vp_compare │ │ │ │ @@ -10466,397 +10466,397 @@ │ │ │ │ 10462: 008e42c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_w │ │ │ │ 10463: 009c65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10464: 004c7655 500 FUNC GLOBAL DEFAULT 12 helper_msa_fadd_df │ │ │ │ 10465: 008f47b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frcp_df │ │ │ │ 10466: 0099bf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10467: 009c70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10468: 00991f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10469: 005afe41 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10469: 005afe71 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10470: 008f892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_b │ │ │ │ 10471: 0098d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10472: 002eaec9 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10473: 008f87a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_d │ │ │ │ 10474: 0098b948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10475: 0040c37d 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10476: 004996bd 48 FUNC GLOBAL DEFAULT 12 helper_mthlip │ │ │ │ 10477: 009c7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 10478: 008f88a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_h │ │ │ │ - 10479: 0065eced 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10479: 0065ed1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10480: 009c680a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10481: 008f9dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_b │ │ │ │ 10482: 004a2889 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_le │ │ │ │ 10483: 008f9c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_d │ │ │ │ - 10484: 005fd36d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10485: 00548c49 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10486: 0057006d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10484: 005fd39d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10485: 00548c79 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10486: 0057009d 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10487: 009977ac 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10488: 009c6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10489: 003d77c9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10490: 007facb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10490: 007face8 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10491: 008ddbe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10492: 00484701 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10493: 008f9d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_h │ │ │ │ 10494: 00996d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10495: 0099a354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10496: 0098ff84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10497: 002bc38d 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10498: 0043fe05 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10499: 00654471 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 10500: 006728a9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10499: 006544a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10500: 006728d9 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10501: 0026650d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10502: 00631f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10503: 006115e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10502: 00631f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10503: 00611611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 10504: 0049cc75 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_d │ │ │ │ 10505: 008f8824 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_w │ │ │ │ - 10506: 0057ade5 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10506: 0057ae15 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10507: 009a050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10508: 004a252d 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_lt │ │ │ │ 10509: 00335d51 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10510: 0069ea29 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10510: 0069ea59 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10511: 009c687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10512: 006125fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10512: 0061262d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10513: 008a06a4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10514: 008f9cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_w │ │ │ │ 10515: 00989bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10516: 00680e29 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10516: 00680e59 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10517: 0099c9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10518: 00684601 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10518: 00684631 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10519: 009981b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10520: 00996698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10521: 009c6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10522: 0062269d 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10522: 006226cd 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10523: 00996078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10524: 009c68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10525: 00907418 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10526: 00993520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10527: 0046b1e1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 10528: 0049cd31 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_s │ │ │ │ - 10529: 00529b0d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10529: 00529b3d 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10530: 0042dec5 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10531: 008eaa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_eret │ │ │ │ 10532: 003e0f65 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10533: 0057a4c5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10533: 0057a4f5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10534: 008de318 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10535: 00280f31 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10536: 009c5d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10537: 00290cbd 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10538: 003f1e59 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10539: 00630135 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10540: 0060fd81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10539: 00630165 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10540: 0060fdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10541: 009932e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10542: 0046b1b1 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 10543: 0067690d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10543: 0067693d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10544: 00991684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10545: 005f50c1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10545: 005f50f1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10546: 0042458d 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10547: 009c6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10548: 0040e021 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10549: 0099ef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10550: 00607f5d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10550: 00607f8d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10551: 003b0e11 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10552: 009c6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10553: 008f5a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexp2_df │ │ │ │ 10554: 0099c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10555: 009c5426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10556: 00286aed 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10557: 006adc75 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10558: 0051b899 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10559: 006883f5 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10560: 0052b1d9 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10557: 006adca5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10558: 0051b8c9 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10559: 00688425 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10560: 0052b209 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10561: 0025e359 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10562: 009c504e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10563: 00621161 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10563: 00621191 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10564: 002f34a1 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10565: 00450b79 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10566: 0099a794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10567: 00497f85 22 FUNC GLOBAL DEFAULT 12 helper_shrl_ph │ │ │ │ 10568: 00291af5 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10569: 008a1c98 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10570: 003b7a8d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10571: 006743a1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10571: 006743d1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10572: 00901da8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10573: 0052c015 1796 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10573: 0052c045 1796 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10574: 009c5c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10575: 00487051 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10576: 009c7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10577: 00633861 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10577: 00633891 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10578: 009954b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 10579: 005906bd 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10579: 005906ed 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10580: 009c5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ - 10581: 0063b8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10581: 0063b911 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10582: 009c6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10583: 0064bf81 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10584: 00549065 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10583: 0064bfb1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10584: 00549095 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10585: 009c719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10586: 003e0415 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10587: 00991054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10588: 009c6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10589: 00319d31 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10590: 008d6f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10591: 00257da9 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10592: 003b0a95 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10593: 00993a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10594: 009c5368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10595: 005a4895 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10596: 0052a269 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10597: 00687771 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10595: 005a48c5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10596: 0052a299 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10597: 006877a1 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10598: 002b95a1 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10599: 009c5538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10600: 003f63e1 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10601: 0099c9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10602: 009c70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10603: 0099d89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10604: 00991f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10605: 00690f65 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10605: 00690f95 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10606: 0099db1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10607: 0063cb15 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10607: 0063cb45 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10608: 009c5e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10609: 0098c718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 10610: 00497c15 56 FUNC GLOBAL DEFAULT 12 helper_shrl_qb │ │ │ │ - 10611: 00572961 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10611: 00572991 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10612: 002af625 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10613: 0068a995 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10613: 0068a9c5 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10614: 0047095d 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10615: 003d9775 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10616: 009894c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10617: 00414101 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10618: 0055c1b1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10618: 0055c1e1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10619: 00313345 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10620: 009c52ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10621: 009c5740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10622: 0099b97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10623: 0052ac71 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10623: 0052aca1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10624: 009c54b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10625: 002c19c9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10626: 0098bf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10627: 00335b71 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10628: 009c6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10629: 0055b6d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10629: 0055b705 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10630: 0098ef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10631: 00681c71 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10632: 0062f8f1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10631: 00681ca1 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10632: 0062f921 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10633: 004844c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10634: 006b1435 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10634: 006b1465 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10635: 009c6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10636: 0040dde1 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10637: 003b7aad 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10638: 0099fbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10639: 009c5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10640: 004a1cb9 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ule │ │ │ │ 10641: 0040dfb5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10642: 00999394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10643: 009c6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10644: 009c6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10645: 009c5047 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10646: 008f3520 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 10647: 003c0815 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ 10648: 008f27b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_ps │ │ │ │ - 10649: 00664b99 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10649: 00664bc9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10650: 002b85c1 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10651: 00627031 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10651: 00627061 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10652: 00483545 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10653: 009c54fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10654: 0052e82d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10654: 0052e85d 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10655: 00352a29 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10656: 009c6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10657: 00989c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10658: 003d375d 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10659: 009c61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10660: 0063bef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10661: 00529f99 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10660: 0063bf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10661: 00529fc9 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10662: 0099bf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10663: 0099a294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10664: 0028e615 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ 10665: 004a195d 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ult │ │ │ │ - 10666: 0055ec8d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10667: 00674465 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10666: 0055ecbd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10667: 00674495 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10668: 00993e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10669: 00481791 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10670: 009c68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10671: 009c6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10672: 0099b86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10673: 009c6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10674: 009c5378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10675: 006af235 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10675: 006af265 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10676: 009c5324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10677: 00628cf5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10677: 00628d25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10678: 009c7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10679: 0099ca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10680: 0069a7a5 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10680: 0069a7d5 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10681: 0028ee4d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10682: 0069a5e9 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10682: 0069a619 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ 10683: 0048e369 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl0 │ │ │ │ - 10684: 00612cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10684: 00612d01 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10685: 0048e381 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl1 │ │ │ │ - 10686: 0063bafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10686: 0063bb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10687: 0048e399 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl2 │ │ │ │ 10688: 008d6e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10689: 0098a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10690: 002b7489 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10691: 009c6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10692: 009c5bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10693: 006ad04d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10693: 006ad07d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10694: 009c55fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10695: 00457f7d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10696: 00624149 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10696: 00624179 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10697: 009c6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10698: 00998fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10699: 009975fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10700: 007fac7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10701: 0069d205 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10700: 007facac 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10701: 0069d235 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10702: 009c5146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10703: 0026cca5 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10704: 009c5b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10705: 0098e518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10706: 005786b1 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10706: 005786e1 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10707: 0099c25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10708: 009895c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10709: 0063d7ed 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10709: 0063d81d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10710: 00309add 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10711: 00991484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10712: 00634361 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10712: 00634391 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10713: 003e0c59 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10714: 009c6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10715: 0069c525 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10715: 0069c555 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10716: 009c65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10717: 00657a61 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10717: 00657a91 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10718: 009c6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10719: 0055be31 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10719: 0055be61 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10720: 009c5720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10721: 00556381 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10722: 0066a981 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10721: 005563b1 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10722: 0066a9b1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10723: 004a04b1 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_sf │ │ │ │ 10724: 009c63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10725: 009c5c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10726: 00334d0d 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10727: 00990504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10728: 0089fe1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10729: 003e1425 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10730: 009c6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10731: 0089f9e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10732: 00339885 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10733: 0099d2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10734: 006739c5 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10734: 006739f5 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10735: 009c5aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10736: 00552155 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10736: 00552185 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10737: 009c6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10738: 00993fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10739: 008f472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frint_df │ │ │ │ 10740: 0099519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10741: 0099fd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10742: 002980f1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10743: 0057cfe5 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ - 10744: 0053ee39 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 10743: 0057d015 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10744: 0053ee69 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10745: 00224fa5 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10746: 00631731 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10746: 00631761 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10747: 009c4f34 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10748: 009926b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 10749: 006239c9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10749: 006239f9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10750: 0048ed6d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_framemask │ │ │ │ 10751: 0099a6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10752: 009a018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 10753: 006640cd 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10754: 00609881 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10755: 0051e33d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10756: 006b4975 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10753: 006640fd 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10754: 006098b1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10755: 0051e36d 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10756: 006b49a5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10757: 0098a2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10758: 009c58a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10759: 003d3e45 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 10760: 008f7720 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsli_df │ │ │ │ - 10761: 00633f55 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10761: 00633f85 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10762: 009c4fc0 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10763: 006a5fe1 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10763: 006a6011 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10764: 009c591a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10765: 009c52e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10766: 002c2cd9 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10767: 008ec224 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_sf │ │ │ │ 10768: 00498e15 30 FUNC GLOBAL DEFAULT 12 helper_bitrev │ │ │ │ - 10769: 00597949 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10769: 00597979 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10770: 0036a7ed 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10771: 0099c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10772: 004880dd 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10773: 009c5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10774: 009c73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10775: 0098b2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10776: 00648929 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10776: 00648959 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10777: 00996028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10778: 00991414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10779: 009c5ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10780: 009c5ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10781: 006a53a1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10781: 006a53d1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10782: 00419f51 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10783: 0028f6c5 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10784: 004c2925 36 FUNC GLOBAL DEFAULT 12 helper_msa_sld_df │ │ │ │ 10785: 0042cdd5 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10786: 0099aa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10787: 00331c2d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10788: 009c67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10789: 0084a258 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10790: 00993480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10791: 008d6304 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10792: 00991524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10793: 0066051d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10793: 0066054d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10794: 002662ed 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10795: 00281531 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 10796: 00558679 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10797: 00549871 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10796: 005586a9 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10797: 005498a1 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10798: 0098e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10799: 00674221 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10799: 00674251 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10800: 00486d95 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10801: 0042a8fd 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10802: 00623675 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10802: 006236a5 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10803: 0028774d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10804: 0099a954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10805: 009c607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10806: 009c651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10807: 0099eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10808: 008df188 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ 10809: 008e4fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_ph │ │ │ │ - 10810: 005d0aa1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10811: 0052a215 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10810: 005d0ad1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10811: 0052a245 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10812: 009a07f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10813: 004562bd 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10814: 00579789 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10814: 005797b9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10815: 003f012d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 10816: 00596831 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10817: 0053f505 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10816: 00596861 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10817: 0053f535 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10818: 0099ba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10819: 00223d99 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10820: 0068f36d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10821: 0069fac9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10820: 0068f39d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10821: 0069faf9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10822: 008d6e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10823: 00993730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10824: 004a1e19 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_sf │ │ │ │ 10825: 009c7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10826: 009c55ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10827: 00998da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10828: 00280eb1 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10829: 0049f941 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_un │ │ │ │ 10830: 002f3819 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10831: 0052eef9 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10831: 0052ef29 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10832: 008d0044 4 OBJECT GLOBAL DEFAULT 24 mips_opcodes │ │ │ │ 10833: 0098dc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10834: 005c29c9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10834: 005c29f9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10835: 0098f9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10836: 009c6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10837: 009c5dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10838: 00999be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ 10839: 0048d2f5 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tccontext │ │ │ │ - 10840: 0056bf51 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10840: 0056bf81 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 10841: 0045834d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10842: 009c52e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10843: 0060d0a5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10843: 0060d0d5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10844: 00996c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10845: 002b940d 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10846: 00998e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 10847: 008e4ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_qb │ │ │ │ 10848: 0039b09d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 10849: 005442d1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10849: 00544301 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10850: 009c573a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10851: 00605bf5 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10851: 00605c25 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 10852: 00462d85 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10853: 00994170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10854: 009c6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10855: 009c6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10856: 0098e308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10857: 003d6501 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 10858: 0088eb6c 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ @@ -10869,75 +10869,75 @@ │ │ │ │ 10865: 009c6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 10866: 009c643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 10867: 00259561 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 10868: 008d92a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 10869: 0089f998 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 10870: 008ebe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_un │ │ │ │ 10871: 009c59b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 10872: 005cdd71 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 10872: 005cdda1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 10873: 009a277c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 10874: 0089f970 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 10875: 009c7216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 10876: 00995ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 10877: 00990df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 10878: 005a20e5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 10878: 005a2115 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 10879: 009c5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 10880: 0099c63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 10881: 00334ec1 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 10882: 009975bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 10883: 006714d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 10883: 00671505 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 10884: 0098a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 10885: 008e7238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taghi │ │ │ │ 10886: 009c519a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 10887: 008f2e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cpunum │ │ │ │ 10888: 009c6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 10889: 005ce295 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 10889: 005ce2c5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 10890: 0098af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 10891: 003cf3f5 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 10892: 009c7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 10893: 00418ad9 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 10894: 0051e341 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 10894: 0051e371 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 10895: 0043c919 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 10896: 009c64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 10897: 009c72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 10898: 009c60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 10899: 009986b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 10900: 00635a09 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 10901: 00621001 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 10900: 00635a39 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 10901: 00621031 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 10902: 009c7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 10903: 006102a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 10903: 006102d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 10904: 009c6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 10905: 00991fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 10906: 002887a1 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 10907: 006804bd 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 10907: 006804ed 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 10908: 009a0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 10909: 008f349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_fork │ │ │ │ 10910: 00994000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 10911: 009c505d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 10912: 005240c9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 10913: 006b1525 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 10914: 0063c079 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 10912: 005240f9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 10913: 006b1555 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 10914: 0063c0a9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 10915: 009c69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 10916: 0099c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 10917: 003afb9d 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 10918: 009c5bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 10919: 004a1209 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_un │ │ │ │ 10920: 009989c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 10921: 00656735 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 10922: 00619129 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 10921: 00656765 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 10922: 00619159 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 10923: 00272ee1 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 10924: 0098aa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 10925: 00334fa1 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 10926: 00675899 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 10926: 006758c9 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 10927: 00264651 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 10928: 00299261 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 10929: 0098b3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 10930: 009c5502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 10931: 0031312d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 10932: 00583e05 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 10932: 00583e35 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 10933: 0049c739 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_d │ │ │ │ 10934: 0098c7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 10935: 009c66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 10936: 0098ab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 10937: 00993d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 10938: 0099b66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 10939: 009c62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -10948,285 +10948,285 @@ │ │ │ │ 10944: 009c655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 10945: 0099ac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 10946: 002832e1 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 10947: 0042bd35 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 10948: 00459639 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 10949: 0098c134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 10950: 009c6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 10951: 00547451 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 10951: 00547481 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 10952: 009c6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 10953: 0049c821 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_s │ │ │ │ - 10954: 0053ebd1 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 10954: 0053ec01 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 10955: 002f4a1d 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 10956: 005855c9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 10956: 005855f9 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 10957: 00481e7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 10958: 009907d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 10959: 00483a51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 10960: 006acf29 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 10960: 006acf59 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 10961: 00989694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 10962: 00995370 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 10963: 0042bebd 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 10964: 0062d2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 10965: 00610fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 10964: 0062d2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 10965: 00610ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 10966: 009c6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 10967: 0063d335 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 10967: 0063d365 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 10968: 009c6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 10969: 008ef4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_s │ │ │ │ - 10970: 0065dc1d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 10970: 0065dc4d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 10971: 0043f821 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 10972: 00376fbd 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 10973: 00999234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 10974: 00673501 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 10974: 00673531 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 10975: 009c5f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 10976: 00996168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 10977: 003f2dd1 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 10978: 009c72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 10979: 0062b651 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 10979: 0062b681 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 10980: 009c555e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 10981: 009c7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 10982: 008a2480 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 10983: 009c706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 10984: 00993960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 10985: 0068704d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 10985: 0068707d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 10986: 00470ed9 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 10987: 0098c788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 10988: 0065f96d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 10988: 0065f99d 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 10989: 00223de9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 10990: 006a2d7d 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 10990: 006a2dad 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 10991: 009c512e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 10992: 009c59b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 10993: 009941c0 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 10994: 00989814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 10995: 005963b9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 10996: 00682505 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 10995: 005963e9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 10996: 00682535 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 10997: 009c748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 10998: 006319c5 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 10998: 006319f5 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 10999: 009940d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11000: 006332e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11000: 00633315 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11001: 00261319 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11002: 0065f3c1 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11002: 0065f3f1 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11003: 00992b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11004: 009c5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11005: 009c6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11006: 00546671 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11007: 0058f9b5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11006: 005466a1 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11007: 0058f9e5 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11008: 009955dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11009: 00991c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11010: 0099c02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11011: 009c640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11012: 00999d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11013: 0084a4c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11014: 00991a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11015: 00993850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11016: 009c734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11017: 0098ef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11018: 00901bf0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11019: 00667731 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11019: 00667761 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11020: 00994a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11021: 00999474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11022: 004403fd 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11023: 004121e9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11024: 009c6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11025: 00605b89 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11025: 00605bb9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11026: 003420c9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11027: 006ad319 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11027: 006ad349 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11028: 009c53d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11029: 0098c0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11030: 009900f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11031: 009c6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11032: 0098dabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11033: 0061d505 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11033: 0061d535 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11034: 00990054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11035: 0028ea25 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11036: 009938b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11037: 009c5090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11038: 0040e8f5 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11039: 00472501 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11040: 0099f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11041: 008a2a88 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 11042: 0025c615 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11043: 009c6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11044: 003f7629 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11045: 00258231 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11046: 0043e185 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11047: 0084a230 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11048: 006a7705 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11048: 006a7735 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11049: 009c6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11050: 0098ba78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11051: 0068191d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11051: 0068194d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11052: 003e9fad 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11053: 003c1009 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11054: 009c5a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11055: 009c68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11056: 0051b9a1 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11056: 0051b9d1 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11057: 009c684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11058: 00292a69 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11059: 0025ef49 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11060: 0059fbe1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11060: 0059fc11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11061: 0099f200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11062: 009c5b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11063: 0042bfad 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11064: 00633549 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11064: 00633579 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11065: 009c5009 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11066: 0098c420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11067: 0068af11 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11067: 0068af41 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11068: 0098e418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11069: 009c5386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11070: 00617001 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11070: 00617031 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11071: 009c7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11072: 003b5f1d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11073: 00470f51 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11074: 009c7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11075: 008e7130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taglo │ │ │ │ 11076: 0099a104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11077: 0098d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11078: 0069eb91 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11078: 0069ebc1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11079: 003f9dad 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11080: 00481c25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11081: 003e8c9d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11082: 0040e841 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11083: 002e6631 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11084: 00542321 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11084: 00542351 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11085: 0037842d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11086: 005698bd 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11086: 005698ed 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11087: 0098e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11088: 009c6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11089: 0098ff04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11090: 0099d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11091: 008a1d94 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11092: 0099e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11093: 00375599 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11094: 0055f531 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11094: 0055f561 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11095: 009c51e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11096: 0061526d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11096: 0061529d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11097: 0098df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11098: 00994aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11099: 0054246d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11099: 0054249d 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11100: 009c5644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11101: 0099baac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11102: 00483771 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11103: 009c5196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11104: 005c999d 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11105: 006aa23d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11104: 005c99cd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11105: 006aa26d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11106: 009c73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11107: 0061e21d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11107: 0061e24d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11108: 00989b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11109: 002be7b1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11110: 0028e3b1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11111: 0098bf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11112: 005a176d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11112: 005a179d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11113: 009c577a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11114: 0055c259 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11114: 0055c289 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11115: 009c5340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11116: 009c73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11117: 00996748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11118: 009936b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11119: 00996d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11120: 0053de25 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11120: 0053de55 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11121: 009c5778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11122: 009c70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11123: 00991864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11124: 00415af9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11125: 00477041 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11126: 008d0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11127: 0047709d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11128: 009c509e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11129: 002b9749 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11130: 009c5a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11131: 0031b749 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11132: 00636ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11133: 0063c7c1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11132: 00636f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11133: 0063c7f1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11134: 009c6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11135: 00408691 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11136: 009c57fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ - 11137: 00789dd8 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ + 11137: 00789e08 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ 11138: 0098dccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11139: 009a0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11140: 00621d59 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11140: 00621d89 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11141: 00992c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11142: 009c5eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11143: 0027d509 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11144: 009c5606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 11145: 0060d36d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11146: 007e9128 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11145: 0060d39d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11146: 007e9158 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11147: 009c6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11148: 009c754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11149: 0055628d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11149: 005562bd 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11150: 003ebeb5 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11151: 005858a1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11151: 005858d1 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11152: 009c5556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11153: 005c8fad 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11153: 005c8fdd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11154: 0098c8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 11155: 00646175 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11156: 00582735 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11155: 006461a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11156: 00582765 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11157: 009c5f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11158: 00610e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11159: 006368d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11158: 00610e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11159: 00636909 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11160: 0025b941 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11161: 0069fcc1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11162: 0065e705 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11161: 0069fcf1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11162: 0065e735 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11163: 0040e0b1 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11164: 00614a55 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11164: 00614a85 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11165: 00256fa5 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11166: 002eaf21 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11167: 007e7518 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11167: 007e7548 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11168: 0036edf1 248 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ 11169: 0048ecc5 40 FUNC GLOBAL DEFAULT 12 helper_mtc0_maari │ │ │ │ - 11170: 005483e5 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11170: 00548415 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11171: 0098b410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11172: 00346919 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11173: 00418fe9 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11174: 0099744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11175: 00552135 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11176: 006535b5 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11175: 00552165 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11176: 006535e5 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11177: 008fee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_b │ │ │ │ 11178: 008fecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_d │ │ │ │ 11179: 0099fcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11180: 009c5001 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11181: 00610e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11182: 00639c85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11181: 00610e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11182: 00639cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11183: 00990534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11184: 0099fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11185: 0057a399 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11185: 0057a3c9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11186: 004983a1 58 FUNC GLOBAL DEFAULT 12 helper_mulsa_w_ph │ │ │ │ 11187: 008fedb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_h │ │ │ │ 11188: 009a0930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11189: 009c5026 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11190: 0098c034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11191: 00422275 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11192: 0040bd95 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11193: 0060d2ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11194: 00693809 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11195: 0051ab3d 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11196: 00617e25 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11193: 0060d2dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11194: 00693839 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11195: 0051ab6d 1972 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11196: 00617e55 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11197: 009980a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11198: 009930a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11199: 004a4ddd 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_af │ │ │ │ 11200: 0099e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11201: 002b97e5 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11202: 009c65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11203: 00995418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11204: 006a7111 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11204: 006a7141 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11205: 008a9c58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11206: 00276ba1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11207: 0027bd21 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11208: 009c5860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 11209: 00580f49 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11209: 00580f79 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11210: 008fed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_w │ │ │ │ - 11211: 00692911 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11211: 00692941 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11212: 009c6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11213: 0025cc5d 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11214: 00639b41 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11214: 00639b71 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11215: 0099f6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11216: 0098e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11217: 003ff5a1 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11218: 009c68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11219: 0069d215 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11219: 0069d245 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11220: 00998394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11221: 0068c509 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11221: 0068c539 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11222: 0042731d 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11223: 008ddc64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11224: 004ac839 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_b │ │ │ │ 11225: 009c6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11226: 009c7b04 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11227: 0099d4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11228: 004acffd 392 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_d │ │ │ │ @@ -11244,533 +11244,533 @@ │ │ │ │ 11240: 009c7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11241: 0025054d 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11242: 008ecf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddh │ │ │ │ 11243: 0098e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11244: 009c7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11245: 009c5e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11246: 009c61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11247: 00651269 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11247: 00651299 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11248: 00399525 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11249: 00579b5d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11249: 00579b8d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 11250: 004acee5 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_w │ │ │ │ - 11251: 0062ce49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11251: 0062ce79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11252: 008db744 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11253: 0046ae05 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11254: 009c7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11255: 002ece2d 556 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11256: 008a2728 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11257: 00681961 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11258: 0059fac9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11257: 00681991 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11258: 0059faf9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11259: 008ed010 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddw │ │ │ │ 11260: 004783dd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11261: 0039aba9 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11262: 009c5726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11263: 008de39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11264: 0025758d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11265: 009c7730 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11266: 009c7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11267: 005c5e29 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11267: 005c5e59 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11268: 003198a1 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ - 11269: 00510bb1 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ + 11269: 00510be1 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ 11270: 0047fce1 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11271: 005168b1 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11272: 00673565 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11271: 005168e1 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11272: 00673595 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11273: 003e6fe9 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11274: 0058582d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11274: 0058585d 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11275: 009c554a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11276: 0098f9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11277: 00992c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11278: 009c6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11279: 00546969 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11279: 00546999 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11280: 003a305d 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11281: 003ecc31 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11282: 0033e961 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11283: 008a23f8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11284: 009c5c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11285: 0045ae91 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11286: 00549d29 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11286: 00549d59 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11287: 00989ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11288: 003020a1 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11289: 00897824 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11290: 009c6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11291: 009c6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11292: 00992930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11293: 003a3159 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11294: 003ec6c5 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11295: 006b0025 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11295: 006b0055 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11296: 0098dd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11297: 009c63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11298: 0099fd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11299: 0099e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11300: 0051e2c9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11300: 0051e2f9 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11301: 009c6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11302: 009c70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11303: 009c574a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11304: 009c6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11305: 0040e949 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11306: 009c6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11307: 003a30cd 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11308: 003f2cbd 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11309: 002658dd 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11310: 0047cde5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11311: 0099fd38 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11312: 00481b65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11313: 0069fbe5 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11313: 0069fc15 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11314: 0098e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11315: 009c69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11316: 009c7ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 11317: 00994b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11318: 003dfa29 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11319: 00692ae9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11320: 005fd215 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11319: 00692b19 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11320: 005fd245 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11321: 009c6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11322: 004882a1 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11323: 0099ef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11324: 0064f06d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11324: 0064f09d 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11325: 009960f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11326: 008f7408 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_df │ │ │ │ 11327: 0049fc2d 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ueq │ │ │ │ - 11328: 006a98f9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11328: 006a9929 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11329: 009c5930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11330: 009c53a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11331: 0098cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11332: 008a221c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11333: 003f36f5 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11334: 00998784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11335: 009c698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11336: 0063e60d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11336: 0063e63d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11337: 00998c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11338: 009c6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11339: 0099fc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11340: 0062f3b9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11340: 0062f3e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11341: 009c635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11342: 00994ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11343: 0099e4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11344: 006a3095 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11344: 006a30c5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11345: 0098f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11346: 004a74d9 144 FUNC GLOBAL DEFAULT 12 helper_psubusb │ │ │ │ - 11347: 00636f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11348: 0062ba71 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11347: 00636f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11348: 0062baa1 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11349: 008d127c 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11350: 004a75f9 120 FUNC GLOBAL DEFAULT 12 helper_psubush │ │ │ │ 11351: 009c505b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11352: 00670f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11352: 00670fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11353: 0098ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11354: 0025f245 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11355: 004738e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11356: 0042c8c5 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11357: 0098fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11358: 0098c6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11359: 009c709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11360: 0098cba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11361: 003d4b2d 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11362: 004776a1 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11363: 0054778d 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11363: 005477bd 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11364: 009c7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11365: 00992fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11366: 0098ba58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11367: 002ebbf1 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 11368: 009c7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11369: 0035267d 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11370: 009c5f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11371: 0098c004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11372: 0098b648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11373: 008e3c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_ph │ │ │ │ - 11374: 004f6e71 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ + 11374: 004f6ea1 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ 11375: 004a4f3d 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_eq │ │ │ │ 11376: 00254231 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11377: 0099ee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11378: 00481da5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11379: 0098cab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11380: 006ade7d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11380: 006adead 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11381: 009980e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11382: 009c537e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11383: 007ad75c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11383: 007ad78c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11384: 0098f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11385: 00257af5 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11386: 0046bc11 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11387: 009892fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11388: 0098b918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11389: 0099588c 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11390: 005448c5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11390: 005448f5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11391: 008f8b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_b │ │ │ │ 11392: 009c6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11393: 0069aba5 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11393: 0069abd5 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 11394: 0099507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11395: 008f89b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_d │ │ │ │ 11396: 009c6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11397: 0025b441 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11398: 008a305c 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11399: 00993da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11400: 009c6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11401: 008f8ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_h │ │ │ │ 11402: 009994d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11403: 007ce820 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11403: 007ce850 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11404: 009c71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11405: 00341829 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11406: 0045d1a5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11407: 00660011 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11407: 00660041 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11408: 009c6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11409: 007ce818 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11409: 007ce848 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 11410: 008e3b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_qb │ │ │ │ - 11411: 00659135 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11411: 00659165 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11412: 0045af75 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11413: 0048d965 152 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpeconf0 │ │ │ │ 11414: 00993e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11415: 0042736d 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11416: 003bb885 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11417: 009c5336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11418: 00596551 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11418: 00596581 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11419: 009c6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11420: 00998344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11421: 008f8a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_w │ │ │ │ 11422: 009c65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11423: 00992880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11424: 0042bd55 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11425: 009c4d8c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11426: 0061c2a9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11426: 0061c2d9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11427: 0048ca3d 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11428: 002b5a55 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11429: 009a0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11430: 008f7618 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_s_df │ │ │ │ 11431: 009c6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11432: 009c68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11433: 0055ee11 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11433: 0055ee41 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11434: 003e1069 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11435: 0067b699 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11435: 0067b6c9 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 11436: 0049f1c1 188 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_d │ │ │ │ 11437: 0099aec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11438: 0098ff74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11439: 00581559 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11440: 0063d269 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11439: 00581589 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11440: 0063d299 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11441: 009c639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11442: 009c5dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11443: 0098dc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11444: 0059cda9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11444: 0059cdd9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11445: 009c6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11446: 009c5570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11447: 00999ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11448: 009c5980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11449: 006186c5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11449: 006186f5 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11450: 0025fb25 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11451: 0059f331 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11451: 0059f361 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11452: 009c547c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11453: 00477311 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11454: 009c51f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11455: 00998b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11456: 002258e1 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11457: 005b074d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11457: 005b077d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11458: 0098d93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ - 11459: 00501735 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ + 11459: 00501765 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ 11460: 0099fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11461: 00617abd 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11461: 00617aed 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11462: 0049f27d 186 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_s │ │ │ │ 11463: 0099ba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11464: 00993d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11465: 0049ac11 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_d │ │ │ │ 11466: 0098c988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11467: 0063b4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11468: 0061ea6d 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11467: 0063b4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11468: 0061ea9d 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11469: 009c48d1 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11470: 009c6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11471: 0099cf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11472: 0052f259 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11472: 0052f289 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11473: 009c6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11474: 00498f79 86 FUNC GLOBAL DEFAULT 12 helper_cmpu_eq_qb │ │ │ │ - 11475: 006ad1ed 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11475: 006ad21d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11476: 0099b7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11477: 009c5dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11478: 008ded68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11479: 0031b181 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11480: 00628205 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11480: 00628235 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11481: 008c1a58 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11482: 00616b15 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11482: 00616b45 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11483: 0049acf5 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_s │ │ │ │ 11484: 009c645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11485: 009c63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11486: 008d1120 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11487: 008d1180 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11488: 008d1190 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11489: 00488239 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11490: 005580f1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11490: 00558121 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11491: 00499995 32 FUNC GLOBAL DEFAULT 12 mips_exception_name │ │ │ │ 11492: 008ed8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklbh │ │ │ │ 11493: 00991ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11494: 008e36ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phl │ │ │ │ 11495: 009c5b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11496: 0099befc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11497: 0099c1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11498: 008e3770 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phr │ │ │ │ 11499: 00992ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11500: 003ff769 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11501: 009c58a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11502: 008e8af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_ebase │ │ │ │ 11503: 009951fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11504: 008df20c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11505: 006acf4d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11506: 0060fd45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11507: 00529f31 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11508: 006781f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11509: 0061952d 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11505: 006acf7d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11506: 0060fd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11507: 00529f61 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11508: 00678225 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11509: 0061955d 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11510: 0098c0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11511: 009c6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11512: 005966e1 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11512: 00596711 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11513: 009c555c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11514: 0061ab55 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11515: 005e6459 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11516: 00638e25 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11514: 0061ab85 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11515: 005e6489 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11516: 00638e55 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11517: 0098beb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11518: 0098f9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11519: 0069e529 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11519: 0069e559 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11520: 002542f1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11521: 0098b968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11522: 009c58ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11523: 00260045 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11524: 003355bd 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11525: 009c7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11526: 0089a28c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11527: 002bc385 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11528: 009c5222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11529: 009c6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11530: 009c50e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11531: 0098cae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11532: 006845b1 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11532: 006845e1 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11533: 0099d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11534: 009c6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 11535: 009c7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11536: 0098ae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11537: 009c572c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11538: 009c670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11539: 006b5ba5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11539: 006b5bd5 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11540: 0099a774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11541: 008d8d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11542: 0098dbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11543: 009991e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11544: 008a1f78 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 11545: 0064f0c1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11545: 0064f0f1 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ 11546: 004a81b5 124 FUNC GLOBAL DEFAULT 12 helper_psrah │ │ │ │ - 11547: 005fce35 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11547: 005fce65 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11548: 0098e3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11549: 009c5920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11550: 0078c2d8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11551: 0055ef59 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11550: 0078c308 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11551: 0055ef89 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11552: 009c6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11553: 007facd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11554: 00633651 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11553: 007fad08 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11554: 00633681 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11555: 009c5942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11556: 009a0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11557: 0054e84d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11557: 0054e87d 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11558: 009c526a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11559: 002c2551 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ 11560: 004a80a1 20 FUNC GLOBAL DEFAULT 12 helper_psraw │ │ │ │ - 11561: 0064ecf9 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11561: 0064ed29 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11562: 00338869 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11563: 004792e5 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11564: 0099fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11565: 00637fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11565: 00637ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11566: 00410b9d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11567: 00991264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11568: 00542f2d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11568: 00542f5d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11569: 009c6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11570: 009c69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11571: 00655f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11571: 00655fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11572: 004083b5 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11573: 009bc868 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11574: 009c526e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11575: 0046d671 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11576: 009c6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11577: 003bb019 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11578: 009c6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11579: 009c70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11580: 0099ddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11581: 005827a5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11581: 005827d5 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11582: 009c5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11583: 0098f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11584: 009c6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11585: 0062cf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11585: 0062cfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11586: 00998234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11587: 009a048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11588: 0046abc9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11589: 00598595 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11589: 005985c5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11590: 0099ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 11591: 0062b0a9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11591: 0062b0d9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11592: 0045d0fd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11593: 009c4fb9 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11594: 006af3d1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11594: 006af401 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11595: 0098c6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11596: 0099fdb8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11597: 0099475c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11598: 009c6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11599: 006767c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11599: 006767f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11600: 009c5f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11601: 0048e469 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwsize │ │ │ │ 11602: 0089fdd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11603: 009935b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11604: 00994b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11605: 0042bf0d 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11606: 0084b7ac 52 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ 11607: 004a0255 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ule │ │ │ │ - 11608: 0068f8c1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11608: 0068f8f1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11609: 002f4d79 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11610: 00632f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11610: 00632fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11611: 009c5676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11612: 00998594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11613: 008f1a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_d │ │ │ │ 11614: 009c7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11615: 0064e339 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11615: 0064e369 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11616: 0044fe15 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11617: 009c608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11618: 004529d1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11619: 009c5878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11620: 0099c5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11621: 009c5ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11622: 00404315 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11623: 0030bbbd 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11624: 006103d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11624: 00610405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11625: 003fbf6d 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11626: 00996df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11627: 005f9be9 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11627: 005f9c19 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11628: 009c5162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11629: 0049ff41 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ult │ │ │ │ 11630: 00489bdd 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11631: 009902c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11632: 009c6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11633: 008e61b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_wired │ │ │ │ 11634: 003f9a9d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11635: 009c6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11636: 00991354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11637: 008f04a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_s │ │ │ │ 11638: 003ef05d 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11639: 009c5065 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11640: 005f7cbd 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11640: 005f7ced 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11641: 009c68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11642: 009c6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11643: 009c68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11644: 00999de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11645: 0099dda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11646: 0068fed1 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11646: 0068ff01 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11647: 009c6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11648: 008ddce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11649: 00693251 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11649: 00693281 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11650: 00296ae9 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11651: 00253e31 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11652: 0099fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11653: 009c6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11654: 009c6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11655: 009c504c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11656: 009c52d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11657: 002c1715 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11658: 00338325 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11659: 00994dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11660: 009c69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11661: 00653c19 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11662: 0068f96d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 11663: 00636521 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11661: 00653c49 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11662: 0068f99d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11663: 00636551 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11664: 009c5894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11665: 003a8ffd 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11666: 009c527c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11667: 009c5cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11668: 0045cd69 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11669: 0066fb4d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11669: 0066fb7d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11670: 0099787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11671: 004a5245 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_le │ │ │ │ 11672: 0046b8e5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11673: 003bf85d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11674: 0025d2f5 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11675: 0098cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11676: 0053f4dd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11677: 00634f59 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11676: 0053f50d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11677: 00634f89 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11678: 009c552a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11679: 0052aa41 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11679: 0052aa71 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11680: 0043fb41 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11681: 0099abe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11682: 009969f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11683: 008db7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11684: 00996f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11685: 0046bd69 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11686: 0040c891 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11687: 00590b39 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11688: 00631f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11687: 00590b69 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11688: 00631fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11689: 0098ea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11690: 0025dbd9 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11691: 0059888d 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11691: 005988bd 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11692: 009c7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11693: 0099c7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11694: 0065ed65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11694: 0065ed95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11695: 009c6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11696: 008de420 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11697: 0026ce25 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11698: 0066b8c9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11698: 0066b8f9 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11699: 0099790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11700: 004a50c9 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_lt │ │ │ │ 11701: 00991ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11702: 0099eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11703: 0046bd0d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11704: 004087f9 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11705: 00622c51 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11705: 00622c81 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11706: 00992cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11707: 002b38e1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11708: 00408585 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11709: 009c60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11710: 00993440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11711: 009935e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11712: 0098e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11713: 009c650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11714: 0098b354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11715: 009c605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11716: 009c6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11717: 0040eac9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11718: 006561f9 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11719: 00692e15 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11718: 00656229 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11719: 00692e45 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11720: 009c7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11721: 0062d029 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11721: 0062d059 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11722: 0099d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11723: 00276b91 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11724: 0045cf85 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11725: 00990e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11726: 009c7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11727: 002f8c71 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11728: 0099ba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11729: 00285db5 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11730: 0098c064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11731: 0043f339 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11732: 009c6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11733: 009c7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11734: 00337b69 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11735: 009c5a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11736: 0054b7e9 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11736: 0054b819 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11737: 0099db2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11738: 00998644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ 11739: 0049c07d 206 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_d │ │ │ │ - 11740: 006ae269 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11740: 006ae299 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11741: 003b7b2d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11742: 0057779d 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11742: 005777cd 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11743: 00253ed9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11744: 008e59fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcbind │ │ │ │ 11745: 0040c1e9 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11746: 0054b455 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11746: 0054b485 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11747: 009c50dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11748: 003e773d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11749: 00499e01 624 FUNC GLOBAL DEFAULT 12 helper_ctc1 │ │ │ │ 11750: 0028e971 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11751: 0069e321 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11752: 0060fb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11751: 0069e351 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11752: 0060fb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11753: 0098f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11754: 0098b130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11755: 009912a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11756: 0025b76d 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11757: 00999a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11758: 00653889 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11758: 006538b9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11759: 00990624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11760: 0049c14d 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_s │ │ │ │ 11761: 00993ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11762: 009950bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11763: 0044fe7d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11764: 00999b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11765: 0068a8ed 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11765: 0068a91d 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11766: 009c680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11767: 00241ae9 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11768: 004a5b25 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ne │ │ │ │ 11769: 009c50aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11770: 0098cb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11771: 004980b9 122 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_ph │ │ │ │ 11772: 009c6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ @@ -11779,280 +11779,280 @@ │ │ │ │ 11775: 00450e1d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11776: 00313171 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11777: 008a20b8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11778: 009a01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11779: 009c6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 11780: 004a481d 330 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_nge │ │ │ │ 11781: 008ed7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklhw │ │ │ │ - 11782: 0069cd09 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11782: 0069cd39 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11783: 0099e7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11784: 00991ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11785: 009c5043 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11786: 002666cd 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ 11787: 004a43b9 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngl │ │ │ │ - 11788: 0063a261 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11788: 0063a291 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11789: 009c6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11790: 009c5a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11791: 009c6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 11792: 0053ce7d 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11793: 00637d1d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11794: 00682eb9 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11792: 0053cead 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 11793: 00637d4d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11794: 00682ee9 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11795: 0036abd9 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11796: 009c69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 11797: 004a4c85 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngt │ │ │ │ 11798: 0098bd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11799: 006380f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11799: 00638129 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11800: 009c54ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11801: 00612001 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11802: 00548755 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11801: 00612031 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11802: 00548785 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11803: 0098e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11804: 003c1101 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11805: 0098ff54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11806: 006914b5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11807: 005962c9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 11808: 0053f325 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 11806: 006914e5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11807: 005962f9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11808: 0053f355 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 11809: 00456e21 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11810: 009c609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11811: 009c5670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11812: 009c6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11813: 006a0c25 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11813: 006a0c55 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11814: 0084a4fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11815: 00997248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11816: 0045a549 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11817: 003616b1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11818: 0099c20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11819: 0064598d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 11819: 006459bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 11820: 009c533c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11821: 00996428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 11822: 004a59c5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_or │ │ │ │ - 11823: 0051fc61 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11823: 0051fc91 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11824: 009c6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11825: 009a020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 11826: 0098ad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11827: 00993720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11828: 0062f2dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11828: 0062f30d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11829: 00258241 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 11830: 008ea7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinvf │ │ │ │ 11831: 0044f051 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11832: 0065c229 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11832: 0065c259 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 11833: 0048d8d5 144 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpecontrol │ │ │ │ - 11834: 0061d69d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11835: 006330c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11834: 0061d6cd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11835: 006330f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11836: 009c610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11837: 00662401 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 11838: 00538561 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 11837: 00662431 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11838: 00538591 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11839: 00998d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 11840: 009c5df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 11841: 009c52d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 11842: 0029810d 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 11843: 0061cd59 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 11843: 0061cd89 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 11844: 002fbc95 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 11845: 00992900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 11846: 00998614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 11847: 009c73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11848: 009905a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 11849: 003411f1 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 11850: 00546131 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 11850: 00546161 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 11851: 009c6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 11852: 003e0ff1 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 11853: 0028fe1d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 11854: 0098bf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 11855: 003ea21d 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 11856: 002a37a5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 11857: 009c5ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 11858: 0098d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 11859: 009c5250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 11860: 009c689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 11861: 0053b999 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 11861: 0053b9c9 692 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 11862: 008e0418 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 11863: 002b3a49 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 11864: 0099a904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 11865: 009c582e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 11866: 00253f81 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 11867: 00259669 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 11868: 0060c001 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 11869: 00657095 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 11868: 0060c031 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 11869: 006570c5 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 11870: 0099f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 11871: 00993020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 11872: 009c5d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 11873: 006ac849 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 11874: 005fd26d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 11873: 006ac879 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 11874: 005fd29d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 11875: 009c718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 11876: 006214b5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 11876: 006214e5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 11877: 0040d141 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 11878: 005bc869 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 11878: 005bc899 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 11879: 00251081 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 11880: 00994110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 11881: 0099b7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 11882: 00690869 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 11882: 00690899 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 11883: 009c639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 11884: 006805f9 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 11885: 006588e9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 11884: 00680629 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 11885: 00658919 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 11886: 0042fb55 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 11887: 009c6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 11888: 008e74cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_eq │ │ │ │ 11889: 009c712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 11890: 009c5ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 11891: 003b050d 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 11892: 00555ee5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 11893: 0067b451 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 11894: 00610b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 11895: 0057a36d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 11892: 00555f15 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 11893: 0067b481 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 11894: 00610b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 11895: 0057a39d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 11896: 00484d0d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 11897: 0098c938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 11898: 003e0f39 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 11899: 0045d271 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 11900: 0065a9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 11900: 0065a9fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 11901: 004850ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 11902: 009c6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 11903: 009c4d86 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 11904: 0098c728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 11905: 004bfcf5 384 FUNC GLOBAL DEFAULT 12 helper_msa_bclri_df │ │ │ │ 11906: 008dedec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 11907: 009c6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 11908: 0099cb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 11909: 009c68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 11910: 008ffdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_ps │ │ │ │ 11911: 009a02bc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 11912: 009c6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 11913: 00657779 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 11913: 006577a9 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 11914: 009c5e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 11915: 00421ac5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 11916: 00612ebd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 11917: 00559339 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 11918: 0059729d 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 11916: 00612eed 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 11917: 00559369 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 11918: 005972cd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 11919: 002520e1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 11920: 002f4ca1 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 11921: 0069fd19 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 11921: 0069fd49 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 11922: 009c7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 11923: 009c6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 11924: 009c5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 11925: 003409b1 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 11926: 006665bd 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 11926: 006665ed 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 11927: 009c63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 11928: 005774a5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 11929: 0061bfad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 11928: 005774d5 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 11929: 0061bfdd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 11930: 0099a194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 11931: 0099e71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 11932: 0054782d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 11932: 0054785d 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 11933: 00991694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 11934: 002921f5 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 11935: 0046ad35 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 11936: 009c5049 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 11937: 003d7959 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ - 11938: 007f3118 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ + 11938: 007f3148 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ 11939: 009c63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 11940: 009c6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 11941: 008df290 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 11942: 0045bdb9 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 11943: 009c5134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 11944: 005fa8cd 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 11944: 005fa8fd 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 11945: 009c6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 11946: 00998ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 11947: 009c7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 11948: 0059aee1 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 11948: 0059af11 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 11949: 0099cb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 11950: 0045a651 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 11951: 009c514a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 11952: 0045756d 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 11953: 00224c9d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 11954: 00301fa5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 11955: 00536fa5 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 11955: 00536fd5 248 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 11956: 0046e59d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 11957: 003970c9 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ - 11958: 004f709d 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ + 11958: 004f70cd 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ 11959: 009915a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 11960: 006676b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 11961: 00584b15 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 11960: 006676e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 11961: 00584b45 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 11962: 009c516e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 11963: 0099d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 11964: 003cbb71 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 11965: 00347ebd 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 11966: 009c52b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 11967: 006a9765 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 11968: 0059afa5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 11967: 006a9795 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 11968: 0059afd5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 11969: 00300179 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 11970: 004b5391 666 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_b │ │ │ │ 11971: 00998854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 11972: 004b5835 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_d │ │ │ │ 11973: 0099c9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 11974: 009c6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 11975: 00996f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 11976: 004b562d 334 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_h │ │ │ │ 11977: 00993220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 11978: 002918a9 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 11979: 00347d19 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 11980: 0046b2fd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 11981: 009c6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 11982: 002eb539 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 11983: 00690261 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 11983: 00690291 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 11984: 009c7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 11985: 009c70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 11986: 002523e1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 11987: 009c7568 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 11988: 009c621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 11989: 0099fb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 11990: 008a235c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 11991: 0024277d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 11992: 0059f84d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 11992: 0059f87d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 11993: 0099ce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 11994: 009c72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 11995: 004b577d 182 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_w │ │ │ │ 11996: 00999554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 11997: 009c5013 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 11998: 0055edd9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 11999: 0060fc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 11998: 0055ee09 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 11999: 0060fc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12000: 009c72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12001: 00995e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12002: 008a37c4 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12003: 008e0208 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12004: 004628bd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12005: 0062af65 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12005: 0062af95 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12006: 0099577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12007: 00590c01 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12007: 00590c31 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12008: 009c7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12009: 0049d015 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_d │ │ │ │ 12010: 00258271 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12011: 004b6235 666 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_b │ │ │ │ 12012: 004b66d9 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_d │ │ │ │ 12013: 002ae835 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12014: 008fc3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_b │ │ │ │ 12015: 0040eb11 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12016: 008fc268 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_d │ │ │ │ 12017: 004b64d1 336 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_h │ │ │ │ 12018: 00992800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12019: 0055e37d 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12019: 0055e3ad 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12020: 0099d7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12021: 0048cf1d 128 FUNC GLOBAL DEFAULT 12 cpu_mips_get_random │ │ │ │ 12022: 0099b8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12023: 008fc370 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_h │ │ │ │ 12024: 009c664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12025: 00632bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12025: 00632c29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12026: 00255a41 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12027: 009c7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12028: 0039863d 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12029: 00364645 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12030: 00339db5 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12031: 006219b5 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12031: 006219e5 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12032: 004194c1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12033: 00651461 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12033: 00651491 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12034: 0049d0d1 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_s │ │ │ │ 12035: 0098ebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12036: 00643cb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12037: 00638351 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12036: 00643ce1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12037: 00638381 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12038: 004a8135 128 FUNC GLOBAL DEFAULT 12 helper_psrlh │ │ │ │ 12039: 003f9d89 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12040: 0099f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12041: 003096e1 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12042: 006a03dd 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12042: 006a040d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12043: 009c5b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12044: 004b6621 184 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_w │ │ │ │ 12045: 009c5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12046: 009c538a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12047: 006a79fd 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12047: 006a7a2d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12048: 0099d64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12049: 00993530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12050: 0098c698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12051: 009c4fc8 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12052: 008fc2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_w │ │ │ │ 12053: 0099e96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12054: 00231fcd 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12061,57 +12061,57 @@ │ │ │ │ 12057: 0099a1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12058: 009c5e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12059: 00992f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12060: 009c5616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12061: 0099d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12062: 009c6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ 12063: 004a8089 24 FUNC GLOBAL DEFAULT 12 helper_psrlw │ │ │ │ - 12064: 0060dfad 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12064: 0060dfdd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12065: 008fbdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_b │ │ │ │ - 12066: 0068a1f5 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12066: 0068a225 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12067: 0099bb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12068: 0053f4e5 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12068: 0053f515 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12069: 009c5d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12070: 008fbc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_d │ │ │ │ 12071: 009c502d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12072: 0098ffa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12073: 00991134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12074: 008fbd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_h │ │ │ │ 12075: 0098b5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12076: 009c5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12077: 009c6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12078: 0025e211 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12079: 0039c319 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12080: 006a1d7d 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12081: 00633015 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12080: 006a1dad 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12081: 00633045 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12082: 009934a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12083: 009952b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12084: 009c726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12085: 009c5892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12086: 009939a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12087: 009c74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12088: 009c68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12089: 009c7724 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12090: 00463ff9 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12091: 00595f15 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12091: 00595f45 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12092: 009c61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 12093: 008fbcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_w │ │ │ │ - 12094: 00611401 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12095: 00619c91 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12094: 00611431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12095: 00619cc1 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12096: 009c6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12097: 009c622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12098: 0057a27d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12098: 0057a2ad 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12099: 00990424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12100: 005be185 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12100: 005be1b5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12101: 0099ff58 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12102: 008e7a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_nge │ │ │ │ 12103: 004c7279 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsun_df │ │ │ │ 12104: 008e60b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwfield │ │ │ │ 12105: 008e3458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_w │ │ │ │ - 12106: 0055c171 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12106: 0055c1a1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12107: 004a4e85 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_un │ │ │ │ 12108: 0099a7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12109: 0045c765 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12110: 009c6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12111: 008f1840 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_d │ │ │ │ 12112: 009c5280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12113: 00458505 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ @@ -12123,128 +12123,128 @@ │ │ │ │ 12119: 00332585 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12120: 009c7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12121: 0099efe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12122: 004b3d95 124 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_d │ │ │ │ 12123: 009c64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12124: 009c6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ 12125: 0048eb75 30 FUNC GLOBAL DEFAULT 12 helper_mtc0_config0 │ │ │ │ - 12126: 00615705 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12126: 00615735 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12127: 0048eb95 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_config2 │ │ │ │ 12128: 004b3b4d 380 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_h │ │ │ │ 12129: 004991a9 226 FUNC GLOBAL DEFAULT 12 helper_extr_w │ │ │ │ 12130: 009c6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ 12131: 0048ebad 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_config3 │ │ │ │ 12132: 008e86d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tchalt │ │ │ │ - 12133: 00575159 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12133: 00575189 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ 12134: 008e7b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngt │ │ │ │ 12135: 0048ebd5 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_config4 │ │ │ │ - 12136: 00696471 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12136: 006964a1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12137: 0048ebf1 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_config5 │ │ │ │ 12138: 009c72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12139: 003b23c5 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12140: 008f0298 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_s │ │ │ │ 12141: 009c566c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12142: 002801bd 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12143: 0098ec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12144: 009c65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12145: 0069e1c9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12145: 0069e1f9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12146: 008e5d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_context │ │ │ │ 12147: 00480c65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12148: 009c6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12149: 0066bde5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12150: 00543135 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12149: 0066be15 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12150: 00543165 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12151: 00991c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12152: 009c52f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12153: 006a934d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12153: 006a937d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12154: 009c6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12155: 009c5d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12156: 003f1f71 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12157: 005fd0dd 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 12158: 006a084d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12157: 005fd10d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12158: 006a087d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12159: 004b3cc9 204 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_w │ │ │ │ 12160: 009978dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12161: 00627799 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12161: 006277c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12162: 00245dd9 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12163: 00999164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12164: 008f60f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsun_df │ │ │ │ 12165: 00989f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12166: 009c73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12167: 009c70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12168: 00993340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12169: 00641159 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12170: 006a212d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12169: 00641189 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12170: 006a215d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12171: 008fc814 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_b │ │ │ │ 12172: 0098a0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12173: 0056b86d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12173: 0056b89d 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12174: 0099ac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12175: 008fc688 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_d │ │ │ │ 12176: 0048dcb9 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcbind │ │ │ │ 12177: 00263579 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12178: 0062510d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12179: 006991a1 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12178: 0062513d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12179: 006991d1 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12180: 00455115 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12181: 003e8c25 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12182: 0067c141 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12182: 0067c171 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12183: 008fc790 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_h │ │ │ │ 12184: 009c71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12185: 00610411 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12185: 00610441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12186: 0048f1a9 160 FUNC GLOBAL DEFAULT 12 helper_mftdsp │ │ │ │ - 12187: 00611299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12187: 006112c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12188: 0025e28d 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12189: 0098ba68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12190: 008faa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_d │ │ │ │ 12191: 0033ef8d 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12192: 009c508e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12193: 00669941 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12193: 00669971 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12194: 0098dc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12195: 0048a265 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12196: 00649a15 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12196: 00649a45 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12197: 009c54de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12198: 0098fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12199: 00999f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12200: 0068cbf9 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12200: 0068cc29 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12201: 008fab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_h │ │ │ │ - 12202: 00518f69 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12202: 00518f99 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12203: 009c7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12204: 0054e5e9 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12204: 0054e619 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12205: 009c70d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12206: 009c60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12207: 003eb0a1 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12208: 00666b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12208: 00666b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12209: 00374a99 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12210: 008fc70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_w │ │ │ │ - 12211: 0069d6e1 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12211: 0069d711 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12212: 00993390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12213: 0062e0c5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12213: 0062e0f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12214: 009c6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12215: 00901bc0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12216: 0099ebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12217: 006382d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12217: 00638309 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12218: 00258261 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12219: 006807c9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12219: 006807f9 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12220: 009c67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12221: 009c53b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12222: 009c5ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12223: 009c5f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12224: 0052b265 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12224: 0052b295 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12225: 008faab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_w │ │ │ │ 12226: 004a4081 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_seq │ │ │ │ 12227: 008a3074 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12228: 0099da4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12229: 00468501 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 12230: 0053981d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12231: 00664add 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12230: 0053984d 300 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 12231: 00664b0d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12232: 009c6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12233: 008e7afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_le │ │ │ │ 12234: 003744a5 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 12235: 0069ff19 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12236: 00665595 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12235: 0069ff49 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12236: 006655c5 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12237: 0042bf25 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12238: 0098e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12239: 005fe24d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12239: 005fe27d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12240: 009912c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12241: 00350a7d 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12242: 00989ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12243: 009c60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12244: 009c500a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12245: 00477301 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12246: 0098d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12259,588 +12259,588 @@ │ │ │ │ 12255: 009c7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12256: 009c62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12257: 00996998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12258: 003e6d01 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 12259: 009c5c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12260: 00498679 186 FUNC GLOBAL DEFAULT 12 helper_dpaqx_s_w_ph │ │ │ │ 12261: 009c6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12262: 007ad95c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12262: 007ad98c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12263: 009a37c4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12264: 008a2440 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12265: 008eb6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_eq │ │ │ │ 12266: 009c6762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12267: 009c74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12268: 0047268d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12269: 00993130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12270: 009c560a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12271: 0067bfd1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12271: 0067c001 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12272: 0098f9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12273: 0043f361 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12274: 00664b31 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12274: 00664b61 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12275: 003b02ed 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12276: 00471839 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ 12277: 008f16b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_d │ │ │ │ - 12278: 0061dfc5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12279: 00690599 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12278: 0061dff5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12279: 006905c9 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12280: 00991104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12281: 009c5e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12282: 00312975 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12283: 00472f15 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12284: 009c5688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12285: 0066c3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12285: 0066c41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12286: 009c52e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12287: 0062aaed 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12287: 0062ab1d 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12288: 0099f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12289: 008f010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_s │ │ │ │ 12290: 009c6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 12291: 0099e7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12292: 006a0445 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12292: 006a0475 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12293: 008a2e24 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12294: 009c61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 12295: 00993300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12296: 003ed9e5 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12297: 004839ad 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12298: 002ecda1 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12299: 0099f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12300: 0099474c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12301: 00398c6d 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12302: 006a6d5d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12302: 006a6d8d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12303: 009c7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12304: 009945ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12305: 009c5cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12306: 006713e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12306: 00671415 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12307: 008d0690 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12308: 005a3109 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12308: 005a3139 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12309: 002ec6ed 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12310: 0098f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12311: 00694801 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12311: 00694831 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12312: 00470b7d 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12313: 00378b05 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12314: 009c7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12315: 0063f3e1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12316: 007ad560 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12317: 00692ee5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12315: 0063f411 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12316: 007ad590 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12317: 00692f15 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12318: 0099d4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12319: 008a1d48 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12320: 009c6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12321: 008ea6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwi │ │ │ │ 12322: 009c5d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12323: 0098a19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12324: 008a376c 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12325: 0067a8d1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12325: 0067a901 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12326: 0099498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12327: 00548e0d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12327: 00548e3d 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12328: 008ea85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwr │ │ │ │ 12329: 00993ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12330: 0062a9cd 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12330: 0062a9fd 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12331: 009c668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12332: 009c6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12333: 0063fc25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12334: 0055f1a9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12333: 0063fc55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12334: 0055f1d9 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 12335: 008e2eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschedule │ │ │ │ - 12336: 0058f789 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12336: 0058f7b9 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12337: 00490b6d 2568 FUNC GLOBAL DEFAULT 12 mips_cpu_do_interrupt │ │ │ │ 12338: 00456dd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12339: 004250ad 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12340: 0069328d 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12340: 006932bd 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12341: 00258269 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12342: 0046bde1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12343: 008dbdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12344: 009a0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12345: 0099ebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12346: 009c5d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12347: 009c7838 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12348: 0065caa1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12348: 0065cad1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12349: 0098f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12350: 0027d055 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12351: 009c68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12352: 009c5112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12353: 00993d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12354: 0060fd09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12354: 0060fd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12355: 009c68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12356: 009c5552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12357: 00670c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12357: 00670c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12358: 003d3af1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12359: 009904d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12360: 0098b2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12361: 00670d91 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12362: 006af7d5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12361: 00670dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12362: 006af805 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12363: 009c72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12364: 006619d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12364: 00661a09 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12365: 009c67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12366: 009c60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12367: 00583369 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12368: 00666581 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12369: 00688aa1 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12367: 00583399 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12368: 006665b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12369: 00688ad1 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12370: 009c7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12371: 009a0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12372: 009c6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 12373: 00598d45 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12373: 00598d75 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12374: 0099c92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12375: 009c6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12376: 00995ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12377: 00480b91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12378: 0045ceb5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12379: 0099c4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12380: 00901b90 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12381: 003c0f01 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 12382: 0099d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12383: 00663841 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12383: 00663871 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12384: 0099d81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12385: 008db84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12386: 009c6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12387: 009c64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12388: 00689931 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12388: 00689961 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12389: 00421f39 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12390: 00501731 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ + 12390: 00501761 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ 12391: 003e915d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12392: 0099e020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12393: 0066fac9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12393: 0066faf9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12394: 0099fac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12395: 0060f36d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12396: 005cde59 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ - 12397: 00537f0d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 12395: 0060f39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12396: 005cde89 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12397: 00537f3d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12398: 00996ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12399: 005973b1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12399: 005973e1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12400: 0098f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12401: 008da328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12402: 00257105 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12403: 009c7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12404: 0098c014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12405: 0068ed0d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12405: 0068ed3d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12406: 0098a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12407: 0047931d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12408: 00477191 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12409: 00250fc1 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12410: 00841260 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12411: 00672969 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12411: 00672999 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12412: 009c61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12413: 009c737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12414: 005610d1 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12414: 00561101 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12415: 00994c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12416: 00991aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12417: 009c6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12418: 0062d3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12418: 0062d419 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12419: 00420299 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12420: 00991f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12421: 0099525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12422: 00258ab9 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12423: 00998c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12424: 009c60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12425: 00540e21 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12425: 00540e51 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12426: 008ef428 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_ps │ │ │ │ 12427: 0040e045 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12428: 00667551 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12428: 00667581 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12429: 009c5a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12430: 008ed9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklwd │ │ │ │ 12431: 0099fe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 12432: 0058e47d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12432: 0058e4ad 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12433: 003fff71 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12434: 00403bf9 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12435: 00225141 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12436: 009c7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12437: 006751bd 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12437: 006751ed 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12438: 0099fb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12439: 0099df28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12440: 004d9699 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ - 12441: 0064fa25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12442: 0052dea1 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12440: 004d96c9 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ + 12441: 0064fa55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12442: 0052ded1 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12443: 009c6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12444: 009c68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12445: 0042d8e5 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12446: 008f1528 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_d │ │ │ │ 12447: 009c66b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 12448: 002f36d1 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 12449: 006b2739 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12449: 006b2769 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12450: 00408801 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12451: 006aeba5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12451: 006aebd5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12452: 009c6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12453: 009c616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12454: 0062b025 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12455: 005799cd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12454: 0062b055 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12455: 005799fd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12456: 009c5830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ 12457: 0048ee79 74 FUNC GLOBAL DEFAULT 12 helper_mtc0_errctl │ │ │ │ - 12458: 006445cd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12458: 006445fd 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12459: 00470af1 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12460: 00487771 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 12461: 009c54da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12462: 009991d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12463: 0059ae7d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12463: 0059aead 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12464: 009c554c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12465: 0065c43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12465: 0065c46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12466: 008eff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_s │ │ │ │ 12467: 0098e73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12468: 006af9e1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12468: 006afa11 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12469: 009c6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12470: 009c6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12471: 0045b40d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12472: 00574799 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12472: 005747c9 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12473: 0048b585 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 12474: 006a92b9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12474: 006a92e9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12475: 00467b41 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12476: 0063b5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12477: 0065783d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12478: 0065c671 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12476: 0063b605 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12477: 0065786d 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12478: 0065c6a1 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12479: 008da2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12480: 009c74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 12481: 006896c1 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 12481: 006896f1 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 12482: 00995e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12483: 0098dd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12484: 00655df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12484: 00655e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12485: 00482a71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12486: 002980f9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12487: 009c67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12488: 00473f35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12489: 006a4e31 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12489: 006a4e61 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12490: 00336725 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12491: 009c6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12492: 0099eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12493: 00989824 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12494: 009c7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12495: 009c63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12496: 0061b55d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12496: 0061b58d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12497: 009c74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12498: 0062d155 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12498: 0062d185 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12499: 002be52d 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12500: 002945f5 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12501: 0061dced 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12501: 0061dd1d 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12502: 009c7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12503: 00256005 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12504: 004771ed 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12505: 0065e3b5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12505: 0065e3e5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12506: 0099f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12507: 009c6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12508: 0099ff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12509: 008e70ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_errctl │ │ │ │ 12510: 0098a758 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12511: 0060f769 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12511: 0060f799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12512: 009c556e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 12513: 00989444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12514: 009c735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12515: 009c720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12516: 0098d7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12517: 0063b6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12517: 0063b6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12518: 00996858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12519: 009c5b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12520: 008e77e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_sf │ │ │ │ 12521: 009c600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12522: 006a647d 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12523: 00690525 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12522: 006a64ad 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12523: 00690555 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12524: 00990ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12525: 00996d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12526: 009c5c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12527: 00259331 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12528: 009c7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12529: 0040ec0d 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12530: 008ebcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_le │ │ │ │ 12531: 009c6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12532: 0043d8e1 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12533: 009c557c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12534: 0052b3dd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12534: 0052b40d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12535: 009c5c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12536: 00631941 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12536: 00631971 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12537: 002b9795 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12538: 0099e93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12539: 0047163d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12540: 009c7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12541: 00296aa5 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12542: 00674d75 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12542: 00674da5 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12543: 00291f65 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12544: 00991424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12545: 009c5838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12546: 009c637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12547: 009c6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12548: 006706a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12549: 00670cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12550: 006ad0e5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12548: 006706d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12549: 00670d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12550: 006ad115 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12551: 008ebbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_lt │ │ │ │ 12552: 009c6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12553: 009c6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12554: 00536581 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12554: 005365b1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12555: 0099bdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12556: 0026dd81 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12557: 008e5138 132 OBJECT GLOBAL DEFAULT 24 helper_info_modsub │ │ │ │ 12558: 0098c310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12559: 009a0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12560: 009c6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12561: 0046b615 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12562: 00687991 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12562: 006879c1 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12563: 00474241 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12564: 00254859 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12565: 00604c5d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12566: 00649669 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12567: 0066f8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12565: 00604c8d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12566: 00649699 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12567: 0066f911 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12568: 0098e76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12569: 0056bc8d 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12569: 0056bcbd 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12570: 009c6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 12571: 00556935 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12571: 00556965 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12572: 009965d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12573: 008a1c78 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12574: 00993830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12575: 002c1579 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12576: 009c68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12577: 009c640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12578: 00311e8d 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12579: 0060f9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12579: 0060f9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12580: 003e1a25 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12581: 0098c350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12582: 009c5ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12583: 009b54d8 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12584: 005d41f1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12584: 005d4221 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12585: 0098bfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12586: 009c675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12587: 009c6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12588: 0069f1a9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12588: 0069f1d9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12589: 003cb6b9 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12590: 009c6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12591: 0063adb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12591: 0063ade9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12592: 003ff409 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12593: 009c59e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12594: 0066cde1 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12595: 00629d6d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12594: 0066ce11 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12595: 00629d9d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12596: 009c57f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12597: 008df41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12598: 0062d6ad 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12598: 0062d6dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12599: 00293d31 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12600: 00470bed 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12601: 0042b6d9 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12602: 009c57da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12603: 009c59e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12604: 006358c1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12604: 006358f1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12605: 008f3940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshiu │ │ │ │ 12606: 00376b49 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12607: 003cf53d 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12608: 009c631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12609: 009c6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12610: 002565e5 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12611: 0065d0e9 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12611: 0065d119 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12612: 003a1519 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12613: 008dee70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12614: 00486f71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12615: 0099b8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12616: 00638811 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12616: 00638841 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12617: 00482831 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12618: 0098c074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12619: 008da220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12620: 0098a05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12621: 008e7448 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_un │ │ │ │ 12622: 009c72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12623: 0099baec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12624: 0098a1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12625: 009c650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12626: 00542461 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12626: 00542491 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12627: 00427ccd 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12628: 0053f4d5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12628: 0053f505 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12629: 009c6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12630: 0098d3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12631: 0034a1f9 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12632: 006787a1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12633: 006aec29 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12632: 006787d1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12633: 006aec59 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12634: 0031ae01 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12635: 0043f699 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12636: 009c6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12637: 0046ae41 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12638: 0043f9dd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12639: 00992b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12640: 006a6f75 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12641: 0054e4e5 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12642: 0068ff21 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12643: 0055f6bd 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12640: 006a6fa5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12641: 0054e515 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12642: 0068ff51 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12643: 0055f6ed 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12644: 0098b3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12645: 0025fd2d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12646: 007ce7d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 12647: 006a6119 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12646: 007ce804 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12647: 006a6149 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12648: 0039d139 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12649: 0062ae11 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12649: 0062ae41 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12650: 0098dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12651: 003d61e5 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12652: 008a22ec 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12653: 0069399d 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12653: 006939cd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12654: 0040eef1 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12655: 00992980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12656: 009c64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12657: 009c5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ 12658: 008e3140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_maar │ │ │ │ - 12659: 00645c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12659: 00645c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12660: 00261cbd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12661: 00681441 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12661: 00681471 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12662: 003f9b3d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12663: 0030203d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12664: 003c0e39 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12665: 005a2eed 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12665: 005a2f1d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12666: 0089fe10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12667: 0040bff9 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12668: 009c6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12669: 009c7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12670: 009c5c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12671: 0099aa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12672: 0048afa1 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12673: 008a2fa8 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12674: 009c7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12675: 0059f289 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12675: 0059f2b9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12676: 0040b59d 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12677: 002b3f1d 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12678: 0099583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12679: 009c606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12680: 006746c9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12680: 006746f9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12681: 0047f0c5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12682: 0063b1b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12682: 0063b1e5 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12683: 008dfef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12684: 002420a9 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12685: 006a51d5 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12685: 006a5205 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12686: 009c5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12687: 009c5a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12688: 0098f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12689: 009946ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12690: 0099d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12691: 009914f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12692: 009c7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12693: 009c6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12694: 006409f9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12694: 00640a29 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12695: 009c61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12696: 009c7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12697: 00998b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12698: 00607211 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12698: 00607241 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12699: 004084e1 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 12700: 008eba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngle │ │ │ │ - 12701: 005f8315 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12701: 005f8345 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12702: 0099dfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12703: 00640489 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12703: 006404b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12704: 008a1d84 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12705: 006574dd 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12705: 0065750d 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12706: 009a042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12707: 0066c7fd 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12708: 00547d39 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12707: 0066c82d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12708: 00547d69 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12709: 009c5ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12710: 0098a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12711: 003404dd 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12712: 0065eb49 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12712: 0065eb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ 12713: 008f517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddr_q_df │ │ │ │ - 12714: 006a7931 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12714: 006a7961 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12715: 0047456d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12716: 008d6b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12717: 0024ef71 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12718: 009c62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12719: 0056fef5 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12719: 0056ff25 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12720: 00283569 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12721: 009c5b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12722: 002434c1 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12723: 008f3310 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvpe │ │ │ │ - 12724: 0064f231 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12725: 005969c9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12726: 005fd0c1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12724: 0064f261 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12725: 005969f9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12726: 005fd0f1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12727: 00398899 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12728: 0099c3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12729: 00293cbd 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12730: 009c725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12731: 006569d9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12731: 00656a09 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12732: 0042fcc1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12733: 0099cb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12734: 00993900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12735: 006623c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12735: 006623f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12736: 00994b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 12737: 00595fc5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12737: 00595ff5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12738: 003e6465 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12739: 009c61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12740: 003351dd 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12741: 004710c1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12742: 009c6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12743: 00994b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 12744: 00993360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12745: 009c6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12746: 003ee331 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12747: 0066c4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12747: 0066c4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12748: 009933c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12749: 00473db5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12750: 009c6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12751: 00404529 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12752: 0089fe04 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12753: 009c5e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12754: 008f80ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_shf_df │ │ │ │ 12755: 0026e54d 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12756: 00282bbd 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12757: 00680be5 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12758: 0066eda1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12759: 006400dd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12757: 00680c15 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12758: 0066edd1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12759: 0064010d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12760: 009901a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12761: 00629095 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12762: 0055f601 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12761: 006290c5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12762: 0055f631 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12763: 0098fd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12764: 0036169d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12765: 0052b2cd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12765: 0052b2fd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12766: 009c5406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12767: 009c60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12768: 0068ccc1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12768: 0068ccf1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12769: 0098cb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12770: 006579fd 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12771: 0055748d 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12770: 00657a2d 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12771: 005574bd 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12772: 008a33c0 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12773: 0068ec8d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12773: 0068ecbd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12774: 009c6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 12775: 00583af1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12775: 00583b21 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12776: 003f2765 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12777: 00553971 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12778: 00557369 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12777: 005539a1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12778: 00557399 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12779: 0049ab4d 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_d │ │ │ │ 12780: 00298115 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12781: 0043e439 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12782: 00612285 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12782: 006122b5 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12783: 00472e45 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12784: 0025eefd 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 12785: 00648545 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12785: 00648575 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12786: 00994c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12787: 00998524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12788: 002582b1 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12789: 002ef89d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12790: 0098f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12791: 008db198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12792: 006677a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12792: 006677d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12793: 0099561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12794: 00667155 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12794: 00667185 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12795: 009c593a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12796: 009c5e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12797: 00695a91 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12797: 00695ac1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12798: 00260901 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12799: 004736ed 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12800: 0049aa8d 192 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_s │ │ │ │ 12801: 002c1671 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12802: 002b48a1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12803: 0060cb7d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12803: 0060cbad 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12804: 002b94a5 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12805: 003c671d 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12806: 00515eed 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12806: 00515f1d 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12807: 008d71a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12808: 0099efd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12809: 008e049c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12810: 009c5031 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12811: 009c7442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12812: 00995f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12813: 002b7bb9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12814: 00608241 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12814: 00608271 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12815: 009c6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 12816: 003dffe9 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12817: 0054b0c5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12817: 0054b0f5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12818: 00989b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12819: 003d6dc9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12820: 002b52bd 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12821: 0025b615 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12822: 00541285 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12822: 005412b5 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12823: 0098cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 12824: 008d6968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 12825: 008dfde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 12826: 0040eb7d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 12827: 009c52dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 12828: 009c51d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 12829: 008dbae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 12830: 00396a61 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 12831: 00996038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 12832: 00630415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 12832: 00630445 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 12833: 009c63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 12834: 0067136d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 12835: 00596c3d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 12834: 0067139d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 12835: 00596c6d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 12836: 00471149 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 12837: 008db8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 12838: 009c5872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 12839: 009c71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 12840: 0098fc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 12841: 004740b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 12842: 009c5544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ @@ -12848,549 +12848,549 @@ │ │ │ │ 12844: 0098a56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 12845: 0036f121 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 12846: 0098a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 12847: 009927a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 12848: 004b1ac1 464 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_b │ │ │ │ 12849: 009c62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ 12850: 004b1dd9 118 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_d │ │ │ │ - 12851: 006aac49 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 12851: 006aac79 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 12852: 009936c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 12853: 009c730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 12854: 009c5228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 12855: 009c51f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 12856: 003e1101 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 12857: 00649aa5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 12857: 00649ad5 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 12858: 00993ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 12859: 009938d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 12860: 008eb9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_sf │ │ │ │ 12861: 004212fd 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 12862: 004b1c91 208 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_h │ │ │ │ 12863: 009c6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 12864: 0031beed 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 12865: 0049dcc1 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_ps │ │ │ │ 12866: 00440529 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 12867: 007e9050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 12867: 007e9080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 12868: 0025764d 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 12869: 008a2388 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 12870: 003c0dad 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 12871: 0025b521 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 12872: 009c549e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 12873: 00996478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 12874: 0043d7a1 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 12875: 0098d1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 12876: 009c6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 12877: 00631e25 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 12877: 00631e55 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 12878: 0098a1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 12879: 009c6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 12880: 009999a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 12881: 0098fec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 12882: 009c506c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 12883: 009c7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 12884: 009949cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 12885: 0062fd2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 12885: 0062fd5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 12886: 009c56f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 12887: 0099d62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 12888: 004b1d61 120 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_w │ │ │ │ 12889: 00989c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 12890: 008db114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 12891: 0067aea5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 12891: 0067aed5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 12892: 009c6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 12893: 009c6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 12894: 009c7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 12895: 0098e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 12896: 003f3319 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 12897: 00993380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 12898: 006b46f5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 12898: 006b4725 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 12899: 00495451 76 FUNC GLOBAL DEFAULT 12 get_cps_irq │ │ │ │ 12900: 00993bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 12901: 009c6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 12902: 006711c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 12902: 006711f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 12903: 009933a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 12904: 009978ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 12905: 00999ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 12906: 009c565c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 12907: 00995320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 12908: 0098fd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 12909: 009c73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12910: 0089fde0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 12911: 009c7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 12912: 0099f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 12913: 0044541d 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 12914: 00250a7d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 12915: 00330235 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 12916: 006a47c5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 12916: 006a47f5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 12917: 00224041 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 12918: 0099cafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 12919: 009c5ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 12920: 009c60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 12921: 008d6f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 12922: 0099fca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 12923: 0063b4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 12923: 0063b515 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 12924: 00994160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 12925: 0060416d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 12925: 0060419d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 12926: 00998974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 12927: 009c7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 12928: 00256b75 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 12929: 0060caed 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 12929: 0060cb1d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 12930: 009c63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 12931: 003ec055 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 12932: 009c654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 12933: 009c5542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 12934: 00680df5 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 12934: 00680e25 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 12935: 0098f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 12936: 00992e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 12937: 009c5bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 12938: 00994e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 12939: 009c6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 12940: 009a0eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 12941: 009c6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12942: 005802a1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 12942: 005802d1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 12943: 009a001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 12944: 002b5a91 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 12945: 0026130d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 12946: 006a3025 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 12946: 006a3055 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 12947: 0033d369 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 12948: 008f7a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_slli_df │ │ │ │ 12949: 0098c7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 12950: 003c9fdd 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 12951: 003bb171 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 12952: 00481d91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 12953: 002b3acd 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 12954: 00989e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 12955: 004749fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 12956: 006a03f5 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 12956: 006a0425 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 12957: 009c5b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 12958: 00632759 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 12958: 00632789 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 12959: 008e028c 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 12960: 00646eb1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 12960: 00646ee1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 12961: 00498b41 134 FUNC GLOBAL DEFAULT 12 helper_dpsq_sa_l_w │ │ │ │ 12962: 008f4c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_b │ │ │ │ - 12963: 00656869 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 12964: 00641351 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 12963: 00656899 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 12964: 00641381 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 12965: 00991924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ 12966: 008eb648 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_un │ │ │ │ 12967: 008f4ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_d │ │ │ │ - 12968: 0062b429 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ - 12969: 004fb0b1 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ + 12968: 0062b459 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 12969: 004fb0e1 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ 12970: 00340d6d 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 12971: 002b78c9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 12972: 0062da19 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 12973: 00610489 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 12974: 00690dc9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 12972: 0062da49 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 12973: 006104b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 12974: 00690df9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 12975: 008f4bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_h │ │ │ │ 12976: 00991e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 12977: 009c73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 12978: 0033a3a5 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 12979: 009c539a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 12980: 0066a0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 12980: 0066a0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 12981: 0049a5a5 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtps_pw │ │ │ │ 12982: 004508b1 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 12983: 00681141 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 12983: 00681171 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 12984: 003d9c99 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 12985: 004711d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 12986: 0098b6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 12987: 00998b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 12988: 00989884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 12989: 00675e41 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 12989: 00675e71 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 12990: 009c51c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 12991: 009c695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 12992: 004743d9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 12993: 0061e3b5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 12993: 0061e3e5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 12994: 002c0e05 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 12995: 008f4b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_w │ │ │ │ - 12996: 005016bd 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ + 12996: 005016ed 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ 12997: 008da538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 12998: 00995ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 12999: 009983c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13000: 0048e5cd 112 FUNC GLOBAL DEFAULT 12 helper_mtc0_entryhi │ │ │ │ 13001: 00999c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 13002: 009c5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13003: 0063bd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13004: 00659661 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13005: 0058260d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13003: 0063bdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13004: 00659691 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13005: 0058263d 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13006: 0048e9c1 52 FUNC GLOBAL DEFAULT 12 helper_mtc0_ebase │ │ │ │ 13007: 008eac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_di │ │ │ │ 13008: 009c6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13009: 008e1e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_sa_l_w │ │ │ │ 13010: 00348d85 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13011: 008d5a80 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13012: 0098b234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13013: 00610e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13013: 00610ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13014: 00419305 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13015: 0099c98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13016: 009c5b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13017: 0099c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13018: 0061a70d 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13018: 0061a73d 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13019: 0042c335 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13020: 008ef8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_ps │ │ │ │ - 13021: 0069e3c1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13021: 0069e3f1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13022: 0098feb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13023: 008db090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13024: 003d6291 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13025: 0099bdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13026: 00634a51 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13026: 00634a81 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13027: 009a0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13028: 009c6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13029: 009982e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13030: 00352829 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13031: 00989734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13032: 009c66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13033: 009c5352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13034: 0057a1cd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13034: 0057a1fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13035: 0025f039 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13036: 0061bbe9 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13036: 0061bc19 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13037: 009c5962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13038: 009c56ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13039: 009c53f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13040: 0048c495 148 FUNC GLOBAL DEFAULT 12 cpu_mips_stop_count │ │ │ │ 13041: 0048404d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13042: 00474c89 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13043: 003437d1 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13044: 0067dae5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13044: 0067db15 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13045: 00262285 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13046: 0066013d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13046: 0066016d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13047: 009c771c 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13048: 0057c1e5 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13048: 0057c215 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13049: 008ead00 132 OBJECT GLOBAL DEFAULT 24 helper_info_ei │ │ │ │ 13050: 0099e8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13051: 00645d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13051: 00645d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13052: 00299251 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13053: 004893b1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13054: 0099d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13055: 00993e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13056: 009c72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13057: 00655a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13057: 00655aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13058: 0047f75d 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13059: 0037416d 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13060: 0033db99 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13061: 009c6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 13062: 00613a49 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13063: 006601b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13062: 00613a79 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13063: 006601e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13064: 00334d09 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13065: 002665d1 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13066: 003bc8dd 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13067: 0099c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13068: 003369a1 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13069: 002957e1 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13070: 009c58b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13071: 004118f1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13072: 005fbd49 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13072: 005fbd79 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 13073: 009c51f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 13074: 00655aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13074: 00655add 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13075: 0043aadd 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13076: 0058edd9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13076: 0058ee09 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13077: 00991be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13078: 008deef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13079: 00280f99 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13080: 008eccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_nge │ │ │ │ 13081: 008da4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13082: 004854b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13083: 00481a91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13084: 00432b29 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13085: 0061b9e1 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13086: 005f8c9d 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13087: 0065d279 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13085: 0061ba11 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13086: 005f8ccd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13087: 0065d2a9 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13088: 003409dd 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13089: 0099b94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13090: 009c5d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13091: 0099a2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13092: 0099746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13093: 00405cd5 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13094: 0062d5d5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13095: 00671cfd 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13094: 0062d605 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13095: 00671d2d 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13096: 008ecbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngl │ │ │ │ - 13097: 0065c569 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13097: 0065c599 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13098: 00990274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13099: 0099d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 13100: 009c7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13101: 006173b1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13101: 006173e1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13102: 009c6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13103: 0098e528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ 13104: 008ece00 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngt │ │ │ │ - 13105: 005a71d5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13105: 005a7205 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13106: 002249a5 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13107: 00258cf1 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13108: 002b3689 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13109: 00614cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13109: 00614d01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13110: 00997acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13111: 009c63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13112: 002eb9fd 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13113: 009c6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13114: 009c5ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13115: 0046b675 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13116: 0054a7a5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13116: 0054a7d5 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13117: 009c6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13118: 009c7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13119: 0067b371 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13119: 0067b3a1 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13120: 004c05b5 780 FUNC GLOBAL DEFAULT 12 helper_msa_srari_df │ │ │ │ 13121: 0098fa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13122: 00496ad9 96 FUNC GLOBAL DEFAULT 12 cpu_type_supports_isa │ │ │ │ 13123: 009c5b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13124: 008f1b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_d │ │ │ │ 13125: 009c7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13126: 009c6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 13127: 00492d8d 220 FUNC GLOBAL DEFAULT 12 bl_gen_write_u32 │ │ │ │ - 13128: 00695aad 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13128: 00695add 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13129: 0099eee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13130: 009c6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 13131: 00635dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13132: 0064972d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13133: 005827f5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13131: 00635df5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13132: 0064975d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13133: 00582825 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13134: 009c66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13135: 003c5ae5 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13136: 0060ff25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 13137: 00807154 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 13136: 0060ff55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13137: 00807184 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 13138: 0099bb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13139: 0066ae51 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13140: 005447c5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13139: 0066ae81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13140: 005447f5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13141: 0099f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13142: 009c74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13143: 00258211 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13144: 00991184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13145: 00577fd9 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13145: 00578009 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13146: 008a1e18 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13147: 009c61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13148: 008a1c2c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13149: 008f05b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_s │ │ │ │ - 13150: 00546b0d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13150: 00546b3d 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13151: 0098e3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13152: 009a0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13153: 009c6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13154: 0098a4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13155: 0055e9e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13156: 00562b85 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13155: 0055ea11 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13156: 00562bb5 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13157: 0099ad34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13158: 005a498d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13159: 00681a91 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13158: 005a49bd 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13159: 00681ac1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13160: 009a0900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13161: 009c70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13162: 0066c1e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13162: 0066c211 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13163: 009c59f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13164: 0098c4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13165: 0099e52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13166: 009c755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13167: 004bea75 368 FUNC GLOBAL DEFAULT 12 helper_msa_ceqi_df │ │ │ │ 13168: 002c15c9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13169: 0068b54d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13169: 0068b57d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13170: 003e8ac1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13171: 009c71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13172: 0099e0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13173: 009c62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13174: 0089fd80 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13175: 0046129d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13176: 002fcba9 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13177: 009a0800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13178: 00583eed 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13178: 00583f1d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13179: 009c7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13180: 009c55b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13181: 003ed2dd 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13182: 0099cfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13183: 009c70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13184: 00474f49 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13185: 006b036d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13186: 006934ad 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13187: 0068122d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13185: 006b039d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13186: 006934dd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13187: 0068125d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13188: 009c69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13189: 009c6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13190: 005c9a1d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13190: 005c9a4d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13191: 00998964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13192: 009c5de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 13193: 009c6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13194: 0069d255 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13195: 006acd75 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13196: 0061ac3d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13197: 0067b96d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13198: 0059fbd1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13194: 0069d285 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13195: 006acda5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13196: 0061ac6d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13197: 0067b99d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13198: 0059fc01 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13199: 009c6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13200: 009998f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13201: 008ddd6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13202: 0098a0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13203: 0099477c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13204: 002600b9 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13205: 009c5086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13206: 009c5226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13207: 00615fcd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13207: 00615ffd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13208: 008f7d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceqi_df │ │ │ │ - 13209: 006aeb95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13209: 006aebc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13210: 004224ed 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13211: 0025ff7d 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13212: 006381e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13212: 00638219 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13213: 00992a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13214: 009c5d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13215: 0060d37d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13215: 0060d3ad 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13216: 0099efc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13217: 00649315 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13217: 00649345 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13218: 009960b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13219: 00590c19 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13219: 00590c49 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13220: 008a1bf0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13221: 009c6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13222: 008da430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13223: 00660c21 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13224: 006381ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13223: 00660c51 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13224: 006381dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13225: 009c6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13226: 0040cc49 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13227: 0067496d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13227: 0067499d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13228: 0048ef11 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datahi │ │ │ │ 13229: 003d3ec9 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13230: 0098d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13231: 007adaa0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13231: 007adad0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13232: 0098c480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13233: 0098b8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13234: 0098b978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13235: 0055c029 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13235: 0055c059 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13236: 00993e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13237: 0052330d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13237: 0052333d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13238: 002601ed 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13239: 00998ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13240: 00472791 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13241: 00497285 156 FUNC GLOBAL DEFAULT 12 helper_addq_s_ph │ │ │ │ 13242: 00998a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13243: 008de4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13244: 009c7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13245: 00646d6d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13245: 00646d9d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13246: 009914b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13247: 00990034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13248: 0046af29 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13249: 0057a245 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13250: 0062e289 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13249: 0057a275 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13250: 0062e2b9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13251: 0029925d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13252: 004be635 64 FUNC GLOBAL DEFAULT 12 helper_msa_bmzi_b │ │ │ │ 13253: 009c51e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13254: 002fc979 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13255: 009c6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13256: 009c57ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13257: 009c54b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13258: 0047301d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 13259: 008f38bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchi │ │ │ │ - 13260: 00680481 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13260: 006804b1 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13261: 009c69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13262: 00339b49 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 13263: 006147f1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13263: 00614821 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13264: 00492e69 160 FUNC GLOBAL DEFAULT 12 bl_gen_write_u64 │ │ │ │ 13265: 0098e488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13266: 005c84cd 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13266: 005c84fd 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13267: 003f2acd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13268: 009c5a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13269: 005d50f5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13269: 005d5125 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13270: 008e72bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datahi │ │ │ │ 13271: 009c587e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13272: 00992dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13273: 0098fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13274: 0098ec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13275: 009c5dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13276: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13277: 0065d961 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13278: 0067ba4d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13277: 0065d991 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13278: 0067ba7d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13279: 00996c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13280: 00998cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13281: 009988f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13282: 008d8b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13283: 006696cd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13283: 006696fd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13284: 00993ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13285: 00608121 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13285: 00608151 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13286: 009a0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13287: 00998b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13288: 0098dcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13289: 0098d22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13290: 0042c6e5 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13291: 009c5d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13292: 0098e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13293: 0099f750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13294: 004550a5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13295: 008dbb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13296: 00340b11 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13297: 009c69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13298: 008d8330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13299: 0098ab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13300: 00573431 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13300: 00573461 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13301: 0098a9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13302: 00699dd9 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13302: 00699e09 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13303: 009c63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13304: 0099bcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13305: 009c5a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13306: 008ed5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pshufh │ │ │ │ 13307: 0099504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ 13308: 00496ea9 108 FUNC GLOBAL DEFAULT 12 msa_reset │ │ │ │ - 13309: 0059851d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13309: 0059854d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13310: 0098ff34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13311: 00342c01 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ - 13312: 004d6805 10408 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ + 13312: 004d6805 10456 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ 13313: 009c59c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13314: 00994060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13315: 00999124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13316: 0098b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13317: 0068174d 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13318: 0060c259 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13317: 0068177d 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13318: 0060c289 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13319: 00399631 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13320: 00989d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13321: 009c61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13322: 009c5eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13323: 0069c881 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13323: 0069c8b1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13324: 002b3ecd 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13325: 00692b15 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13326: 006248d5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13325: 00692b45 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13326: 00624905 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13327: 002b4da9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13328: 00989c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13329: 009a024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13330: 00644ce9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13331: 0060d445 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13330: 00644d19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13331: 0060d475 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13332: 009c7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13333: 009c6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13334: 009c51ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13335: 00990394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13336: 009c73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13337: 00596619 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13337: 00596649 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13338: 009c6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13339: 0054f095 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13340: 0069f0c1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13341: 005a3555 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13339: 0054f0c5 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13340: 0069f0f1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13341: 005a3585 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13342: 0048a42d 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13343: 00996aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13344: 0031a821 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13345: 00383e59 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13346: 009c6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13347: 004173e9 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13348: 008a344c 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13349: 0059f4b1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13349: 0059f4e1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13350: 009c5db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13351: 009c7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13352: 0099512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13353: 0099ce50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13354: 00610f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13354: 00610fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13355: 0048c9f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13356: 009c6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13357: 005795c9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13357: 005795f9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13358: 009c61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 13359: 009984a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13360: 0098b718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13361: 006b646d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13361: 006b649d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ 13362: 00499d0d 244 FUNC GLOBAL DEFAULT 12 helper_cfc1 │ │ │ │ - 13363: 006ae971 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13364: 007e9158 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13363: 006ae9a1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13364: 007e9188 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13365: 009c7b03 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13366: 00695b7d 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13366: 00695bad 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13367: 00996f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13368: 00999b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13369: 009c59e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13370: 0099c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13371: 0099f110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13372: 009c672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13373: 00663751 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13373: 00663781 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13374: 003cb445 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13375: 009c5af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13376: 0054ea4d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13376: 0054ea7d 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13377: 008e0e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_ll │ │ │ │ 13378: 00341b59 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13379: 00424ffd 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13380: 002eb141 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13381: 00543b4d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13381: 00543b7d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13382: 003c0b65 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13383: 009c746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13384: 009c6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13385: 0063c16d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13385: 0063c19d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13386: 0098b998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13387: 008f871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_b │ │ │ │ 13388: 008f8590 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_d │ │ │ │ 13389: 009c500e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13390: 008a2dbc 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13391: 0098c6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13392: 008f8698 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_h │ │ │ │ @@ -13400,279 +13400,279 @@ │ │ │ │ 13396: 009c7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13397: 0046d3c1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13398: 009c62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13399: 0033887d 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13400: 009c6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13401: 009c53ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13402: 009a07a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13403: 00648fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13403: 00648fed 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13404: 009c55d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13405: 0069b781 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13406: 0064368d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13405: 0069b7b1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13406: 006436bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13407: 0099db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13408: 0098c738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13409: 0098a16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13410: 009c6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13411: 0099579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13412: 009c5b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 13413: 009c5bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13414: 0099e69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13415: 009c6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13416: 00341dd5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13417: 004627ad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13418: 008f8614 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_w │ │ │ │ 13419: 009c62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13420: 0098f1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13421: 0067bb2d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13421: 0067bb5d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13422: 0048eef9 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datalo │ │ │ │ 13423: 009c7739 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13424: 0058f0ad 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13424: 0058f0dd 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13425: 00489615 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13426: 009c62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13427: 00989794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13428: 00996128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13429: 002febb5 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13430: 00421cd1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13431: 00998cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13432: 009c6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13433: 009c692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13434: 006b43b1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13434: 006b43e1 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13435: 0025ee5d 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13436: 005d4071 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13436: 005d40a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13437: 0098c688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13438: 0049a739 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_d │ │ │ │ 13439: 003b7495 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13440: 009c52d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13441: 0054ba35 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13441: 0054ba65 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13442: 009926c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13443: 0099a744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13444: 00699915 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13444: 00699945 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13445: 00999d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13446: 00418629 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13447: 0049a8a1 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_l │ │ │ │ 13448: 009c63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13449: 0098c104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13450: 006ae9f5 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13451: 00680f4d 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13450: 006aea25 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13451: 00680f7d 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13452: 004825ed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13453: 00992b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13454: 0031ce21 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13455: 009c5a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13456: 00405b6d 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13457: 009c55f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13458: 009c642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13459: 009c5cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13460: 009c6e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13461: 0066b2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13461: 0066b2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13462: 009c69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13463: 0099c9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13464: 009c584c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13465: 00993bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13466: 0049a7ed 178 FUNC GLOBAL DEFAULT 12 helper_float_cvts_w │ │ │ │ 13467: 009c6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13468: 008e71b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datalo │ │ │ │ - 13469: 00581fb1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13469: 00581fe1 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13470: 009c63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13471: 009c587a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13472: 00543c11 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13472: 00543c41 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13473: 009c5eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13474: 00991dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13475: 009c6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13476: 0042c47d 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13477: 006654ad 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13477: 006654dd 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13478: 003e9a1d 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13479: 0054a631 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13479: 0054a661 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13480: 008df9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13481: 008ca5fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13482: 0059f111 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13483: 00612ff9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13482: 0059f141 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13483: 00613029 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13484: 009c5046 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13485: 009919f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13486: 0099c8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13487: 009c6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13488: 0099e090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13489: 0042dce9 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13490: 00501851 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ - 13491: 0057a15d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13492: 00651089 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13493: 006b1615 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13490: 00501881 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ + 13491: 0057a18d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13492: 006510b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13493: 006b1645 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13494: 009c6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13495: 0099488c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13496: 006b0199 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13496: 006b01c9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 13497: 008e65d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_count │ │ │ │ 13498: 008e41c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_ph │ │ │ │ - 13499: 00668531 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13500: 00616ca9 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13499: 00668561 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13500: 00616cd9 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13501: 008df314 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13502: 005569bd 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13502: 005569ed 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13503: 00991d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13504: 00996578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13505: 0098b6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13506: 00996808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13507: 0062d281 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13508: 005567ed 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13509: 0064c711 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13507: 0062d2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13508: 0055681d 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13509: 0064c741 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 13510: 0098b0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13511: 009c700e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13512: 005980b5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13512: 005980e5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13513: 0084b3ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13514: 0062b70d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13514: 0062b73d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13515: 009c51ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13516: 005486d9 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13516: 00548709 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13517: 004613f1 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13518: 0053f4b1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13518: 0053f4e1 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13519: 008ee090 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtb │ │ │ │ 13520: 009c6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13521: 00552b71 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13521: 00552ba1 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13522: 004a3951 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ole │ │ │ │ 13523: 009c66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13524: 00596cfd 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13525: 0067ab61 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 13526: 006a4fad 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 13527: 0053ce2d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 13524: 00596d2d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13525: 0067ab91 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13526: 006a4fdd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13527: 0053ce5d 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13528: 0098ed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13529: 0068fbad 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13529: 0068fbdd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13530: 008edf88 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgth │ │ │ │ 13531: 0048e4dd 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwctl │ │ │ │ 13532: 0049e1fd 204 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_d │ │ │ │ 13533: 0042c435 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13534: 009c5d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13535: 0022585d 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13536: 002bed01 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13537: 002fc955 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13538: 009c707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13539: 0040be6d 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13540: 007fac94 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13540: 007facc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13541: 004a34f5 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_olt │ │ │ │ 13542: 009c5620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13543: 00405689 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13544: 003393ad 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13545: 00616a2d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13546: 00582ae5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13545: 00616a5d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13546: 00582b15 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13547: 0040dc2d 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13548: 00996d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13549: 00681371 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13549: 006813a1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13550: 009c5908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13551: 009c536e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13552: 009c550c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13553: 0056fb91 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13553: 0056fbc1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13554: 008ede80 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtw │ │ │ │ 13555: 003eb525 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13556: 009c57a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13557: 00664dd5 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13557: 00664e05 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13558: 00991774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13559: 009c6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13560: 00992860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13561: 00462b65 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13562: 0099c6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13563: 0099e53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 13564: 0049a351 186 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_l │ │ │ │ - 13565: 006586b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13565: 006586e1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13566: 0098fde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13567: 005850a5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13567: 005850d5 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13568: 0049e2c9 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_s │ │ │ │ 13569: 0098fef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13570: 00996238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13571: 00902318 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13572: 009c7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13573: 009c51b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13574: 00661b39 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13574: 00661b69 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13575: 003a108d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ - 13576: 00501275 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ + 13576: 005012a5 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ 13577: 009a07d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13578: 00990354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13579: 00472921 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13580: 00668475 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13580: 006684a5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13581: 0098b364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ 13582: 0049a1e1 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_s │ │ │ │ - 13583: 0066c609 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13584: 00663289 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13585: 00529c59 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13586: 005bda61 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13583: 0066c639 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13584: 006632b9 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13585: 00529c89 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13586: 005bda91 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13587: 009c5bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13588: 00689605 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13588: 00689635 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13589: 00989500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13590: 005fcbc5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13590: 005fcbf5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13591: 0049a299 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_w │ │ │ │ 13592: 0025f791 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13593: 00557335 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13594: 0064cab5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ - 13595: 00506551 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ + 13593: 00557365 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13594: 0064cae5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13595: 00506581 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ 13596: 00999b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13597: 00529f65 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13597: 00529f95 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13598: 009c7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 13599: 0049b479 224 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_d │ │ │ │ - 13600: 00578625 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13600: 00578655 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13601: 004731b9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13602: 0061b8d9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13603: 00598385 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13602: 0061b909 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13603: 005983b5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13604: 00994c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13605: 004414c9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ 13606: 008e1460 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrdsp │ │ │ │ - 13607: 005955e9 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13607: 00595619 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13608: 00995e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13609: 00994e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13610: 009c7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13611: 009c67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13612: 009965c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13613: 00990174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13614: 003d42d5 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13615: 002b7f39 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13616: 0049b559 220 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_s │ │ │ │ 13617: 004cb92d 592 FUNC GLOBAL DEFAULT 12 helper_msa_flog2_df │ │ │ │ 13618: 0099fea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13619: 0048edc1 168 FUNC GLOBAL DEFAULT 12 helper_mttc0_debug │ │ │ │ - 13620: 0051fcd1 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13621: 006183fd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13620: 0051fd01 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13621: 0061842d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13622: 008d89e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13623: 0099ab54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13624: 009c5092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13625: 0025877d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13626: 0099add4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13627: 003ff419 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13628: 0061f8a5 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 13629: 005f5da9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 13628: 0061f8d5 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13629: 005f5dd9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 13630: 008d6548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13631: 009c6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13632: 003f3b51 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13633: 009a01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13634: 00639df9 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13634: 00639e29 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13635: 0099ccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13636: 002ebce5 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13637: 009c6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13638: 009a0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13639: 00556029 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13639: 00556059 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13640: 0098c410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13641: 009c6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13642: 0098fc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13643: 009c5afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13644: 0099e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13645: 008d81a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13646: 0051fd69 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13646: 0051fd99 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13647: 008a9c08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13648: 009c7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13649: 009c65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13650: 003f27d5 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13651: 006acbb5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13651: 006acbe5 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13652: 0099c1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13653: 009c7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13654: 0098da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13655: 00992a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13656: 002efa11 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13657: 00998834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13658: 009a0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13659: 009c7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13660: 006a2ec5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13661: 006b623d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13660: 006a2ef5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13661: 006b626d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13662: 0098b728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13663: 0025e569 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13664: 009c67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13665: 0099798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ 13666: 008ea22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_debug │ │ │ │ - 13667: 0066f8a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13667: 0066f8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13668: 009c5c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13669: 0046d2c5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13670: 002640a1 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13671: 00496ffd 40 FUNC GLOBAL DEFAULT 12 helper_absq_s_w │ │ │ │ 13672: 00999b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13673: 0041495d 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 13674: 00999f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ @@ -13686,23 +13686,23 @@ │ │ │ │ 13682: 009c6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 13683: 0098b8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13684: 0089c9f0 52 OBJECT GLOBAL DEFAULT 21 vmstate_mips_cpu │ │ │ │ 13685: 009c7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13686: 0049fa3d 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_eq │ │ │ │ 13687: 0099f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13688: 00997288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 13689: 00687a8d 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13689: 00687abd 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13690: 00997148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13691: 009961b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13692: 009c6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13693: 003c0cad 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 13694: 009c5142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13695: 006653c9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13695: 006653f9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13696: 009c6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13697: 00694761 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13697: 00694791 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13698: 00288d25 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13699: 009c7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13700: 009c5910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13701: 004c7065 76 FUNC GLOBAL DEFAULT 12 helper_msa_fceq_df │ │ │ │ 13702: 0099e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13703: 009c7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13704: 00995e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -13716,315 +13716,315 @@ │ │ │ │ 13712: 0099c54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13713: 0040e6b5 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13714: 0098bd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13715: 008de528 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13716: 0098ebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13717: 0098fe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13718: 009c7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13719: 00696869 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13719: 00696899 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13720: 009c624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13721: 009c5346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13722: 003eb325 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13723: 0025c5fd 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13724: 009c51ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13725: 0099cda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13726: 0042a6f1 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13727: 0040caa9 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13728: 004d9709 62 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ - 13729: 005e6865 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13728: 004d9739 62 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ + 13729: 005e6895 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13730: 009c52d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13731: 0099a7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13732: 00989b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13733: 009987d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13734: 0063308d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13734: 006330bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13735: 0099f010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13736: 00250979 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13737: 00624455 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 13738: 006afc41 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13737: 00624485 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13738: 006afc71 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13739: 003c38c5 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13740: 009c6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13741: 00252321 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13742: 009c5078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13743: 009c59d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13744: 009c65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13745: 006a4c89 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13745: 006a4cb9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13746: 00348315 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13747: 0099af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13748: 008a1d28 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13749: 002925dd 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13750: 009c5390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13751: 009c664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13752: 009c5e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13753: 00991964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13754: 00666b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13755: 006ad281 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13756: 005fc51d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13757: 00572469 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13754: 00666b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13755: 006ad2b1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13756: 005fc54d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13757: 00572499 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13758: 009c5950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13759: 009c6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13760: 009911e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13761: 006949d1 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13761: 00694a01 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13762: 00253b91 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13763: 0058a9ed 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13763: 0058aa1d 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13764: 009c743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13765: 00997008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13766: 0043a7c9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13767: 0098d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13768: 008f850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_move_v │ │ │ │ 13769: 00999ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13770: 00544849 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13770: 00544879 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13771: 0099fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13772: 00999304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13773: 0069a189 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13773: 0069a1b9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13774: 009c6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13775: 009c6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13776: 009c6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13777: 009c6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13778: 009c679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13779: 004507dd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13780: 009c7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13781: 009957fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13782: 0032f1d9 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13783: 0065f221 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13783: 0065f251 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13784: 009c59aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13785: 005193dd 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13785: 0051940d 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13786: 008e17fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phl │ │ │ │ 13787: 0033493d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13788: 00995e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13789: 002259a9 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 13790: 009c6b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13791: 003d6181 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13792: 009c6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13793: 0069eee1 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13793: 0069ef11 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13794: 008e1778 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phr │ │ │ │ 13795: 009956ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13796: 008a286c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13797: 00671fad 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13797: 00671fdd 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13798: 003f36f1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13799: 004192a5 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13800: 006a4ed1 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13800: 006a4f01 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13801: 009a08d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13802: 0089b904 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13803: 006937b5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13803: 006937e5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13804: 0098d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13805: 00441771 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13806: 005d07c1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13806: 005d07f1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13807: 009c6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13808: 0099f100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 13809: 00455109 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13810: 00497049 40 FUNC GLOBAL DEFAULT 12 helper_addqh_r_ph │ │ │ │ 13811: 0025f261 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 13812: 009c72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13813: 00999964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 13814: 0048962d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 13815: 00484f71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 13816: 009a0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 13817: 009c725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13818: 00656089 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 13818: 006560b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 13819: 00470ba1 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 13820: 009c745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 13821: 0066d801 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 13821: 0066d831 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 13822: 00990184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 13823: 00996988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 13824: 0089fd2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 13825: 003b1fd9 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 13826: 00597759 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 13826: 00597789 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 13827: 0044feb1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 13828: 0098cb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 13829: 009c50e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 13830: 0062dd9d 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 13830: 0062ddcd 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 13831: 009c6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 13832: 009c711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 13833: 009c7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 13834: 00635c81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 13834: 00635cb1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 13835: 009c7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 13836: 009c79d0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 13837: 00616159 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 13837: 00616189 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 13838: 009c7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 13839: 0063237d 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 13839: 006323ad 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 13840: 0098eb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 13841: 00683011 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 13841: 00683041 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 13842: 009c6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 13843: 003fea79 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 13844: 00472ab1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 13845: 0099c94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 13846: 0099aaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 13847: 00225989 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 13848: 0040bac5 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 13849: 009c6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 13850: 009c6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 13851: 0099f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 13852: 006af919 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 13852: 006af949 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 13853: 00993df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 13854: 0099e8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 13855: 00467b05 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 13856: 0060f511 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 13856: 0060f541 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 13857: 009c5852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 13858: 009c5b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 13859: 009c65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 13860: 00336251 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 13861: 0098c2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 13862: 00271e81 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 13863: 009c6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 13864: 009c5522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 13865: 0043a931 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 13866: 008e76dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ole │ │ │ │ 13867: 009c584a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 13868: 00672235 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 13869: 00673e35 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 13868: 00672265 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 13869: 00673e65 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 13870: 0099b9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 13871: 009c6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 13872: 009c6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 13873: 00334f19 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 13874: 003f3aa1 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 13875: 00473349 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 13876: 00261929 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 13877: 004caf05 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_u_df │ │ │ │ - 13878: 00553d4d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 13878: 00553d7d 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 13879: 0099a764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 13880: 00631051 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 13881: 00543a85 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 13880: 00631081 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 13881: 00543ab5 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 13882: 009c51ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 13883: 009c5434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 13884: 00691701 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 13885: 0063cea9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 13884: 00691731 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 13885: 0063ced9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 13886: 0048e63d 160 FUNC GLOBAL DEFAULT 12 helper_mttc0_entryhi │ │ │ │ 13887: 009c61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 13888: 00319d25 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 13889: 009c52f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 13890: 00257bbd 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 13891: 002972e1 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 13892: 009c69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 13893: 002f85e5 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 13894: 00998924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 13895: 008e75d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_olt │ │ │ │ 13896: 004620c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 13897: 00595779 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 13898: 0066c019 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 13897: 005957a9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 13898: 0066c049 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 13899: 009962b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 13900: 008e686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsctl │ │ │ │ 13901: 00401995 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 13902: 009c4eb0 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 13903: 006b13f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 13903: 006b1429 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ 13904: 008f9400 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xor_v │ │ │ │ - 13905: 00686d4d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 13905: 00686d7d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 13906: 009c6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 13907: 009a378c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 13908: 0041a36d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 13909: 009c6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 13910: 009c5208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 13911: 0048684d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 13912: 00993d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 13913: 009c52ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 13914: 00636709 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 13914: 00636739 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 13915: 0099da9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 13916: 0059a7f1 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 13916: 0059a821 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 13917: 009c53d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 13918: 0063cd81 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 13918: 0063cdb1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 13919: 009c714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 13920: 0099bccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 13921: 0042fbbd 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 13922: 00999074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 13923: 0061a305 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 13924: 0068c489 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 13925: 00616709 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 13923: 0061a335 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 13924: 0068c4b9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 13925: 00616739 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 13926: 009c6e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 13927: 00487679 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 13928: 00680a41 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 13928: 00680a71 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 13929: 002ebb79 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 13930: 009c68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 13931: 0029436d 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 13932: 0048b84d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 13933: 00639cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 13933: 00639ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 13934: 00450811 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 13935: 003e0b81 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 13936: 009c6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 13937: 0098d8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 13938: 006668fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 13938: 0066692d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 13939: 00335cdd 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 13940: 0048a465 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 13941: 00467c09 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 13942: 009c68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 13943: 00990fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 13944: 0064a265 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 13945: 0061116d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 13944: 0064a295 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 13945: 0061119d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 13946: 0047099d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 13947: 0099ade4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 13948: 0098ead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 13949: 004801c9 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 13950: 009c5d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 13951: 0063911d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 13951: 0063914d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 13952: 0099775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 13953: 00996ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 13954: 0099c07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 13955: 0048663d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 13956: 009c6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 13957: 008dd088 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 13958: 009c7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 13959: 0099cacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ - 13960: 005f7ffd 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 13961: 0055fa59 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 13960: 005f802d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 13961: 0055fa89 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 13962: 0047cda1 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 13963: 0098e328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 13964: 009c6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 13965: 00408499 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 13966: 0099d4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 13967: 008a9ca8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 13968: 0088fb68 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 13969: 0084dab0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 13970: 009c4b34 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr31 │ │ │ │ - 13971: 0069fc41 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 13972: 006a5a8d 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 13971: 0069fc71 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 13972: 006a5abd 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 13973: 0098f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 13974: 00462e95 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 13975: 009c698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ 13976: 00497b05 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbl │ │ │ │ - 13977: 006afe61 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 13978: 00668175 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 13979: 00571761 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 13977: 006afe91 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 13978: 006681a5 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 13979: 00571791 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 13980: 0099b91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 13981: 008e5450 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_ph_w │ │ │ │ 13982: 00998f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 13983: 0051b585 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 13983: 0051b5b5 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 13984: 004486f5 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 13985: 009c6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 13986: 00999524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 13987: 0061cbf9 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 13987: 0061cc29 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 13988: 00497b15 18 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbr │ │ │ │ 13989: 0046871d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 13990: 005cf38d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 13991: 00655cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 13990: 005cf3bd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 13991: 00655cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 13992: 009c531a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 13993: 0046d64d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 13994: 008df398 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 13995: 00646049 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 13996: 005a682d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 13995: 00646079 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 13996: 005a685d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 13997: 009c585c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 13998: 009c56ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 13999: 0047fc69 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14000: 0026e6c5 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14001: 00991734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 14002: 0053ffa1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14003: 0061cb75 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14002: 0053ffd1 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14003: 0061cba5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14004: 00414ffd 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14005: 009c5b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14006: 009c6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14007: 009c6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14008: 0066ca55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14008: 0066ca85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14009: 008a24ac 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14010: 0099a134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14011: 005f6b81 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14012: 00677c21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14011: 005f6bb1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14012: 00677c51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14013: 004a0d39 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_le │ │ │ │ 14014: 00991494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14015: 00989e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14016: 00361691 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14017: 0099c58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14018: 008d4a50 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14019: 00564339 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14019: 00564369 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14020: 009c5e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14021: 0099cf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14022: 0033a53d 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14023: 009c585e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14024: 008fa81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_b │ │ │ │ 14025: 0098dc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14026: 003616a5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ @@ -14034,149 +14034,149 @@ │ │ │ │ 14030: 003e6495 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14031: 0098bb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14032: 008fa798 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_h │ │ │ │ 14033: 009949bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14034: 00996a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14035: 0098a03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14036: 009c6ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14037: 00613241 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14037: 00613271 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14038: 00291081 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14039: 004a0a25 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_lt │ │ │ │ 14040: 0040e179 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14041: 003e15c9 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14042: 0048db29 12 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeopt │ │ │ │ 14043: 008dbbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14044: 0098d21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14045: 0068abb1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14046: 00604e15 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14047: 005425bd 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14045: 0068abe1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14046: 00604e45 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14047: 005425ed 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14048: 0099f270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14049: 0069e2c1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14050: 0059fbb1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14049: 0069e2f1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14050: 0059fbe1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14051: 0047104d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14052: 00669609 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14052: 00669639 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14053: 008fa714 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_w │ │ │ │ 14054: 004be7e9 320 FUNC GLOBAL DEFAULT 12 helper_msa_addvi_df │ │ │ │ - 14055: 007faccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14056: 0065e0c5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14055: 007facfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14056: 0065e0f5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14057: 009c5ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14058: 009c6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14059: 009c70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14060: 00995330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14061: 00282295 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14062: 008dd7c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14063: 009c669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14064: 00998314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14065: 009c55aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14066: 002946a1 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14067: 00548149 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14068: 007e9038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14067: 00548179 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14068: 007e9068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14069: 009c6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14070: 00419169 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14071: 005410a1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14071: 005410d1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14072: 00995dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14073: 009c670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14074: 006524ad 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14074: 006524dd 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14075: 003fff81 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14076: 0098a20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14077: 008a2d10 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14078: 00646819 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14078: 00646849 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14079: 0099f280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14080: 00487735 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14081: 0099791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 14082: 0054ef09 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14082: 0054ef39 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14083: 003c5b11 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14084: 00670ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14084: 00670af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14085: 009c5992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14086: 008d4844 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14087: 009c656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14088: 0058d03d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14088: 0058d06d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14089: 009c5dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14090: 009990c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14091: 009c7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14092: 009c501e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14093: 00997adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14094: 00604f3d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14094: 00604f6d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14095: 009c5e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14096: 00993150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14097: 00696841 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14097: 00696871 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14098: 0029a0e9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14099: 009c73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14100: 009c74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14101: 003d611d 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14102: 006a86f1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14102: 006a8721 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14103: 009c6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14104: 008ddef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14105: 009c5d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14106: 009c6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14107: 0099dc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14108: 006a82c1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14108: 006a82f1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14109: 002e2cfd 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14110: 003346cd 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14111: 006a8439 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14112: 0054f565 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14111: 006a8469 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14112: 0054f595 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14113: 0098c6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14114: 0058ee4d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14114: 0058ee7d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14115: 00993650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14116: 009c5ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14117: 0048c1b5 240 FUNC GLOBAL DEFAULT 12 cpu_mips_get_count │ │ │ │ 14118: 00998334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14119: 003d4545 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14120: 009a0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14121: 0098a12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14122: 0064fdc9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14122: 0064fdf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14123: 00261d69 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14124: 0081eb64 60732 OBJECT GLOBAL DEFAULT 21 mips_builtin_opcodes │ │ │ │ 14125: 00995e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14126: 0098d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14127: 00440451 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14128: 009c5ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14129: 0069c985 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14130: 0063ae31 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14129: 0069c9b5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14130: 0063ae61 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ 14131: 008fe80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_b │ │ │ │ - 14132: 0061c451 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14132: 0061c481 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14133: 0099e63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14134: 003986a1 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14135: 003f29f9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14136: 00682381 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14137: 00613089 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14136: 006823b1 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14137: 006130b9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14138: 009998e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14139: 008fe680 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_d │ │ │ │ 14140: 002f1d81 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14141: 005232d5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14141: 00523305 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14142: 0099b92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14143: 009c6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14144: 009c6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14145: 008e7028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_performance0 │ │ │ │ 14146: 003d4649 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14147: 0099584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14148: 008fe788 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_h │ │ │ │ 14149: 0099e828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14150: 003f28fd 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14151: 00524399 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14151: 005243c9 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14152: 003d4399 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14153: 00991b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14154: 009c610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14155: 0098dafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14156: 00685ced 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14157: 0078d12c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14156: 00685d1d 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14157: 0078d15c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14158: 0099ac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14159: 0046db9d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14160: 008a36e0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14161: 009c5562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14162: 009c71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14163: 0042c265 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14164: 009c6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14165: 009c5cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14166: 003525f5 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14167: 009c5824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14168: 009a0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14169: 008fe704 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_w │ │ │ │ 14170: 009c51be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14171: 005410e1 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14171: 00541111 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14172: 0026ca3d 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14173: 00258251 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14174: 0048bc05 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14175: 009c59f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14176: 00489f2d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14177: 009c62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14178: 008e14e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rddsp │ │ │ │ @@ -14186,302 +14186,302 @@ │ │ │ │ 14182: 009c6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14183: 00339ec5 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14184: 0048ed01 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchhi │ │ │ │ 14185: 009c50c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14186: 009c623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14187: 0099c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14188: 003ec1d5 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14189: 006aeb85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14189: 006aebb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14190: 0099f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14191: 00377351 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14192: 008a239c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14193: 003fff5d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14194: 0098fd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14195: 009c728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14196: 009993b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14197: 0027e519 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14198: 00663c81 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14198: 00663cb1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14199: 002582b9 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14200: 006acf59 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14200: 006acf89 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14201: 009c6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14202: 009c72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14203: 009c63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14204: 003f3801 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14205: 0063b9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14205: 0063ba01 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14206: 009c5056 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14207: 009c5182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14208: 00691535 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14208: 00691565 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14209: 009c7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14210: 0099d41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14211: 009c6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14212: 009a3774 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14213: 00258ce9 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14214: 00998f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14215: 0062d895 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14216: 006686dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14215: 0062d8c5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14216: 0066870d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14217: 00995f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14218: 009c6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14219: 0054f5e1 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14220: 005f6a5d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14219: 0054f611 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14220: 005f6a8d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14221: 009c5a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14222: 005798a1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14222: 005798d1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14223: 009c7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14224: 0048eca1 34 FUNC GLOBAL DEFAULT 12 helper_mthc0_maar │ │ │ │ 14225: 009993a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14226: 009c6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14227: 009c6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14228: 0024fbfd 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14229: 0062960d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14229: 0062963d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14230: 0099d3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14231: 009c5728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14232: 006865ed 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14232: 0068661d 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14233: 009c6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14234: 009c489c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14235: 006718a9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14235: 006718d9 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14236: 002e39c5 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14237: 0078d128 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14237: 0078d158 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14238: 00456a65 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14239: 0098edc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14240: 0099f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14241: 002b3899 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14242: 009c65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14243: 002e5f1d 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14244: 009c7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14245: 00263479 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14246: 00226e41 6 FUNC GLOBAL DEFAULT 12 print_insn_little_mips │ │ │ │ 14247: 0044283d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14248: 0040244d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14249: 00998a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 14250: 0065eda1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14250: 0065edd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14251: 0098d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14252: 006acf65 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14253: 005bf609 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14254: 0064a371 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14252: 006acf95 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14253: 005bf639 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14254: 0064a3a1 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14255: 00992ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 14256: 006639a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14257: 0067b3e1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14256: 006639d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14257: 0067b411 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14258: 009c6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14259: 0099b6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14260: 009c60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14261: 0046e7f9 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14262: 0063f059 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14262: 0063f089 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14263: 004c4781 2672 FUNC GLOBAL DEFAULT 12 helper_msa_msub_q_df │ │ │ │ 14264: 0048ad7d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14265: 00999e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14266: 00998194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14267: 006ac591 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14267: 006ac5c1 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14268: 009c5a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14269: 002e9601 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14270: 009957dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14271: 0043ee99 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14272: 00990f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14273: 009c6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14274: 009c6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14275: 003c4efd 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14276: 004a104d 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_f │ │ │ │ - 14277: 00546695 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14277: 005466c5 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14278: 009c5c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_LEDS_DSTATE │ │ │ │ 14279: 009c67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14280: 009894b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14281: 0099ce40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14282: 0099514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14283: 009c70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14284: 0099e7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14285: 0061aa3d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14285: 0061aa6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14286: 009c5d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14287: 0098fbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14288: 0069c47d 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14289: 0052e7b9 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14288: 0069c4ad 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14289: 0052e7e9 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14290: 002565a1 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14291: 004195cd 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14292: 00483829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14293: 009c7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14294: 0098a11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14295: 0066225d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14295: 0066228d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14296: 009c5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14297: 009c5e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14298: 0042d549 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14299: 00263cb5 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14300: 00541161 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14300: 00541191 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14301: 009c6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14302: 00546749 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14303: 00622321 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14302: 00546779 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14303: 00622351 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14304: 002720dd 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14305: 0026ccb1 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14306: 00993030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14307: 00459be9 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14308: 009c6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14309: 0066d795 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14309: 0066d7c5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14310: 009c6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14311: 009c63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14312: 008e52c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_qb_ph │ │ │ │ 14313: 009c5282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14314: 0053f4a1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14314: 0053f4d1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14315: 009904e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 14316: 0060e63d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14317: 0055934d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14316: 0060e66d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14317: 0055937d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14318: 0098b170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14319: 003dd241 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14320: 00398f81 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14321: 009c5242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14322: 00536579 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14323: 00695cc9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14322: 005365a9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14323: 00695cf9 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14324: 009c718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14325: 0099ae94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14326: 005783ad 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14326: 005783dd 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14327: 0098f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14328: 00999044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14329: 0099cf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14330: 00998d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14331: 00557f29 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14331: 00557f59 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14332: 009c675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14333: 00999b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14334: 0054f13d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14334: 0054f16d 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14335: 008e87e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschedule │ │ │ │ 14336: 0099c12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14337: 0026da61 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14338: 009c4eec 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14339: 004a03d9 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_sf │ │ │ │ - 14340: 0054f621 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 14341: 0068967d 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 14340: 0054f651 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14341: 006896ad 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 14342: 0043a895 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14343: 008f39c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshi │ │ │ │ 14344: 009968c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14345: 009c6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14346: 0068f295 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14346: 0068f2c5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14347: 008ecae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngle │ │ │ │ - 14348: 0060f6f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14348: 0060f721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14349: 003d6921 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14350: 009c58c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14351: 002b39b5 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14352: 009c5ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14353: 004bc34d 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_b │ │ │ │ 14354: 004bc4cd 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_d │ │ │ │ - 14355: 005bc789 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14356: 00579ab5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14355: 005bc7b9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14356: 00579ae5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14357: 004bc40d 132 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_h │ │ │ │ 14358: 009c6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14359: 0045a2ad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14360: 0033f1bd 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14361: 0040ebc5 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ 14362: 0048eced 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchlo │ │ │ │ - 14363: 0062ce85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14363: 0062ceb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14364: 009c5716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14365: 00993920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14366: 0098a698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 14367: 0098c290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14368: 009c6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14369: 003e2581 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 14370: 00574959 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14370: 00574989 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14371: 004859e5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14372: 0049f695 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_f │ │ │ │ 14373: 004bc491 58 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_w │ │ │ │ - 14374: 0055e9b9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14374: 0055e9e9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14375: 0099f6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14376: 00991d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14377: 00639c75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14378: 0055f0a9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14377: 00639ca5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14378: 0055f0d9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14379: 0043a7f9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14380: 009c575a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14381: 003b2425 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14382: 008e1d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_sa_l_w │ │ │ │ - 14383: 0059ebc5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14384: 00696069 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14383: 0059ebf5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14384: 00696099 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14385: 008a2284 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14386: 008a3518 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14387: 00991834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14388: 0098cb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14389: 007ce7e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14389: 007ce810 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14390: 00997058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14391: 005c3a69 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14391: 005c3a99 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14392: 009c6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14393: 0064dff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 14394: 007fac68 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14395: 007ce7dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14393: 0064e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14394: 007fac98 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14395: 007ce80c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14396: 009953e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14397: 0053fccd 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14398: 006940c1 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14399: 0060f859 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14397: 0053fcfd 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14398: 006940f1 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14399: 0060f889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14400: 009c5f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14401: 005992b5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14401: 005992e5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14402: 009c74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14403: 009c53a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14404: 0068554d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14404: 0068557d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14405: 004a83bd 124 FUNC GLOBAL DEFAULT 12 helper_pasubub │ │ │ │ 14406: 009c50a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14407: 008d9224 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14408: 009a0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14409: 009b5430 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14410: 009c63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14411: 003d4855 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14412: 0057315d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14412: 0057318d 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14413: 009c67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14414: 00485809 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14415: 003c0e8d 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14416: 0098c114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14417: 009c71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14418: 008dd10c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14419: 00989424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14420: 00991464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14421: 009935f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14422: 004572a5 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14423: 009893d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14424: 0054e58d 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14424: 0054e5bd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14425: 00488dd1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14426: 009c57c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14427: 0098fe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14428: 009c579c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14429: 003e8dad 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14430: 009c5e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14431: 009947ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14432: 0063bbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14432: 0063bbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14433: 009931b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14434: 006630c5 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14434: 006630f5 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14435: 008db954 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14436: 0098e4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14437: 0099ac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14438: 009949ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14439: 00690589 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14439: 006905b9 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14440: 009c6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14441: 009c54d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14442: 009c604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14443: 008eb438 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_nge │ │ │ │ 14444: 009c735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14445: 0049f84d 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_un │ │ │ │ 14446: 002f8b55 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14447: 009c6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14448: 00480951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14449: 0099d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14450: 007ad958 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14450: 007ad988 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14451: 002c225d 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14452: 009c51da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14453: 008eb330 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngl │ │ │ │ 14454: 0043a715 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14455: 0066aacd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14455: 0066aafd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14456: 004c6d89 208 FUNC GLOBAL DEFAULT 12 helper_msa_insve_df │ │ │ │ 14457: 00996458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14458: 00660ce1 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14458: 00660d11 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14459: 0043ed21 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14460: 009041fc 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14461: 0099e4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14462: 009c5498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14463: 0099bc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14464: 00994f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14465: 008eb540 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngt │ │ │ │ 14466: 009c676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14467: 00298149 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 14468: 00455465 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14469: 0060cd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14469: 0060cd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14470: 00225055 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14471: 00258411 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ 14472: 008f3c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_maccu │ │ │ │ - 14473: 0063e835 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14474: 0065f161 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14475: 0069cc15 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14476: 0054f75d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14473: 0063e865 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14474: 0065f191 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14475: 0069cc45 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14476: 0054f78d 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14477: 009983e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14478: 004895a1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14479: 009c6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14480: 0099dc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14481: 00451119 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 14482: 009a0ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 14483: 00340a29 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ @@ -14492,237 +14492,237 @@ │ │ │ │ 14488: 00498135 82 FUNC GLOBAL DEFAULT 12 helper_mul_ph │ │ │ │ 14489: 0099a964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14490: 00996928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14491: 00996448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14492: 008dbc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14493: 009a0f48 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14494: 009c6b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 14495: 00663161 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 14496: 005d4231 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14497: 00533621 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14498: 00550ea9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14499: 005561f5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14495: 00663191 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14496: 005d4261 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14497: 00533651 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14498: 00550ed9 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14499: 00556225 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14500: 00991c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14501: 008f7384 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_df │ │ │ │ 14502: 00499629 146 FUNC GLOBAL DEFAULT 12 helper_shilo │ │ │ │ 14503: 002e64f1 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14504: 0084ba80 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14505: 00334561 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14506: 009c641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14507: 0025f255 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14508: 00897f94 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14509: 00340b2d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14510: 008dd844 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14511: 008a1d5c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14512: 00457025 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14513: 009c654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 14514: 00692971 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14514: 006929a1 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14515: 008a22c8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14516: 0063cbed 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14516: 0063cc1d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14517: 009c6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14518: 0049cb09 184 FUNC GLOBAL DEFAULT 12 helper_float_recip_d │ │ │ │ 14519: 009c653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14520: 009c5560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14521: 009c6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14522: 009c6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14523: 005859e1 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14523: 00585a11 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14524: 009c5e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14525: 009c544c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14526: 0063ff55 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14527: 005289b5 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14526: 0063ff85 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14527: 005289e5 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14528: 008e3878 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_ph │ │ │ │ 14529: 004623f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14530: 009c55f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ - 14531: 00692bb5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14531: 00692be5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14532: 009c5400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14533: 009c7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14534: 0043df11 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14535: 006995dd 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14535: 0069960d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14536: 002814fd 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14537: 0098dd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 14538: 0064b335 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14538: 0064b365 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14539: 009980f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ 14540: 0049cbc1 180 FUNC GLOBAL DEFAULT 12 helper_float_recip_s │ │ │ │ - 14541: 005d0d8d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14541: 005d0dbd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14542: 00990644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14543: 00542621 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14543: 00542651 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14544: 0099d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14545: 0099f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14546: 0033a299 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14547: 0039f175 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14548: 008dc5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14549: 0098b9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14550: 009c717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14551: 00483325 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14552: 008f937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_b │ │ │ │ 14553: 009c5966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14554: 00996888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14555: 0099e51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14556: 008f91f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_d │ │ │ │ - 14557: 006ac6c9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14557: 006ac6f9 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14558: 0098a18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14559: 0055efb9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14560: 005a1aa5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14559: 0055efe9 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14560: 005a1ad5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14561: 0045c2f9 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14562: 009c5734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14563: 008f92f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_h │ │ │ │ 14564: 008ddf7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14565: 009c5ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14566: 00684639 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14566: 00684669 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14567: 009c6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14568: 00992890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14569: 009950ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14570: 003e0315 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 14571: 0065cdfd 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14572: 006a82b1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14573: 0067495d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14571: 0065ce2d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14572: 006a82e1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14573: 0067498d 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14574: 003dfce5 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14575: 0053ff59 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14575: 0053ff89 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14576: 0098d24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14577: 008ef3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 14578: 008e1670 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_qb │ │ │ │ 14579: 0084d130 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14580: 009c70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14581: 00993760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14582: 00995468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14583: 0098e75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14584: 0024e595 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14585: 0098bb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ 14586: 008f9274 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_w │ │ │ │ - 14587: 00619bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14587: 00619bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14588: 009c6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14589: 0063727d 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14589: 006372ad 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14590: 004083f5 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14591: 009c63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14592: 009c5f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14593: 0098d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14594: 0061d24d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14594: 0061d27d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14595: 0033886d 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14596: 0043eb91 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14597: 00989e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14598: 00251c15 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14599: 0088f140 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14600: 008ef320 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 14601: 0098c510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14602: 00989cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14603: 00575369 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14603: 00575399 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14604: 009c6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14605: 0098ddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14606: 00261861 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14607: 00458871 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14608: 00260ef1 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14609: 0099d51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14610: 0025f3ad 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14611: 009c7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14612: 00488619 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14613: 00991504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14614: 0099da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14615: 008ea754 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinv │ │ │ │ 14616: 009c614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14617: 009c714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14618: 00647441 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14619: 005ce809 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14618: 00647471 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14619: 005ce839 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14620: 00991234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14621: 00481549 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14622: 00461bc1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14623: 009c5c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14624: 005f52ed 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14624: 005f531d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14625: 00408ac9 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14626: 0058e91d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14626: 0058e94d 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14627: 002c1519 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14628: 003386c9 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14629: 009c6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14630: 0033f005 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14631: 00481865 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14632: 0098af00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14633: 0053657d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14633: 005365ad 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14634: 004bf491 372 FUNC GLOBAL DEFAULT 12 helper_msa_mini_s_df │ │ │ │ 14635: 008a2fd0 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14636: 0099a264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14637: 00613505 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14637: 00613535 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14638: 0045713d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14639: 009c647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14640: 009c5d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14641: 009c753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14642: 0037de91 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 14643: 005a1ae9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14644: 005e6345 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14645: 00640bed 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14643: 005a1b19 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14644: 005e6375 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14645: 00640c1d 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14646: 009020e8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14647: 009c6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14648: 00991704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14649: 009c623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14650: 009c67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14651: 003af8d5 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14652: 0099bc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14653: 0055e9cd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14653: 0055e9fd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14654: 0098931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14655: 003f384d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14656: 009c55a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14657: 0098a44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14658: 002bbd75 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14659: 0062cdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14659: 0062ce01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14660: 0099c45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14661: 009c530e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14662: 00998ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14663: 00340185 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14664: 0045bc45 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14665: 0049760d 48 FUNC GLOBAL DEFAULT 12 helper_subq_s_w │ │ │ │ - 14666: 00674891 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14666: 006748c1 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14667: 0098e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14668: 0098de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14669: 00484b55 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14670: 009c72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14671: 008def78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14672: 0054317d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14672: 005431ad 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14673: 0098aff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14674: 0041a2f5 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14675: 002be875 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14676: 00598511 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14676: 00598541 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14677: 009c7a26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14678: 009c63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14679: 005814e1 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14679: 00581511 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14680: 009c520a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14681: 0098a41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14682: 004923e1 836 FUNC GLOBAL DEFAULT 12 mips_semihosting │ │ │ │ 14683: 009c5dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14684: 0099e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14685: 002b8895 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14686: 0033b281 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14687: 009c6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14688: 009c6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14689: 0065f815 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14689: 0065f845 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14690: 009901d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14691: 0063b431 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14691: 0063b461 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14692: 009c5068 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14693: 0048a9c9 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14694: 00268dc5 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14695: 00543679 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14695: 005436a9 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14696: 009c729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14697: 009c71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14698: 0099b7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14699: 009c5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14700: 009c56c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14701: 003e97f9 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 14702: 009896b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14703: 009c6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 14704: 005fd535 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14704: 005fd565 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14705: 009c6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14706: 009a051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14707: 00992f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14708: 0099f1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14709: 009c5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14710: 009c74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14711: 009907c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14712: 00998ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14713: 0099460c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14714: 003005b5 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14715: 003416f5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14716: 002530b9 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14717: 0067145d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14717: 0067148d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14718: 008f451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffql_df │ │ │ │ 14719: 009c6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14720: 009c73a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14721: 0027d789 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14722: 00251ce1 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14723: 009c71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14724: 009c6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -14734,29 +14734,29 @@ │ │ │ │ 14730: 00462fc9 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14731: 009968d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14732: 00999ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14733: 00996c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14734: 009c66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14735: 009c5096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14736: 00261d49 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14737: 0066525d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14737: 0066528d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14738: 008dfce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14739: 009c525c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14740: 009904f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14741: 003cb229 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14742: 0061fa25 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14742: 0061fa55 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14743: 00993690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14744: 009c5590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14745: 009a0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14746: 00312161 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14747: 00282281 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14748: 00992740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14749: 002b8521 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14750: 0060dea1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14751: 0069ee6d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14750: 0060ded1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14751: 0069ee9d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14752: 0045593d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14753: 009c6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14754: 00311f25 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14755: 009c60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14756: 00992c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 14757: 0045c191 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14758: 0098d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ @@ -14764,169 +14764,169 @@ │ │ │ │ 14760: 0099a994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14761: 009c5e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14762: 008e9bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpeconf0 │ │ │ │ 14763: 008ff04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_b │ │ │ │ 14764: 00263f8d 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14765: 008feec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_d │ │ │ │ 14766: 009c60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14767: 0061fb89 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14767: 0061fbb9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14768: 009c6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14769: 00674a39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14770: 0055261d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14769: 00674a69 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14770: 0055264d 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14771: 0099dadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14772: 0048ad15 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14773: 008fefc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_h │ │ │ │ 14774: 00998cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14775: 00610759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14775: 00610789 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14776: 00993ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14777: 009c6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14778: 00991ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14779: 005427a5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 14780: 006581f5 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14779: 005427d5 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14780: 00658225 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14781: 0098eaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14782: 009c6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14783: 009a39c8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14784: 0099a754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14785: 00690c81 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14786: 00608b5d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14787: 0059fb41 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14785: 00690cb1 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14786: 00608b8d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14787: 0059fb71 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 14788: 003dcc6d 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14789: 00634505 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14789: 00634535 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14790: 002547a9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14791: 009bc889 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 14792: 006a45f5 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 14792: 006a4625 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 14793: 008fef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_w │ │ │ │ 14794: 0099d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 14795: 0099b90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 14796: 003b0165 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 14797: 00473d35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 14798: 009c7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 14799: 0048e179 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschefback │ │ │ │ 14800: 009c5d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 14801: 00295a5d 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 14802: 0084c5dc 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 14803: 00685a65 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 14803: 00685a95 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 14804: 009c506f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 14805: 0042568d 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 14806: 00999a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 14807: 00656f75 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 14807: 00656fa5 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 14808: 00989eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 14809: 00412589 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 14810: 003c0231 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 14811: 0099a684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 14812: 009c6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 14813: 0099b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 14814: 00996ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 14815: 00685cc1 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 14815: 00685cf1 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 14816: 009c5080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 14817: 009c5edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ 14818: 008f5938 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftq_df │ │ │ │ - 14819: 00610d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 14819: 00610da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 14820: 00422445 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 14821: 0060ce71 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 14821: 0060cea1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 14822: 003336bd 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 14823: 0045cdd1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 14824: 00574ba5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 14824: 00574bd5 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 14825: 009c7374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 14826: 002515ad 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 14827: 009c50b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 14828: 0052ce6d 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 14829: 0054e979 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 14828: 0052ce9d 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 14829: 0054e9a9 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 14830: 00377465 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 14831: 00377309 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 14832: 00645fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 14833: 00582b89 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 14834: 0068ed59 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 14832: 00646001 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 14833: 00582bb9 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 14834: 0068ed89 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 14835: 0098c3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 14836: 00992b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 14837: 0056bce9 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 14838: 00637339 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 14839: 00598aed 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 14837: 0056bd19 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 14838: 00637369 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 14839: 00598b1d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 14840: 0099f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 14841: 003cb961 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 14842: 003aee41 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 14843: 0099bb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 14844: 0055fa4d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 14844: 0055fa7d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 14845: 0041f075 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 14846: 008e05a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 14847: 008ec95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ole │ │ │ │ 14848: 009c6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 14849: 00990e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 14850: 009c6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 14851: 009c5d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 14852: 006a6af9 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 14852: 006a6b29 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 14853: 002567fd 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 14854: 008a251c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 14855: 009c7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 14856: 00996b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 14857: 009c6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 14858: 006b055d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 14858: 006b058d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 14859: 004559b9 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 14860: 0059f729 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 14860: 0059f759 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 14861: 009a3778 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 14862: 0099ca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 14863: 009c5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 14864: 0062d545 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 14865: 005b0ae1 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 14866: 006a07b9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 14864: 0062d575 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 14865: 005b0b11 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 14866: 006a07e9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 14867: 0099bf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 14868: 00989d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 14869: 008ec854 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_olt │ │ │ │ 14870: 004b8311 326 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_b │ │ │ │ - 14871: 006477cd 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 14872: 00670fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 14871: 006477fd 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 14872: 00670fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 14873: 008db9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 14874: 009c67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 14875: 005a212d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 14875: 005a215d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 14876: 004b8559 110 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_d │ │ │ │ - 14877: 0068fc59 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 14877: 0068fc89 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 14878: 00996be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 14879: 009a0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 14880: 003f4191 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 14881: 004b8459 158 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_h │ │ │ │ 14882: 009c6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 14883: 008dfc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 14884: 009c658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 14885: 00474035 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 14886: 0066b969 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 14887: 006493a1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 14886: 0066b999 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 14887: 006493d1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 14888: 002b5179 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 14889: 009c6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 14890: 00660499 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 14890: 006604c9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 14891: 008d9ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 14892: 00990334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 14893: 003d3fa5 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 14894: 00293d75 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 14895: 00458f05 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 14896: 00650341 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 14896: 00650371 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 14897: 002831a5 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 14898: 009c6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 14899: 004b84f9 96 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_w │ │ │ │ - 14900: 0067049d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 14900: 006704cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 14901: 009c5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 14902: 009c6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 14903: 006812cd 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 14904: 00595cb5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 14905: 00608641 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 14903: 006812fd 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 14904: 00595ce5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 14905: 00608671 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 14906: 003d43bd 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 14907: 009c542e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 14908: 00291901 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 14909: 009c5cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 14910: 0099464c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 14911: 009c6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 14912: 002f114d 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 14913: 009c5334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 14914: 0063c7d1 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 14914: 0063c801 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 14915: 003337f9 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 14916: 009c504f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 14917: 00994180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 14918: 0099ad74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 14919: 0098f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 14920: 005968e9 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 14921: 00520571 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 14920: 00596919 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 14921: 005205a1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 14922: 009c5160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 14923: 004894c5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 14924: 0029331d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 14925: 00455195 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 14926: 0099566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 14927: 00251665 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 14928: 00337c49 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -14938,57 +14938,57 @@ │ │ │ │ 14934: 008e4d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_ph │ │ │ │ 14935: 004bacf1 1352 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_b │ │ │ │ 14936: 009905d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 14937: 0099f8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 14938: 008907d8 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 14939: 00283041 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 14940: 004bb679 234 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_d │ │ │ │ - 14941: 00685de9 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 14941: 00685e19 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 14942: 0048db65 102 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcstatus │ │ │ │ - 14943: 0065eeb5 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 14944: 0061e4b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 14943: 0065eee5 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 14944: 0061e4e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 14945: 009c690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 14946: 0049f5d1 196 FUNC GLOBAL DEFAULT 12 helper_float_msubf_d │ │ │ │ 14947: 0099a204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 14948: 004bb239 734 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_h │ │ │ │ 14949: 0099f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 14950: 002939d1 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 14951: 003e74a1 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 14952: 009c5a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 14953: 00996c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 14954: 0098b5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 14955: 00689345 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 14955: 00689375 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 14956: 009c5276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 14957: 009c72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 14958: 0099c74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 14959: 00998a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 14960: 0051f9f5 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 14960: 0051fa25 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 14961: 004a22cd 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_seq │ │ │ │ 14962: 0049f521 176 FUNC GLOBAL DEFAULT 12 helper_float_msubf_s │ │ │ │ 14963: 004bb519 350 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_w │ │ │ │ 14964: 009c680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 14965: 003c11d9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 14966: 00617975 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 14966: 006179a5 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 14967: 0098db5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 14968: 009c63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 14969: 009c6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 14970: 00414a65 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 14971: 00677069 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 14971: 00677099 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 14972: 0088f4cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 14973: 0098e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 14974: 00631ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 14975: 006b1345 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 14976: 00671c71 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 14977: 00620439 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 14974: 00631bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 14975: 006b1375 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 14976: 00671ca1 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 14977: 00620469 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 14978: 009c72fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 14979: 0099dacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 14980: 0099ab94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 14981: 005f5471 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 14981: 005f54a1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 14982: 008d9a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 14983: 00610795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 14983: 006107c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 14984: 008d0218 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 14985: 009c63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 14986: 0099754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 14987: 009c679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 14988: 00242919 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 14989: 0089fdf8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 14990: 009c63be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -14996,773 +14996,773 @@ │ │ │ │ 14992: 0099e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 14993: 003e1811 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 14994: 008e0394 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 14995: 009c6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 14996: 0098e408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 14997: 003e2661 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 14998: 008dc638 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 14999: 0066c645 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 14999: 0066c675 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15000: 009c7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15001: 003dd0a9 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15002: 0042275d 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15003: 009c643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15004: 00432ecd 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15005: 009c520c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15006: 0057aee5 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15006: 0057af15 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15007: 00489a59 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15008: 009c5f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15009: 009a02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15010: 005859c1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15010: 005859f1 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15011: 00993160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15012: 009c5d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15013: 00667bb5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15013: 00667be5 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15014: 009c556c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15015: 00458cbd 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15016: 0078ca58 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15016: 0078ca88 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15017: 0089fd50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15018: 0024ed95 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15019: 004d95e1 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ - 15020: 0052ac9d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15019: 004d9611 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ + 15020: 0052accd 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15021: 00996b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15022: 009c71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_C0_DSTATE │ │ │ │ - 15023: 0064ce1d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15023: 0064ce4d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15024: 003ef455 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15025: 0099cf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15026: 00560f5d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15026: 00560f8d 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15027: 009c57e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15028: 003d69d9 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15029: 003e6751 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15030: 0062e5e9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15031: 0063d08d 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15030: 0062e619 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15031: 0063d0bd 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15032: 0099e65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15033: 003afcb9 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15034: 00580d1d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15034: 00580d4d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15035: 009c7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15036: 00474349 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15037: 009c71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15038: 009c686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15039: 006136bd 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15040: 0064d019 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15039: 006136ed 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15040: 0064d049 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15041: 0099fb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15042: 009c74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15043: 00632471 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15043: 006324a1 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ 15044: 004b58b1 494 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_b │ │ │ │ - 15045: 00638009 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15045: 00638039 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15046: 00425bdd 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15047: 009c4d96 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15048: 004b5c29 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_d │ │ │ │ 15049: 00398ab5 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15050: 00695cc1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15051: 005e6a81 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15050: 00695cf1 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15051: 005e6ab1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15052: 0098a958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15053: 005d0771 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15054: 005859f1 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15053: 005d07a1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15054: 00585a21 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15055: 004b5aa1 258 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_h │ │ │ │ 15056: 0035eff1 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15057: 004b4545 140 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_d │ │ │ │ 15058: 00994cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15059: 0066c519 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15060: 00657fbd 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15059: 0066c549 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15060: 00657fed 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15061: 008a28e0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15062: 009c6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15063: 0042a4c5 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15064: 0068c2c1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15064: 0068c2f1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15065: 004b432d 398 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_h │ │ │ │ - 15066: 006a20c9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15066: 006a20f9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 15067: 0049efd5 188 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_d │ │ │ │ - 15068: 0063a601 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15068: 0063a631 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15069: 009c6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15070: 009c7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15071: 0037403d 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15072: 009c6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15073: 00553bb5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15074: 00690f31 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15073: 00553be5 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15074: 00690f61 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15075: 009934f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15076: 00333945 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15077: 0098cbd8 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15078: 0048d819 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpecontrol │ │ │ │ 15079: 008f2ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_ccres │ │ │ │ 15080: 009c5766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15081: 009c66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15082: 004582d5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15083: 009c5722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15084: 009c6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15085: 00251719 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15086: 00556a51 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15086: 00556a81 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15087: 004b5ba5 130 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_w │ │ │ │ 15088: 00484989 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15089: 009993f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15090: 00422125 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15091: 0098ab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15092: 0062f815 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15092: 0062f845 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15093: 0099ab44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15094: 00996568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15095: 00374305 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ 15096: 008f2ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_synci_step │ │ │ │ 15097: 004b44bd 136 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_w │ │ │ │ - 15098: 0060953d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15099: 007ce7c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15098: 0060956d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15099: 007ce7f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ 15100: 0049f091 186 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_s │ │ │ │ - 15101: 00577ec1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15102: 0054e719 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15101: 00577ef1 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15102: 0054e749 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15103: 00989554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ 15104: 004b6755 494 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_b │ │ │ │ - 15105: 00682b59 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15106: 00686fa5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15107: 00649081 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15105: 00682b89 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15106: 00686fd5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15107: 006490b1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15108: 009c61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15109: 004b6acd 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_d │ │ │ │ 15110: 00292cdd 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15111: 0061bca9 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15112: 0060fba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15111: 0061bcd9 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15112: 0060fbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15113: 009c5e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15114: 0055230d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15115: 0054ea6d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15114: 0055233d 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15115: 0054ea9d 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15116: 008fc1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_b │ │ │ │ 15117: 0048e6dd 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_compare │ │ │ │ 15118: 0099763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15119: 008fc058 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_d │ │ │ │ 15120: 009c62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15121: 0058aafd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15121: 0058ab2d 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15122: 004b6945 260 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_h │ │ │ │ 15123: 002c0d71 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15124: 0054a92d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15124: 0054a95d 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15125: 009939c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15126: 009c5f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15127: 0099c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15128: 009c67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15129: 009c6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15130: 0098f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15131: 009c64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15132: 009c7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15133: 00432d39 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15134: 008fc160 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_h │ │ │ │ 15135: 009905c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15136: 005840a5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15136: 005840d5 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15137: 009c703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15138: 0098de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15139: 00689675 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 15140: 006a0c89 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15139: 006896a5 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 15140: 006a0cb9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15141: 004847d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15142: 004b6a49 130 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_w │ │ │ │ 15143: 009c69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15144: 008dd190 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15145: 009c721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15146: 008fc0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_w │ │ │ │ 15147: 009c6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15148: 0099d67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15149: 0046f2a1 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15150: 005c5081 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15150: 005c50b1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15151: 0099b65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15152: 009a0e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15153: 00421b69 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15154: 007e9068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15154: 007e9098 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15155: 008deffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15156: 0040dfd9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15157: 0099aa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 15158: 0049d261 186 FUNC GLOBAL DEFAULT 12 helper_float_rint_d │ │ │ │ 15159: 008fbbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_b │ │ │ │ 15160: 008d99e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15161: 006a07a5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15161: 006a07d5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15162: 008fba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_d │ │ │ │ 15163: 009c6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15164: 004829c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ - 15165: 004d9141 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ + 15165: 004d9171 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ 15166: 009929b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15167: 009c595a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15168: 008fbb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_h │ │ │ │ 15169: 009c7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15170: 0098b110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15171: 00441945 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15172: 0098d2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15173: 0099c14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15174: 004084f1 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15175: 0099caec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15176: 00690441 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15176: 00690471 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15177: 009c5b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15178: 0049d31d 178 FUNC GLOBAL DEFAULT 12 helper_float_rint_s │ │ │ │ - 15179: 0069b92d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15180: 0063bff5 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15179: 0069b95d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15180: 0063c025 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15181: 003d57ed 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15182: 00631ce9 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15182: 00631d19 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15183: 003a247d 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15184: 0099ea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15185: 00632e05 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15185: 00632e35 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15186: 0099ed74 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15187: 008c3a40 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15188: 009c60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15189: 008d06cc 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15190: 00990204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15191: 008fbaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_w │ │ │ │ 15192: 009c68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15193: 0098cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15194: 0099c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15195: 009c7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15196: 00581e81 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15196: 00581eb1 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15197: 009c6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15198: 00991f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15199: 008e47f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbla │ │ │ │ - 15200: 005965bd 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15200: 005965ed 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15201: 009c7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15202: 0025c515 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15203: 00994bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15204: 0099dcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15205: 009c5c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15206: 00224df1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15207: 006a0b2d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15208: 0068ab09 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15207: 006a0b5d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15208: 0068ab39 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15209: 009c5968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15210: 006183a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15210: 006183d9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15211: 0098ada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15212: 009940e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15213: 00989f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15214: 0049e7b5 184 FUNC GLOBAL DEFAULT 12 helper_float_maxa_d │ │ │ │ 15215: 009c73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15216: 00613f15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15216: 00613f45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15217: 00224c69 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15218: 00673511 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15218: 00673541 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15219: 009c5466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15220: 0062fa99 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15220: 0062fac9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15221: 0042bf6d 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15222: 009c5480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15223: 0046258d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15224: 0032ec61 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ 15225: 0049e701 180 FUNC GLOBAL DEFAULT 12 helper_float_maxa_s │ │ │ │ - 15226: 006559f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15226: 00655a29 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15227: 0031b201 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15228: 003616ad 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15229: 003d3179 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15230: 009c5a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15231: 003ec525 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15232: 009c5170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15233: 009c50de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15234: 0099ba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15235: 0098ea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15236: 004223a1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15237: 0042c845 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15238: 0065beb9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15238: 0065bee9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15239: 009919b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15240: 0098f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15241: 0026e1e1 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15242: 009c7b00 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15243: 0099f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15244: 0098ff44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15245: 00688cd1 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15245: 00688d01 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15246: 008f5ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsult_df │ │ │ │ 15247: 00991a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15248: 009927e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15249: 008dd8c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15250: 009a3794 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15251: 005335d5 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15251: 00533605 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15252: 0098a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15253: 0089f920 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15254: 00620f05 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15254: 00620f35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15255: 004be551 50 FUNC GLOBAL DEFAULT 12 helper_msa_ori_b │ │ │ │ 15256: 00998c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15257: 003e1819 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15258: 0098eec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15259: 0060f54d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15260: 00647591 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15261: 0060cc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15262: 0060dbc1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15259: 0060f57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15260: 006475c1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15261: 0060cc31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15262: 0060dbf1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15263: 009c60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15264: 0062cf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15264: 0062cf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15265: 003e004d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15266: 009c5826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15267: 0048b5a5 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15268: 009c51dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15269: 0064973d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15269: 0064976d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15270: 0099ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15271: 00529ebd 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15271: 00529eed 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15272: 00255615 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15273: 008fa8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_d │ │ │ │ 15274: 003d419d 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15275: 0044d721 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15276: 008d48b4 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15277: 009c56fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15278: 0064c155 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15278: 0064c185 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15279: 008fa9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_h │ │ │ │ 15280: 00319dad 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15281: 009c57d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15282: 00665ae1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15283: 0066cf6d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15284: 0055ee71 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15282: 00665b11 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15283: 0066cf9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15284: 0055eea1 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15285: 009c6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15286: 009c5b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15287: 009c5041 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15288: 0098cb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15289: 0099dc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15290: 00335cfd 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15291: 0048e26d 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_memorymapid │ │ │ │ 15292: 00294a59 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15293: 0059edb5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15294: 005e68e9 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15295: 006785d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15293: 0059ede5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15294: 005e6919 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15295: 00678601 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15296: 002ff1ad 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15297: 008fa924 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_w │ │ │ │ 15298: 003d6681 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15299: 008de000 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ 15300: 004a3179 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ueq │ │ │ │ - 15301: 00639585 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15301: 006395b5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15302: 009949ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15303: 0059fa31 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15303: 0059fa61 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15304: 0099f210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15305: 009c66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15306: 002bed41 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15307: 009c69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15308: 009c5744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15309: 002b9531 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15310: 0099e070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15311: 009c5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15312: 00654539 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15312: 00654569 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15313: 009c6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15314: 00655d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15314: 00655d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15315: 009c5404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15316: 0068fab9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15317: 00557035 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15316: 0068fae9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15317: 00557065 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15318: 008f328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dmt │ │ │ │ 15319: 00471a41 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15320: 00314751 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15321: 00481469 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15322: 002b71b9 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15323: 0099fe84 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15324: 0046cf6d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15325: 009c6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15326: 009c6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15327: 009c709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15328: 0065ddc9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15328: 0065ddf9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15329: 009c6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15330: 003e771d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15331: 0040bb1d 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15332: 0052ac69 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 15333: 0053b199 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 15332: 0052ac99 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15333: 0053b1c9 504 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15334: 009c6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15335: 0042dddd 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15336: 0099092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ 15337: 00471251 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15338: 00645b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15339: 0056fb29 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15340: 00663931 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15338: 00645bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15339: 0056fb59 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15340: 00663961 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15341: 0098a58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15342: 00473a35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15343: 009c6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15344: 0068b8b1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15345: 006a703d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15344: 0068b8e1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15345: 006a706d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15346: 009c5994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15347: 008d9014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15348: 00994b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15349: 0098ef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15350: 00626255 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15350: 00626285 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15351: 0099d2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15352: 0059f9c5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15352: 0059f9f5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15353: 009c5832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15354: 0059824d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15355: 00529819 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15356: 0064d43d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15357: 0061464d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15354: 0059827d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15355: 00529849 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15356: 0064d46d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15357: 0061467d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15358: 00989ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 15359: 007f3204 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ + 15359: 007f3234 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ 15360: 009c6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15361: 00255b65 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15362: 009c5b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15363: 003f2919 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15364: 0027c585 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15365: 00479e45 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15366: 0055bf9d 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15367: 007e90c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15366: 0055bfcd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15367: 007e90f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15368: 00989494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15369: 003d6cf1 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15370: 0047f83d 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15371: 009978cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15372: 009020b8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15373: 008fec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_b │ │ │ │ 15374: 009c59a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15375: 005c3ded 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15376: 005d40b1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15375: 005c3e1d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15376: 005d40e1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15377: 0043fee5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15378: 00610add 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15378: 00610b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15379: 008feaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_d │ │ │ │ 15380: 009c72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15381: 00564359 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15381: 00564389 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15382: 008feba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_h │ │ │ │ 15383: 00996898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15384: 009c505a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 15385: 0069cbd1 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 15385: 0069cc01 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 15386: 009894a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15387: 009c7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15388: 00415e45 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15389: 00671b01 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15390: 0058f479 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15389: 00671b31 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15390: 0058f4a9 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15391: 0098b7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15392: 00409289 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15393: 00990014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15394: 009c62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ - 15395: 004e9e01 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ + 15395: 004e9e31 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ 15396: 009c5c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15397: 009c6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15398: 0068b349 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15399: 006562b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15400: 005a1ec1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15401: 00524071 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15398: 0068b379 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15399: 006562e5 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15400: 005a1ef1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15401: 005240a1 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15402: 0033c855 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15403: 00543bad 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15404: 0057758d 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15403: 00543bdd 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15404: 005775bd 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15405: 008feb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_w │ │ │ │ 15406: 0099ce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15407: 00998fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15408: 003fc2a9 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15409: 0049928d 212 FUNC GLOBAL DEFAULT 12 helper_extr_r_w │ │ │ │ 15410: 009c67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15411: 009c5164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15412: 009c567c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15413: 009980d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15414: 0098a968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15415: 009c57d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15416: 008f2734 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_ps │ │ │ │ 15417: 00255129 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15418: 0065ab09 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15418: 0065ab39 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15419: 0099a254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15420: 0027cf75 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15421: 0033c8c5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15422: 00542861 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15422: 00542891 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15423: 00418b21 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15424: 00997a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15425: 00667821 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15426: 0065549d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15425: 00667851 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15426: 006554cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15427: 009c72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15428: 00682c65 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15428: 00682c95 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15429: 004723f1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15430: 0098c3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15431: 006607b9 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15431: 006607e9 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15432: 008d4834 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15433: 0098a6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 15434: 0052dce9 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15435: 0054f851 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15434: 0052dd19 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15435: 0054f881 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15436: 0099d54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15437: 002b3909 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15438: 0099becc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15439: 00675019 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15440: 0057a045 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15439: 00675049 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15440: 0057a075 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15441: 004877c1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15442: 0099ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15443: 006a4181 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15443: 006a41b1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15444: 009999f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15445: 009c64fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15446: 0099be9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15447: 00991934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15448: 009c6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15449: 00429dad 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15450: 0059e75d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15450: 0059e78d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15451: 009c7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15452: 00620fc9 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15453: 006434b5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15454: 0060f3e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15455: 00638919 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15456: 00635b11 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15452: 00620ff9 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15453: 006434e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15454: 0060f415 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15455: 00638949 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15456: 00635b41 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15457: 0098d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15458: 009c5668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15459: 009c588c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15460: 0098ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15461: 003e1141 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15462: 00299255 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15463: 0099797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15464: 0099c1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15465: 0033cc1d 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15466: 005957b9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15467: 0060d595 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15466: 005957e9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15467: 0060d5c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15468: 008ec74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_eq │ │ │ │ 15469: 0098bfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15470: 0064e0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15470: 0064e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15471: 009c5a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15472: 00685e15 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15472: 00685e45 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15473: 009940b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 15474: 00989dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15475: 00544759 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15475: 00544789 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15476: 00995498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15477: 008e4244 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_w │ │ │ │ 15478: 0098e4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 15479: 00581139 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15479: 00581169 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15480: 00399585 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15481: 002a9d31 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15482: 008a2568 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15483: 009c6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15484: 009c6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15485: 009c501c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15486: 0060c42d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15486: 0060c45d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15487: 008e4874 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbra │ │ │ │ 15488: 002aa2b9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15489: 003bf855 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15490: 009c5d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15491: 00682f49 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15491: 00682f79 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15492: 009c6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15493: 0099451c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15494: 008f2314 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_d │ │ │ │ 15495: 00998444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15496: 0027bd91 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15497: 00635d0d 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15497: 00635d3d 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15498: 009c53d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15499: 006314ed 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15499: 0063151d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15500: 00989584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15501: 0099ba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15502: 002bc411 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15503: 003fc04d 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15504: 00655c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15504: 00655c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15505: 009c5428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15506: 0051e3a5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15506: 0051e3d5 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15507: 009c7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15508: 009c5b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15509: 00993100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15510: 0099ad14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15511: 00256261 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15512: 009992a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15513: 00993790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15514: 00225661 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15515: 0061215d 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15515: 0061218d 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15516: 009c5b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15517: 0099da1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15518: 009c5732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15519: 009c6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15520: 008f0d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_s │ │ │ │ 15521: 008de948 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15522: 00598819 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15522: 00598849 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15523: 0025b4a9 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15524: 009c4da1 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15525: 00901c34 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15526: 009c727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15527: 009c6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15528: 006a7a55 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15528: 006a7a85 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15529: 009c5ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15530: 0053f49d 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15530: 0053f4cd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15531: 009c62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15532: 00374371 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15533: 0098b440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15534: 009c65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15535: 00467651 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15536: 00998604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15537: 009c6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15538: 009c5344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15539: 0061aea5 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15539: 0061aed5 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15540: 002eb12d 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15541: 00583279 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 15542: 0066b5b9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15541: 005832a9 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15542: 0066b5e9 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15543: 0098e7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15544: 006806d1 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15544: 00680701 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15545: 0048bd05 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg1_to_phys │ │ │ │ 15546: 009c51a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15547: 003fc095 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 15548: 0060f421 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15548: 0060f451 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15549: 009c5f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15550: 00432919 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15551: 009c501a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15552: 0062d0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15552: 0062d10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15553: 0099aa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15554: 0036f071 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15555: 008a2b04 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15556: 006082a9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15557: 006aef25 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15556: 006082d9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15557: 006aef55 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15558: 009c6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15559: 0098c164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ - 15560: 004e9e11 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ + 15560: 004e9e41 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ 15561: 009c55da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ 15562: 008ea43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttacx │ │ │ │ - 15563: 0063e9a5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15563: 0063e9d5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15564: 008a218c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15565: 00996188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15566: 00689559 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15566: 00689589 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15567: 008a25bc 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15568: 006754ad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15569: 00579579 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15568: 006754dd 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15569: 005795a9 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15570: 0098e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15571: 00670b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15572: 006ae0c9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15571: 00670ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15572: 006ae0f9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15573: 009c6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ 15574: 0049cde9 184 FUNC GLOBAL DEFAULT 12 helper_float_recip1_d │ │ │ │ - 15575: 0069ebdd 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15575: 0069ec0d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15576: 0048fea1 236 FUNC GLOBAL DEFAULT 12 helper_cache │ │ │ │ 15577: 00996a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15578: 0099a304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15579: 009c6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15580: 00656acd 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15580: 00656afd 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15581: 009c51b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15582: 003ed469 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15583: 009c7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15584: 009c5d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15585: 004c7311 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsueq_df │ │ │ │ 15586: 009c5058 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15587: 00483cd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15588: 002ef9c1 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15589: 004688a9 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15590: 00634015 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15591: 00560101 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15592: 0057a6b9 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15590: 00634045 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15591: 00560131 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15592: 0057a6e9 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15593: 009c736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15594: 0049cea1 180 FUNC GLOBAL DEFAULT 12 helper_float_recip1_s │ │ │ │ 15595: 0099e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15596: 0048d7e1 54 FUNC GLOBAL DEFAULT 12 helper_mtc0_mvpcontrol │ │ │ │ 15597: 0099f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15598: 009c5374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15599: 0099e040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15600: 00992ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15601: 0061053d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15601: 0061056d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15602: 003ed795 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 15603: 00640ec9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15603: 00640ef9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15604: 0042bdb9 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15605: 0099df38 12 OBJECT GLOBAL DEFAULT 24 target_mips_tcg_trace_events │ │ │ │ 15606: 008a3420 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15607: 003400f9 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15608: 00293029 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15609: 009c5614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15610: 0069b44d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15610: 0069b47d 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15611: 0041228d 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15612: 009c511a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15613: 00992eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15614: 0059f9d5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15614: 0059fa05 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15615: 0098b6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15616: 009c5034 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15617: 0099f5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15618: 009c543a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15619: 0089f858 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15620: 00993710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15621: 004891d5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 15622: 0067b7ad 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15622: 0067b7dd 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15623: 00293691 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15624: 00995300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15625: 00540f49 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15625: 00540f79 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15626: 00339e65 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15627: 009910a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15628: 004747f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15629: 005c1315 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15630: 00697309 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15629: 005c1345 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15630: 00697339 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15631: 00989f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 15632: 004a3a41 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ule │ │ │ │ - 15633: 0063200d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15634: 0057eaed 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15635: 0059f56d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15633: 0063203d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15634: 0057eb1d 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15635: 0059f59d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15636: 00483b29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15637: 008dd214 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15638: 0098c390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15639: 0099a46c 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15640: 006637c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15640: 006637f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15641: 003cb391 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15642: 006352fd 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15642: 0063532d 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15643: 00996088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15644: 009c6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15645: 009c5ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15646: 00642281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15646: 006422b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15647: 0099d39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15648: 008e245c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_lt_qb │ │ │ │ 15649: 00989894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15650: 008a205c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15651: 0098a13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15652: 00412769 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15653: 009908fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15654: 005ce8e9 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15654: 005ce919 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15655: 009c6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15656: 0040d615 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15657: 004a35e5 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ult │ │ │ │ - 15658: 0053e895 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 15658: 0053e8c5 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 15659: 009c72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15660: 00350b29 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15661: 009929c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15662: 0065f4b5 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15662: 0065f4e5 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15663: 009c64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15664: 0052b1ad 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15664: 0052b1dd 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15665: 00993080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15666: 003762f1 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15667: 009c688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15668: 00456af9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15669: 008f4204 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_b │ │ │ │ 15670: 0099dbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15671: 0099a8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15672: 0063b869 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15672: 0063b899 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15673: 002fecb9 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ 15674: 008f3eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_d │ │ │ │ - 15675: 0069db6d 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15675: 0069db9d 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15676: 009c529c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15677: 008f40fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_h │ │ │ │ 15678: 009c59cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15679: 00991f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15680: 0099f770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15681: 008d9b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15682: 0098eb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15683: 009c54e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15684: 0046247d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15685: 0098f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15686: 009c7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15687: 007e91a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15687: 007e91d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15688: 009c6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15689: 003f2b59 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15690: 008e0d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_swl │ │ │ │ 15691: 008e0fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_swm │ │ │ │ 15692: 009c6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15693: 009c5f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15694: 00572abd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15694: 00572aed 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15695: 009c5882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15696: 008e0dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_swr │ │ │ │ 15697: 0089e010 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15698: 00402245 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 15699: 0046efa5 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15700: 008f3ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_w │ │ │ │ 15701: 003cb0f5 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15702: 0039b079 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15703: 009c51fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15704: 0062586d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15704: 0062589d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15705: 009c6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15706: 005574d9 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15706: 00557509 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 15707: 00991674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15708: 009c5e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15709: 0099d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15710: 009c52d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15711: 003d3309 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ - 15712: 004ef255 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ + 15712: 004ef285 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ 15713: 009c7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15714: 003dff85 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15715: 0098e72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15716: 002fede9 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 15717: 005982e1 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15717: 00598311 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15718: 003ea241 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15719: 00583f49 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15719: 00583f79 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15720: 009a0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15721: 00996778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15722: 0041a9e1 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15723: 009c6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15724: 00615aad 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15724: 00615add 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15725: 003ea479 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15726: 0064e251 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15726: 0064e281 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15727: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15728: 003a1db5 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15729: 0098e508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15730: 0066df41 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15730: 0066df71 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15731: 009c7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15732: 0027c47d 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15733: 00543ca9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15733: 00543cd9 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15734: 00265599 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15735: 009c6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15736: 00406099 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15737: 0042a215 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15738: 009c6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15739: 00992fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15740: 006384c1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15741: 006224d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15742: 006b44bd 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15740: 006384f1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15741: 00622501 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15742: 006b44ed 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15743: 008dd94c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 15744: 003e22f5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15745: 0069e315 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15745: 0069e345 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15746: 0099559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15747: 002b5b4d 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15748: 009c52fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15749: 009951cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15750: 009c6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15751: 008f3184 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvp │ │ │ │ 15752: 0098c8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15753: 009c5600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15754: 009c574c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15755: 003ec965 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15756: 00659ee5 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ - 15757: 005395a9 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 15756: 00659f15 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15757: 005395d9 628 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15758: 00489705 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15759: 009c55be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15760: 0099a694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15761: 009c6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15762: 009c6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15763: 0048d2ed 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tccontext │ │ │ │ 15764: 009c52e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ @@ -15791,174 +15791,174 @@ │ │ │ │ 15787: 0048810d 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 15788: 0098f8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 15789: 00375c89 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 15790: 0099484c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 15791: 008ecd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_le │ │ │ │ 15792: 0098e7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 15793: 009c652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 15794: 006355c9 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 15794: 006355f9 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 15795: 009c6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 15796: 0065d1b9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 15796: 0065d1e9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 15797: 00412791 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 15798: 00688a3d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 15798: 00688a6d 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 15799: 009c6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 15800: 008a1d0c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 15801: 009c54ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 15802: 00334e29 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 15803: 0062f65d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 15804: 0060fb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 15805: 0055e36d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 15803: 0062f68d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 15804: 0060fb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 15805: 0055e39d 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 15806: 009c54a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 15807: 006273f9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 15807: 00627429 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 15808: 009c6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 15809: 00452bb9 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 15810: 009c7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 15811: 00993cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 15812: 0045b0dd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 15813: 00582d91 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 15813: 00582dc1 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 15814: 0099d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 15815: 0058ece9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 15815: 0058ed19 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 15816: 0026e625 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 15817: 009c5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 15818: 009c6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 15819: 009a0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 15820: 00609b15 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 15820: 00609b45 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 15821: 002615e5 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 15822: 0048d245 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tchalt │ │ │ │ 15823: 008ecc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_lt │ │ │ │ 15824: 009c6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 15825: 00564419 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 15825: 00564449 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 15826: 009c7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 15827: 007e8fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 15827: 007e8ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 15828: 0098d80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 15829: 009c503a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 15830: 00612b6d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 15831: 0055efa5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 15830: 00612b9d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 15831: 0055efd5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 15832: 009c6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 15833: 004c7e25 548 FUNC GLOBAL DEFAULT 12 helper_msa_fmadd_df │ │ │ │ 15834: 009912f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 15835: 003f3049 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 15836: 004399c9 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 15837: 009c682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 15838: 009c65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 15839: 0099b9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 15840: 00340f99 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 15841: 00996f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 15842: 009c5612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 15843: 0042cddd 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 15844: 0062bec1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 15844: 0062bef1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 15845: 009a040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 15846: 009c57ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 15847: 009c602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 15848: 0099d66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 15849: 009c6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 15850: 0063adf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 15850: 0063ae25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 15851: 009c70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 15852: 0099dff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 15853: 009c595c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 15854: 0099ea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 15855: 0098b9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 15856: 003d9d25 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 15857: 0061ad5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 15857: 0061ad8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 15858: 009c59fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 15859: 009c753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 15860: 009c50ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 15861: 005fd95d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 15861: 005fd98d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 15862: 009c6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 15863: 0048d5e9 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_status │ │ │ │ 15864: 009c7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 15865: 0098e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 15866: 00996438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 15867: 009983f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 15868: 005bd8c9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 15868: 005bd8f9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 15869: 00483e9d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 15870: 00994bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 15871: 009c7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 15872: 0098ed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 15873: 008e2da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tchalt │ │ │ │ 15874: 0098b294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 15875: 006494d1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 15875: 00649501 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 15876: 009c54a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 15877: 00691fd5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 15878: 006245ad 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 15877: 00692005 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 15878: 006245dd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 15879: 009c5798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 15880: 002a9b25 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 15881: 009c5dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 15882: 009c640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 15883: 0053f50d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 15883: 0053f53d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 15884: 009c578e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ 15885: 008edb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgb │ │ │ │ 15886: 004bbcb9 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_b │ │ │ │ - 15887: 00686c19 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 15887: 00686c49 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 15888: 004bbe1d 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_d │ │ │ │ - 15889: 0054cf29 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 15889: 0054cf59 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 15890: 009c68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 15891: 00342cf1 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 15892: 002b7269 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 15893: 0048fe1d 132 FUNC GLOBAL DEFAULT 12 helper_deret │ │ │ │ 15894: 008e0be0 64 OBJECT GLOBAL DEFAULT 24 malta_compat │ │ │ │ 15895: 004bbd71 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_h │ │ │ │ 15896: 008edae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgh │ │ │ │ 15897: 009c5000 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 15898: 009c5df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 15899: 0098d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 15900: 00598b8d 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 15900: 00598bbd 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 15901: 00374b1d 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 15902: 005471e1 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 15903: 00584945 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 15902: 00547211 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 15903: 00584975 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 15904: 009c6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 15905: 0062e6c9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 15905: 0062e6f9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 15906: 00998be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 15907: 003b03ed 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 15908: 00483311 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 15909: 003d3c11 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 15910: 004891c5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 15911: 0026e5b9 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 15912: 004400cd 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 15913: 0053e279 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 15913: 0053e2a9 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 15914: 002bed79 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 15915: 00260391 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 15916: 008e2774 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_lt_ph │ │ │ │ 15917: 004bbde1 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_w │ │ │ │ 15918: 009a4adc 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 15919: 0060fee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 15920: 007ad55c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 15919: 0060ff19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 15920: 007ad58c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 15921: 003c8399 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 15922: 009c5408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 15923: 008e67e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_intctl │ │ │ │ 15924: 009c503d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 15925: 003fbedd 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 15926: 009c5626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 15927: 0089fd08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 15928: 009c7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 15929: 00997188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 15930: 0056ff91 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 15930: 0056ffc1 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 15931: 009a0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 15932: 00313271 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 15933: 003198d5 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 15934: 009a0058 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 15935: 009c69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 15936: 0099ccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 15937: 00693285 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 15937: 006932b5 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 15938: 009c5108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 15939: 0098fce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 15940: 009c60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 15941: 0099c50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 15942: 00258f3d 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 15943: 007fac74 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 15943: 007faca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 15944: 009c51e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 15945: 004982fd 162 FUNC GLOBAL DEFAULT 12 helper_mulsaq_s_w_ph │ │ │ │ 15946: 009c7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 15947: 006a1799 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 15947: 006a17c9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 15948: 0099a1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 15949: 009c7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 15950: 006161ed 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 15950: 0061621d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 15951: 009c657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 15952: 0023247d 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 15953: 00692269 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 15953: 00692299 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 15954: 009c612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 15955: 003ef32d 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 15956: 009c5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 15957: 0099c6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 15958: 009c6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 15959: 004226f5 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 15960: 002b93e1 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ @@ -15969,77 +15969,77 @@ │ │ │ │ 15965: 0099ba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 15966: 0099bc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 15967: 008da19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 15968: 009c62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 15969: 009c639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 15970: 009c6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 15971: 003e8b45 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 15972: 005fb1cd 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 15972: 005fb1fd 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 15973: 003ea1c9 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 15974: 009c6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 15975: 00667515 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 15975: 00667545 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 15976: 009c51ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 15977: 009c6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 15978: 003e1b21 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 15979: 007fac98 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 15979: 007facc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 15980: 0044f629 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 15981: 009c742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 15982: 0049bc19 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_w_s │ │ │ │ 15983: 004c7525 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcne_df │ │ │ │ 15984: 009c6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 15985: 00620135 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 15985: 00620165 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 15986: 0099ced0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 15987: 0099fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 15988: 00989784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 15989: 00666611 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 15990: 00649fe5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 15989: 00666641 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 15990: 0064a015 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 15991: 0098b908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 15992: 004119fd 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 15993: 009c6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 15994: 009c5ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 15995: 00525025 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 15996: 005fad39 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 15995: 00525055 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 15996: 005fad69 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 15997: 008e2900 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_ph │ │ │ │ 15998: 00989714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 15999: 003e94a5 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 16000: 002661ad 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16001: 008f3100 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_xnp │ │ │ │ - 16002: 006622d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16002: 00662305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16003: 009c5e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16004: 009c54dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16005: 003d9db9 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16006: 009c6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16007: 0099d5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16008: 00281329 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16009: 0099a224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16010: 005fd1bd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16011: 00690a79 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16010: 005fd1ed 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16011: 00690aa9 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16012: 0099a244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16013: 005908ed 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16013: 0059091d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16014: 009c6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16015: 006352b9 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16015: 006352e9 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16016: 004a080d 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_seq │ │ │ │ - 16017: 0057b591 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16017: 0057b5c1 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16018: 00300031 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16019: 0047fc19 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16020: 003c9f45 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16021: 00596f31 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16021: 00596f61 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16022: 0098ddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16023: 008d8a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16024: 003c0fad 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 16025: 002f05d5 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16026: 009c5c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16027: 003f6171 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16028: 00992ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16029: 00480d25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16030: 006211f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16030: 00621221 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16031: 004084ad 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ 16032: 008e287c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_qb │ │ │ │ - 16033: 00682fb1 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16034: 006565b1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16033: 00682fe1 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16034: 006565e1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16035: 008d8228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16036: 004a7f71 128 FUNC GLOBAL DEFAULT 12 helper_pcmpeqb │ │ │ │ 16037: 00489485 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16038: 00989e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16039: 009c5b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16040: 008a20a4 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16041: 0042a425 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16055,67 +16055,67 @@ │ │ │ │ 16051: 003dcba1 204 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 16052: 009964f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16053: 009c5bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16054: 0098ef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16055: 009993d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16056: 0098c144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16057: 0098a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16058: 0064e28d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16058: 0064e2bd 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16059: 00488615 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 16060: 0033aa99 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16061: 006556ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16061: 0065571d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16062: 0098ede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16063: 00659271 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16063: 006592a1 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16064: 0099511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16065: 00998944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16066: 00662a31 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16066: 00662a61 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16067: 004c5cfd 2872 FUNC GLOBAL DEFAULT 12 helper_msa_msubr_q_df │ │ │ │ 16068: 00991d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16069: 009c6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16070: 004a7e39 26 FUNC GLOBAL DEFAULT 12 helper_pcmpeqw │ │ │ │ 16071: 009c54d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 16072: 005748a5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16072: 005748d5 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16073: 0040b499 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16074: 00294255 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16075: 0098bdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16076: 0033f175 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16077: 00263e21 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16078: 0098bda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16079: 00473959 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ 16080: 008f49c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_s_df │ │ │ │ - 16081: 00631b21 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16082: 0059f85d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16081: 00631b51 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16082: 0059f88d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16083: 00473fb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16084: 0099da0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16085: 009926f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16086: 0063be45 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16086: 0063be75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16087: 009c7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16088: 0098e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16089: 00644409 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16089: 00644439 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16090: 003a27bd 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16091: 002f3791 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16092: 009932d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16093: 00401fc1 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16094: 009c58b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16095: 0098b150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16096: 0042a2f9 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16097: 008dbcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16098: 0099fa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16099: 00563095 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16099: 005630c5 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16100: 0099e858 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16101: 003d756d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16102: 009c56a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16103: 0063b341 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16104: 0054622d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16105: 00577839 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16103: 0063b371 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16104: 0054625d 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16105: 00577869 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16106: 009989e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16107: 009c5059 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16108: 008eca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_sf │ │ │ │ 16109: 00276d71 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16110: 00610975 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16110: 006109a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16111: 004c92cd 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_a_df │ │ │ │ 16112: 00455161 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16113: 0098db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16114: 0099fe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16115: 0046b83d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16116: 003616b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16117: 0098dcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -16127,64 +16127,64 @@ │ │ │ │ 16123: 0046bbc9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16124: 009c619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16125: 0099a894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16126: 004a72c5 128 FUNC GLOBAL DEFAULT 12 helper_paddush │ │ │ │ 16127: 0098b988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16128: 00455fa5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16129: 009c6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16130: 00681051 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16130: 00681081 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16131: 003d9add 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16132: 009a026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16133: 00300171 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16134: 0098d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16135: 00991b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16136: 009c7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16137: 009c6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16138: 009902e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16139: 0046bb6d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16140: 00999b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16141: 00342d29 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16142: 009c7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16143: 0054f951 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16143: 0054f981 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16144: 0098dd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16145: 0046236d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16146: 0098a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16147: 0031a3b9 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16148: 009c6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16149: 00556191 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16150: 0051e23d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16151: 00612435 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16149: 005561c1 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16150: 0051e26d 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16151: 00612465 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16152: 0099f740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16153: 004999b5 124 FUNC GLOBAL DEFAULT 12 do_raise_exception_err │ │ │ │ 16154: 002b5ad1 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16155: 00421535 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16156: 00682d41 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16156: 00682d71 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16157: 0048cf9d 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpcontrol │ │ │ │ 16158: 004742c5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16159: 0051b835 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16160: 0061cdc5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16159: 0051b865 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16160: 0061cdf5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16161: 00309769 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16162: 009934c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16163: 009c712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16164: 00990004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16165: 0098c450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 16166: 00557191 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16166: 005571c1 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16167: 009c5bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16168: 009a3a64 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16169: 008f1738 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_d │ │ │ │ 16170: 009c6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16171: 0033a331 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16172: 009913b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16173: 009974bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16174: 009c5970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16175: 009c6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16176: 00665199 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16176: 006651c9 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16177: 0033a051 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16178: 00440571 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16179: 00548bb1 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16179: 00548be1 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16180: 0022517d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16181: 008f0190 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_s │ │ │ │ 16182: 00989454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16183: 0099b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16184: 0028f829 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16185: 0046c4c9 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16186: 003f2951 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16193,505 +16193,505 @@ │ │ │ │ 16189: 009c57f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16190: 009c60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16191: 004a7671 144 FUNC GLOBAL DEFAULT 12 helper_psubb │ │ │ │ 16192: 008ec6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_un │ │ │ │ 16193: 009c6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16194: 0046dc3d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16195: 003dd2cd 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16196: 0053d721 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16196: 0053d751 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16197: 008dfff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16198: 009c638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16199: 004c7571 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsor_df │ │ │ │ 16200: 004a7701 120 FUNC GLOBAL DEFAULT 12 helper_psubh │ │ │ │ 16201: 009903d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16202: 00397f81 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16203: 009c6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16204: 008dc740 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16205: 00999874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16206: 0069f64d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16206: 0069f67d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16207: 009c5e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16208: 009c5302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16209: 005a786d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16209: 005a789d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16210: 00993120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16211: 0098937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16212: 009c731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16213: 008eb09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ole │ │ │ │ 16214: 0046e281 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16215: 0060d455 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16215: 0060d485 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16216: 00469ab5 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16217: 004a7779 10 FUNC GLOBAL DEFAULT 12 helper_psubw │ │ │ │ 16218: 009c718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16219: 0053e081 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16220: 00608cd5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16219: 0053e0b1 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 16220: 00608d05 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16221: 003aef1d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16222: 008f6bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_d │ │ │ │ 16223: 0098d75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16224: 0042c509 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16225: 009c520e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16226: 0098af40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16227: 003de8dd 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 16228: 004870b9 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 16229: 008f6cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_h │ │ │ │ 16230: 004ccc7d 228 FUNC GLOBAL DEFAULT 12 helper_msa_st_b │ │ │ │ 16231: 004415b1 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 16232: 0053e20d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 16232: 0053e23d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 16233: 009c60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 16234: 004ccfa1 228 FUNC GLOBAL DEFAULT 12 helper_msa_st_d │ │ │ │ 16235: 009c6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16236: 0033b53d 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16237: 008e9e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tchalt │ │ │ │ 16238: 008e6c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_lladdr │ │ │ │ 16239: 008eaf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_olt │ │ │ │ 16240: 00458205 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16241: 009c5f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16242: 00991294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16243: 0061c38d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16243: 0061c3bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16244: 004ccd61 312 FUNC GLOBAL DEFAULT 12 helper_msa_st_h │ │ │ │ - 16245: 005fd0cd 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16246: 006a5229 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16245: 005fd0fd 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16246: 006a5259 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16247: 0098c9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16248: 0098e9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16249: 007ce804 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16249: 007ce834 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16250: 009918b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16251: 003003ad 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16252: 0062665d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16252: 0062668d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16253: 008f538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsor_df │ │ │ │ 16254: 009c53e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16255: 003be7dd 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 16256: 008f6c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_w │ │ │ │ - 16257: 005fa751 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16258: 007ce7fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16257: 005fa781 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16258: 007ce82c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16259: 008e46e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbl │ │ │ │ 16260: 003724b5 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16261: 009c51fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 16262: 009c68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16263: 00901db4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16264: 0065439d 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16264: 006543cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16265: 0099c15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16266: 0098db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16267: 0098a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16268: 009c6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16269: 004592ed 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 16270: 0061778d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16270: 006177bd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16271: 004cce99 262 FUNC GLOBAL DEFAULT 12 helper_msa_st_w │ │ │ │ 16272: 008e476c 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbr │ │ │ │ 16273: 008e6fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_debug │ │ │ │ 16274: 009c66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16275: 006169d9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16276: 0067b7e5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16275: 00616a09 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16276: 0067b815 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16277: 00998504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16278: 009c6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16279: 006157c9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16279: 006157f9 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16280: 009c6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16281: 00999fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16282: 009c5a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ - 16283: 0050189d 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ + 16283: 005018cd 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ 16284: 009c5b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16285: 003c53a1 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16286: 009c586c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16287: 006b0229 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16287: 006b0259 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16288: 009c7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16289: 008faf54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_b │ │ │ │ 16290: 0099f760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16291: 008fadc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_d │ │ │ │ 16292: 009c721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16293: 00989874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16294: 00901dc0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16295: 003e7761 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16296: 009c7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16297: 009a028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16298: 004745f1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16299: 008faed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_h │ │ │ │ 16300: 008f7c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_u_df │ │ │ │ 16301: 009c5038 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16302: 0065c711 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16303: 006aecdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16304: 0065cfa5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16302: 0065c741 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16303: 006aed0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16304: 0065cfd5 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16305: 009c6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16306: 0099fb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16307: 009c6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16308: 009c59b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16309: 0098c6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 16310: 00640c81 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16310: 00640cb1 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16311: 002c2261 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 16312: 0053ef9d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 16312: 0053efcd 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 16313: 00481ce5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16314: 009c6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16315: 0099a734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16316: 0098e74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16317: 0098f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16318: 0042b805 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16319: 009c5366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16320: 008fae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_w │ │ │ │ 16321: 0039d059 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16322: 00667371 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16323: 005a1fd1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16322: 006673a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16323: 005a2001 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16324: 008e0184 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16325: 0098c124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16326: 009c529a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16327: 00254c79 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16328: 008e3da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_r_qb │ │ │ │ 16329: 0099d6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16330: 009c67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16331: 009c5da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16332: 009981a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16333: 009c501d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16334: 009c53a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16335: 009c5052 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16336: 00481b51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16337: 00548bb5 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16338: 0053d889 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16337: 00548be5 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16338: 0053d8b9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16339: 008a1ccc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16340: 00287721 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16341: 0099cbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16342: 0064e035 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16343: 007face8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16344: 0069c3e5 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16342: 0064e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16343: 007fad18 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16344: 0069c415 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16345: 009907b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16346: 00654ce9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16346: 00654d19 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16347: 009954c8 196 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16348: 0055eec1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16348: 0055eef1 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16349: 009c5cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16350: 00999e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16351: 009c5804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16352: 00991d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16353: 009c5902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16354: 0062aa11 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16354: 0062aa41 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16355: 00999114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16356: 005b0d65 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16356: 005b0d95 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16357: 00996148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16358: 009c5800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16359: 0033c865 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16360: 006af2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16360: 006af2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16361: 0048ef05 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_taghi │ │ │ │ 16362: 009c6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 16363: 0066785d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16363: 0066788d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16364: 0048bcf9 12 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg0 │ │ │ │ 16365: 009c5074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ 16366: 0048bd11 16 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg1 │ │ │ │ - 16367: 00662389 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16368: 00662d85 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16369: 0061d051 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16367: 006623b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16368: 00662db5 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16369: 0061d081 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16370: 0098ea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16371: 0098a4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16372: 00425aa1 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16373: 009c6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16374: 0099c64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16375: 0099e9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 16376: 005382c1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 16376: 005382f1 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16377: 009892dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16378: 009c6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ - 16379: 00674f55 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16379: 00674f85 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16380: 009c5372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16381: 009c62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16382: 009c55d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16383: 009c71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16384: 008e9440 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_saf │ │ │ │ 16385: 0046d219 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16386: 00692f59 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16387: 0069ddcd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16388: 005fa209 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16386: 00692f89 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16387: 0069ddfd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16388: 005fa239 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16389: 009908ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16390: 009c6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16391: 00996538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16392: 00670279 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16392: 006702a9 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16393: 0040eaa5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16394: 002980dd 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16395: 007e91b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16395: 007e91e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16396: 008a2ee0 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16397: 00649111 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16397: 00649141 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16398: 009970d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16399: 0098ece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16400: 0099752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16401: 003e9aa1 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16402: 009c684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16403: 00679ca1 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16403: 00679cd1 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16404: 00991314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16405: 0045787d 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16406: 009c6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16407: 009914e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16408: 009c5f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16409: 0078cc5c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16410: 006638b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16409: 0078cc8c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16410: 006638e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16411: 00261b6d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 16412: 00989544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16413: 00441025 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16414: 00417ee9 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16415: 009c7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16416: 00261969 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16417: 0048540d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16418: 009c66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16419: 00993540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16420: 009964b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16421: 009c53d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16422: 008dd73c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16423: 0099e45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16424: 00616051 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16425: 00652f45 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16424: 00616081 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16425: 00652f75 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16426: 009c6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16427: 008e4d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_w │ │ │ │ 16428: 00489245 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16429: 009c65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16430: 009c66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16431: 00374119 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16432: 0052376d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16433: 005a00e1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16432: 0052379d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16433: 005a0111 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16434: 00998184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16435: 009c570a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16436: 009c5234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16437: 0053f4a5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16437: 0053f4d5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16438: 0099a004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16439: 0099fda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16440: 009915e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16441: 006858a5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16441: 006858d5 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16442: 009c5e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16443: 009c5816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16444: 009c71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16445: 005a7291 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16445: 005a72c1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16446: 002599cd 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16447: 0060894d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16447: 0060897d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16448: 009c4fb4 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 16449: 0053b4ad 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16450: 006105f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16449: 0053b4dd 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 16450: 00610621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16451: 009c5730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16452: 005a3499 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16452: 005a34c9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16453: 009c56e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16454: 00415485 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16455: 009c61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16456: 003983ed 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16457: 006470c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16458: 0068aca9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16457: 006470f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16458: 0068acd9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16459: 009c53aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16460: 00901c1c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16461: 00528e55 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16462: 00653005 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16463: 006803c1 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16461: 00528e85 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16462: 00653035 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16463: 006803f1 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16464: 0099506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16465: 009948fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16466: 00990744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16467: 006409e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16468: 0064656d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16469: 00520635 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16467: 00640a19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16468: 0064659d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16469: 00520665 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16470: 009c6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16471: 009c5006 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16472: 008e8d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfthi │ │ │ │ 16473: 0042bf55 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16474: 00573db5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16474: 00573de5 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16475: 0099b8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16476: 004729a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16477: 0099c73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16478: 0099f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16479: 009c6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16480: 0098a47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16481: 009c72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16482: 00994d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16483: 00991f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16484: 00492a61 312 FUNC GLOBAL DEFAULT 12 bl_gen_jump_to │ │ │ │ - 16485: 0066c5cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16485: 0066c5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16486: 009c6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16487: 003755e5 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16488: 009c61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 16489: 009c67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16490: 00473235 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16491: 009c5124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16492: 0099582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16493: 0049855d 60 FUNC GLOBAL DEFAULT 12 helper_dps_w_ph │ │ │ │ 16494: 0099d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16495: 009c61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16496: 0059fbbd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16496: 0059fbed 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16497: 003fc655 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16498: 009c50d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16499: 009a0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16500: 009c6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16501: 006564d9 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16502: 006413e1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16501: 00656509 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16502: 00641411 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16503: 0098afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16504: 009972b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16505: 0098e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16506: 009c6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16507: 009c5bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16508: 009c5ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16509: 003a93f9 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16510: 00232321 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16511: 00990324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16512: 003616b5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16513: 00341ac9 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16514: 0030c561 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16515: 0069a9c9 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16515: 0069a9f9 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16516: 008a2ccc 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16517: 003bafcd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16518: 009c5caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16519: 009c596c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 16520: 00538265 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 16520: 00538295 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16521: 009c5330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16522: 00563839 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16523: 00608895 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16524: 0062dcc1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16525: 0064f62d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16522: 00563869 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16523: 006088c5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16524: 0062dcf1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16525: 0064f65d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16526: 008d8960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16527: 009c5c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16528: 00637905 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16528: 00637935 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16529: 0098caa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16530: 009c6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16531: 0098a9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16532: 00327da1 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16533: 009c72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16534: 0099493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16535: 0045cac9 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16536: 009c73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16537: 009c50b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16538: 0058aa75 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16538: 0058aaa5 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16539: 0098a29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 16540: 009c5236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16541: 008dbd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16542: 008f3628 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 16543: 005d80a9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16543: 005d80d9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16544: 003bbc91 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16545: 0098ca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16546: 00998c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16547: 00347eb1 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16548: 00992e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16549: 004b2559 468 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_b │ │ │ │ 16550: 0048eec5 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_taglo │ │ │ │ 16551: 008d8120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16552: 004b2875 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_d │ │ │ │ 16553: 009c6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16554: 00997aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16555: 009c52be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16556: 0061b351 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16556: 0061b381 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16557: 008ea01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_entryhi │ │ │ │ 16558: 004b272d 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_h │ │ │ │ 16559: 0099bfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16560: 004c7149 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcult_df │ │ │ │ 16561: 0049caed 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_d │ │ │ │ 16562: 002546f9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16563: 0046225d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16564: 009c66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16565: 005415b5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16566: 0052dc89 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16567: 006111a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16568: 0063b91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16569: 005d8009 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16565: 005415e5 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16566: 0052dcb9 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16567: 006111d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16568: 0063b94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16569: 005d8039 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16570: 009c6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16571: 00253c39 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16572: 006102e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16572: 00610315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16573: 009c54cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16574: 009c657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16575: 0099ce30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16576: 006044e9 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16577: 00610105 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16576: 00604519 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16577: 00610135 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16578: 004b27fd 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_w │ │ │ │ 16579: 009c6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16580: 00989d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16581: 0049caf5 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_s │ │ │ │ - 16582: 007e9110 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16583: 00695345 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16582: 007e9140 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16583: 00695375 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16584: 00288855 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16585: 008e9548 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_seq │ │ │ │ 16586: 002f51a5 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16587: 00231e91 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16588: 00410b75 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16589: 009c56e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16590: 0064c8a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16590: 0064c8d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16591: 0099dcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16592: 00611221 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16592: 00611251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16593: 009c5ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16594: 009c5e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16595: 002b3dd5 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16596: 007ce828 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16596: 007ce858 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16597: 0033249d 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ - 16598: 004f6f4d 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ + 16598: 004f6f7d 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ 16599: 002bc395 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16600: 003e8c7d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16601: 009961c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16602: 008fce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_b │ │ │ │ 16603: 009a03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16604: 009c67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16605: 002558f1 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16606: 008fccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_d │ │ │ │ 16607: 002bc3f5 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16608: 008a3118 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16609: 00661101 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16609: 00661131 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16610: 0039b0c5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16611: 009c64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16612: 0027cd6d 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16613: 008fcdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_h │ │ │ │ 16614: 00989c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16615: 0029e3d1 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16616: 009c6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16617: 0098ae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16618: 0048cb85 170 FUNC GLOBAL DEFAULT 12 get_physical_address │ │ │ │ 16619: 004cac45 232 FUNC GLOBAL DEFAULT 12 helper_msa_fclass_df │ │ │ │ 16620: 009c71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16621: 006589b1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16622: 007fac64 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16621: 006589e1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16622: 007fac94 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16623: 00398ffd 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16624: 0057a599 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16624: 0057a5c9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16625: 00996388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16626: 0063b3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16626: 0063b425 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16627: 009c667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16628: 009c6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16629: 0066984d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16629: 0066987d 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16630: 0042c29d 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16631: 008fcd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_w │ │ │ │ 16632: 009c525a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16633: 009c5e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16634: 0098d2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16635: 00992e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16636: 0044135d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16637: 009c5c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_DISPLAY_DSTATE │ │ │ │ 16638: 0099beec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16639: 0099cb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16640: 0058a8c5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16640: 0058a8f5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16641: 009c661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16642: 009c6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16643: 0098eeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16644: 0062e9e9 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16645: 0068fc65 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16646: 0060bf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16644: 0062ea19 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16645: 0068fc95 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16646: 0060bfb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16647: 0041955d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ 16648: 004ad709 458 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_b │ │ │ │ - 16649: 00536571 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16649: 005365a1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ 16650: 004ada45 154 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_d │ │ │ │ - 16651: 00664a1d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16651: 00664a4d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16652: 009c5efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16653: 009993c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16654: 00991fd4 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16655: 0089e7f0 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16656: 004ad8d5 244 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_h │ │ │ │ 16657: 0099fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16658: 009c6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16659: 0061396d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16659: 0061399d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16660: 00995408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16661: 009c72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16662: 005a05a9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16663: 00656695 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16662: 005a05d9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16663: 006566c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16664: 0098e6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ 16665: 0048ef1d 160 FUNC GLOBAL DEFAULT 12 helper_mftgpr │ │ │ │ - 16666: 006397b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16666: 006397e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16667: 009a04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16668: 003d7841 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16669: 009c5760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16670: 00253ce1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16671: 0099e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16672: 00272051 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16673: 00626085 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16673: 006260b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16674: 008d1274 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16675: 009c5e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16676: 00691611 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16676: 00691641 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16677: 009c6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16678: 008f8488 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_andi_b │ │ │ │ 16679: 0098e378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16680: 00546419 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16681: 00673f25 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16682: 006427bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16680: 00546449 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16681: 00673f55 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16682: 006427ed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16683: 004c6ef1 220 FUNC GLOBAL DEFAULT 12 helper_msa_fill_df │ │ │ │ 16684: 0098ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16685: 003760b1 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16686: 007fac90 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16686: 007facc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16687: 004ad9c9 124 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_w │ │ │ │ 16688: 009a08f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16689: 0099afa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16690: 0024276d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16691: 0084a2d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16692: 009c7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16693: 008e8d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftlo │ │ │ │ @@ -16700,211 +16700,211 @@ │ │ │ │ 16696: 009c63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16697: 008da748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16698: 009c5204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 16699: 00991804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16700: 009c5f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16701: 00992950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16702: 00998ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16703: 0057483d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16703: 0057486d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16704: 003d3f81 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16705: 00476205 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16706: 005bae4d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16706: 005bae7d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16707: 0033b375 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16708: 009a0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16709: 008a21b8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16710: 0063a431 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16710: 0063a461 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16711: 0098b8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16712: 00998204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16713: 009c54c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16714: 0098fc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ 16715: 0099df54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_C0_EVENT │ │ │ │ - 16716: 0066ff71 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16716: 0066ffa1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 16717: 00348e29 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16718: 005fca11 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16718: 005fca41 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ 16719: 008f6388 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclt_df │ │ │ │ - 16720: 00661761 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16720: 00661791 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16721: 0098f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16722: 003c1349 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16723: 009a2788 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16724: 009c6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16725: 00664ebd 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16725: 00664eed 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16726: 009c6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16727: 0068a6e5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16727: 0068a715 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16728: 003f607d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16729: 009c7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16730: 00484eb5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16731: 0099e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16732: 008f8d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_b │ │ │ │ - 16733: 00645331 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16733: 00645361 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16734: 004807f5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16735: 009c5310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 16736: 008f8bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_d │ │ │ │ - 16737: 00538021 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 16737: 00538051 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16738: 009c5ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16739: 00696899 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16739: 006968c9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16740: 009c6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16741: 005ca151 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16742: 005e9171 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16741: 005ca181 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16742: 005e91a1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16743: 0099ce70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16744: 008f8cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_h │ │ │ │ - 16745: 00611389 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16746: 0055fd61 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16745: 006113b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16746: 0055fd91 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16747: 009a0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16748: 009c57cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 16749: 00549a41 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16749: 00549a71 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 16750: 0098b928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 16751: 005498f1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 16751: 00549921 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 16752: 009c62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 16753: 008d6338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 16754: 0061b28d 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 16754: 0061b2bd 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 16755: 00462c75 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 16756: 00559395 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 16756: 005593c5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 16757: 004898cd 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 16758: 009a053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 16759: 0036aad9 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 16760: 003eb82d 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 16761: 009919d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 16762: 002b98c9 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 16763: 0060da79 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 16763: 0060daa9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 16764: 008f8c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_w │ │ │ │ 16765: 002b99bd 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 16766: 009c755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 16767: 009c62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 16768: 00478ebd 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 16769: 009c74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 16770: 00997198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 16771: 00993b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 16772: 009c7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 16773: 009c53c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 16774: 003dd2f9 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 16775: 00998324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 16776: 00999c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 16777: 009c6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 16778: 00551305 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 16778: 00551335 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 16779: 003357a9 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 16780: 003d9c81 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 16781: 00486d79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 16782: 00991944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 16783: 006756b5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 16783: 006756e5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 16784: 009c74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 16785: 0099b61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 16786: 008da6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 16787: 009c5ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 16788: 008fd894 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_b │ │ │ │ 16789: 009c5e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 16790: 008fd708 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_d │ │ │ │ 16791: 009c6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 16792: 004bf1b1 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_s_df │ │ │ │ - 16793: 0065fb89 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 16794: 00694e31 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 16793: 0065fbb9 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 16794: 00694e61 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 16795: 008a2d38 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 16796: 009c57ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 16797: 008fd810 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_h │ │ │ │ 16798: 00224e59 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 16799: 009c602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 16800: 0061595d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 16801: 0063b37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 16800: 0061598d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 16801: 0063b3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 16802: 0039bc8d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 16803: 0098b0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 16804: 00264015 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 16805: 0043ce69 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 16806: 0053fcf9 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 16806: 0053fd29 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 16807: 009c64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 16808: 0033ad5d 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 16809: 0099c87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 16810: 00996608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 16811: 00989dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 16812: 00990154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 16813: 002b041d 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 16814: 00999104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 16815: 00575271 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 16815: 005752a1 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 16816: 009c6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 16817: 0058291d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 16817: 0058294d 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 16818: 0099dc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16819: 00461f2d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 16820: 006a8311 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 16821: 00663715 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 16820: 006a8341 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 16821: 00663745 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 16822: 009c6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 16823: 0099d5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 16824: 008fd78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_w │ │ │ │ 16825: 009c6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 16826: 0068a275 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 16826: 0068a2a5 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 16827: 00991a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 16828: 0098d2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 16829: 00662949 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 16829: 00662979 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 16830: 00253d89 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 16831: 009a0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 16832: 00501751 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ - 16833: 0066b485 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 16832: 00501781 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ + 16833: 0066b4b5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 16834: 009a0338 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 16835: 009c750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 16836: 00296c81 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 16837: 009c5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 16838: 0043fbd5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 16839: 009c545c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 16840: 007cdbec 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 16840: 007cdc1c 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 16841: 009a0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 16842: 0069e269 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 16842: 0069e299 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 16843: 0098c270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 16844: 009c5e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 16845: 0059af09 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 16845: 0059af39 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ 16846: 008e54d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_rs_ph_w │ │ │ │ - 16847: 0066b359 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 16847: 0066b389 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 16848: 009c693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 16849: 0068f8cd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 16850: 0066d151 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 16851: 0059f9cd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 16849: 0068f8fd 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 16850: 0066d181 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 16851: 0059f9fd 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 16852: 009c634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 16853: 009c635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 16854: 0099d48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 16855: 009c6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 16856: 0062cec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 16856: 0062cef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 16857: 009c7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 16858: 0064ff61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 16858: 0064ff91 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 16859: 008e9b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpecontrol │ │ │ │ 16860: 009c6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 16861: 00677845 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 16861: 00677875 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 16862: 009c5f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 16863: 0099aab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 16864: 00657205 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 16864: 00657235 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 16865: 00480089 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 16866: 009c6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 16867: 006a6a8d 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 16867: 006a6abd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 16868: 009c5e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 16869: 009c6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 16870: 009971a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 16871: 008f3394 132 OBJECT GLOBAL DEFAULT 24 helper_info_emt │ │ │ │ 16872: 009c7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 16873: 00989cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 16874: 0063b3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 16875: 0055866d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 16874: 0063b3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 16875: 0055869d 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 16876: 003c3a71 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 16877: 002b367d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 16878: 00666bbd 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 16878: 00666bed 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 16879: 0036b04d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 16880: 009c61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 16881: 009c7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 16882: 009a0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 16883: 009c658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 16884: 0062d5e5 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 16885: 00596021 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 16884: 0062d615 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 16885: 00596051 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 16886: 00405945 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 16887: 0098bea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 16888: 005d80ed 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 16888: 005d811d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 16889: 0046d91d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 16890: 005485c5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 16890: 005485f5 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 16891: 002e5d99 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 16892: 005449fd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 16892: 00544a2d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 16893: 0099dec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 16894: 002876a5 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 16895: 009c61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 16896: 00489249 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 16897: 0068ee01 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 16897: 0068ee31 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 16898: 004bcf59 1590 FUNC GLOBAL DEFAULT 12 helper_msa_srar_b │ │ │ │ - 16899: 0055e299 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 16899: 0055e2c9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 16900: 002aba2d 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 16901: 002536c9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 16902: 009c54a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 16903: 003773c9 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 16904: 0026dce1 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 16905: 004bda5d 236 FUNC GLOBAL DEFAULT 12 helper_msa_srar_d │ │ │ │ 16906: 009c6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ @@ -16912,38 +16912,38 @@ │ │ │ │ 16908: 009a03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 16909: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 16910: 004bd591 806 FUNC GLOBAL DEFAULT 12 helper_msa_srar_h │ │ │ │ 16911: 00497925 32 FUNC GLOBAL DEFAULT 12 helper_precr_qb_ph │ │ │ │ 16912: 009c5dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 16913: 0099cb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 16914: 0024d495 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 16915: 00529f21 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 16916: 00680541 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 16917: 0061cc8d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 16915: 00529f51 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 16916: 00680571 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 16917: 0061ccbd 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 16918: 008e9758 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sle │ │ │ │ 16919: 009957bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 16920: 0098b798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 16921: 0098a618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 16922: 002b720d 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 16923: 0057bb15 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 16924: 0061ab01 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 16923: 0057bb45 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 16924: 0061ab31 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 16925: 00993620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ 16926: 004bd8b9 418 FUNC GLOBAL DEFAULT 12 helper_msa_srar_w │ │ │ │ - 16927: 005e693d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 16927: 005e696d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 16928: 009c5024 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 16929: 00992b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 16930: 009c5b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 16931: 0098935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 16932: 00499471 126 FUNC GLOBAL DEFAULT 12 helper_extr_s_h │ │ │ │ 16933: 0046be19 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 16934: 008da640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 16935: 0025b56d 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 16936: 0098f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 16937: 009c6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 16938: 0059ec2d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 16938: 0059ec5d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 16939: 009c64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 16940: 008f5410 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msub_q_df │ │ │ │ 16941: 009c69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 16942: 008e9650 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_slt │ │ │ │ 16943: 00499079 64 FUNC GLOBAL DEFAULT 12 helper_cmp_eq_ph │ │ │ │ 16944: 009c708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 16945: 003e7c31 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -16953,61 +16953,61 @@ │ │ │ │ 16949: 009c5bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 16950: 0046c161 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 16951: 008f6178 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsaf_df │ │ │ │ 16952: 009c6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 16953: 009c70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 16954: 0046c2d5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 16955: 0098c8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 16956: 005fba11 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 16956: 005fba41 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 16957: 0048ad49 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 16958: 00999d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 16959: 00993800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 16960: 00999d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 16961: 0098ae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 16962: 002ef819 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 16963: 009c7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 16964: 009c5e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 16965: 009c5ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 16966: 009c67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 16967: 00597069 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 16967: 00597099 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 16968: 009a03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 16969: 00257205 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 16970: 0099ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 16971: 009962a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 16972: 009c6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 16973: 008de5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 16974: 0054444d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 16974: 0054447d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 16975: 0098c194 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 16976: 008a9cf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 16977: 009c69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 16978: 009989b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 16979: 009c6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 16980: 009c683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 16981: 008a28b0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 16982: 009c5a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 16983: 009c5736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 16984: 0099753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 16985: 0099aea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 16986: 0069c4e1 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 16986: 0069c511 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 16987: 00993ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 16988: 00996bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 16989: 0098b050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 16990: 009c564e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 16991: 004140a5 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 16992: 0046ef41 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 16993: 008e3f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_w │ │ │ │ 16994: 00989c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 16995: 0025b20d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 16996: 00537efd 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 16997: 006247fd 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 16996: 00537f2d 14 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 16997: 0062482d 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 16998: 009c6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 16999: 009c57d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17000: 009c5788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17001: 009c672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17002: 00680b09 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17002: 00680b39 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17003: 009c5071 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17004: 0098e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17005: 008e9af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sne │ │ │ │ 17006: 0099455c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17007: 003f63e9 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17008: 009c653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17009: 009c5028 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ @@ -17016,33 +17016,33 @@ │ │ │ │ 17012: 008d49fc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17013: 0098edd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17014: 0098fba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17015: 00991114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17016: 009c51a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17017: 0099497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17018: 009c7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17019: 00572c91 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17019: 00572cc1 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17020: 002bc39d 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17021: 0054ee89 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17022: 005463d5 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17021: 0054eeb9 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17022: 00546405 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17023: 002259e9 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17024: 00620a59 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17025: 00595af9 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17024: 00620a89 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17025: 00595b29 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17026: 00990674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17027: 009a05a4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17028: 009c5c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17029: 009c5308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17030: 0052b3f5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17030: 0052b425 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17031: 008ffd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_watchhi │ │ │ │ 17032: 009c7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17033: 00901c08 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 17034: 0028f059 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17035: 0062cca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17035: 0062ccd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17036: 003f2cad 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17037: 006712f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17037: 00671325 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17038: 009c74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17039: 0028f315 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17040: 00475129 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17041: 009c6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17042: 009c7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17043: 009c5ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17044: 0098a6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17058,118 +17058,118 @@ │ │ │ │ 17054: 0099bb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17055: 0099b64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17056: 009c7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17057: 009c53fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17058: 008f4414 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_s_df │ │ │ │ 17059: 003d2ecd 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ 17060: 00497d75 310 FUNC GLOBAL DEFAULT 12 helper_shll_s_ph │ │ │ │ - 17061: 006a04b1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17061: 006a04e1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17062: 002524a1 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17063: 0064ee0d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17063: 0064ee3d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17064: 003dcf49 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17065: 0099de88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17066: 0099de58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17067: 00293f39 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17068: 00993840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17069: 009c7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17070: 00255d7d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17071: 008a9d70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ 17072: 004c6b1d 32 FUNC GLOBAL DEFAULT 12 helper_msa_sldi_df │ │ │ │ - 17073: 005f9efd 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17074: 00577469 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17075: 00625e95 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17076: 0063d619 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17073: 005f9f2d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17074: 00577499 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17075: 00625ec5 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17076: 0063d649 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17077: 009c6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17078: 0099cc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17079: 0048239d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17080: 009c5122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17081: 008d79e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17082: 00611005 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17082: 00611035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17083: 00998454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17084: 0069116d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17084: 0069119d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17085: 0049df9d 192 FUNC GLOBAL DEFAULT 12 helper_float_recip2_d │ │ │ │ 17086: 009c66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17087: 0062d2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17087: 0062d329 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17088: 003e9c75 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17089: 008d08ac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17090: 00486b81 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17091: 008a2934 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17092: 0062acc9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17092: 0062acf9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17093: 008da7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17094: 009c5d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17095: 00989eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17096: 0048978d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17097: 008f430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_s_df │ │ │ │ 17098: 009c57be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17099: 009c754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17100: 009c62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17101: 00680721 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17101: 00680751 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17102: 003d7741 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17103: 002901ad 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17104: 008fa60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_b │ │ │ │ 17105: 002e66bd 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17106: 0046eedd 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17107: 008fa480 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_d │ │ │ │ 17108: 00283039 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ 17109: 008f9fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_b │ │ │ │ - 17110: 00610dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17110: 00610ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ 17111: 0049e05d 186 FUNC GLOBAL DEFAULT 12 helper_float_recip2_s │ │ │ │ - 17112: 006a7a45 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17112: 006a7a75 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17113: 008f9e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_d │ │ │ │ 17114: 00992bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17115: 00699b79 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17115: 00699ba9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17116: 008fa588 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_h │ │ │ │ 17117: 0099e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17118: 00548b1d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17118: 00548b4d 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17119: 009c6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17120: 00375885 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17121: 002c0b29 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17122: 008f9f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_h │ │ │ │ 17123: 00304d7d 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17124: 0064e6d9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17124: 0064e709 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17125: 009940f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17126: 00992dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17127: 00548a0d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17127: 00548a3d 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17128: 00992ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17129: 00441e71 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17130: 009a0e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17131: 003e10e1 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17132: 009c5822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17133: 0057e435 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17134: 0065d87d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17133: 0057e465 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17134: 0065d8ad 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17135: 00992fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17136: 004bb991 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_b │ │ │ │ 17137: 008fa504 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_w │ │ │ │ 17138: 0048e479 100 FUNC GLOBAL DEFAULT 12 helper_mtc0_wired │ │ │ │ 17139: 00298101 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17140: 009c6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17141: 008f9ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_w │ │ │ │ 17142: 004bbafd 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_d │ │ │ │ 17143: 002551d9 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 17144: 00538009 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 17144: 00538039 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17145: 00482d11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17146: 004bba49 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_h │ │ │ │ 17147: 0098afc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17148: 005566b1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17148: 005566e1 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17149: 00999fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17150: 0098da2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17151: 006859b5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17151: 006859e5 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17152: 00478f9d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17153: 008e10c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_r_w │ │ │ │ - 17154: 005a7065 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17154: 005a7095 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17155: 009c7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17156: 00667005 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17156: 00667035 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17157: 009c5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17158: 0098b020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17159: 009c5b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17160: 0099c43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17161: 009c7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17162: 00595b71 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17162: 00595ba1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17163: 0099c21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17164: 0060f5c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17164: 0060f5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17165: 009c74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17166: 00497b29 12 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbla │ │ │ │ 17167: 00472b31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17168: 00999c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 17169: 004bbabd 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_w │ │ │ │ 17170: 009c645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17171: 009c5aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ @@ -17182,172 +17182,172 @@ │ │ │ │ 17178: 009c68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17179: 0098a40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17180: 009c5d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17181: 0099a1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17182: 008d8f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17183: 0041a211 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17184: 009c59e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17185: 00680545 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17186: 0065104d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17185: 00680575 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17186: 0065107d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17187: 00994f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17188: 0099b7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17189: 009c5918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17190: 009c523a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17191: 004733d1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17192: 00482b51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17193: 009c5264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17194: 008dd298 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17195: 0099f660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17196: 00573f61 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17196: 00573f91 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17197: 003e8ce1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17198: 0099a0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17199: 00996ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17200: 0052b6f5 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17200: 0052b725 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17201: 009c5864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17202: 002bea4d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17203: 0098faf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17204: 0046bee5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17205: 009c58a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 17206: 009c4be8 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr0 │ │ │ │ - 17207: 00570b11 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17207: 00570b41 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17208: 009c5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17209: 00668e29 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17209: 00668e59 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17210: 00470251 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17211: 0098dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17212: 008d87d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17213: 0098cbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17214: 00997258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17215: 009c674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17216: 0046c1a5 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17217: 009c5150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17218: 00489775 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17219: 0046c339 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17220: 00991d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17221: 006a029d 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17221: 006a02cd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17222: 009a01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17223: 0098dcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17224: 009c741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17225: 009c6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17226: 009c6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17227: 00624071 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17227: 006240a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17228: 0098bee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17229: 00668351 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17229: 00668381 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17230: 00992870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17231: 003e9b75 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17232: 00479901 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17233: 008d7f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17234: 009c580a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17235: 0098dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17236: 0099f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17237: 00483605 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17238: 0099f250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17239: 006468e1 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17239: 00646911 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17240: 003a0e95 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17241: 006a616d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17241: 006a619d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17242: 0099ace4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17243: 006594a1 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17244: 00610a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17243: 006594d1 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17244: 00610a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17245: 008a180c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17246: 00996f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17247: 009c6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17248: 009903e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17249: 0025e415 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17250: 00675ff5 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17250: 00676025 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17251: 00485ea9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17252: 0099db7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17253: 00997a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17254: 006110b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17254: 006110e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17255: 00990968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_LEDS_EVENT │ │ │ │ 17256: 009c614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17257: 00292259 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17258: 00489361 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17259: 009912e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17260: 00298141 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17261: 009c671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17262: 009c72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17263: 009c734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17264: 0098ef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17265: 005982d1 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17265: 00598301 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17266: 009953d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17267: 0060c8ad 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17267: 0060c8dd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17268: 0099560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17269: 009c7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17270: 00650d25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17270: 00650d55 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17271: 003d47d9 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ 17272: 008edc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminsh │ │ │ │ - 17273: 0055ee69 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17273: 0055ee99 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17274: 009979ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17275: 009c6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17276: 0098e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17277: 008f3208 132 OBJECT GLOBAL DEFAULT 24 helper_info_evp │ │ │ │ 17278: 009c7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 17279: 009a0790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17280: 0099bb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17281: 003126d9 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17282: 009c6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17283: 009c5188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17284: 003145bd 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 17285: 00666b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17285: 00666bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17286: 00991e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17287: 0025da61 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17288: 008dd9d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17289: 0046f169 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17290: 003e86b5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17291: 003d35b5 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17292: 00998824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17293: 00685511 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17293: 00685541 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17294: 009c59d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17295: 00999a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17296: 003c2d09 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17297: 009c69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17298: 0064876d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17298: 0064879d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17299: 0046b361 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17300: 0061071d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17301: 00581f89 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17300: 0061074d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17301: 00581fb9 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17302: 009c739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17303: 0030c101 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17304: 009c6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17305: 00645c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17306: 00617a39 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17305: 00645cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17306: 00617a69 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17307: 0099c03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17308: 009c717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17309: 0098aba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17310: 005975b9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17310: 005975e9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17311: 00242805 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17312: 008f8278 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmnzi_b │ │ │ │ 17313: 009967b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17314: 0039cdbd 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17315: 0060c78d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17315: 0060c7bd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17316: 00989474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17317: 0099ab14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 17318: 0062bc29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17318: 0062bc59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17319: 0099b9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17320: 009c515c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17321: 00559361 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17321: 00559391 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17322: 009c5940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17323: 0040ee5d 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17324: 008de108 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17325: 008e94c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sun │ │ │ │ - 17326: 00645d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17326: 00645da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17327: 009c54e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17328: 009c5592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17329: 009c644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17330: 0040d461 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17331: 008edd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminub │ │ │ │ 17332: 00265149 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17333: 00996468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17334: 002c1a3d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17335: 009c6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17336: 0098bf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17337: 008ddad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17338: 0084d038 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17339: 002811c5 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17340: 0058d6d9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17340: 0058d709 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17341: 0099de28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17342: 006b6381 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17342: 006b63b1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17343: 009991f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17344: 00339f0d 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17345: 009c5ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17346: 009c64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17347: 009c50f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17348: 009c5cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17349: 008a226c 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ @@ -17356,179 +17356,179 @@ │ │ │ │ 17352: 003ee5ad 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17353: 0047f18d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17354: 008eed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sueq │ │ │ │ 17355: 009c548c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17356: 0036fb75 170 FUNC GLOBAL DEFAULT 12 mips_gictimer_stop_count │ │ │ │ 17357: 0099a974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17358: 009c6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17359: 00670e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17360: 0062cbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17361: 0068a23d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17362: 0064dfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17359: 00670e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17360: 0062cbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17361: 0068a26d 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17362: 0064dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17363: 0099c82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17364: 0033842d 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17365: 009c64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17366: 00614a01 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17367: 00610f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17366: 00614a31 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17367: 00610f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17368: 00992d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17369: 009c5e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17370: 0063e549 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17370: 0063e579 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ 17371: 008eebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_saf │ │ │ │ - 17372: 00632205 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17372: 00632235 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17373: 002b4155 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17374: 009c6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17375: 008eab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_wait │ │ │ │ 17376: 009c7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17377: 008e2d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcrestart │ │ │ │ - 17378: 0052adbd 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17378: 0052aded 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17379: 00441f99 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17380: 009c70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17381: 009c5306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17382: 009c5d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17383: 0099b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17384: 00341a01 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17385: 005a0359 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17386: 0062fb75 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17385: 005a0389 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17386: 0062fba5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17387: 00450e21 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17388: 009c50e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17389: 00450e29 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17390: 00996c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17391: 00347dd9 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17392: 00450e55 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17393: 00252b99 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17394: 009c6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17395: 00450ec1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17396: 00450f31 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17397: 0063bdcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17397: 0063bdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17398: 009c6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17399: 009c6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17400: 00450fa5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17401: 009c60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17402: 0045101d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17403: 00455099 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17404: 00639c65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17404: 00639c95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17405: 00451099 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17406: 0034282d 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17407: 00452b4d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17408: 0098fbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17409: 00411b69 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17410: 0040d21d 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17411: 00994e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17412: 00257751 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17413: 00415d31 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17414: 00482475 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17415: 006540c9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17415: 006540f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17416: 009c728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17417: 0046be79 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17418: 009c5136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17419: 0057a779 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17419: 0057a7a9 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17420: 009c562e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17421: 004612a9 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17422: 00497b35 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbra │ │ │ │ 17423: 009c5634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17424: 00405449 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17425: 003cac19 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17426: 009c5b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17427: 002ead85 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17428: 0099bd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17429: 009c58c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17430: 0060f45d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17430: 0060f48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17431: 003b7069 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17432: 009c5376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17433: 0099bf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17434: 0098b460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17435: 0099d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17436: 00663d21 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17436: 00663d51 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ 17437: 008f35a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rotx │ │ │ │ - 17438: 0054f80d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17439: 00673ce1 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17440: 006864a9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17438: 0054f83d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17439: 00673d11 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17440: 006864d9 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17441: 009c526c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17442: 005987a1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17442: 005987d1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17443: 009c7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17444: 00655ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17444: 00655b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17445: 0033a919 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17446: 0098b2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17447: 0060752d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17448: 0068c40d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17449: 00685f0d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17447: 0060755d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17448: 0068c43d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17449: 00685f3d 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17450: 0099b6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17451: 0098ee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17452: 00686139 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17452: 00686169 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17453: 008d5550 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17454: 00998584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17455: 00638ab1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17455: 00638ae1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17456: 004586d9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17457: 00474a81 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17458: 0098e77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 17459: 005994c9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17459: 005994f9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17460: 0098fb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17461: 00610051 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17461: 00610081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17462: 00281419 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17463: 0099fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17464: 009c5c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17465: 009c5418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17466: 0099c05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17467: 0098d27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17468: 00271d45 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17469: 002b41b5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17470: 0062943d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17470: 0062946d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17471: 0099571c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17472: 00990f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17473: 0030208d 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17474: 0099c3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17475: 009c55e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17476: 0060c9cd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17476: 0060c9fd 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17477: 00256c69 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17478: 00373f15 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17479: 0054d699 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17479: 0054d6c9 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17480: 009c5d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17481: 006333d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17481: 00633405 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17482: 009c5a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17483: 0046a75d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17484: 008d6d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17485: 009c6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17486: 0041a3e5 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17487: 00252c51 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17488: 00997158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17489: 00519205 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17490: 00597e41 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17489: 00519235 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17490: 00597e71 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17491: 0099fed8 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17492: 009c5f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17493: 009c5d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17494: 00680f79 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17494: 00680fa9 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17495: 009c6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17496: 0099f9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17497: 009c5ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17498: 008d66d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17499: 00489319 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17500: 00558231 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17500: 00558261 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17501: 0045047d 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17502: 006b17b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17503: 007ce824 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17502: 006b17e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17503: 007ce854 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17504: 0028759d 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17505: 009c50a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17506: 0098b1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17507: 00640b69 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17507: 00640b99 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17508: 0099e6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17509: 0069b551 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17510: 0069ce71 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17509: 0069b581 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17510: 0069cea1 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17511: 009c5a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17512: 0099f090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 17513: 00490831 12 FUNC GLOBAL DEFAULT 12 helper_tlbinvf │ │ │ │ - 17514: 00684641 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17514: 00684671 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17515: 009c6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17516: 00671935 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17516: 00671965 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17517: 009c538e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17518: 009c569a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17519: 00610501 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17519: 00610531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17520: 008a3020 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17521: 009971c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17522: 00556579 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17523: 0059f605 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17522: 005565a9 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17523: 0059f635 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17524: 0099cf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17525: 00990f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17526: 009926d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17527: 00337a41 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17528: 003eb3d1 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17529: 009c70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17530: 009c5b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17536,89 +17536,89 @@ │ │ │ │ 17532: 00996308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17533: 0098efa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17534: 00414cad 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17535: 00996c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17536: 009c50f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17537: 002433e1 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17538: 00474d09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17539: 006aeac9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17539: 006aeaf9 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ 17540: 004b1e51 414 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_b │ │ │ │ - 17541: 0064e1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17541: 0064e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17542: 004b2139 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_d │ │ │ │ 17543: 009c5dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17544: 0067b7f5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17544: 0067b825 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17545: 004b1ff1 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_h │ │ │ │ 17546: 0099e788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17547: 009c5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17548: 009c66a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17549: 008a2670 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17550: 0061e765 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17551: 0058a939 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17552: 005b065d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17550: 0061e795 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17551: 0058a969 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17552: 005b068d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17553: 0098bad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17554: 00254d21 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17555: 004678e9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17556: 005bdfe5 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17557: 00652d79 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17556: 005be015 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17557: 00652da9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17558: 0098f9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17559: 008a26bc 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17560: 0048abb9 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17561: 005e6041 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17562: 0054b0b1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17563: 00529ecd 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17561: 005e6071 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17562: 0054b0e1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17563: 00529efd 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17564: 00994d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17565: 008d6c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17566: 009c6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17567: 009c50fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17568: 00999e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17569: 009c5b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17570: 0098a948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17571: 0099eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17572: 0038af49 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17573: 0098c6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17574: 004b20c1 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_w │ │ │ │ 17575: 003e761d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17576: 00398c81 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17577: 0053d985 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17577: 0053d9b5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17578: 009c5bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17579: 009c6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17580: 009c7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17581: 005d4131 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17581: 005d4161 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17582: 008eecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_seq │ │ │ │ 17583: 00998b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17584: 003cb545 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17585: 00994fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17586: 00996b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17587: 009c592a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17588: 0024c849 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ 17589: 009c4b68 128 OBJECT GLOBAL DEFAULT 25 fpu_f64 │ │ │ │ 17590: 00498735 162 FUNC GLOBAL DEFAULT 12 helper_dpsq_s_w_ph │ │ │ │ - 17591: 005c3b9d 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17592: 0069dad9 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17591: 005c3bcd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17592: 0069db09 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17593: 008d6650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17594: 00991cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17595: 0040d571 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17596: 0068fa19 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17596: 0068fa49 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17597: 002919f5 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17598: 0058f14d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17598: 0058f17d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17599: 008fd264 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_b │ │ │ │ - 17600: 00659fa9 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17600: 00659fd9 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17601: 00335a55 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17602: 00482019 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17603: 008fd0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_d │ │ │ │ 17604: 009c6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17605: 00282bad 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17606: 009c51e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17607: 009c6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17608: 009c56fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17609: 008fd1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_h │ │ │ │ 17610: 009c70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17611: 0098f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17612: 0099a014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17613: 00633a01 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17613: 00633a31 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17614: 0033eda9 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17615: 00301f79 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17616: 009c5a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17617: 0099f0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17618: 009c64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17619: 00991fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17620: 009c594c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17627,361 +17627,361 @@ │ │ │ │ 17623: 0098d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17624: 0099cdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17625: 008e5978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcstatus │ │ │ │ 17626: 0098a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17627: 0098ed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17628: 008fd15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_w │ │ │ │ 17629: 008f1c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_d │ │ │ │ - 17630: 0063ba85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17630: 0063bab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17631: 0046a7c1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17632: 009c5e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17633: 00265625 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17634: 009c5290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17635: 008f118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_d │ │ │ │ 17636: 009c5dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17637: 0098ff64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17638: 0051b6a9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17639: 0063c3dd 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17638: 0051b6d9 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17639: 0063c40d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17640: 00252d05 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17641: 00281981 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17642: 008e1c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_s_w_ph │ │ │ │ 17643: 0099dc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17644: 00481e69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17645: 006232fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17646: 00662af9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17645: 0062332d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17646: 00662b29 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 17647: 00340c6d 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17648: 0099e57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17649: 008dd31c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17650: 009c58e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17651: 006af2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17651: 006af305 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17652: 008f06b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_s │ │ │ │ 17653: 009c521e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17654: 0060c0f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17654: 0060c121 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17655: 00255709 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17656: 00655e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17656: 00655e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17657: 0099b80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17658: 008efbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_s │ │ │ │ 17659: 00254dc9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17660: 009c7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17661: 00633ba1 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17661: 00633bd1 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17662: 009c5bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17663: 0099ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17664: 0048fca5 196 FUNC GLOBAL DEFAULT 12 helper_eret │ │ │ │ 17665: 009c5cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17666: 0048a929 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 17667: 0063b611 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17667: 0063b641 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17668: 00383ba9 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17669: 009c6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17670: 00622975 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17670: 006229a5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17671: 009c6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17672: 009c5576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17673: 00993f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17674: 0098c7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17675: 009c583a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17676: 009c5d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ 17677: 008eef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sule │ │ │ │ - 17678: 0063eda1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17678: 0063edd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17679: 009c5be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17680: 009c5458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17681: 0039c7b9 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17682: 009c5610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17683: 009c6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17684: 002e58d1 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17685: 009c736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17686: 00638f85 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17686: 00638fb5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17687: 00993420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17688: 009c5986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 17689: 006325c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17690: 006530c1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17689: 006325f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17690: 006530f1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17691: 009928d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17692: 00989f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17693: 0033351d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17694: 0065c401 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17695: 0068483d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17694: 0065c431 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17695: 0068486d 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17696: 00474fe9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17697: 0054221d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17697: 0054224d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17698: 009947cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17699: 00694081 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17699: 006940b1 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17700: 008e9f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschefback │ │ │ │ 17701: 008eee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sult │ │ │ │ 17702: 004038f5 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17703: 00290081 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17704: 009c68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17705: 00998d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17706: 0099ca7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17707: 0099cfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17708: 009c690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17709: 009c73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17710: 009c5bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17711: 00994d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17712: 0099c88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17713: 0060c079 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17713: 0060c0a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17714: 0043ac0d 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 17715: 005f5b01 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17716: 0062bd7d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17715: 005f5b31 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17716: 0062bdad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17717: 008d6bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17718: 0099e848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17719: 0099e7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17720: 00991dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17721: 009906f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17722: 004c8049 560 FUNC GLOBAL DEFAULT 12 helper_msa_fmsub_df │ │ │ │ 17723: 009c5d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17724: 005445b9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17725: 006afb71 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17724: 005445e9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17725: 006afba1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17726: 0046e309 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17727: 0034fad5 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17728: 009c5c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17729: 002645f9 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17730: 008f6ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_d │ │ │ │ 17731: 0099a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 17732: 008d65cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17733: 0039dbe9 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17734: 006101b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 17735: 005748fd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17734: 006101e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 17735: 0057492d 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 17736: 009a01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 17737: 00255c71 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 17738: 009c58fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 17739: 006810f1 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 17739: 00681121 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 17740: 008f6fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_h │ │ │ │ - 17741: 0069c0f1 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 17741: 0069c121 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 17742: 00361699 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 17743: 009939e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 17744: 00998664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 17745: 002931f9 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 17746: 008dda54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ 17747: 00498c91 136 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phl │ │ │ │ - 17748: 0078ce04 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 17749: 00695aed 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 17748: 0078ce34 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 17749: 00695b1d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 17750: 00998a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 17751: 0098d8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 17752: 00498d19 140 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phr │ │ │ │ 17753: 0098c8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 17754: 008f6f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_w │ │ │ │ 17755: 009975cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 17756: 0098e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 17757: 0099af50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 17758: 0099762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 17759: 006b62d1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 17759: 006b6301 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 17760: 008ef218 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sune │ │ │ │ 17761: 0099e8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 17762: 00496b8d 424 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_read_register │ │ │ │ - 17763: 006712b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 17763: 006712e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 17764: 003bc961 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 17765: 0099a164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 17766: 009969d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 17767: 009c6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 17768: 009c5130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 17769: 009c5574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 17770: 008dc7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 17771: 006512a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 17772: 00614ee1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 17771: 006512d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 17772: 00614f11 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 17773: 0099dbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 17774: 008a23ac 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 17775: 009903f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 17776: 0063bb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 17776: 0063bba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 17777: 008de18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 17778: 008e5ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagegrain │ │ │ │ 17779: 002ead61 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 17780: 004c75bd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsune_df │ │ │ │ - 17781: 0066a2e9 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 17781: 0066a319 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 17782: 009c5eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 17783: 0099481c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 17784: 00254e71 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 17785: 008d5a38 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 17786: 009c62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 17787: 009c533a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 17788: 0062f739 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 17788: 0062f769 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 17789: 0043d8e5 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 17790: 0098bae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 17791: 009c66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 17792: 0060db5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 17792: 0060db8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 17793: 009c6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 17794: 005843f9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 17795: 0066ca65 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 17794: 00584429 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 17795: 0066ca95 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 17796: 0098d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 17797: 0063142d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 17797: 0063145d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 17798: 00281055 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 17799: 0098dc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 17800: 0099bacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 17801: 003d9e99 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 17802: 0098d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 17803: 009c5118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 17804: 009c5b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 17805: 00900054 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 17806: 009c5178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 17807: 0030bfb9 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 17808: 009c61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 17809: 006a9301 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 17809: 006a9331 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 17810: 00996e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 17811: 0046beb1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 17812: 005a06d5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 17812: 005a0705 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 17813: 008ef740 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_ps │ │ │ │ 17814: 009c5bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 17815: 00297d91 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 17816: 00549b99 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 17817: 0061107d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 17816: 00549bc9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 17817: 006110ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 17818: 009969a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 17819: 009956bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ 17820: 004bfe75 384 FUNC GLOBAL DEFAULT 12 helper_msa_bseti_df │ │ │ │ - 17821: 0057b331 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 17821: 0057b361 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 17822: 009c677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 17823: 0098fa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 17824: 006a697d 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 17824: 006a69ad 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 17825: 00997078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 17826: 00691b29 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 17826: 00691b59 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 17827: 004508f1 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 17828: 009a0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 17829: 009c6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 17830: 00993b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 17831: 006759c1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 17831: 006759f1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 17832: 0040cae9 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 17833: 0062edbd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 17833: 0062eded 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 17834: 0025c4ad 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 17835: 009c6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 17836: 009c5d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 17837: 009c6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 17838: 0062b189 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 17838: 0062b1b9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 17839: 003c50dd 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 17840: 009897d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 17841: 0099c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 17842: 003e7751 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 17843: 0098ae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 17844: 009c737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 17845: 0054269d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 17845: 005426cd 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 17846: 0040d0f5 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 17847: 0049099d 240 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 17848: 009c6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 17849: 00483785 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 17850: 009c5d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 17851: 009a000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 17852: 009c7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 17853: 00989804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 17854: 006b4ced 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 17855: 00625509 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 17854: 006b4d1d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 17855: 00625539 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 17856: 0098e7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 17857: 00998de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 17858: 009c5884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 17859: 0098dcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 17860: 00695ca5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 17861: 00597dad 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 17860: 00695cd5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 17861: 00597ddd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 17862: 009c6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 17863: 00256375 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 17864: 003fca51 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 17865: 008f1630 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_d │ │ │ │ 17866: 008f19cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_d │ │ │ │ 17867: 009c5186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 17868: 009c67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 17869: 004178d9 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 17870: 007face0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 17870: 007fad10 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 17871: 0099d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 17872: 00999ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 17873: 0045ae2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 17874: 00401871 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 17875: 009c7a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 17876: 00595599 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 17876: 005955c9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 17877: 009c55d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 17878: 0098f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 17879: 0060d559 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 17879: 0060d589 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 17880: 00995458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 17881: 008eef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sle │ │ │ │ - 17882: 0063fe3d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 17882: 0063fe6d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 17883: 00990084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 17884: 00549445 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 17884: 00549475 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 17885: 0099457c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 17886: 009c6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 17887: 00415da9 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 17888: 006a8575 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 17888: 006a85a5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 17889: 0099ce00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 17890: 0099cc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 17891: 009a39d0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 17892: 00995ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 17893: 008f0088 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_s │ │ │ │ 17894: 00474675 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 17895: 008f0424 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_s │ │ │ │ - 17896: 00549eb9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 17897: 0063da85 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 17896: 00549ee9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 17897: 0063dab5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 17898: 009c5c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 17899: 003757a5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 17900: 0033e3a9 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 17901: 00664871 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 17901: 006648a1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 17902: 009c5cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 17903: 00563f29 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 17903: 00563f59 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 17904: 0099c8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 17905: 008a29dc 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 17906: 006a040d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 17907: 0066e595 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 17906: 006a043d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 17907: 0066e5c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ 17908: 008eedf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_slt │ │ │ │ - 17909: 00611f81 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 17909: 00611fb1 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 17910: 008a312c 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 17911: 00993bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 17912: 009c5254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 17913: 00676ab1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 17913: 00676ae1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 17914: 003bd4cd 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 17915: 00994e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 17916: 00598a99 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 17916: 00598ac9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ 17917: 004bc4f9 378 FUNC GLOBAL DEFAULT 12 helper_msa_sll_b │ │ │ │ - 17918: 00610b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 17918: 00610b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 17919: 00292149 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 17920: 0098d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 17921: 009c6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ 17922: 004bc7b5 146 FUNC GLOBAL DEFAULT 12 helper_msa_sll_d │ │ │ │ - 17923: 00656929 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 17923: 00656959 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 17924: 009c5cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 17925: 009c608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 17926: 00992d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 17927: 004bc675 208 FUNC GLOBAL DEFAULT 12 helper_msa_sll_h │ │ │ │ 17928: 009c6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 17929: 00991b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 17930: 009c6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 17931: 003149c9 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 17932: 006b4dd5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 17933: 005993dd 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 17934: 005f9d79 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 17932: 006b4e05 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 17933: 0059940d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 17934: 005f9da9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 17935: 009c51fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 17936: 00998ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 17937: 0098e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 17938: 0098a2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 17939: 0067742d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 17939: 0067745d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 17940: 0046d7dd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 17941: 009c5c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 17942: 009c7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 17943: 0064990d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 17943: 0064993d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 17944: 00484dd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 17945: 009965f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 17946: 00997b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 17947: 009c546e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 17948: 0054ece5 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 17948: 0054ed15 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 17949: 0099fb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 17950: 0098ef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 17951: 00998274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ 17952: 004bc745 110 FUNC GLOBAL DEFAULT 12 helper_msa_sll_w │ │ │ │ - 17953: 00579ec9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 17953: 00579ef9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 17954: 00225379 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 17955: 0099509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 17956: 009c559a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 17957: 0055e2e9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 17958: 0060f161 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 17957: 0055e319 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 17958: 0060f191 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 17959: 008f4498 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffqr_df │ │ │ │ 17960: 009c5a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 17961: 00461ea5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 17962: 006a44ed 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 17962: 006a451d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 17963: 009c5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 17964: 002b3b19 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 17965: 009c5d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 17966: 009c5582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 17967: 00467929 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 17968: 00486951 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 17969: 005788f5 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 17969: 00578925 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 17970: 00997a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 17971: 0098df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 17972: 0046b0e9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 17973: 009c5af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 17974: 00472809 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ - 17975: 006b049d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 17976: 00574695 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 17975: 006b04cd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 17976: 005746c5 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 17977: 009c63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 17978: 0099d44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 17979: 0099d8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 17980: 003dfe41 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 17981: 00375185 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 17982: 009c5f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 17983: 00989efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ @@ -17990,149 +17990,149 @@ │ │ │ │ 17986: 009c642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 17987: 008ef29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sne │ │ │ │ 17988: 009c6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 17989: 009c6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 17990: 00473095 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 17991: 00252db5 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 17992: 003c0215 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 17993: 00619065 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 17994: 006b0805 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 17993: 00619095 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 17994: 006b0835 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 17995: 009c5bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 17996: 006588ed 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 17996: 0065891d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 17997: 008a37ac 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 17998: 0061dbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 17999: 0061a021 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 17998: 0061dbe1 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 17999: 0061a051 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18000: 009c5d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18001: 009c6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18002: 00282bed 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18003: 0084a398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18004: 00297d51 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18005: 00456109 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18006: 003421fd 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18007: 00486741 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18008: 002831d5 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18009: 0066efd9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18010: 00682c1d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18011: 0068a851 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18009: 0066f009 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18010: 00682c4d 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18011: 0068a881 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18012: 002421a9 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18013: 00992770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18014: 0065cc35 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18014: 0065cc65 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18015: 0048147d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18016: 0099b9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18017: 009c5e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18018: 008d8aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18019: 00450849 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18020: 009c572a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18021: 009c5998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18022: 006ae85d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18022: 006ae88d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18023: 0099dbfc 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18024: 009c5ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18025: 0045aa15 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18026: 0066f959 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18026: 0066f989 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18027: 009c5f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18028: 009c5a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18029: 009c65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18030: 0028e321 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18031: 0099d2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18032: 006a1859 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18033: 00688361 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18034: 00690625 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18032: 006a1889 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18033: 00688391 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18034: 00690655 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18035: 00297771 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18036: 006a8621 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18036: 006a8651 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18037: 009c7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18038: 0031466d 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18039: 006112d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18039: 00611305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18040: 0098fab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18041: 008d82ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18042: 00622595 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18043: 006aee61 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18042: 006225c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18043: 006aee91 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18044: 009c6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18045: 004d94c1 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ - 18046: 0064c325 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18047: 0068ff75 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18045: 004d94f1 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ + 18046: 0064c355 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18047: 0068ffa5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18048: 0098e5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18049: 003a1045 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18050: 009c58e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18051: 009c5b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18052: 006229c9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18053: 005ca9b1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18052: 006229f9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18053: 005ca9e1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18054: 009c647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18055: 009c6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18056: 0040aee9 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18057: 008ef194 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sor │ │ │ │ 18058: 00998544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18059: 0036ad75 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18060: 005ab059 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18060: 005ab089 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18061: 0098fad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18062: 009c7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18063: 004a16ad 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ueq │ │ │ │ 18064: 004092d1 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18065: 009c6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18066: 006ac3d5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18067: 00633105 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18068: 005a6191 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18066: 006ac405 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18067: 00633135 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18068: 005a61c1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18069: 009908ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18070: 0099c56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18071: 009c7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18072: 0039c36d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18073: 009a15d4 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18074: 009c6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18075: 009c6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18076: 006689bd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18077: 0063e0ad 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18076: 006689ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18077: 0063e0dd 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18078: 009c582a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18079: 002b4851 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18080: 00612df9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18080: 00612e29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18081: 00293249 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18082: 002514f9 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18083: 0048f589 4 FUNC GLOBAL DEFAULT 12 helper_dmt │ │ │ │ 18084: 009c550a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18085: 008a9b40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18086: 009c6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18087: 0040e069 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18088: 00989f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 18089: 0060f499 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18089: 0060f4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18090: 009c74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18091: 005ce755 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18092: 0064a17d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18091: 005ce785 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18092: 0064a1ad 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18093: 0047f4b9 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18094: 00447e35 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18095: 00694fe1 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18095: 00695011 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18096: 0099585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18097: 009c6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18098: 009c570c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18099: 006ab701 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18099: 006ab731 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18100: 009c5192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18101: 00991c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18102: 00549c61 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18102: 00549c91 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18103: 00497ead 140 FUNC GLOBAL DEFAULT 12 helper_shll_s_w │ │ │ │ 18104: 009c641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18105: 009c66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18106: 00590849 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18106: 00590879 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18107: 00991824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18108: 00992f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18109: 009c7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18110: 0098e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18111: 006113c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18111: 006113f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18112: 00349cd1 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18113: 0098fae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18114: 0098fd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18115: 009c5896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18116: 00260add 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18117: 0098bac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18118: 009981d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18119: 002618e9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18120: 0043db59 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18121: 0046d179 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18122: 0068ba65 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18122: 0068ba95 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18123: 00993c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18124: 003e8c8d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18125: 009c52b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18126: 0099a914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 18127: 0067127d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18127: 006712ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18128: 00997a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18129: 002c1c71 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18130: 009a029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18131: 004261e1 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18132: 009c685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 18133: 004b4821 134 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_d │ │ │ │ 18134: 009a04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ @@ -18141,242 +18141,242 @@ │ │ │ │ 18137: 0099f080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18138: 009c646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18139: 0048e941 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_ebase │ │ │ │ 18140: 009c52b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18141: 004b45d1 406 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_h │ │ │ │ 18142: 009972f8 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18143: 009c5596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18144: 00640239 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18144: 00640269 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18145: 009c6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18146: 0036fa19 190 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_sh_count │ │ │ │ - 18147: 00612f11 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18147: 00612f41 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18148: 00264655 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18149: 009a08b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18150: 0061cab1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18150: 0061cae1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18151: 00348751 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18152: 0042dd71 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18153: 009c5a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18154: 00644b25 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18154: 00644b55 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18155: 009b52f8 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18156: 0048b261 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18157: 009c65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18158: 009c5b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18159: 009c5774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18160: 003b0a4d 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18161: 00253a31 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18162: 0099793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18163: 005d4371 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18163: 005d43a1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18164: 0025ecf9 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18165: 004b4769 182 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_w │ │ │ │ 18166: 00998a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18167: 0068ceb5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18168: 0078c6f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18169: 0068efa1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18170: 0057a799 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18167: 0068cee5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18168: 0078c724 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18169: 0068efd1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18170: 0057a7c9 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18171: 00250c01 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18172: 009c62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18173: 004125ad 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18174: 006a0b1d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18174: 006a0b4d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18175: 004a8439 60 FUNC GLOBAL DEFAULT 12 helper_biadd │ │ │ │ 18176: 009974ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18177: 00258555 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18178: 002531f9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18179: 0031d641 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18180: 00993110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18181: 009a39c4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18182: 005233b9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18182: 005233e9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18183: 0099c08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18184: 009c527a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18185: 0025fed1 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18186: 003d30c9 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18187: 009915f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18188: 0068ce59 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18189: 0052e6d1 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18188: 0068ce89 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18189: 0052e701 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18190: 0099770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18191: 009c6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18192: 0099c0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18193: 003a26b5 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18194: 0098bf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18195: 00998364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18196: 003fa125 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18197: 005a47f9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18197: 005a4829 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18198: 009c5064 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18199: 009c576a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18200: 00996fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18201: 003a92bd 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18202: 003cad4d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18203: 00574811 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18203: 00574841 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18204: 009c6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18205: 009918a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18206: 0098c4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18207: 003e778d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18208: 005fe325 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18208: 005fe355 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18209: 002b87ad 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18210: 005716c5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18210: 005716f5 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18211: 002f12dd 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18212: 009c63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18213: 003c91c1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18214: 003f63d5 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18215: 00998fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18216: 0064a825 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18217: 0051e291 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18218: 00663a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18216: 0064a855 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18217: 0051e2c1 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18218: 00663ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18219: 0098b658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18220: 008dc218 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18221: 00662221 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18222: 006b1561 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18223: 00620c21 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18221: 00662251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18222: 006b1591 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18223: 00620c51 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18224: 002e6485 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18225: 004721d1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18226: 0098fcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18227: 0065fc99 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18227: 0065fcc9 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18228: 009c73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18229: 0037661d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18230: 002f15bd 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18231: 008a24f0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18232: 00651011 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18233: 00518e45 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18232: 00651041 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18233: 00518e75 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18234: 009c5be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18235: 009c6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18236: 0099bf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18237: 009c5b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18238: 00996ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18239: 0098eba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18240: 008dc848 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18241: 003364a5 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18242: 009c6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18243: 008f4ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_b │ │ │ │ 18244: 00261b2d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18245: 0061161d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18245: 0061164d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18246: 009c56b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18247: 00999494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18248: 008f4e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_d │ │ │ │ 18249: 0099d4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18250: 00655855 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18250: 00655885 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18251: 009c5350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18252: 0047247d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18253: 00669bf9 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18253: 00669c29 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ 18254: 008f4f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_h │ │ │ │ - 18255: 005f6ea1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18255: 005f6ed1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18256: 0098e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ - 18257: 004d93b9 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 18257: 004d93e9 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 18258: 0099dbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18259: 00681875 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18259: 006818a5 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18260: 00996cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18261: 009918c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18262: 00670bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18262: 00670c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18263: 003c3d55 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18264: 002f7b01 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18265: 006917b9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18265: 006917e9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18266: 009c5094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18267: 0047fc31 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18268: 006aeffd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18269: 006165a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18268: 006af02d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18269: 006165d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18270: 0029103d 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18271: 009c6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18272: 00349b9d 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18273: 009c687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18274: 008f4ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_w │ │ │ │ 18275: 00441c85 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18276: 00998f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18277: 00589759 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18277: 00589789 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18278: 004be6b9 304 FUNC GLOBAL DEFAULT 12 helper_msa_shf_df │ │ │ │ 18279: 008a2794 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 18280: 005d0f31 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18280: 005d0f61 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18281: 0048b2d5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18282: 0068eef5 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18282: 0068ef25 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18283: 008d98d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18284: 009c7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18285: 00290e25 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18286: 009916e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18287: 00557819 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18287: 00557849 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18288: 009c7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18289: 002a0b29 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18290: 009c579a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18291: 0028e4b9 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ 18292: 008f7930 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srli_df │ │ │ │ - 18293: 0055f181 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18294: 005964d9 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18295: 005484d5 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18296: 0062e005 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18297: 00556491 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18293: 0055f1b1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18294: 00596509 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18295: 00548505 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18296: 0062e035 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18297: 005564c1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18298: 002c0a15 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18299: 009c53bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18300: 00231d1d 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18301: 009c5618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18302: 009c61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18303: 0098afe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18304: 0062e911 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18305: 005967c9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18304: 0062e941 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18305: 005967f9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18306: 0098aa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18307: 006343ed 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18307: 0063441d 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18308: 00993260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18309: 0099f984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18310: 00662881 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18310: 006628b1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18311: 003c5159 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18312: 0099cea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18313: 009c6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18314: 0051c0ed 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ - 18315: 005018e1 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ + 18314: 0051c11d 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18315: 00501911 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ 18316: 009a04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18317: 00529e5d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18317: 00529e8d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18318: 0099f2a0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18319: 009c5782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18320: 0099574c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18321: 0051fa2d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18322: 0062efc5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18321: 0051fa5d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18322: 0062eff5 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18323: 0099500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18324: 0099c1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18325: 00676d49 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18325: 00676d79 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18326: 0099de08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18327: 0098be54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18328: 009c5492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18329: 008eec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sun │ │ │ │ 18330: 00319d4d 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18331: 0099e808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18332: 004685b1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18333: 009c6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18334: 0098ab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18335: 00258299 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18336: 0028e715 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18337: 0064e071 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18337: 0064e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18338: 003764f9 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18339: 0099f8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ 18340: 0049a955 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pl │ │ │ │ - 18341: 0069c531 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18342: 0062ac0d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18343: 006432dd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18341: 0069c561 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18342: 0062ac3d 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18343: 0064330d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18344: 009c577c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18345: 0068eccd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18345: 0068ecfd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18346: 009c55e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18347: 0099fd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18348: 00620815 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18349: 006107d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18348: 00620845 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18349: 00610801 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ 18350: 0049a9f1 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pu │ │ │ │ - 18351: 00524e11 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18352: 006466c5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18351: 00524e41 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18352: 006466f5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18353: 003483a5 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18354: 008a36cc 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18355: 0054e641 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18355: 0054e671 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18356: 00996cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18357: 00408519 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18358: 008dabec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18359: 0036e971 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18360: 0099fb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18361: 009c5a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18362: 0047fa25 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18363: 00990524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ - 18364: 0052ae55 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18364: 0052ae85 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18365: 00268b9d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18366: 009c5aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18367: 003bfcc1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18368: 00276d25 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18369: 0098c9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18370: 005480c5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18371: 0061c7b9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18370: 005480f5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18371: 0061c7e9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18372: 0099b070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18373: 009c7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18374: 008d9854 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18375: 008f1420 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_d │ │ │ │ 18376: 004a1d65 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ule │ │ │ │ 18377: 00999414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18378: 00292fd9 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ @@ -18392,330 +18392,330 @@ │ │ │ │ 18388: 009c6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18389: 0098c908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18390: 004a1a09 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ult │ │ │ │ 18391: 008efe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_s │ │ │ │ 18392: 009c6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18393: 009c5678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18394: 009c58a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18395: 006058c9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18396: 0059f855 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18395: 006058f9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18396: 0059f885 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18397: 009c725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18398: 00994070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18399: 009c6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18400: 009c6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18401: 0048dc81 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcbind │ │ │ │ 18402: 009c5abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18403: 00383d6d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18404: 00342a71 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18405: 004987d9 186 FUNC GLOBAL DEFAULT 12 helper_dpsqx_s_w_ph │ │ │ │ 18406: 0099cb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18407: 0065f655 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18407: 0065f685 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18408: 00484111 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18409: 0098c8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18410: 009c70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18411: 0034fd05 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18412: 003f1ce5 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18413: 0098d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18414: 0098ec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18415: 00994d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18416: 009c6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 18417: 00656a69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18417: 00656a99 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18418: 00901c40 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 18419: 009c6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18420: 0058e9b9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18420: 0058e9e9 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18421: 003e21a9 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18422: 0098e9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18423: 0099d53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18424: 00485ac9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ 18425: 004a6e6d 184 FUNC GLOBAL DEFAULT 12 helper_swl │ │ │ │ - 18426: 006889dd 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18426: 00688a0d 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18427: 003f2169 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18428: 004a7081 176 FUNC GLOBAL DEFAULT 12 helper_swm │ │ │ │ 18429: 003198c5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ 18430: 00498895 272 FUNC GLOBAL DEFAULT 12 helper_dpaqx_sa_w_ph │ │ │ │ - 18431: 00664d81 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18431: 00664db1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18432: 008d85c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18433: 0099527c 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18434: 004a6f25 184 FUNC GLOBAL DEFAULT 12 helper_swr │ │ │ │ - 18435: 00595921 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18436: 005e6305 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18437: 006297e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18435: 00595951 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18436: 005e6335 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18437: 00629811 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18438: 002b869d 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18439: 00496f15 98 FUNC GLOBAL DEFAULT 12 helper_absq_s_ph │ │ │ │ 18440: 0099f690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18441: 007e90f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18441: 007e9128 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18442: 00994b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18443: 00994e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18444: 003bff4d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18445: 009c5d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18446: 00996a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18447: 005593a1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18447: 005593d1 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18448: 003f9e75 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18449: 009c5af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18450: 00474b05 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18451: 00989c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18452: 009c7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18453: 008d7d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18454: 006adddd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18455: 00596135 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18454: 006ade0d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18455: 00596165 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18456: 004629cd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18457: 00901d90 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18458: 00486a65 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18459: 00347c4d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18460: 0098fa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18461: 00655b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18462: 0062f9bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18461: 00655bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18462: 0062f9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18463: 003b2319 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18464: 003e06b1 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18465: 009c5d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ - 18466: 007cc910 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18466: 007cc940 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18467: 00346905 18 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18468: 00992c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18469: 00999e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18470: 00993e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18471: 009c7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18472: 005f6969 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18472: 005f6999 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18473: 0099467c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18474: 004858ed 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18475: 009a0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18476: 00634b99 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18477: 0065df81 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18476: 00634bc9 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18477: 0065dfb1 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18478: 009953b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ 18479: 008ff5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_b │ │ │ │ - 18480: 0069329d 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18480: 006932cd 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18481: 003b0b59 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18482: 008ff46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_d │ │ │ │ 18483: 009b54d0 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18484: 009a39cc 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 18485: 00496f79 132 FUNC GLOBAL DEFAULT 12 helper_absq_s_qb │ │ │ │ 18486: 00293d05 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18487: 009c5d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18488: 0098b8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18489: 00573e41 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18489: 00573e71 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18490: 00992910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18491: 009c57a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18492: 008ff574 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_h │ │ │ │ 18493: 009c5021 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18494: 00546681 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18495: 00624205 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18494: 005466b1 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18495: 00624235 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18496: 008a1f20 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18497: 003cbab9 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18498: 00635a8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18499: 0067b611 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18498: 00635abd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18499: 0067b641 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18500: 0099cdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18501: 009c750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18502: 0058ef35 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18503: 0067bbc1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18504: 00696f41 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18502: 0058ef65 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18503: 0067bbf1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18504: 00696f71 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18505: 003ffe51 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18506: 009c57a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18507: 0048f74d 172 FUNC GLOBAL DEFAULT 12 helper_dvp │ │ │ │ 18508: 002ae9f1 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18509: 009c6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18510: 00624bc5 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18510: 00624bf5 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18511: 00335b11 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18512: 00993280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18513: 00375721 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18514: 00632049 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18514: 00632079 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18515: 008d64c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18516: 0098b8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18517: 0054437d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18517: 005443ad 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18518: 009c69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18519: 006a8be5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18520: 00651751 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18519: 006a8c15 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18520: 00651781 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18521: 008f1108 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_d │ │ │ │ 18522: 009c5f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18523: 008ff4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_w │ │ │ │ 18524: 009c6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18525: 008d97d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18526: 009c5d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 18527: 005a79b5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18527: 005a79e5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18528: 009c6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18529: 008f1294 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_d │ │ │ │ 18530: 00992a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18531: 0059fbc1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18532: 0061867d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18531: 0059fbf1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18532: 006186ad 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18533: 0099a834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18534: 002e62b9 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 18535: 00557245 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18536: 005fb865 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18535: 00557275 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18536: 005fb895 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18537: 009c6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18538: 0068c385 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18538: 0068c3b5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18539: 008efb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_s │ │ │ │ 18540: 009a08c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18541: 0098da3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18542: 0043ebf1 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18543: 00470d81 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18544: 00991f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18545: 008a2a24 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18546: 009c7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18547: 00319cbd 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18548: 003c12d1 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18549: 009c5da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18550: 00524955 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18550: 00524985 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18551: 009c6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18552: 009c6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18553: 006331b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18553: 006331e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18554: 009c66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 18555: 00577a91 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18555: 00577ac1 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18556: 009c6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 18557: 0053709d 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 18557: 005370cd 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18558: 009c52da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18559: 009c7a1c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18560: 009c64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18561: 0033888d 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18562: 008efcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_s │ │ │ │ 18563: 00474d89 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18564: 0099fa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18565: 009b545c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18566: 00996af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18567: 00689895 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18567: 006898c5 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18568: 0098d8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18569: 0050b8b1 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18569: 0050b8e1 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18570: 00994b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18571: 009c62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18572: 004978a1 32 FUNC GLOBAL DEFAULT 12 helper_addsc │ │ │ │ 18573: 004a78c9 228 FUNC GLOBAL DEFAULT 12 helper_packsshb │ │ │ │ 18574: 004427e9 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18575: 009c64c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 18576: 0061a3c9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18576: 0061a3f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18577: 009c6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18578: 009c6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18579: 0039c1f9 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18580: 00481635 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18581: 00553da1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18581: 00553dd1 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18582: 003409a1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18583: 003bfeb1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18584: 0049cf55 192 FUNC GLOBAL DEFAULT 12 helper_float_recip1_ps │ │ │ │ 18585: 003bc935 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18586: 008d7754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18587: 006a67c5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18588: 00596899 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18587: 006a67f5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18588: 005968c9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18589: 003e856d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18590: 0099a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18591: 009a37bc 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18592: 009c6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18593: 0099cb9c 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18594: 009c5daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18595: 007e9020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18596: 0065cb25 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18595: 007e9050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18596: 0065cb55 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18597: 00991a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18598: 00498ef9 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_lt_qb │ │ │ │ 18599: 00990314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18600: 00457951 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18601: 0068fdfd 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18601: 0068fe2d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18602: 009c732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18603: 00663a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18603: 00663a51 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18604: 0041123d 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18605: 00999424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18606: 0099fa80 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18607: 009c6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18608: 008d6440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18609: 00999184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18610: 005785ad 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18610: 005785dd 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18611: 002ead6d 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18612: 00998f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18613: 009906e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18614: 003757fd 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18615: 0068a0f9 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18615: 0068a129 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18616: 00991ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18617: 005746f1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18617: 00574721 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18618: 003f30f5 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18619: 009c735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18620: 0099e49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18621: 009c6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18622: 009c6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18623: 009c58ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18624: 002c0ae5 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18625: 0099c91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18626: 007ed4c8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18626: 007ed4f8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18627: 003321e1 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18628: 00992af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 18629: 009937f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18630: 0030c061 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18631: 009c66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18632: 0046da5d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18633: 0031a769 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18634: 00258351 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18635: 009c55ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18636: 008d5578 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18637: 009c5b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18638: 0054eef1 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18638: 0054ef21 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18639: 009c67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18640: 009c617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18641: 006727d9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 18642: 00553855 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18643: 00661c95 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18641: 00672809 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18642: 00553885 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18643: 00661cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18644: 003385f9 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18645: 009c73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18646: 008e25e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_lt_qb │ │ │ │ 18647: 0099a364 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18648: 009c6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18649: 0048a749 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18650: 006a3435 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18651: 005499d9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18650: 006a3465 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18651: 00549a09 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18652: 00276c6d 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18653: 0056423d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18654: 00632329 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18653: 0056426d 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18654: 00632359 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18655: 0099e94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18656: 00480de5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ 18657: 008fe5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_b │ │ │ │ - 18658: 0078d01c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18659: 00696771 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18658: 0078d04c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18659: 006967a1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18660: 009c60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18661: 008fe470 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_d │ │ │ │ 18662: 009970b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18663: 0060c1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18663: 0060c211 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18664: 008fe578 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_h │ │ │ │ 18665: 0098cb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18666: 0099d5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18667: 00639f45 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18667: 00639f75 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18668: 008f8380 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nori_b │ │ │ │ 18669: 009a0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18670: 0040448d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18671: 0062926d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18671: 0062929d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18672: 009c5546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18673: 009c5e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18674: 00250cc1 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18675: 00996d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18676: 008e11cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_s_h │ │ │ │ 18677: 0099ad44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18678: 008d76d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18679: 009c5b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18680: 003bb6e9 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18681: 008fe4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_w │ │ │ │ 18682: 00259a71 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18683: 009c622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18684: 003fba01 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18685: 0098c708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 18686: 00647029 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18686: 00647059 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18687: 00994b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18688: 0099f1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18689: 0063317d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18689: 006331ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18690: 009c5a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18691: 009c6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18692: 009c5eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18693: 00621c11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18693: 00621c41 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18694: 00991744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18695: 00282f45 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18696: 0098db3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18697: 00482ee1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 18698: 005b14cd 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18699: 0061b395 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18698: 005b14fd 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18699: 0061b3c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18700: 009a027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18701: 0098a8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18702: 00335bfd 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18703: 0098930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18704: 00475089 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18705: 009c6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18706: 00997b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18707: 008dc29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18708: 00998eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18709: 00647e89 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18710: 0051e349 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18709: 00647eb9 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18710: 0051e379 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18711: 0049919d 10 FUNC GLOBAL DEFAULT 12 helper_packrl_ph │ │ │ │ 18712: 009c719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 18713: 004786f1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 18714: 00999024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 18715: 00999534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 18716: 0098be04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 18717: 0042a245 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -18723,24 +18723,24 @@ │ │ │ │ 18719: 00997b5c 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 18720: 00993740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 18721: 009c7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 18722: 00298111 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 18723: 0099f130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 18724: 00253981 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 18725: 008f17bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_d │ │ │ │ - 18726: 0060c169 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 18726: 0060c199 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 18727: 0046f085 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 18728: 009c523e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 18729: 003d439d 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 18730: 00574d35 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 18730: 00574d65 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 18731: 009c7a27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 18732: 009c5e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 18733: 00250b41 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 18734: 009c7a25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 18735: 0068c0dd 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 18735: 0068c10d 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 18736: 0099ac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 18737: 0098cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 18738: 003d4229 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 18739: 0098ca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 18740: 009c58d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 18741: 00475851 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 18742: 0025c569 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -18748,202 +18748,202 @@ │ │ │ │ 18744: 00470a59 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 18745: 009c56e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 18746: 004552a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 18747: 002529f5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 18748: 009c6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 18749: 00459d31 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 18750: 009972d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 18751: 0063335d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 18751: 0063338d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 18752: 008f0214 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_s │ │ │ │ 18753: 0099b99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 18754: 008ed430 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsb │ │ │ │ 18755: 009c7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 18756: 009c523c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 18757: 00696479 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 18757: 006964a9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 18758: 008d63bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 18759: 008a3798 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 18760: 0099c7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 18761: 009c5e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 18762: 004222d9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 18763: 008ed220 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsh │ │ │ │ 18764: 0098ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 18765: 0048a01d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 18766: 0068575d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 18766: 0068578d 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 18767: 004805b9 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 18768: 0098ab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 18769: 00336cc1 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 18770: 0024f7e5 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 18771: 002c2d51 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 18772: 009c5144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 18773: 004978c1 54 FUNC GLOBAL DEFAULT 12 helper_addwc │ │ │ │ - 18774: 00696e5d 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 18774: 00696e8d 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 18775: 009c4b40 4 OBJECT GLOBAL DEFAULT 25 bcond │ │ │ │ 18776: 009c5ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 18777: 009904b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 18778: 0069db15 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 18778: 0069db45 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 18779: 009c7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 18780: 00618979 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 18780: 006189a9 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 18781: 0099abf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 18782: 005a03a9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 18782: 005a03d9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 18783: 003384c5 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 18784: 005ba6ad 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 18784: 005ba6dd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 18785: 00993c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 18786: 0048977d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 18787: 00610b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 18787: 00610bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 18788: 0045800d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 18789: 004bc0ad 104 FUNC GLOBAL DEFAULT 12 helper_msa_or_v │ │ │ │ 18790: 004792bd 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 18791: 004bebe5 368 FUNC GLOBAL DEFAULT 12 helper_msa_clei_s_df │ │ │ │ 18792: 008a1cb0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 18793: 008e1da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsx_w_ph │ │ │ │ 18794: 009c5524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 18795: 008a28c4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 18796: 009c56ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 18797: 009c5398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 18798: 00605375 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 18799: 006348d1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 18798: 006053a5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 18799: 00634901 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 18800: 0098eb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 18801: 002a0aed 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 18802: 009c7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 18803: 005fc081 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 18803: 005fc0b1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 18804: 009c6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 18805: 003af30d 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 18806: 009c51d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 18807: 009c662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 18808: 008f5ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsule_df │ │ │ │ 18809: 009c7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 18810: 0099795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 18811: 00653181 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 18811: 006531b1 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 18812: 002b9961 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 18813: 009c6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 18814: 009c5976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 18815: 00581ca9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 18815: 00581cd9 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 18816: 009c61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 18817: 003dd141 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 18818: 0098934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 18819: 009c7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 18820: 00994c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 18821: 00405e11 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 18822: 009c5042 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 18823: 0064af51 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 18824: 0061fac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 18823: 0064af81 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 18824: 0061faf5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 18825: 00486205 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 18826: 008d764c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 18827: 003ff791 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 18828: 009c5a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 18829: 004758cd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 18830: 003fe981 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 18831: 00563925 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 18831: 00563955 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 18832: 009c6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 18833: 00999084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 18834: 009c6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 18835: 009963e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 18836: 009c71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 18837: 003c8f59 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 18838: 002b4b29 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 18839: 009c6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 18840: 003d5a21 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 18841: 0055bef1 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 18841: 0055bf21 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 18842: 002920f1 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 18843: 009c6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 18844: 009c6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 18845: 009966d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 18846: 009c66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 18847: 00403dbd 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 18848: 003c28e5 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 18849: 00486f8d 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 18850: 0058403d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 18851: 0065b4cd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 18850: 0058406d 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 18851: 0065b4fd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 18852: 00377ad1 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 18853: 0063ca3d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 18853: 0063ca6d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 18854: 008a36fc 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 18855: 00992810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 18856: 0031a6c9 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 18857: 004883ed 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 18858: 009985b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 18859: 00539949 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 18859: 00539979 92 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 18860: 0099e8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 18861: 00337d2d 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 18862: 00901dd8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 18863: 0098dc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 18864: 00662cb9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 18864: 00662ce9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 18865: 008a2370 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 18866: 0099d6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 18867: 007facc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 18867: 007facf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 18868: 009c701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 18869: 009c5f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 18870: 00992a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 18871: 00999cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 18872: 009c6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 18873: 00670e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 18873: 00670eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 18874: 00447d9d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 18875: 0099e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 18876: 0099c67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 18877: 00996f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 18878: 006af2e5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 18879: 005bf709 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 18878: 006af315 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 18879: 005bf739 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 18880: 009c6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 18881: 002834a9 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 18882: 00998c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 18883: 009c6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 18884: 004587c5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 18885: 009981e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 18886: 0099c4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 18887: 009c6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 18888: 003980bd 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 18889: 006713a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 18889: 006713d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 18890: 009c6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 18891: 004c3d49 2616 FUNC GLOBAL DEFAULT 12 helper_msa_madd_q_df │ │ │ │ 18892: 0099e48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 18893: 0098bb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 18894: 009984d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 18895: 00992960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 18896: 0098af90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 18897: 003b7979 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 18898: 00297945 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 18899: 00415b5d 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 18900: 0042a04d 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 18901: 002f47b1 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 18902: 009c562c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 18903: 00436679 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 18904: 006ae039 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 18904: 006ae069 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 18905: 0099d32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 18906: 009c6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 18907: 00646085 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 18908: 0069a8d5 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 18907: 006460b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 18908: 0069a905 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 18909: 0099c6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 18910: 0058ee99 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 18910: 0058eec9 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 18911: 009c5440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 18912: 009c65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 18913: 0098bbc8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 18914: 00563089 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 18914: 005630b9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 18915: 00901bd8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 18916: 009c6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 18917: 008a1f38 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 18918: 00999dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 18919: 003c96e5 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 18920: 00312aa5 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 18921: 009966a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 18922: 00458429 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 18923: 00538835 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 18923: 00538865 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 18924: 00997a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 18925: 0063d609 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 18925: 0063d639 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 18926: 009c50b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 18927: 0058102d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 18927: 0058105d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ 18928: 004bdea5 802 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_b │ │ │ │ - 18929: 00627b3d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 18929: 00627b6d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 18930: 0040e1a5 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 18931: 004be431 236 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_d │ │ │ │ 18932: 002619a9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 18933: 0061b95d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 18933: 0061b98d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 18934: 00427649 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 18935: 004be1c9 416 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_h │ │ │ │ 18936: 0045809d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 18937: 009c6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 18938: 00673b6d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 18938: 00673b9d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 18939: 00422249 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 18940: 00998f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 18941: 009c5a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 18942: 00241d81 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 18943: 009c6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 18944: 009a0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 18945: 009c5dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ @@ -18952,634 +18952,634 @@ │ │ │ │ 18948: 00484de5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 18949: 009c5a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 18950: 0098ea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 18951: 0099ddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 18952: 002f0931 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 18953: 00418305 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 18954: 0099d35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 18955: 006abe35 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 18955: 006abe65 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 18956: 004be369 198 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_w │ │ │ │ 18957: 00375431 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 18958: 0098d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 18959: 0099d58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 18960: 00998ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 18961: 006b14ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 18961: 006b14dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 18962: 00994cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 18963: 00994030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 18964: 0099eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 18965: 004797ad 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 18966: 00650f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 18966: 00650fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 18967: 0047594d 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 18968: 003f3345 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 18969: 009961f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 18970: 0068dbe5 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 18971: 005995b1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 18972: 0069c7a9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 18970: 0068dc15 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 18971: 005995e1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 18972: 0069c7d9 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 18973: 00993ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 18974: 009c5176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 18975: 003d3d45 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 18976: 00655bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 18976: 00655c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 18977: 003d2e65 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 18978: 0099c68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 18979: 00691af9 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 18979: 00691b29 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 18980: 009c67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 18981: 002b7e61 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 18982: 00265419 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 18983: 006742e5 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 18984: 007fac80 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 18983: 00674315 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 18984: 007facb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 18985: 009c5f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 18986: 0098c838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 18987: 0098ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 18988: 0046dddd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 18989: 00645e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 18990: 0061008d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 18991: 0065f73d 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 18989: 00645e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 18990: 006100bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 18991: 0065f76d 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 18992: 003bc9b9 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 18993: 00989434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 18994: 008e1b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_s_w_ph │ │ │ │ 18995: 0098bf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 18996: 00999b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 18997: 009c7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 18998: 00405b49 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 18999: 00992e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19000: 0099cf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19001: 0029a461 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19002: 00694571 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19002: 006945a1 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19003: 009c6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19004: 0098abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19005: 008a33f0 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19006: 003d62b9 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19007: 002c1925 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19008: 00993af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19009: 003e8a0d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19010: 00581809 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19010: 00581839 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19011: 009c534e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19012: 009c6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19013: 0098f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19014: 0048e5c9 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_count │ │ │ │ 19015: 00991144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19016: 00996498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19017: 00419ef5 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19018: 0024f441 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19019: 0099d49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19020: 008f71f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_d │ │ │ │ 19021: 009c6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19022: 004971bd 48 FUNC GLOBAL DEFAULT 12 helper_subqh_r_ph │ │ │ │ - 19023: 0068cdd5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19023: 0068ce05 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19024: 0047cda9 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19025: 003ef4f5 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19026: 008f7300 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_h │ │ │ │ 19027: 00992c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19028: 0060c66d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19028: 0060c69d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19029: 003ff1ad 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19030: 009c566e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19031: 009c563a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19032: 0098b1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19033: 0098de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19034: 0084a280 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19035: 0099c62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19036: 0098ebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19037: 0099a9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19038: 005cea89 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19038: 005ceab9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19039: 00990544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19040: 009c65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19041: 003eb67d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19042: 004259e9 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ 19043: 0048d4e5 4 FUNC GLOBAL DEFAULT 12 helper_mfc0_count │ │ │ │ - 19044: 00615a21 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19045: 005afe05 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19044: 00615a51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19045: 005afe35 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19046: 002b8cf1 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19047: 008f727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_w │ │ │ │ 19048: 0089eb78 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19049: 0067b7d5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19050: 006977b9 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19049: 0067b805 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19050: 006977e9 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19051: 0048e861 96 FUNC GLOBAL DEFAULT 12 helper_mttc0_cause │ │ │ │ 19052: 00361681 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19053: 00655f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19053: 00655f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19054: 00477dd5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19055: 00901ff4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19056: 0098d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19057: 00224145 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19058: 009c68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19059: 008a30b0 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19060: 009c5e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19061: 0098d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19062: 003d8591 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 19063: 00994090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 19064: 0061035d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19064: 0061038d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19065: 0098ec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19066: 00283499 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19067: 003d3e61 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19068: 00994fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19069: 0068f301 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19069: 0068f331 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19070: 00998574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19071: 0088ee74 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19072: 009c665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19073: 0099d28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19074: 00990754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19075: 005401c1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19075: 005401f1 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19076: 004585e1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19077: 00694879 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19078: 00631fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19077: 006948a9 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19078: 00632001 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19079: 009989a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19080: 003c5b99 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19081: 0049fce9 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ueq │ │ │ │ 19082: 00994e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19083: 009c5f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19084: 0098d87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19085: 0063b995 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19085: 0063b9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19086: 009c5490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19087: 009c5818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19088: 009c65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19089: 009c514e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19090: 00611131 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19090: 00611161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19091: 0049a40d 204 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_d │ │ │ │ - 19092: 0051b2f9 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19092: 0051b329 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19093: 00999c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 19094: 00989e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19095: 008ee3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrah │ │ │ │ 19096: 009c59de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19097: 00251141 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19098: 009c5dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19099: 003a1709 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19100: 0099d97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19101: 00993630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19102: 004409f5 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19103: 009c6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 19104: 0028d9ed 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19105: 008a2e60 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19106: 005a1a35 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19106: 005a1a65 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19107: 009894d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19108: 0099db6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19109: 0049a4d9 202 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_s │ │ │ │ - 19110: 0060c54d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19110: 0060c57d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19111: 003d4c7d 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ 19112: 008ea124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_cause │ │ │ │ - 19113: 005f9749 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19114: 006b5ecd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19113: 005f9779 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19114: 006b5efd 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19115: 00998104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19116: 0056c0b5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19116: 0056c0e5 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19117: 00457091 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19118: 008ee324 132 OBJECT GLOBAL DEFAULT 24 helper_info_psraw │ │ │ │ 19119: 009c70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19120: 0024f53d 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 19121: 005971c9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19121: 005971f9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19122: 0098e458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19123: 00415209 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19124: 00901cc0 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19125: 00994f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19126: 005cb2a1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19126: 005cb2d1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19127: 00991004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19128: 0066bea5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19128: 0066bed5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19129: 002b386d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19130: 008e5b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tccontext │ │ │ │ 19131: 0099767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19132: 009c5023 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19133: 009c570e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19134: 00462cfd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19135: 006a3fb5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19135: 006a3fe5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19136: 004800f1 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19137: 00461531 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19138: 0099fe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19139: 009c6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19140: 003ed995 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19141: 0099b63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19142: 009c74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19143: 006abd39 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19143: 006abd69 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19144: 009c5ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19145: 00480dd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19146: 00991174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19147: 00376c0d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19148: 009a0780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19149: 009c502f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19150: 0098ba28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19151: 00998934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19152: 009c7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19153: 008a23d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19154: 009951ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19155: 00474875 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19156: 0099d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 19157: 00667425 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19157: 00667455 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19158: 00991894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19159: 0036fb65 4 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_countstop │ │ │ │ 19160: 0043cd65 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19161: 007e90b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19161: 007e90e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19162: 00484a61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19163: 007adfcc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19163: 007adffc 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19164: 009c512c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ 19165: 008e24e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_le_qb │ │ │ │ - 19166: 00577aa5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19167: 00610939 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19166: 00577ad5 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19167: 00610969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19168: 0098f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19169: 002b7a49 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19170: 007adfc8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19170: 007adff8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19171: 009c603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19172: 0099b090 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19173: 00638135 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19173: 00638165 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19174: 00321499 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19175: 009c65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19176: 005a3985 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19176: 005a39b5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19177: 009c74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19178: 004183c1 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19179: 0062476d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19180: 00694d01 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19179: 0062479d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19180: 00694d31 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19181: 00993000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19182: 009c6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19183: 006b4e8d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19183: 006b4ebd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19184: 0028d9f5 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19185: 00656641 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19185: 00656671 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19186: 009c4d8b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19187: 009a06a0 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19188: 007ade7c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19188: 007adeac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19189: 00415a95 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19190: 009c6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19191: 008f66a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ctcmsa │ │ │ │ 19192: 0098ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19193: 0047ff05 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19194: 0040eba1 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19195: 009c7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19196: 009c6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19197: 0052a685 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19197: 0052a6b5 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19198: 002fec95 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19199: 0069638d 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19200: 00645cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19199: 006963bd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19200: 00645cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19201: 002613b1 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19202: 009a0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19203: 004848b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19204: 009c6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19205: 005f8489 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19205: 005f84b9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19206: 002ea8b9 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19207: 003099e5 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19208: 0099b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19209: 0098e7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19210: 006b46ed 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19210: 006b471d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19211: 009a0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19212: 009c616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19213: 0060fc91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19213: 0060fcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19214: 009998a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19215: 00480679 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19216: 00684d21 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19216: 00684d51 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19217: 00480241 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19218: 003dce65 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19219: 00630189 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19219: 006301b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19220: 009c724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19221: 009a055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19222: 00309855 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19223: 0062d065 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 19224: 0053816d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 19223: 0062d095 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19224: 0053819d 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19225: 009c5c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19226: 00989d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19227: 0040e08d 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19228: 009c5746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19229: 0069e26d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19230: 0066b759 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19229: 0069e29d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19230: 0066b789 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19231: 0089fa88 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19232: 00647dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19232: 00647df5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19233: 0033b149 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19234: 0066b021 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19235: 005fd5e5 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19234: 0066b051 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19235: 005fd615 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19236: 0098dc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19237: 004a7ff1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgtb │ │ │ │ - 19238: 00596e1d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19238: 00596e4d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19239: 009c6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19240: 00635735 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19240: 00635765 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19241: 009c5061 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19242: 00489ec5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19243: 009c78e0 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19244: 002b5345 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19245: 0028351d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19246: 004a7ef1 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgth │ │ │ │ 19247: 004c1cc1 3172 FUNC GLOBAL DEFAULT 12 helper_msa_mulr_q_df │ │ │ │ 19248: 0099f650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ - 19249: 0062cfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19249: 0062d01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19250: 009c626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19251: 0045c169 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19252: 00992b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19253: 00547259 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19253: 00547289 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19254: 009c6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19255: 008e7340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_index │ │ │ │ - 19256: 005b527d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19256: 005b52ad 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19257: 009c67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19258: 009c7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 19259: 0055f4a9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19259: 0055f4d9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19260: 00480f65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19261: 006595bd 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19261: 006595ed 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19262: 0099dfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19263: 00628955 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19263: 00628985 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19264: 009948ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19265: 009c6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19266: 00250e41 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19267: 0028dfd1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19268: 004a7e55 26 FUNC GLOBAL DEFAULT 12 helper_pcmpgtw │ │ │ │ 19269: 009c5bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19270: 0098d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19271: 0054e82d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19271: 0054e85d 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19272: 00991da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19273: 009c5d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19274: 00996828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19275: 00377fb5 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19276: 00461891 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19277: 009c6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19278: 0099569c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19279: 00989574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19280: 0061044d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19280: 0061047d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19281: 008f4a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclass_df │ │ │ │ 19282: 004a780d 188 FUNC GLOBAL DEFAULT 12 helper_packsswh │ │ │ │ 19283: 009c5554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19284: 006500f9 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19284: 00650129 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19285: 0042a555 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19286: 009c5076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19287: 00692899 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19287: 006928c9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19288: 004bc17d 38 FUNC GLOBAL DEFAULT 12 helper_msa_move_v │ │ │ │ 19289: 009c7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19290: 009962e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19291: 009c50be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19292: 0064c505 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19292: 0064c535 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19293: 0099e47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19294: 0099e50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19295: 0055edb5 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19295: 0055ede5 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19296: 002633b9 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19297: 0060432d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19298: 00666f05 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19297: 0060435d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19298: 00666f35 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19299: 0048dda9 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcrestart │ │ │ │ 19300: 004621d5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19301: 0099a174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19302: 00993290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19303: 00573031 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19304: 00646139 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19303: 00573061 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19304: 00646169 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19305: 009c55c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19306: 008a2c68 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19307: 006685f5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19307: 00668625 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19308: 0043a829 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19309: 00497321 54 FUNC GLOBAL DEFAULT 12 helper_addq_s_w │ │ │ │ 19310: 0099469c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19311: 009960a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19312: 006589b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19313: 0068d9e1 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19314: 00633a8d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19312: 006589e5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19313: 0068da11 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19314: 00633abd 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19315: 009c659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19316: 003dc251 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19317: 009c594e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19318: 008f6a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_d │ │ │ │ - 19319: 0060f81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19320: 0054ac55 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19319: 0060f84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19320: 0054ac85 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19321: 009c7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19322: 008f6b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_h │ │ │ │ 19323: 009a0e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19324: 00991ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19325: 009c52a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19326: 0029e445 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19327: 008a1ce4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19328: 006b5e49 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19328: 006b5e79 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19329: 009c58ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19330: 009c5c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19331: 00254b39 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19332: 0099df64 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19333: 00993fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19334: 005444a9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19334: 005444d9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19335: 003d504d 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19336: 003b211d 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19337: 005d0eb9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19337: 005d0ee9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19338: 009c749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 19339: 0053830d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 19339: 0053833d 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19340: 009987b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19341: 0099de98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19342: 005527dd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19342: 0055280d 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19343: 008f6ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_w │ │ │ │ 19344: 008e854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcstatus │ │ │ │ - 19345: 005c5731 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19345: 005c5761 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19346: 002f1e05 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19347: 0067aa71 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19347: 0067aaa1 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19348: 0025b7a1 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19349: 006515bd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19349: 006515ed 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19350: 00999344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19351: 006187d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19351: 00618809 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19352: 009c6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19353: 005a711d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19353: 005a714d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19354: 009c6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19355: 0098d3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19356: 0066400d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19357: 0066fc39 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19358: 005be285 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19356: 0066403d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19357: 0066fc69 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19358: 005be2b5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19359: 009c55b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19360: 00995eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 19361: 00604409 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19361: 00604439 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19362: 00479ed9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19363: 009952c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19364: 0067402d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19364: 0067405d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19365: 0099b68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19366: 008fad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_b │ │ │ │ 19367: 008fabb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_d │ │ │ │ 19368: 009a0ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19369: 0042bb4d 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19370: 0099be6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19371: 00611cad 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19372: 0065ef95 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19371: 00611cdd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19372: 0065efc5 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19373: 009c53be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ 19374: 008facc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_h │ │ │ │ - 19375: 0055c0a9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19376: 0069d0a9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19375: 0055c0d9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19376: 0069d0d9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19377: 0098d34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19378: 009c671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19379: 009c56de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19380: 00996408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19381: 006b177d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19381: 006b17ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19382: 004a0311 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ule │ │ │ │ 19383: 003e17bd 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19384: 006355cd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19384: 006355fd 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19385: 00999f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 19386: 0099de78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19387: 00662299 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19387: 006622c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19388: 0098db8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19389: 009c522a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19390: 008fac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_w │ │ │ │ 19391: 0042581d 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ 19392: 004a3e8d 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngle │ │ │ │ - 19393: 0061c8c1 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19394: 006991f5 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19393: 0061c8f1 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19394: 00699225 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19395: 009c6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19396: 0052aa99 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19397: 006a00a1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19396: 0052aac9 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19397: 006a00d1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19398: 0040e991 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19399: 0049fffd 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ult │ │ │ │ 19400: 004a4175 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_seq │ │ │ │ 19401: 009c54fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19402: 00991214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19403: 00660f95 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19403: 00660fc5 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19404: 009c58f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19405: 0067a77d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19405: 0067a7ad 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19406: 0099789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19407: 00410e31 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19408: 006b1741 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19408: 006b1771 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19409: 009c65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19410: 00634dd9 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19410: 00634e09 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19411: 008dc320 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19412: 00994ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19413: 0098abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19414: 00262211 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19415: 005a3a85 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19415: 005a3ab5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19416: 0099e7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19417: 002660a1 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19418: 00989744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19419: 0098daac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19420: 009c5b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19421: 0099caac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19422: 008e27f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_le_ph │ │ │ │ 19423: 00999914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19424: 009c595e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19425: 002565c5 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19426: 00994d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19427: 00687b4d 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19428: 0066a121 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19427: 00687b7d 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19428: 0066a151 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19429: 0098f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19430: 003dd2e5 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19431: 006b5bad 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19431: 006b5bdd 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19432: 009c5008 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19433: 009c6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19434: 0052b3e9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19434: 0052b419 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19435: 009998c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19436: 0099fffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19437: 0099f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19438: 009c5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ 19439: 008f7f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_s_df │ │ │ │ - 19440: 00596981 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19441: 00610849 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19440: 005969b1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19441: 00610879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19442: 00993b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19443: 00441a75 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19444: 0040deb9 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19445: 0062fe69 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19445: 0062fe99 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19446: 0047cd41 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19447: 009932a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19448: 004274e5 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19449: 0042dbd9 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ 19450: 008f3cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_macc │ │ │ │ - 19451: 00549249 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19451: 00549279 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19452: 0046d73d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19453: 006970f9 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 19454: 00682e21 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19455: 0058a961 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19453: 00697129 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19454: 00682e51 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19455: 0058a991 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19456: 0046bac5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19457: 0066d2a9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19457: 0066d2d9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19458: 0098aa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19459: 0098bd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19460: 00992ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19461: 0025cdf1 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19462: 0060ff9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19462: 0060ffcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19463: 00996648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19464: 006301dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19465: 0052aa49 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19464: 0063020d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19465: 0052aa79 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19466: 002b3cb1 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19467: 006731cd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19467: 006731fd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19468: 00309949 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19469: 0099b87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19470: 009c6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19471: 0043ee35 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19472: 009c5c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19473: 009994c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19474: 0048a091 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19475: 00991d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19476: 00585a51 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19476: 00585a81 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19477: 003097d9 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19478: 003b0581 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19479: 0099491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19480: 0098fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19481: 00989d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19482: 009c5c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19483: 009c57ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19484: 00662d95 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 19485: 00639311 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19486: 0053fcc5 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19484: 00662dc5 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19485: 00639341 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19486: 0053fcf5 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19487: 008e6764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_status │ │ │ │ - 19488: 006534f1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19488: 00653521 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19489: 00351e1d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19490: 0061a5c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19490: 0061a5f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19491: 0044ff19 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19492: 002887f5 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19493: 009c6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19494: 00403aa9 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19495: 0058ed81 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19495: 0058edb1 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19496: 009c6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19497: 00308d7d 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19498: 009c66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19499: 00471fb5 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19500: 0043da41 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19501: 009c5954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19502: 009a40c4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19503: 00996eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19504: 00257cd5 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19505: 0069496d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19505: 0069499d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19506: 009c715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19507: 00993880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19508: 009c7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19509: 00454d41 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19510: 009901f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19511: 00454d75 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 19512: 0066b699 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19512: 0066b6c9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19513: 009c6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19514: 00454dad 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19515: 00454e71 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19516: 00454eb1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19517: 009992b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19518: 0099c81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19519: 00454ef5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19520: 00491be5 1464 FUNC GLOBAL DEFAULT 12 mips_cpu_tlb_fill │ │ │ │ - 19521: 0063bebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19521: 0063beed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19522: 009c6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ - 19523: 004f6e65 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ + 19523: 004f6e95 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ 19524: 0099c10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19525: 003dd2d1 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19526: 009c693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19527: 0055fa55 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19527: 0055fa85 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19528: 00999334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19529: 009c62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19530: 0099c6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19531: 00996ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19532: 00669cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19533: 006b159d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19532: 00669d01 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19533: 006b15cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19534: 009c58aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19535: 0028fd51 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19536: 00636fd5 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19536: 00637005 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19537: 00991064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19538: 009c73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19539: 0047cdc5 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19540: 00995438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19541: 00997afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19542: 005f98c1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 19543: 0053b4ed 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 19542: 005f98f1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19543: 0053b51d 520 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19544: 009c508a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19545: 00639abd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19546: 00579d8d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19545: 00639aed 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19546: 00579dbd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19547: 00996e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19548: 0098fb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19549: 00998f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19550: 006541e5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19550: 00654215 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19551: 008e5348 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_ph_w │ │ │ │ 19552: 00993f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19553: 0099cc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19554: 00408541 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19555: 009c72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19556: 002c1875 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19557: 0098c530 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19558: 0065f805 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19559: 00553b3d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19558: 0065f835 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19559: 00553b6d 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19560: 00999c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19561: 0040e9fd 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19562: 006602a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 19563: 0059953d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19562: 006602d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19563: 0059956d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19564: 0099cc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19565: 00993ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19566: 008a2a0c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19567: 003be75d 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19568: 008f979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_b │ │ │ │ 19569: 00450bc1 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19570: 009c5be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19571: 00994efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19572: 00996f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 19573: 008f9610 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_d │ │ │ │ - 19574: 005222fd 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19574: 0052232d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19575: 008fea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_b │ │ │ │ 19576: 009c5104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19577: 003ec8b1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19578: 009c5e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19579: 008fe890 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_d │ │ │ │ 19580: 008ee2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlh │ │ │ │ 19581: 009c70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ @@ -19587,186 +19587,186 @@ │ │ │ │ 19583: 00467625 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19584: 009c5cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19585: 00439a11 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19586: 0040d091 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19587: 008fe998 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_h │ │ │ │ 19588: 00343745 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19589: 0040e11d 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19590: 00655891 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19590: 006558c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19591: 009c5f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19592: 009c5035 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19593: 009c587c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19594: 0055ed6d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19595: 0056f979 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19596: 0066c06d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19594: 0055ed9d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19595: 0056f9a9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19596: 0066c09d 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19597: 008ee21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlw │ │ │ │ 19598: 008f9694 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_w │ │ │ │ - 19599: 00579bc1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19599: 00579bf1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19600: 0098fa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19601: 00483db1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19602: 0053fd65 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19603: 00682f7d 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19602: 0053fd95 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19603: 00682fad 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19604: 008fe914 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_w │ │ │ │ 19605: 009c7a21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19606: 00271ed5 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19607: 009a054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19608: 0098b420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19609: 004b28ed 488 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_b │ │ │ │ 19610: 0048f58d 4 FUNC GLOBAL DEFAULT 12 helper_emt │ │ │ │ 19611: 004b2c1d 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_d │ │ │ │ 19612: 0099ccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19613: 004bf831 380 FUNC GLOBAL DEFAULT 12 helper_msa_slli_df │ │ │ │ 19614: 0098bfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19615: 0063b689 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19615: 0063b6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19616: 009c6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19617: 005a38b1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19617: 005a38e1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19618: 004b2ad5 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_h │ │ │ │ 19619: 009c5f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19620: 006299b1 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19620: 006299e1 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19621: 00295379 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19622: 0068fba9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19623: 00687135 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19622: 0068fbd9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19623: 00687165 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19624: 009c6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19625: 00991d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19626: 00484b41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19627: 009c6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19628: 009c5f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19629: 0042b655 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19630: 003ff0a1 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19631: 0055fa51 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19631: 0055fa81 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ 19632: 004b2ba5 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_w │ │ │ │ - 19633: 0056989d 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19633: 005698cd 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19634: 0099c24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19635: 00483c01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19636: 00364b49 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19637: 008e91ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ueq │ │ │ │ 19638: 00999b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19639: 0099794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19640: 009a0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19641: 0099de18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19642: 0069d211 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19643: 0054294d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19642: 0069d241 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19643: 0054297d 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19644: 0099ab04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19645: 00261325 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19646: 009895b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19647: 009c7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19648: 008fcc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_b │ │ │ │ - 19649: 005a36a1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19649: 005a36d1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19650: 009c66d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19651: 009c68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19652: 00432915 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19653: 008fcaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_d │ │ │ │ 19654: 003dcb39 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19655: 0029d2f1 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19656: 0065921d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19656: 0065924d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19657: 008fcbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_h │ │ │ │ 19658: 009c5e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19659: 009c539e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19660: 009c6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19661: 00457999 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19662: 0098a938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19663: 004127cd 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19664: 009c5b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19665: 009c5956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19666: 00610579 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19666: 006105a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19667: 00251e31 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19668: 00595c3d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19668: 00595c6d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19669: 009c61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19670: 009c6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19671: 00992c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19672: 009c57bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19673: 00999364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19674: 009c5652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19675: 0099c5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19676: 006818d9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19676: 00681909 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19677: 003e772d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19678: 003d6535 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19679: 0064e4d9 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19679: 0064e509 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19680: 009c6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19681: 009c608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19682: 009c68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19683: 00573cd9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19683: 00573d09 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19684: 009c48f0 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19685: 008fcb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_w │ │ │ │ 19686: 009c6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19687: 004cb0dd 468 FUNC GLOBAL DEFAULT 12 helper_msa_fsqrt_df │ │ │ │ 19688: 0099757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19689: 0098d94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19690: 00298109 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 19691: 005e63bd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 19692: 00642ce1 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 19691: 005e63ed 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 19692: 00642d11 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 19693: 003b0a65 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 19694: 006594e1 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 19694: 00659511 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 19695: 0099da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 19696: 0099c40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 19697: 0064e7b9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 19698: 00541509 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 19697: 0064e7e9 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 19698: 00541539 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 19699: 0089fd74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 19700: 00990094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 19701: 0041471d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 19702: 009933b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 19703: 0098f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 19704: 009c70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 19705: 00454a11 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 19706: 008e78ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_seq │ │ │ │ 19707: 0098a01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 19708: 006b4695 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 19708: 006b46c5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 19709: 00997098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 19710: 002fa379 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 19711: 0098d72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 19712: 009952f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 19713: 00537ec5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 19713: 00537ef5 54 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 19714: 009c694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 19715: 009c62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 19716: 00663ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 19716: 00663b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 19717: 0099a144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 19718: 00671421 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 19718: 00671451 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 19719: 00459de1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 19720: 009897f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 19721: 009c6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ 19722: 0049f45d 196 FUNC GLOBAL DEFAULT 12 helper_float_maddf_d │ │ │ │ - 19723: 005956fd 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 19723: 0059572d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 19724: 009c4b58 16 OBJECT GLOBAL DEFAULT 25 cpu_HI │ │ │ │ - 19725: 0069eded 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 19725: 0069ee1d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 19726: 009c5b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 19727: 00258085 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 19728: 00995fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 19729: 009c5067 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 19730: 0056fa49 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 19730: 0056fa79 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 19731: 0088fd88 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 19732: 0031a975 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 19733: 009c5ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 19734: 008d94b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 19735: 00699f99 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 19735: 00699fc9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 19736: 00480a25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 19737: 00538ac1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 19738: 00648c51 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 19737: 00538af1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 19738: 00648c81 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 19739: 002254fd 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 19740: 003eb381 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 19741: 009c52f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 19742: 00994140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 19743: 0030c265 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 19744: 0049f3ad 176 FUNC GLOBAL DEFAULT 12 helper_float_maddf_s │ │ │ │ 19745: 009947dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 19746: 002eb239 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 19747: 003b7afd 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 19748: 00993eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 19749: 0064054d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 19749: 0064057d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 19750: 0099f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 19751: 005b138d 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 19751: 005b13bd 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 19752: 0099e5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 19753: 00991c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 19754: 008a9d20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 19755: 002b5205 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 19756: 008e51bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_raddu_w_qb │ │ │ │ 19757: 009c713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 19758: 0048a8a5 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 19759: 00654281 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 19759: 006542b1 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 19760: 009a03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 19761: 006217b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 19761: 006217e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 19762: 009c59c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 19763: 00223631 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 19764: 002e5d35 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 19765: 009c5c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 19766: 009c5017 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 19767: 009c5474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 19768: 009c527e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -19779,660 +19779,660 @@ │ │ │ │ 19775: 009c6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 19776: 0098d6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 19777: 003e7479 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 19778: 00996758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 19779: 0099ff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 19780: 00489419 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 19781: 009c7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 19782: 005c99ed 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 19782: 005c9a1d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 19783: 002666ad 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 19784: 009c5ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 19785: 008f82fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xori_b │ │ │ │ 19786: 0033ea69 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 19787: 00684ee5 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 19787: 00684f15 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 19788: 009c7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 19789: 009c644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 19790: 006949b1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 19791: 0066096d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 19790: 006949e1 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 19791: 0066099d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 19792: 008d475c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 19793: 00297779 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 19794: 00312a6d 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 19795: 009902d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 19796: 0062e485 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 19796: 0062e4b5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 19797: 009c51f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 19798: 0061bd6d 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 19798: 0061bd9d 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 19799: 009898b4 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 19800: 009c6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 19801: 00611695 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 19801: 006116c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 19802: 009c51d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 19803: 009c5bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 19804: 009c66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 19805: 009c5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 19806: 002634fd 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 19807: 005be029 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 19807: 005be059 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 19808: 00268e71 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 19809: 00673865 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 19809: 00673895 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 19810: 0098e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 19811: 00470e05 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 19812: 00638081 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 19812: 006380b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 19813: 002a969d 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 19814: 00992720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 19815: 008e80a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngle │ │ │ │ 19816: 00405411 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 19817: 009c5b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 19818: 0063f7d9 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 19818: 0063f809 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 19819: 0048bf2d 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_status │ │ │ │ 19820: 00459d89 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 19821: 004051b9 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 19822: 009c5180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 19823: 009968b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 19824: 00542ee5 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 19824: 00542f15 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 19825: 009c4d85 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 19826: 006661a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 19826: 006661d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 19827: 0099f440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 19828: 00251f29 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 19829: 009c597c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 19830: 009c73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 19831: 006a7505 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 19831: 006a7535 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 19832: 009c5296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 19833: 009c6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 19834: 006396e9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 19834: 00639719 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 19835: 0029e429 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 19836: 009976ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 19837: 00375b51 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 19838: 004821e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 19839: 009c583e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 19840: 00485f89 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 19841: 009066a0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 19842: 009c678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 19843: 006acf31 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 19843: 006acf61 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 19844: 004a0591 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngle │ │ │ │ 19845: 00296b55 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 19846: 008d9434 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 19847: 0063505d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 19847: 0063508d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 19848: 00991bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 19849: 009c6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 19850: 0048696d 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 19851: 004244d5 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 19852: 009c4bec 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr_hi │ │ │ │ 19853: 008fd684 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_b │ │ │ │ - 19854: 006081a9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 19854: 006081d9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 19855: 009c724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 19856: 009c5e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 19857: 00998bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 19858: 006608dd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 19858: 0066090d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ 19859: 008fd4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_d │ │ │ │ - 19860: 006afee9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 19861: 0063d6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 19860: 006aff19 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 19861: 0063d715 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 19862: 009c58f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 19863: 009c5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ 19864: 008fd600 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_h │ │ │ │ - 19865: 0062c289 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 19865: 0062c2b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 19866: 0048e289 46 FUNC GLOBAL DEFAULT 12 compute_pagemask │ │ │ │ 19867: 009c53f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 19868: 005be349 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 19868: 005be379 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 19869: 003dcd7d 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 19870: 0084a084 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 19871: 009c71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 19872: 009c5624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 19873: 0099dd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 19874: 008e3980 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_w │ │ │ │ 19875: 0048d1a5 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcrestart │ │ │ │ 19876: 0098c978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 19877: 0099473c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 19878: 009957ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 19879: 005840e1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 19879: 00584111 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 19880: 0049b2b1 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_d │ │ │ │ 19881: 009c6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 19882: 00994eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 19883: 0098ecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 19884: 0059715d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 19884: 0059718d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 19885: 0099ca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 19886: 0099ca8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 19887: 004114b9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 19888: 008dc3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 19889: 006710d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 19889: 00671109 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 19890: 008fd57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_w │ │ │ │ 19891: 009c6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 19892: 009c560c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 19893: 005b51a5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 19893: 005b51d5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 19894: 003dcca5 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 19895: 009c63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 19896: 005605b5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 19896: 005605e5 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 19897: 009c6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 19898: 009c53ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 19899: 0049b395 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_s │ │ │ │ 19900: 009c716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 19901: 009c6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 19902: 009c6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 19903: 004700c9 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 19904: 0098ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 19905: 005982a9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 19905: 005982d9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 19906: 00241fad 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 19907: 0099513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 19908: 0059fbd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 19908: 0059fc09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 19909: 00486869 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 19910: 00645e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 19910: 00645e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 19911: 009c6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 19912: 009c577e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 19913: 009968a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 19914: 009c513a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 19915: 009c62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 19916: 009c5ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 19917: 0098ecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 19918: 0068f361 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 19918: 0068f391 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 19919: 0099b9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 19920: 00650fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 19920: 00651005 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 19921: 00479fb9 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 19922: 0048f591 192 FUNC GLOBAL DEFAULT 12 helper_dvpe │ │ │ │ 19923: 002f64a9 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 19924: 009c6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 19925: 0067ed85 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 19925: 0067edb5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 19926: 00470c55 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 19927: 009c5e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 19928: 006223e5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 19929: 0053354d 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 19930: 006a1aed 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 19928: 00622415 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 19929: 0053357d 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 19930: 006a1b1d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 19931: 009c695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 19932: 009c5784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 19933: 006400cd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 19933: 006400fd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 19934: 00480459 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 19935: 00999f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 19936: 0048e79d 132 FUNC GLOBAL DEFAULT 12 helper_mttc0_status │ │ │ │ 19937: 009c752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 19938: 002605d5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 19939: 0099cfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 19940: 0062cce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 19941: 006485d1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 19940: 0062cd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 19941: 00648601 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 19942: 009c5cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 19943: 00998c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 19944: 009c5580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 19945: 009c508c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 19946: 009c56bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 19947: 0055bd41 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 19947: 0055bd71 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 19948: 009c5e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 19949: 009c742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 19950: 006557a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 19950: 006557d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 19951: 0099ce20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 19952: 006a60f9 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 19952: 006a6129 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ 19953: 009c4b48 16 OBJECT GLOBAL DEFAULT 25 cpu_LO │ │ │ │ - 19954: 0063eb19 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 19955: 006638f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 19954: 0063eb49 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 19955: 00663925 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 19956: 0084b748 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 19957: 008a3030 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 19958: 0063ad7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 19958: 0063adad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 19959: 009c7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 19960: 0098a52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 19961: 009c5ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 19962: 0066ba29 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 19963: 006708b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 19962: 0066ba59 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 19963: 006708e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 19964: 00485345 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 19965: 009c6ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 19966: 009c6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 19967: 0099eed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 19968: 0099d77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 19969: 009a379d 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 19970: 0098e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 19971: 009c6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 19972: 0099d92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 19973: 009a1020 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 19974: 00470e25 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 19975: 00555c95 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 19975: 00555cc5 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 19976: 004978f9 18 FUNC GLOBAL DEFAULT 12 helper_modsub │ │ │ │ - 19977: 0069fee1 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 19978: 0061b4a5 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 19977: 0069ff11 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 19978: 0061b4d5 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 19979: 0048d4e9 128 FUNC GLOBAL DEFAULT 12 helper_mftc0_entryhi │ │ │ │ 19980: 009c65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 19981: 008e93bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ule │ │ │ │ 19982: 009c5b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 19983: 0066f7f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 19984: 00532f75 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 19983: 0066f821 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 19984: 00532fa5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 19985: 009c541c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 19986: 0062c9a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 19986: 0062c9d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 19987: 009990f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 19988: 009c534c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 19989: 005914fd 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 19989: 0059152d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 19990: 009c57dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 19991: 008d93b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 19992: 0042bd39 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 19993: 00483161 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 19994: 0033dd49 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 19995: 003af1c1 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 19996: 0099bb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 19997: 0098eb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 19998: 0068af6d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 19998: 0068af9d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 19999: 0026060d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20000: 00999b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20001: 008e4f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_ph │ │ │ │ - 20002: 00662be1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20002: 00662c11 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20003: 008e92b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ult │ │ │ │ - 20004: 00680345 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20004: 00680375 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20005: 009c6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20006: 009c73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20007: 00990164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20008: 00998c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20009: 00639cc5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20009: 00639cf5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20010: 00993f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20011: 0099ae74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20012: 009c5102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20013: 009c67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20014: 0098bd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20015: 00441839 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20016: 007adaa8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20017: 0054b685 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20016: 007adad8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20017: 0054b6b5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20018: 00994cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20019: 00442601 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20020: 009c558e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20021: 003f768d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20022: 009c720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20023: 002fb6b5 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20024: 0098adc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20025: 0098b430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20026: 003cb7c5 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20027: 00627969 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20027: 00627999 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20028: 0099a724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 20029: 009c6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 20030: 0062a5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20030: 0062a615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20031: 0098a14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20032: 009c6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20033: 009c6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 20034: 004b0f11 906 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_b │ │ │ │ - 20035: 00541fbd 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20035: 00541fed 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20036: 004b151d 158 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_d │ │ │ │ 20037: 002f1b25 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20038: 004558f1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20039: 009c745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20040: 008a2ad0 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20041: 0099b96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20042: 002fc7a5 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20043: 0028edc1 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20044: 004b129d 416 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_h │ │ │ │ 20045: 008e4e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_qb │ │ │ │ 20046: 009c62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20047: 0098e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20048: 00560505 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20048: 00560535 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20049: 009c561c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20050: 009c57e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20051: 00692925 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20051: 00692955 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20052: 008e1fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbl │ │ │ │ 20053: 00991f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20054: 009c6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20055: 00614141 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20055: 00614171 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20056: 0048f7f9 300 FUNC GLOBAL DEFAULT 12 helper_evp │ │ │ │ 20057: 009c5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20058: 00472bb1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20059: 00992780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20060: 00262239 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20061: 009c5224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20062: 008e224c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbr │ │ │ │ 20063: 009c632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20064: 00993c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20065: 0098c0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20066: 004b143d 222 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_w │ │ │ │ - 20067: 0052a331 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20067: 0052a361 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20068: 009c5604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20069: 002b3ce1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20070: 003c971d 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20071: 00283161 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20072: 009c6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20073: 0047344d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20074: 00583b71 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20074: 00583ba1 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20075: 009020dc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20076: 003eaa31 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20077: 008e98e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_une │ │ │ │ 20078: 0099af30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20079: 006a8729 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20079: 006a8759 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20080: 0098d9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20081: 00623ccd 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20081: 00623cfd 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20082: 003a918d 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20083: 0062b791 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20083: 0062b7c1 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20084: 00424a85 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ 20085: 009c4aac 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr │ │ │ │ - 20086: 004d9749 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ - 20087: 005d43b1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20086: 004d9779 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ + 20087: 005d43e1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20088: 0099ec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20089: 0099567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20090: 003bbdf9 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20091: 006ac0c5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20091: 006ac0f5 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20092: 009c785c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20093: 0084dc74 52 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20094: 003d3cb5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20095: 002b7499 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20096: 0048348d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20097: 0098cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20098: 004826b5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20099: 009c583c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20100: 0066a031 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20100: 0066a061 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20101: 009c752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20102: 0029015d 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20103: 0036a9c5 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20104: 00999374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20105: 0099cb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20106: 00992f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20107: 009c630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20108: 008d8750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20109: 0098e2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20110: 004720c9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20111: 009c6d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20112: 0025f135 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20113: 008a3824 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20114: 006a0c11 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20114: 006a0c41 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20115: 0025fb89 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20116: 009c5da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20117: 00640aa5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20117: 00640ad5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20118: 00990564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20119: 009c742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20120: 008ee4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhh │ │ │ │ 20121: 004c71e1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcule_df │ │ │ │ 20122: 0099c52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ 20123: 008f59bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexdo_df │ │ │ │ - 20124: 00597231 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20124: 00597261 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20125: 00994fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20126: 0099f600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20127: 004687d5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20128: 0048a665 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20129: 004cb2b1 608 FUNC GLOBAL DEFAULT 12 helper_msa_frsqrt_df │ │ │ │ 20130: 009c5e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20131: 008d7f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20132: 00483e89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20133: 009c6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ 20134: 009c4aa8 4 OBJECT GLOBAL DEFAULT 25 cpu_PC │ │ │ │ - 20135: 0062f9cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20135: 0062f9fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20136: 00991534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20137: 0061e925 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20137: 0061e955 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20138: 009c60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20139: 00499361 272 FUNC GLOBAL DEFAULT 12 helper_extr_rs_w │ │ │ │ 20140: 004813a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20141: 0049ea8d 184 FUNC GLOBAL DEFAULT 12 helper_float_mina_d │ │ │ │ 20142: 009c7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20143: 008a2170 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20144: 009c6e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20145: 0098d26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20146: 0098e70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20147: 00301f71 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20148: 008e1eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbl │ │ │ │ - 20149: 00547cbd 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20150: 0055f3d5 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20151: 0064cc85 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20149: 00547ced 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20150: 0055f405 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20151: 0064ccb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20152: 009c6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20153: 006738e9 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20153: 00673919 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20154: 0099cbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20155: 0098f964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20156: 004c51f1 2828 FUNC GLOBAL DEFAULT 12 helper_msa_maddr_q_df │ │ │ │ 20157: 0046d491 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20158: 0098ba48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20159: 008e2144 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbr │ │ │ │ 20160: 00469549 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20161: 008f640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcueq_df │ │ │ │ 20162: 00469dc1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20163: 009c5048 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ 20164: 0049e9d9 180 FUNC GLOBAL DEFAULT 12 helper_float_mina_s │ │ │ │ - 20165: 0062d969 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20166: 005cdfc5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20165: 0062d999 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20166: 005cdff5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20167: 0046a0ed 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20168: 009c63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20169: 0099cec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20170: 009a0950 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20171: 006ae3d5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20171: 006ae405 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20172: 00995428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20173: 005c56e1 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20173: 005c5711 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20174: 003756a9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20175: 009c6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20176: 0089361c 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20177: 009a046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20178: 009c5e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20179: 0099d88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20180: 0036b0cd 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20181: 002963bd 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20182: 004589ad 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20183: 00336049 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20184: 009c689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20185: 0061c571 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20185: 0061c5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20186: 0098aaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 20187: 00552a59 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20187: 00552a89 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20188: 0025aae9 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20189: 00682535 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20189: 00682565 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20190: 0098eea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20191: 0065c90d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20191: 0065c93d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20192: 009934d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20193: 0099761c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20194: 0099b89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20195: 0054ebd1 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20195: 0054ec01 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20196: 009979bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20197: 0043fac9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20198: 00499a45 22 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20199: 00998734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20200: 009c70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20201: 009c6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20202: 002c18c5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20203: 003fa2f5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20204: 002c0825 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20205: 00374921 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20206: 00991594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20207: 00543aed 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20208: 006a6c85 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20207: 00543b1d 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20208: 006a6cb5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20209: 009c7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20210: 0066bad9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20210: 0066bb09 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20211: 009c58e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20212: 00499a31 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20213: 0026dcf5 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20214: 0025fd69 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20215: 009c593e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20216: 004c72c5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fseq_df │ │ │ │ 20217: 0042bd25 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20218: 009c54e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20219: 009c55ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20220: 00998494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20221: 0099e6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20222: 003bd201 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20223: 0033d501 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20224: 0066526d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20224: 0066529d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20225: 008e2f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschefback │ │ │ │ 20226: 009c516a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20227: 0025201d 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20228: 0098ec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20229: 009c7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20230: 006acf49 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20231: 0056c6cd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20230: 006acf79 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20231: 0056c6fd 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20232: 009c6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20233: 00615d49 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20233: 00615d79 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20234: 008e8c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_debug │ │ │ │ 20235: 008f7594 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_u_df │ │ │ │ - 20236: 0060c30d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20236: 0060c33d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20237: 009c7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20238: 0098a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20239: 00559399 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20240: 0063c5ed 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20241: 0069dbb5 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20239: 005593c9 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20240: 0063c61d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20241: 0069dbe5 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20242: 00497d05 110 FUNC GLOBAL DEFAULT 12 helper_shll_ph │ │ │ │ 20243: 00993de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20244: 0057beb9 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20244: 0057bee9 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20245: 00293ac1 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20246: 0098aa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20247: 003ff3a1 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20248: 009c55b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20249: 0099ae34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20250: 0051e301 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20250: 0051e331 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20251: 00427925 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20252: 004551e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20253: 00339e01 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20254: 006613f5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20255: 0057ac85 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20254: 00661425 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20255: 0057acb5 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20256: 009c4d87 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20257: 005e6a21 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20257: 005e6a51 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20258: 008a268c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20259: 006691a1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20259: 006691d1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20260: 0098cb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20261: 008f6070 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fseq_df │ │ │ │ 20262: 009c5aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20263: 0099f070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20264: 00563bf5 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20264: 00563c25 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20265: 008f6280 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcle_df │ │ │ │ 20266: 00475bf9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20267: 009c6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20268: 009c7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20269: 009c62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20270: 0099a054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20271: 009c517c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20272: 008a295c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20273: 00484415 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20274: 0033abed 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20275: 009c67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20276: 00897308 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20277: 0063da01 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20277: 0063da31 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20278: 0031bf3d 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20279: 00547fc5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20279: 00547ff5 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20280: 00497b7d 150 FUNC GLOBAL DEFAULT 12 helper_shll_qb │ │ │ │ 20281: 003d9d11 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20282: 00258ef9 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20283: 00486e79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20284: 00991814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20285: 003fbc89 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20286: 009c73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20287: 0046ac05 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20288: 009c72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20289: 009c681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20290: 00424539 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20291: 00999384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20292: 0048afd1 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ 20293: 004ad309 476 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_b │ │ │ │ - 20294: 0059c921 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 20295: 00572849 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20296: 005776ed 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20294: 0059c951 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20295: 00572879 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20296: 0057771d 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20297: 004ad665 162 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_d │ │ │ │ 20298: 00993750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20299: 00590581 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20299: 005905b1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20300: 0098c798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20301: 004bbfe1 104 FUNC GLOBAL DEFAULT 12 helper_msa_and_v │ │ │ │ 20302: 008fffa8 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20303: 00544a79 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20303: 00544aa9 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20304: 004ad4e5 252 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_h │ │ │ │ 20305: 008ee42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmullh │ │ │ │ 20306: 009c74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20307: 00364849 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20308: 0044f8c9 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20309: 0052db69 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20310: 00694d51 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20309: 0052db99 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20310: 00694d81 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20311: 00486461 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20312: 0098bf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20313: 00265195 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20314: 0049e41d 188 FUNC GLOBAL DEFAULT 12 helper_float_addr_ps │ │ │ │ 20315: 009c7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20316: 0098ad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20317: 002650b1 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20318: 0099e4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20319: 009c5bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20320: 009c7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20321: 0098eb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20322: 0054f8d1 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20322: 0054f901 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20323: 00999e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20324: 006104c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20324: 006104f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20325: 00399465 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20326: 0064a099 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20326: 0064a0c9 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20327: 004ad5e1 130 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_w │ │ │ │ 20328: 0099b74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20329: 008ed6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsshb │ │ │ │ - 20330: 00652a29 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20331: 006a22cd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20330: 00652a59 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20331: 006a22fd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20332: 009c5c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20333: 009c564c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20334: 009c574e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20335: 0099ca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20336: 009897c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20337: 00590d89 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20338: 0065c5ed 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20339: 0065de79 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20337: 00590db9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20338: 0065c61d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20339: 0065dea9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20340: 009c5037 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20341: 009c6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20342: 00617d05 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20342: 00617d35 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20343: 009c6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20344: 008a25f4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20345: 009c50ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20346: 0099758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20347: 0098bec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20348: 0098a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20349: 009c7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20350: 0061df01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20350: 0061df31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20351: 009c7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20352: 0048675d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20353: 0046ad9d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20354: 009c5a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20355: 0099c18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20356: 004182a9 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20357: 00398939 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20358: 009c626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20359: 00994d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20360: 00300885 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20361: 0098b080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20362: 009c71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20363: 0062b249 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20363: 0062b279 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20364: 009c606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20365: 0063630d 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20365: 0063633d 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20366: 009c5886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20367: 0062dad9 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20368: 00691691 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20367: 0062db09 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20368: 006916c1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20369: 00412755 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20370: 0045647d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20371: 0068eac9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20372: 0062f8e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20373: 0064e125 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20371: 0068eaf9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20372: 0062f911 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20373: 0064e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20374: 0098c958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20375: 0098bba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20376: 004c8769 1132 FUNC GLOBAL DEFAULT 12 helper_msa_ftq_df │ │ │ │ 20377: 00901d9c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20378: 009c5e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20379: 00994010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20380: 00996678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20381: 006389e9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20381: 00638a19 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20382: 009c6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20383: 003f29cd 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20384: 009c5360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20385: 002b38f1 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20386: 0099d40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20387: 009c6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20388: 009966f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20389: 003c1285 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20390: 0040ea79 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20391: 0060e251 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20391: 0060e281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20392: 0088eba0 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20393: 009c528e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20394: 005c12bd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20395: 006936c9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20394: 005c12ed 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20395: 006936f9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20396: 0025b5c1 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20397: 002832ed 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20398: 00458789 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20399: 006485e1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20399: 00648611 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20400: 009c54ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20401: 00991cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20402: 0036dc59 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20403: 006953a1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20403: 006953d1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 20404: 009c5055 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20405: 00999d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20406: 0098b938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20407: 0098cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20408: 0062f729 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20409: 00655b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20410: 00671511 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20411: 00668b3d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20412: 0056fe15 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20408: 0062f759 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20409: 00655b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20410: 00671541 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20411: 00668b6d 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20412: 0056fe45 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20413: 0099fc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20414: 00480509 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20415: 0099e68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20416: 006a6d29 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20416: 006a6d59 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20417: 00297be9 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20418: 00319cb9 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20419: 006460c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20419: 006460f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20420: 00999ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20421: 00654005 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20421: 00654035 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20422: 002bc331 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20423: 008fdec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_d │ │ │ │ 20424: 0099e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20425: 006409d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20425: 00640a09 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20426: 00335579 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20427: 00523785 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20427: 005237b5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20428: 008fdfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_h │ │ │ │ 20429: 002abb15 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20430: 003ea66d 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20431: 00998c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20432: 0042a169 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20433: 009c65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20434: 0099e6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -20443,40 +20443,40 @@ │ │ │ │ 20439: 0099adb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 20440: 009c7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20441: 009c6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20442: 00991bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20443: 009c727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20444: 009c609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20445: 009c5148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20446: 006625b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20446: 006625e9 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20447: 009c678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20448: 006952b5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20448: 006952e5 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20449: 00996108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20450: 00671499 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20450: 006714c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20451: 0098defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20452: 005414a9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20452: 005414d9 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20453: 009c5082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20454: 008fdf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_w │ │ │ │ - 20455: 00697191 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20455: 006971c1 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20456: 009c6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20457: 009947fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20458: 00296e11 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20459: 006aa1ad 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20459: 006aa1dd 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20460: 0099e060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20461: 0099799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20462: 00440731 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20463: 003d40bd 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20464: 00671e95 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20464: 00671ec5 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20465: 008e1250 132 OBJECT GLOBAL DEFAULT 24 helper_info_extp │ │ │ │ - 20466: 00520f99 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20466: 00520fc9 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20467: 0099f120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20468: 0049f339 114 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_ps │ │ │ │ 20469: 0098a998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20470: 008d129c 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20471: 00623389 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20471: 006233b9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20472: 00996838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20473: 002b8055 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20474: 0098aee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20475: 009c65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20476: 00996a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20477: 00998fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20478: 008a2124 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20485,127 +20485,127 @@ │ │ │ │ 20481: 00996c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20482: 00482461 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20483: 00992940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20484: 009c618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20485: 00498bc9 96 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phl │ │ │ │ 20486: 009984e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20487: 009c6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20488: 0062cfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20488: 0062cfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20489: 00262119 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20490: 0061143d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20490: 0061146d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20491: 009c68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20492: 009c6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20493: 00498c29 102 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phr │ │ │ │ 20494: 009903c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20495: 00997118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20496: 0099cc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20497: 0099e5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20498: 006a344d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20498: 006a347d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20499: 009c7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20500: 0061eee5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20500: 0061ef15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20501: 00996588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20502: 0042ce59 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20503: 009c5154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 20504: 0053b899 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20505: 0066c995 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20504: 0053b8c9 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 20505: 0066c9c5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20506: 009c6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20507: 009c629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20508: 00459971 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20509: 009c62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20510: 00648bc5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20510: 00648bf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20511: 0098a09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20512: 006a6511 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20512: 006a6541 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20513: 004c8279 568 FUNC GLOBAL DEFAULT 12 helper_msa_fexp2_df │ │ │ │ 20514: 009c7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20515: 009938e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20516: 005ca7a1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20517: 00644955 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20516: 005ca7d1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20517: 00644985 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20518: 009c51b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 20519: 008a291c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20520: 00251379 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20521: 009c72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20522: 002538d1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20523: 0099458c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20524: 009c7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20525: 004881d5 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20526: 009c692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20527: 007ce7ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20528: 006a017d 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20529: 0069b809 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20530: 0065ab41 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20531: 0062d209 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20532: 0063df59 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20527: 007ce81c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20528: 006a01ad 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20529: 0069b839 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20530: 0065ab71 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20531: 0062d239 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20532: 0063df89 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20533: 009a0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20534: 00655d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20534: 00655dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20535: 002565ad 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20536: 00993560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20537: 007ce7e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20538: 005a1be9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20537: 007ce814 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20538: 005a1c19 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20539: 00999154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20540: 0024a8a1 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20541: 009c65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20542: 009c632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20543: 00996d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20544: 0063f8c5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20544: 0063f8f5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20545: 0099771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20546: 00655c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20547: 00614b3d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20546: 00655cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20547: 00614b6d 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20548: 009c63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20549: 009994a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20550: 0056b739 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20550: 0056b769 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20551: 0048b0e1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20552: 002b8741 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20553: 0099b77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20554: 003ea875 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20555: 009c5140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20556: 0099cef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20557: 0099768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20558: 0053f4c1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20558: 0053f4f1 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20559: 00335d81 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20560: 0059abbd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20560: 0059abed 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20561: 009c57a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20562: 00241cd5 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20563: 009c5a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20564: 0099d76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20565: 009c6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20566: 009c73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20567: 0064b7fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20567: 0064b82d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20568: 003e95e5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20569: 009c54a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20570: 0042bbc5 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20571: 009c5005 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20572: 00993cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20573: 009c6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20574: 0099d47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20575: 009a0920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20576: 0098f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20577: 00553df5 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20577: 00553e25 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20578: 00402069 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20579: 009c50ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20580: 009c70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20581: 00697011 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20581: 00697041 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20582: 0098ca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20583: 0099472c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20584: 0099e67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20585: 00996798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20586: 00470ad1 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20587: 009c62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20588: 006053a9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20588: 006053d9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20589: 002ae9e9 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20590: 0048e83d 32 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsctl │ │ │ │ 20591: 009c5a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20592: 009c5512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20593: 00265bed 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20594: 0089f8f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20595: 0046d121 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20596: 009905e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20597: 00477429 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20598: 0099a9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20599: 00669a05 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20600: 0068f379 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20599: 00669a35 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20600: 0068f3a9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20601: 00261d01 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20602: 00258279 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20603: 008f79b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srai_df │ │ │ │ 20604: 003d62d1 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20605: 0049c56d 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_d │ │ │ │ 20606: 009c544a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20607: 009c7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ @@ -20613,134 +20613,134 @@ │ │ │ │ 20609: 00991274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20610: 0049da9d 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_ps │ │ │ │ 20611: 003f2b2d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20612: 00996d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20613: 0099f0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20614: 003e2355 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20615: 00999194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20616: 00688a35 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20617: 005590a5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20616: 00688a65 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20617: 005590d5 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20618: 003ef3d9 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20619: 0099c0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20620: 00663d11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20620: 00663d41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20621: 009c557e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20622: 009c6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20623: 0099ef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20624: 00994020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20625: 0098cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20626: 0046d271 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ 20627: 008e82b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_nge │ │ │ │ - 20628: 006a5f19 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20629: 00542f45 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20628: 006a5f49 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20629: 00542f75 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 20630: 0042c375 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20631: 0049c655 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_s │ │ │ │ 20632: 003e6825 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20633: 009c5a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20634: 006b126d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20635: 007cef14 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20634: 006b129d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20635: 007cef44 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20636: 009c71a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_TR_DSTATE │ │ │ │ 20637: 009c5444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ 20638: 008e81b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngl │ │ │ │ - 20639: 0058cb21 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20639: 0058cb51 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20640: 009c63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20641: 0054b4ed 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20641: 0054b51d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20642: 0090229c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20643: 0028e43d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20644: 00617741 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20644: 00617771 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20645: 003d7d65 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20646: 00584f75 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20646: 00584fa5 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20647: 0040d121 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20648: 009c73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20649: 00680689 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20649: 006806b9 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20650: 008d7964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20651: 008edbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxsh │ │ │ │ 20652: 008d1210 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20653: 0098ca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20654: 009c7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20655: 003d7585 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 20656: 008e83c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngt │ │ │ │ - 20657: 005384e9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20658: 0067154d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20657: 00538519 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 20658: 0067157d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20659: 009c5f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20660: 003d7efd 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20661: 004b21b1 488 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_b │ │ │ │ 20662: 009c6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 20663: 00645db5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20663: 00645de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20664: 009c535c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20665: 00582149 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20665: 00582179 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20666: 0099e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20667: 004b24e1 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_d │ │ │ │ 20668: 009c71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20669: 004b2399 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_h │ │ │ │ - 20670: 004f6e91 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ + 20670: 004f6ec1 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ 20671: 009c7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 20672: 0069f7a9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 20672: 0069f7d9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 20673: 0047fa61 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 20674: 00609e79 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 20674: 00609ea9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 20675: 003d7e19 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 20676: 0099f700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 20677: 00999994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 20678: 00993470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 20679: 009c5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 20680: 009c5692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 20681: 0048d445 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschefback │ │ │ │ 20682: 0099b60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 20683: 009c5018 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 20684: 0065cf0d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 20685: 006b4ab9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 20684: 0065cf3d 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 20685: 006b4ae9 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 20686: 009c7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 20687: 006386e5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 20688: 00672c69 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 20687: 00638715 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 20688: 00672c99 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 20689: 003d75cd 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ 20690: 004979b9 12 FUNC GLOBAL DEFAULT 12 helper_precrq_ph_w │ │ │ │ - 20691: 00541061 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 20692: 0057aaa5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 20693: 0066387d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 20694: 00501795 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ - 20695: 00563a65 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 20691: 00541091 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 20692: 0057aad5 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 20693: 006638ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 20694: 005017c5 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ + 20695: 00563a95 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 20696: 00291b6d 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 20697: 00282ba1 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 20698: 0062ab31 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 20698: 0062ab61 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 20699: 009c67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ 20700: 004b2469 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_w │ │ │ │ - 20701: 00655945 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 20702: 006760c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 20701: 00655975 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 20702: 006760f9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 20703: 009948bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 20704: 00999444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 20705: 0058483d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 20705: 0058486d 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 20706: 0099c5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 20707: 008d4a3c 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 20708: 008ee954 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ueq │ │ │ │ 20709: 0040423d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 20710: 009c7a22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 20711: 0065394d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 20711: 0065397d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 20712: 008f3a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhiu │ │ │ │ 20713: 004cb759 468 FUNC GLOBAL DEFAULT 12 helper_msa_frint_df │ │ │ │ 20714: 008fd054 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_b │ │ │ │ 20715: 009c52c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 20716: 009c642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 20717: 009c69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ 20718: 008fcec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_d │ │ │ │ - 20719: 0068afd9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 20719: 0068b009 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 20720: 008f748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlri_df │ │ │ │ 20721: 008fcfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_h │ │ │ │ 20722: 00412825 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 20723: 0062c0b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 20724: 005fcb95 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 20725: 0057c731 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 20723: 0062c0e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 20724: 005fcbc5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 20725: 0057c761 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 20726: 00340ad9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 20727: 00547485 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 20727: 005474b5 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 20728: 0030c2d1 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 20729: 009c68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 20730: 009c66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 20731: 00578789 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 20731: 005787b9 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 20732: 009c7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 20733: 00470bcd 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 20734: 008edcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxub │ │ │ │ - 20735: 00626835 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 20735: 00626865 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 20736: 0084d008 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 20737: 009c5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 20738: 008fcf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_w │ │ │ │ 20739: 008d78e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 20740: 00376775 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 20741: 004a7785 136 FUNC GLOBAL DEFAULT 12 helper_pshufh │ │ │ │ 20742: 009c7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ @@ -20751,267 +20751,267 @@ │ │ │ │ 20747: 009c6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 20748: 009c56b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 20749: 0098e9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 20750: 009c5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 20751: 009c5007 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 20752: 009c5e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 20753: 009c6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 20754: 00662a21 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 20754: 00662a51 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 20755: 0099ae14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 20756: 009c6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 20757: 0048324d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 20758: 008ecb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_seq │ │ │ │ 20759: 0099ea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 20760: 009c7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 20761: 00424fbd 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 20762: 0061a011 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 20762: 0061a041 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 20763: 00485199 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 20764: 0069d6f1 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 20764: 0069d721 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 20765: 0098b030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 20766: 00338a05 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 20767: 009c7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 20768: 0033d0fd 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 20769: 004398b5 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 20770: 00681555 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 20770: 00681585 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 20771: 008eae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_eq │ │ │ │ 20772: 008a2c7c 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 20773: 002242fd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 20774: 0098e428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 20775: 005cdf55 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 20775: 005cdf85 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 20776: 0048d39d 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschedule │ │ │ │ - 20777: 0062d489 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 20777: 0062d4b9 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 20778: 009c5564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 20779: 0098be74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 20780: 006394c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 20780: 006394f5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 20781: 003ddad1 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 20782: 0048aae5 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 20783: 009c6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 20784: 0051aaf1 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 20784: 0051ab21 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 20785: 0098aad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 20786: 009c64ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 20787: 009c6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 20788: 0099a7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 20789: 0099bd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 20790: 00485649 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 20791: 009999e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 20792: 006b46e1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 20792: 006b4711 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 20793: 009a022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 20794: 0098abf8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 20795: 0098b480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 20796: 002eb135 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 20797: 0098f914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 20798: 0099c6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 20799: 0098f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 20800: 0054730d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 20800: 0054733d 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 20801: 008ea8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbp │ │ │ │ 20802: 009c5578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 20803: 0099f974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 20804: 009c68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 20805: 008ea964 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbr │ │ │ │ - 20806: 0060faed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 20806: 0060fb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 20807: 00225901 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 20808: 0099ac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 20809: 009c66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 20810: 008ef848 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_d │ │ │ │ 20811: 00340575 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 20812: 0098b120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 20813: 00658a89 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 20813: 00658ab9 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 20814: 009c71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20815: 00993d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 20816: 009c5446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 20817: 009c6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 20818: 0052a705 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 20818: 0052a735 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 20819: 00414d7d 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 20820: 002f8ba5 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 20821: 00223c0d 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 20822: 00998384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 20823: 009c5510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 20824: 00992d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 20825: 00583205 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 20825: 00583235 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 20826: 0099e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 20827: 00486659 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 20828: 00544961 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 20828: 00544991 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 20829: 0098dcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 20830: 00290119 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 20831: 009c5ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 20832: 009c7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 20833: 008f6d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_d │ │ │ │ 20834: 0098eb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 20835: 008ef7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_s │ │ │ │ 20836: 00254599 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 20837: 008f6e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_h │ │ │ │ 20838: 009c630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 20839: 009c589a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 20840: 00998c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 20841: 0069fb79 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 20842: 006a69c1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 20843: 0062d191 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 20841: 0069fba9 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 20842: 006a69f1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 20843: 0062d1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 20844: 009c55a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 20845: 009c6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 20846: 00999014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 20847: 00989ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 20848: 0099ae84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 20849: 009c69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 20850: 004d952d 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ - 20851: 00585175 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 20850: 004d955d 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ + 20851: 005851a5 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 20852: 009992d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 20853: 009c65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 20854: 0099a43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 20855: 00341681 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 20856: 009c6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 20857: 0099acf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 20858: 0099cdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 20859: 00658d19 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 20859: 00658d49 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 20860: 004883ad 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 20861: 009c6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 20862: 00996948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 20863: 0098b180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 20864: 008f6dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_w │ │ │ │ 20865: 002b9105 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 20866: 009c64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 20867: 005fe12d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 20867: 005fe15d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 20868: 009c5d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 20869: 009930c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 20870: 002f3719 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 20871: 0060d181 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 20871: 0060d1b1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 20872: 009c616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 20873: 008d785c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 20874: 00992e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 20875: 009c5c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 20876: 005422c9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 20876: 005422f9 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 20877: 009a0e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 20878: 0044f019 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 20879: 00283359 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 20880: 002616ad 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 20881: 009931c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 20882: 004adae1 458 FUNC GLOBAL DEFAULT 12 helper_msa_bset_b │ │ │ │ 20883: 004ade1d 154 FUNC GLOBAL DEFAULT 12 helper_msa_bset_d │ │ │ │ 20884: 009c7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 20885: 0098e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 20886: 006b15d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 20886: 006b1609 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 20887: 0098adf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 20888: 009c6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 20889: 00250371 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 20890: 009c6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 20891: 004adcad 244 FUNC GLOBAL DEFAULT 12 helper_msa_bset_h │ │ │ │ - 20892: 0065dc75 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 20892: 0065dca5 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 20893: 00996688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 20894: 009a3a6c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 20895: 007e5b04 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 20895: 007e5b34 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 20896: 009a0910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 20897: 0056440d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 20898: 0057742d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 20897: 0056443d 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 20898: 0057745d 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 20899: 003ea4b1 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 20900: 00691621 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 20900: 00691651 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 20901: 009c6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 20902: 00996cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 20903: 00667c75 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 20904: 0061d441 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 20903: 00667ca5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 20904: 0061d471 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 20905: 00405be9 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 20906: 004adda1 124 FUNC GLOBAL DEFAULT 12 helper_msa_bset_w │ │ │ │ 20907: 009c5b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 20908: 009983a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 20909: 008ea4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttdsp │ │ │ │ 20910: 00996328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 20911: 0054375d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 20912: 0063cfcd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 20913: 00655265 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 20911: 0054378d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 20912: 0063cffd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 20913: 00655295 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 20914: 0049ed8d 184 FUNC GLOBAL DEFAULT 12 helper_float_msub_d │ │ │ │ 20915: 009c55ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 20916: 00989604 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 20917: 0098dd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 20918: 00672a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 20918: 00672a3d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 20919: 009c691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 20920: 009c68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 20921: 009c6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 20922: 0062f059 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 20922: 0062f089 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 20923: 00297dc5 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 20924: 009901b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 20925: 0066b449 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 20925: 0066b479 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 20926: 009c5270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 20927: 009c5c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 20928: 003fc049 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 20929: 009c5292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 20930: 0049ee45 182 FUNC GLOBAL DEFAULT 12 helper_float_msub_s │ │ │ │ - 20931: 00680b9d 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 20932: 00671205 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 20931: 00680bcd 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 20932: 00671235 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 20933: 009c51ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 20934: 009981c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 20935: 009c6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 20936: 0098a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 20937: 0098b160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 20938: 009c55ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 20939: 004569f1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 20940: 009c6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 20941: 009c626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 20942: 009c627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 20943: 008f307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_performance │ │ │ │ 20944: 004863ad 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 20945: 006a62cd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 20945: 006a62fd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 20946: 009c602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 20947: 00994190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 20948: 00411961 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 20949: 006a00f5 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 20949: 006a0125 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 20950: 00991974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 20951: 00993090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 20952: 009c72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20953: 009c652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 20954: 009c74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20955: 009c56c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 20956: 005fcf4d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 20956: 005fcf7d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 20957: 00470a3d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 20958: 0065d419 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 20958: 0065d449 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 20959: 00425019 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 20960: 00999bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 20961: 00276d69 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 20962: 00542469 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 20962: 00542499 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 20963: 003c0d95 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 20964: 009c56fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 20965: 0099747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 20966: 0025ee45 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 20967: 004092c9 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 20968: 00562b79 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 20968: 00562ba9 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 20969: 009c6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 20970: 003a31dd 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 20971: 009c55c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 20972: 0098a3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 20973: 00996318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 20974: 009c6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 20975: 0054efe5 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 20976: 0062f135 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 20975: 0054f015 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 20976: 0062f165 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 20977: 00481115 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 20978: 0027d105 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 20979: 009c6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 20980: 0098fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 20981: 0099bbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 20982: 00697189 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 20982: 006971b9 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 20983: 003a32b5 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 20984: 009945ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 20985: 00990e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 20986: 0098fe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 20987: 006acf5d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 20987: 006acf8d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 20988: 008eeb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ule │ │ │ │ - 20989: 0068e85d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 20989: 0068e88d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 20990: 0099f904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 20991: 00251439 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 20992: 0033c85d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 20993: 009c65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 20994: 00261a69 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 20995: 0065c999 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 20995: 0065c9c9 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 20996: 0099a8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 20997: 007e91d0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 20997: 007e9200 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 20998: 009916f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 20999: 009978fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21000: 0058d9e1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21000: 0058da11 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21001: 00991b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21002: 003a3249 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21003: 0048502d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21004: 0037588d 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21005: 003e0fd1 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21006: 00684f9d 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21006: 00684fcd 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21007: 003e777d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21008: 0098f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21009: 002a0b81 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21010: 009c6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21011: 009c5a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21012: 009c69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21013: 0099c46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21023,51 +21023,51 @@ │ │ │ │ 21019: 009962f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21020: 00224171 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21021: 009c6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21022: 009c5138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21023: 00399365 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21024: 008f2de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pl │ │ │ │ 21025: 009c5e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21026: 0061bf29 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21026: 0061bf59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21027: 009c5dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21028: 0098eef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21029: 00990634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21030: 0099ef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21031: 00288b09 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21032: 00287779 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21033: 00992b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21034: 002b8819 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21035: 0059b465 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21035: 0059b495 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21036: 00996ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21037: 0098ffb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21038: 0065f2ad 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21038: 0065f2dd 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 21039: 009c5202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 21040: 0054668d 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21040: 005466bd 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ 21041: 008f2ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pu │ │ │ │ - 21042: 0060f9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21042: 0060fa2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21043: 00996b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21044: 009c6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21045: 009c7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21046: 002980e1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21047: 00992f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21048: 008ed640 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsswh │ │ │ │ 21049: 009c6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21050: 009c52ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21051: 00590979 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21051: 005909a9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21052: 009c6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21053: 00991444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21054: 002eae6d 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21055: 0098d95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21056: 003ed819 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21057: 009c68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21058: 009c5a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21059: 00989e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21060: 0099adf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21061: 00695ae9 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21062: 005756cd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21061: 00695b19 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21062: 005756fd 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21063: 0098e4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21064: 002512b9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 21065: 00991044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21066: 0098b000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21067: 009896a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21068: 0048d04d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcstatus │ │ │ │ 21069: 0046de0d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ @@ -21080,20 +21080,20 @@ │ │ │ │ 21076: 0099479c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21077: 009c6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21078: 00432f25 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21079: 00485a01 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21080: 0098adb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21081: 0048e4ed 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf0 │ │ │ │ 21082: 0048e505 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf1 │ │ │ │ - 21083: 0066f7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21083: 0066f7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21084: 00498ab9 134 FUNC GLOBAL DEFAULT 12 helper_dpaq_sa_l_w │ │ │ │ 21085: 0048e51d 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf2 │ │ │ │ 21086: 009c6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 21087: 0048e535 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf3 │ │ │ │ - 21088: 005fa085 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21088: 005fa0b5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21089: 008eb4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_le │ │ │ │ 21090: 0048e54d 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf4 │ │ │ │ 21091: 009c6044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21092: 003de8b9 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21093: 009a04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21094: 008df8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21095: 008f3b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msacu │ │ │ │ @@ -21107,20 +21107,20 @@ │ │ │ │ 21103: 008ef08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_une │ │ │ │ 21104: 008a274c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21105: 00996ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21106: 00999ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21107: 0045a27d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21108: 003c3959 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21109: 00254a79 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 21110: 0061026d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21110: 0061029d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21111: 009c5916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21112: 008eb3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_lt │ │ │ │ 21113: 009b54cc 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21114: 0098cb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21115: 00657499 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21115: 006574c9 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21116: 0099f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21117: 0032fe91 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21118: 009c7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21119: 009c6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 21120: 0043dc2d 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 21121: 009c50a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 21122: 009c4f88 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ @@ -21129,37 +21129,37 @@ │ │ │ │ 21125: 00998d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 21126: 009c6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21127: 008d974c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21128: 002b5a15 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21129: 0099751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21130: 0098df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21131: 00498fd1 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_lt_qb │ │ │ │ - 21132: 0063e485 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21132: 0063e4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21133: 008e21c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_sa_w_ph │ │ │ │ 21134: 009956fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21135: 009c519e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21136: 009c535a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21137: 009c6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21138: 00999ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21139: 0099f060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21140: 009c6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21141: 0099f0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21142: 00993140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21143: 008db00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21144: 0062cefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21145: 00690a05 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21144: 0062cf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21145: 00690a35 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21146: 009c5532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21147: 00596a1d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21147: 00596a4d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21148: 0099503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21149: 00255a35 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21150: 0052b2d1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21150: 0052b301 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21151: 009c6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21152: 0099c96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21153: 009c4d8a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21154: 006ad341 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21154: 006ad371 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21155: 0099e818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21156: 00989d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21157: 004971ed 28 FUNC GLOBAL DEFAULT 12 helper_subqh_r_w │ │ │ │ 21158: 009c72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21159: 009c6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21160: 00998f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 21161: 0033cd49 94 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ @@ -21167,17 +21167,17 @@ │ │ │ │ 21163: 009c633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21164: 0098a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21165: 00290c11 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21166: 00335b41 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21167: 002b37dd 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21168: 00498189 154 FUNC GLOBAL DEFAULT 12 helper_mul_s_ph │ │ │ │ 21169: 00497209 22 FUNC GLOBAL DEFAULT 12 helper_subqh_w │ │ │ │ - 21170: 005a144d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21171: 00644791 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21172: 005756ed 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21170: 005a147d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21171: 006447c1 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21172: 0057571d 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21173: 0099c60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21174: 00293975 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21175: 009c5d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21176: 004bdb49 388 FUNC GLOBAL DEFAULT 12 helper_msa_srl_b │ │ │ │ 21177: 009c7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21178: 004bde11 146 FUNC GLOBAL DEFAULT 12 helper_msa_srl_d │ │ │ │ 21179: 00434f6d 3740 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21185,28 +21185,28 @@ │ │ │ │ 21181: 009c5a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21182: 009c704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21183: 00992b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21184: 009c5bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21185: 004862dd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21186: 009c55b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21187: 00998354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21188: 00610aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21188: 00610ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21189: 003ea6a5 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21190: 0098a42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21191: 0098b0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21192: 008d55f4 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21193: 0062355d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21193: 0062358d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21194: 009c604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21195: 004c7a3d 500 FUNC GLOBAL DEFAULT 12 helper_msa_fmul_df │ │ │ │ 21196: 0099f020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21197: 009c6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21198: 009c7598 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21199: 00624d21 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21200: 006965a9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21201: 006aee51 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21199: 00624d51 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21200: 006965d9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21201: 006aee81 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 21202: 004bdda1 110 FUNC GLOBAL DEFAULT 12 helper_msa_srl_w │ │ │ │ 21203: 009c71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21204: 0099c9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21205: 002822a9 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21206: 0046af59 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21207: 0099ac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 21208: 009c70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ @@ -21217,16 +21217,16 @@ │ │ │ │ 21213: 0042c041 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 21214: 00482df1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21215: 009a0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21216: 009c57e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21217: 009c5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21218: 00472a19 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21219: 002bbd01 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21220: 006235b5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21221: 00543d65 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21220: 006235e5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21221: 00543d95 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21222: 009c74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21223: 0098f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21224: 003429ed 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21225: 008e9e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tccontext │ │ │ │ 21226: 009a0e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21227: 008a23c0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21228: 0099c17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ @@ -21239,126 +21239,126 @@ │ │ │ │ 21235: 0099fd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21236: 008f5c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmul_df │ │ │ │ 21237: 004732ad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21238: 004c9c0d 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_df │ │ │ │ 21239: 002652b9 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21240: 0025d9a9 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21241: 009c70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21242: 007ce7c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21242: 007ce7f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21243: 003bc98d 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21244: 004091f9 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21245: 009c5c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21246: 009c7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21247: 003d85e9 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21248: 003cb5d9 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21249: 004bc1a5 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_b │ │ │ │ 21250: 00300675 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21251: 003493cd 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21252: 003ecfb5 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21253: 004bc321 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_d │ │ │ │ 21254: 009931a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21255: 009c6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21256: 00482c31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21257: 0069f169 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21257: 0069f199 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 21258: 004bc265 122 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_h │ │ │ │ 21259: 00481925 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21260: 005f8fa1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21260: 005f8fd1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21261: 0043eee5 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21262: 0099ffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21263: 0033e8a9 182 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21264: 009c71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21265: 0048654d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21266: 00997238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21267: 00432a19 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21268: 009c66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21269: 009c5430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21270: 00989510 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21271: 00549b25 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21271: 00549b55 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21272: 008d88dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21273: 00991a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21274: 009c52ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21275: 0098b0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21276: 003caafd 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21277: 003f2a39 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21278: 008e3fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_w │ │ │ │ 21279: 004bc2e1 62 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_w │ │ │ │ 21280: 0098f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21281: 009c5d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21282: 009c6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21283: 003198a9 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21284: 008f57ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_df │ │ │ │ 21285: 008d809c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21286: 0057e3d5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21286: 0057e405 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21287: 009c6f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21288: 005fcbad 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21288: 005fcbdd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21289: 004c2949 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_df │ │ │ │ 21290: 009c5380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21291: 009c60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21292: 006301fd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21292: 0063022d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21293: 009907e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21294: 009c7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21295: 0098f2c4 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21296: 0060ed8d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21296: 0060edbd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21297: 002bed39 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21298: 00498225 112 FUNC GLOBAL DEFAULT 12 helper_mulq_s_ph │ │ │ │ 21299: 0046d5d9 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21300: 0058f5c1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21300: 0058f5f1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21301: 009c622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21302: 009c71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21303: 0042dc2d 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21304: 009c697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21305: 00993980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21306: 006329ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21307: 0052ef95 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21308: 00640fdd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21306: 00632a1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21307: 0052efc5 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21308: 0064100d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21309: 0099cc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21310: 0068f099 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21310: 0068f0c9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21311: 0098d73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21312: 008e85d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcbind │ │ │ │ 21313: 0098ae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21314: 009c689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21315: 004841d9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21316: 003dfb2d 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21317: 00653ced 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21317: 00653d1d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21318: 0098da7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21319: 0098df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21320: 0066c4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21321: 00598039 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21320: 0066c50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21321: 00598069 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21322: 003d675d 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21323: 009c537a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21324: 009c52a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21325: 009c7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21326: 0059fba9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21326: 0059fbd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21327: 009988b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21328: 0033af15 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21329: 00563831 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21329: 00563861 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21330: 009c6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21331: 0048c2a5 204 FUNC GLOBAL DEFAULT 12 cpu_mips_store_count │ │ │ │ 21332: 00489685 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21333: 002b7cf5 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21334: 004beecd 364 FUNC GLOBAL DEFAULT 12 helper_msa_clti_s_df │ │ │ │ - 21335: 005a12d1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21335: 005a1301 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21336: 0098abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21337: 003eef59 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21338: 003afb21 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21339: 00998ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21340: 003e7745 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21341: 009c5936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21342: 00994a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21343: 009c6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21344: 00546bdd 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21344: 00546c0d 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21345: 004a65b5 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sueq │ │ │ │ 21346: 009c5110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21347: 0068b925 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21347: 0068b955 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21348: 009c628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21349: 00415c35 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21350: 00497a11 244 FUNC GLOBAL DEFAULT 12 helper_precrqu_s_qb_ph │ │ │ │ 21351: 00293519 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21352: 0042c7b5 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21353: 006a5591 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21353: 006a55c1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21354: 009c5274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21355: 0098b264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21356: 00467741 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21357: 00994dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21358: 008f4de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_b │ │ │ │ 21359: 009a08e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21360: 00425605 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ @@ -21367,109 +21367,109 @@ │ │ │ │ 21363: 00998dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21364: 008f4d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_h │ │ │ │ 21365: 008d8540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21366: 009c69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21367: 009c6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21368: 003d4301 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21369: 0098ae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21370: 0056fffd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21371: 0069f851 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21372: 0068b561 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21370: 0057002d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21371: 0069f881 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21372: 0068b591 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21373: 003985dd 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 21374: 0048ed41 42 FUNC GLOBAL DEFAULT 12 helper_mtc0_xcontext │ │ │ │ 21375: 009c70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21376: 009c66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21377: 00597c7d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21377: 00597cad 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21378: 0028771d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21379: 0048499d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21380: 006887f9 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21380: 00688829 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21381: 008d7d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21382: 009c7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21383: 0062b509 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21383: 0062b539 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21384: 009c6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 21385: 008f4cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_w │ │ │ │ - 21386: 0054df19 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21386: 0054df49 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21387: 00341821 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21388: 00999a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21389: 00993890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21390: 00400849 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21391: 009c72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21392: 0047214d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21393: 0098d90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21394: 0068118d 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21395: 0057ad29 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21396: 00669b0d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21394: 006811bd 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21395: 0057ad59 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21396: 00669b3d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21397: 0098b668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21398: 004c0175 604 FUNC GLOBAL DEFAULT 12 helper_msa_sat_s_df │ │ │ │ 21399: 00999b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21400: 003482dd 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21401: 0098b608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21402: 00993e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21403: 00999ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21404: 008eb1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_sf │ │ │ │ 21405: 002f6759 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21406: 0063d4b5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21406: 0063d4e5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21407: 00455419 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21408: 009c56d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21409: 0099f000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21410: 009c7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 21411: 005cf0e9 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21412: 0056bd71 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21411: 005cf119 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21412: 0056bda1 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21413: 009c5210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21414: 00341c69 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21415: 00529025 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21416: 00684201 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21415: 00529055 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21416: 00684231 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21417: 008f1dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_d │ │ │ │ 21418: 009c61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21419: 00265fa5 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ 21420: 004cbf5d 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffql_df │ │ │ │ - 21421: 00552145 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21422: 00655909 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21421: 00552175 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21422: 00655939 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21423: 003d6bb9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21424: 004836c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21425: 006823e9 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21425: 00682419 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21426: 009c743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21427: 009c5adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21428: 0099ad64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21429: 00996b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21430: 009c6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21431: 009c5ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21432: 00434079 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21433: 0046eec1 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21434: 0098a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21435: 008e45e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbla │ │ │ │ 21436: 008f0844 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_s │ │ │ │ 21437: 00486111 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21438: 00611d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21438: 00611d9d 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21439: 00373fd9 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21440: 009c5e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21441: 003367f5 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21442: 00993b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21443: 002c0fe1 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21444: 006b5b95 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21444: 006b5bc5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21445: 009c5e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21446: 00559391 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21446: 005593c1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21447: 009c68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21448: 003ff44d 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21449: 0048b9c5 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21450: 006162b9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21450: 006162e9 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21451: 008f7bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_s_df │ │ │ │ 21452: 00901d50 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21453: 0098f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21454: 009c6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21455: 0053f509 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21455: 0053f539 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21456: 00991c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21457: 009989d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21458: 0048aead 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21459: 003f307d 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21460: 008a2318 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21461: 008dc428 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21462: 0068ff25 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21463: 00555bbd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21464: 006aed91 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21462: 0068ff55 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21463: 00555bed 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21464: 006aedc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21465: 009c53ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21466: 009c6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21467: 003c8ee5 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21468: 003dfee1 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21469: 009c575e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21470: 00484ea1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21471: 0027215d 140 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21477,172 +21477,172 @@ │ │ │ │ 21473: 009c612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 21474: 0099b98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21475: 009c6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21476: 009c549a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21477: 009c67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21478: 0098a9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21479: 008e5a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcrestart │ │ │ │ - 21480: 0052934d 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21480: 0052937d 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21481: 003d3dd5 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21482: 009c5848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21483: 002425a9 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21484: 009904c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21485: 009c5e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21486: 0049771d 88 FUNC GLOBAL DEFAULT 12 helper_subu_s_ph │ │ │ │ 21487: 0098a51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21488: 00991564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21489: 00485909 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21490: 009972e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21491: 009c6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21492: 005580dd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21492: 0055810d 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21493: 0099d70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21494: 006a2e3d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21494: 006a2e6d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21495: 00484641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21496: 0098a0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21497: 008eae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_un │ │ │ │ 21498: 004728a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21499: 009c6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21500: 006755c5 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21500: 006755f5 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21501: 0098b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21502: 00260b59 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21503: 0063ed31 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21503: 0063ed61 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21504: 009c6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21505: 009c6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21506: 00999bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21507: 009c58be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21508: 003ecb71 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21509: 009c660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21510: 00623fb9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21510: 00623fe9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21511: 0025cb85 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21512: 0064e3c5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21512: 0064e3f5 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21513: 008e4b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_ph │ │ │ │ 21514: 009c751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21515: 00473131 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21516: 009c7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21517: 00581f81 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21517: 00581fb1 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 21518: 00497775 140 FUNC GLOBAL DEFAULT 12 helper_subu_s_qb │ │ │ │ - 21519: 0052b549 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21519: 0052b579 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21520: 009c5230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21521: 009c5602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21522: 009c5e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21523: 0064f1a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21523: 0064f1d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21524: 009c6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21525: 006626d1 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21525: 00662701 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21526: 009992f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21527: 00663319 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21528: 0065ac11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21527: 00663349 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21528: 0065ac41 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21529: 0099a274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21530: 00994adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21531: 004552f5 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21532: 00682be5 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21532: 00682c15 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21533: 009c71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21534: 0064dc0d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21534: 0064dc3d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21535: 00458801 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21536: 006735b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21536: 006735e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21537: 008e40b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_r_qb │ │ │ │ 21538: 0046dcdd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21539: 009c6b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21540: 009c659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21541: 00998744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21542: 003aee81 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21543: 0046bf45 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21544: 004055a5 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21545: 006650a9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21546: 00625661 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21545: 006650d9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21546: 00625691 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21547: 008f5494 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_madd_q_df │ │ │ │ 21548: 0033202d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21549: 009c6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21550: 004206e5 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21551: 00685a85 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21551: 00685ab5 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21552: 009c5ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21553: 009c6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21554: 009916d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21555: 005d0895 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21556: 0059739d 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21555: 005d08c5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21556: 005973cd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21557: 0099e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21558: 0065df29 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21559: 00642aed 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21558: 0065df59 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21559: 00642b1d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21560: 00991554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21561: 004e9df9 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ + 21561: 004e9e29 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ 21562: 009c70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21563: 00680775 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21563: 006807a5 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21564: 0099eba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21565: 009c6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21566: 008e4a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_qb │ │ │ │ 21567: 00455da1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21568: 009c50f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21569: 008a2c34 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21570: 00993660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21571: 009c7200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21572: 0068eb89 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21573: 00615bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21572: 0068ebb9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21573: 00615bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21574: 009c5248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21575: 0099489c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21576: 0024cb71 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21577: 009c57e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21578: 005a37dd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21579: 007e9170 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21578: 005a380d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21579: 007e91a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21580: 0099462c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21581: 00681ca5 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21582: 0059ebb9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21581: 00681cd5 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21582: 0059ebe9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21583: 009c5dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21584: 0056fd01 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21584: 0056fd31 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21585: 009c700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21586: 0062f125 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21587: 005d0a29 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21586: 0062f155 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21587: 005d0a59 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21588: 00897890 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21589: 0099dbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21590: 00661c05 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21590: 00661c35 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21591: 0099e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21592: 00990958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_DISPLAY_EVENT │ │ │ │ - 21593: 006497a1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21593: 006497d1 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21594: 0098bb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21595: 009c582c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21596: 00676561 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21596: 00676591 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21597: 009c649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21598: 00621589 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ - 21599: 004d97b9 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ + 21598: 006215b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21599: 004d97e9 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ 21600: 0042c9e9 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21601: 009c6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21602: 009c5b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21603: 009a0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21604: 0099d9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21605: 009c7b08 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21606: 009c5b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21607: 003c5725 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21608: 003d3231 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21609: 009c6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21610: 0052b001 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21610: 0052b031 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21611: 00475e79 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21612: 009c5174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21613: 0059f629 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21613: 0059f659 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21614: 00996dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21615: 004c0e99 732 FUNC GLOBAL DEFAULT 12 helper_msa_binsri_df │ │ │ │ 21616: 009c676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21617: 009c664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21618: 005bbf01 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21618: 005bbf31 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ 21619: 008e4c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_ph │ │ │ │ - 21620: 006aef35 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21620: 006aef65 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21621: 00989ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21622: 003ea43d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21623: 00989724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21624: 009c674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21625: 003991e1 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21626: 00642075 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21626: 006420a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21627: 0047cd49 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21628: 00548251 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21628: 00548281 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21629: 008fa3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_b │ │ │ │ 21630: 009c6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21631: 009c6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21632: 008fa270 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_d │ │ │ │ 21633: 009c6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 21634: 005c23ad 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21634: 005c23dd 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21635: 008ec4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_nge │ │ │ │ 21636: 008fa378 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_h │ │ │ │ - 21637: 006b0871 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21637: 006b08a1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21638: 0042c885 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21639: 0099486c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21640: 003770ed 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21641: 003bbde9 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21642: 0099bd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21643: 009c68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21644: 00994100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ @@ -21650,369 +21650,369 @@ │ │ │ │ 21646: 008ec3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngl │ │ │ │ 21647: 00418399 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21648: 003f6321 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21649: 0099494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 21650: 0047d0d9 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 21651: 009c6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 21652: 00272ef1 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 21653: 00611311 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 21653: 00611341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 21654: 009c6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 21655: 009c6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 21656: 0099f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 21657: 00241b8d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 21658: 0098f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 21659: 008ec5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngt │ │ │ │ 21660: 008fa2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_w │ │ │ │ 21661: 004a6891 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sule │ │ │ │ 21662: 0033cbbd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 21663: 00457fc5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 21664: 008e4b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_qb │ │ │ │ 21665: 009c6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 21666: 0099d37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 21667: 0057c2c1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 21668: 00574a1d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 21667: 0057c2f1 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 21668: 00574a4d 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 21669: 0099a934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 21670: 009c62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 21671: 0055f4bd 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 21671: 0055f4ed 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 21672: 009c670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 21673: 009c5f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 21674: 009c53f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 21675: 003ffae9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 21676: 006898a1 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 21676: 006898d1 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 21677: 00480e91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 21678: 0054f259 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 21678: 0054f289 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 21679: 003d3589 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 21680: 009c5072 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 21681: 004a6721 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sult │ │ │ │ 21682: 002eae2d 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 21683: 00680e25 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 21683: 00680e55 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 21684: 009c59c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 21685: 00583aad 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 21685: 00583add 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 21686: 0098fa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 21687: 008d06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 21688: 0049917d 32 FUNC GLOBAL DEFAULT 12 helper_pick_ph │ │ │ │ 21689: 009c688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 21690: 009c5bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 21691: 008a1e04 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 21692: 0099f0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21693: 004820f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 21694: 0042c03d 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 21695: 002552f1 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 21696: 009c5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 21697: 009c74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 21698: 009c56d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 21699: 0052b8c5 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 21699: 0052b8f5 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 21700: 009c5bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 21701: 009c7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 21702: 00458b91 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 21703: 00288829 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 21704: 009929a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 21705: 009c6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 21706: 00475ef5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 21707: 00994f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 21708: 008e7c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_f │ │ │ │ 21709: 009c6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 21710: 00467991 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 21711: 0058f91d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 21711: 0058f94d 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 21712: 0099c59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 21713: 008e68f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_cause │ │ │ │ 21714: 009c64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 21715: 00288b4d 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 21716: 0059ae01 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 21716: 0059ae31 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 21717: 009c522e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 21718: 008d7b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 21719: 0062d7c1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 21719: 0062d7f1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 21720: 009c5a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 21721: 005f5f41 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 21721: 005f5f71 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 21722: 009c5526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 21723: 00458a09 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 21724: 0098ddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 21725: 0069cfc1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 21725: 0069cff1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 21726: 00482ecd 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ 21727: 00499131 74 FUNC GLOBAL DEFAULT 12 helper_pick_qb │ │ │ │ - 21728: 0057a935 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 21729: 0063d1c9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 21730: 0069285d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 21731: 0061a001 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 21728: 0057a965 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 21729: 0063d1f9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 21730: 0069288d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 21731: 0061a031 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 21732: 009c5518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 21733: 009c51bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21734: 009c5660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 21735: 009c6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 21736: 0099be4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 21737: 0099f0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 21738: 00990ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 21739: 003746a1 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 21740: 0058e81d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 21740: 0058e84d 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 21741: 002801d1 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 21742: 00481f41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 21743: 008e4664 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbra │ │ │ │ 21744: 0047cbb9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 21745: 00257fb9 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 21746: 0054a4f9 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 21746: 0054a529 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 21747: 0028f62d 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 21748: 006389d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 21749: 00655fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 21748: 00638a09 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 21749: 00656005 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 21750: 0099f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 21751: 0098fa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ - 21752: 005018c5 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ + 21752: 005018f5 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ 21753: 00999f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 21754: 008dc194 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 21755: 009c6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 21756: 0098e6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 21757: 008fe3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_b │ │ │ │ 21758: 004a6c6d 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sune │ │ │ │ 21759: 003d9849 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 21760: 00341d85 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 21761: 008fe260 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_d │ │ │ │ 21762: 00441101 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 21763: 009c623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 21764: 0064ec15 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 21764: 0064ec45 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 21765: 0098a45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 21766: 0099bd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 21767: 008fe368 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_h │ │ │ │ 21768: 00901cd0 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 21769: 008ea9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_eretnc │ │ │ │ 21770: 00990574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 21771: 00993a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 21772: 0059ea09 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 21773: 005489c9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 21772: 0059ea39 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 21773: 005489f9 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 21774: 0099c86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 21775: 0099a9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 21776: 009c74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 21777: 0099a334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 21778: 0046d1c9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 21779: 008d08c0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 21780: 008f241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_d │ │ │ │ 21781: 009c73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 21782: 003a2561 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 21783: 009a043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 21784: 003b75c1 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 21785: 0099f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 21786: 003e6cf1 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 21787: 00658081 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 21787: 006580b1 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 21788: 00405ead 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 21789: 009c69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 21790: 0045087d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ - 21791: 004dbd15 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ + 21791: 004dbd45 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ 21792: 009c5ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 21793: 009c5a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 21794: 008fe2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_w │ │ │ │ 21795: 009c5a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 21796: 00256e21 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 21797: 006aaae5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 21797: 006aab15 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 21798: 0042c43d 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 21799: 007facc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 21799: 007facf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 21800: 0033c6c1 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 21801: 00681605 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 21801: 00681635 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 21802: 009a052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 21803: 0048ed79 72 FUNC GLOBAL DEFAULT 12 helper_mtc0_debug │ │ │ │ - 21804: 00670b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 21804: 00670b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 21805: 00476ec1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 21806: 008f0e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_s │ │ │ │ 21807: 00989414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 21808: 00993aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 21809: 009c521c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 21810: 00995f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 21811: 0099eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 21812: 00996598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 21813: 0099e798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 21814: 007e9098 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 21814: 007e90c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 21815: 004583bd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 21816: 009c5ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 21817: 00577a65 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 21817: 00577a95 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 21818: 0099dd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 21819: 009c6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 21820: 00422281 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 21821: 008ebe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_f │ │ │ │ 21822: 004848c5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 21823: 0033aa2d 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 21824: 0065f4a5 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 21824: 0065f4d5 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ 21825: 008e875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tccontext │ │ │ │ - 21826: 0068aa29 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 21826: 0068aa59 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 21827: 0048d6dd 24 FUNC GLOBAL DEFAULT 12 helper_mfc0_debug │ │ │ │ 21828: 009c6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 21829: 00675f69 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 21829: 00675f99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 21830: 009a0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 21831: 006a0061 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 21831: 006a0091 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 21832: 0098ab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 21833: 0040e9d9 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 21834: 00613305 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 21834: 00613335 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 21835: 009c5a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 21836: 0062d1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 21836: 0062d1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 21837: 0099d9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 21838: 00992ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 21839: 0063f9a1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 21839: 0063f9d1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 21840: 003c0719 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 21841: 008ffe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_debug │ │ │ │ 21842: 009c5f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 21843: 003d5a95 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 21844: 00421ba5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 21845: 00994e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 21846: 009c5534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 21847: 009c67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 21848: 009c7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 21849: 006ac1dd 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 21849: 006ac20d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 21850: 0098de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 21851: 0098d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 21852: 00455375 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 21853: 009c5d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 21854: 00350101 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 21855: 00475f75 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 21856: 0028f9b1 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 21857: 007cc774 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 21857: 007cc7a4 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 21858: 00497119 120 FUNC GLOBAL DEFAULT 12 helper_adduh_r_qb │ │ │ │ 21859: 009c72f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 21860: 009c662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 21861: 0098ffd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 21862: 0063f7e9 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 21862: 0063f819 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 21863: 009c51c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 21864: 009c6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 21865: 009c552c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 21866: 009c74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 21867: 005fc20d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 21867: 005fc23d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 21868: 00479a6d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 21869: 00541121 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 21869: 00541151 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 21870: 003a28c5 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 21871: 008f37b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachi │ │ │ │ - 21872: 006af509 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 21872: 006af539 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 21873: 0098e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 21874: 0066a531 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 21874: 0066a561 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 21875: 009a0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 21876: 0069e4e1 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 21876: 0069e511 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 21877: 002573e5 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 21878: 006a3455 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 21878: 006a3485 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 21879: 009980b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 21880: 0099c53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 21881: 002980e9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 21882: 0050e57d 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 21882: 0050e5ad 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 21883: 009c5a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 21884: 003f33bd 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 21885: 009c6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 21886: 00685759 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 21886: 00685789 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 21887: 0099de38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 21888: 0098fc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 21889: 0099d45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 21890: 009c55e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 21891: 009c67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 21892: 00552289 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 21893: 0055c119 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 21892: 005522b9 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 21893: 0055c149 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 21894: 0048aa69 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 21895: 0053f4fd 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 21895: 0053f52d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 21896: 00294ed5 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 21897: 0060c03d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 21897: 0060c06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 21898: 0041a26d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 21899: 009c675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 21900: 0099eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 21901: 0099db4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 21902: 009c73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 21903: 006935e1 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 21903: 00693611 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 21904: 009c5c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 21905: 0066c429 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 21905: 0066c459 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 21906: 00481aa5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 21907: 00462add 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 21908: 009c691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 21909: 008fe1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_b │ │ │ │ 21910: 00402ab9 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 21911: 00427895 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 21912: 005a1f8d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 21912: 005a1fbd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 21913: 008fe050 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_d │ │ │ │ 21914: 009c6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 21915: 00375a99 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 21916: 00485261 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 21917: 0048ec61 62 FUNC GLOBAL DEFAULT 12 helper_mtc0_maar │ │ │ │ 21918: 009c71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 21919: 009c6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 21920: 0098bb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 21921: 00654915 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 21921: 00654945 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 21922: 008fe158 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_h │ │ │ │ 21923: 009984c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 21924: 009c7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 21925: 009c66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 21926: 0099cb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 21927: 0059f901 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 21927: 0059f931 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 21928: 0049dee5 184 FUNC GLOBAL DEFAULT 12 helper_float_div_ps │ │ │ │ 21929: 003cbc45 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 21930: 009a0e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 21931: 007facbc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 21932: 00582919 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 21931: 007facec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 21932: 00582949 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 21933: 00414e71 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 21934: 009c58b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 21935: 0099ffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 21936: 009c6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 21937: 00617e79 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 21937: 00617ea9 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 21938: 0099490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 21939: 0099741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 21940: 008f5200 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulr_q_df │ │ │ │ 21941: 002b3851 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 21942: 009c55a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 21943: 0099f924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ - 21944: 0050162d 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ + 21944: 0050165d 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ 21945: 009c6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 21946: 009c6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 21947: 009c6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 21948: 008f8170 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseli_b │ │ │ │ 21949: 008fe0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_w │ │ │ │ 21950: 009c6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 21951: 008dc4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 21952: 0098c330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 21953: 00405c65 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 21954: 0099522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 21955: 009c726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 21956: 00483531 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 21957: 005f9a59 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 21957: 005f9a89 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 21958: 00999544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 21959: 002937d9 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 21960: 009c558a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 21961: 00337f55 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 21962: 004709c5 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 21963: 00991764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 21964: 0067fb75 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 21964: 0067fba5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 21965: 0040ae8d 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 21966: 00253159 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 21967: 009c7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 21968: 00408349 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 21969: 0053f0ad 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 21970: 0063d93d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 21969: 0053f0dd 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 21970: 0063d96d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 21971: 0099e9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 21972: 00990ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 21973: 00694735 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 21973: 00694765 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 21974: 009c52bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 21975: 0098bd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 21976: 00996c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 21977: 00995fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 21978: 009c6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 21979: 0098a9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 21980: 002f3015 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 21981: 009c5014 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 21982: 0059f545 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 21982: 0059f575 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 21983: 0088fc5c 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 21984: 00483999 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 21985: 0099cf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 21986: 003fc25d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 21987: 00579265 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 21988: 006909f5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 21987: 00579295 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 21988: 00690a25 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 21989: 0089fd44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 21990: 0099fc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 21991: 00458c19 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 21992: 00612831 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 21992: 00612861 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 21993: 009902b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 21994: 0025dadd 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 21995: 0066cd21 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 21996: 0053ff61 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 21995: 0066cd51 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 21996: 0053ff91 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 21997: 00992d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 21998: 002b72f1 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 21999: 00662eed 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 21999: 00662f1d 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22000: 00491575 170 FUNC GLOBAL DEFAULT 12 mips_cpu_exec_interrupt │ │ │ │ 22001: 004802f1 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22002: 0053656d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22002: 0053659d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22003: 00994a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22004: 00622b91 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22004: 00622bc1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22005: 009c50ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22006: 006aa205 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22007: 00675421 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22006: 006aa235 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22007: 00675451 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22008: 0098be24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22009: 0099d8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22010: 00995f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22011: 009c6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22012: 00312ef1 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22013: 0098dd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22014: 0043e4d9 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22026,162 +22026,162 @@ │ │ │ │ 22022: 009c5184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 22023: 00257941 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22024: 009c744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22025: 009c5a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22026: 004561bd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22027: 009c50a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22028: 00993500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 22029: 0055bf4d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22029: 0055bf7d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22030: 00490825 12 FUNC GLOBAL DEFAULT 12 helper_tlbinv │ │ │ │ 22031: 002980e5 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22032: 009c69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22033: 009c50d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22034: 009c5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22035: 00546abd 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22035: 00546aed 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22036: 009c7738 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22037: 00671331 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22037: 00671361 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22038: 0031bf35 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22039: 00470b59 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22040: 0041903d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22041: 0099f934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22042: 0063bc29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22042: 0063bc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22043: 009c63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22044: 009c5cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22045: 0098a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22046: 00669789 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22046: 006697b9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22047: 009c60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22048: 00681c31 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22049: 007faca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22048: 00681c61 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22049: 007facd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22050: 00260569 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22051: 009983b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22052: 009c6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22053: 00993490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22054: 0025ff31 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22055: 005d3f5d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22055: 005d3f8d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22056: 004007b5 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22057: 009a37a8 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22058: 0099dfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22059: 008f68b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_vshf_df │ │ │ │ 22060: 009c61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22061: 0099bc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22062: 0062bb3d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22062: 0062bb6d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22063: 0027d745 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22064: 00621b0d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22065: 006a72d9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22064: 00621b3d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22065: 006a7309 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22066: 009c53e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22067: 0098ab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22068: 0099f240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22069: 007fac88 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22069: 007facb8 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22070: 00991204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22071: 00992700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22072: 002bd429 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22073: 00997b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22074: 0061e575 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22075: 007e9188 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22074: 0061e5a5 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22075: 007e91b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22076: 00999cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22077: 00989bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22078: 00252261 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22079: 009c6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22080: 009c7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22081: 00999404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22082: 00546b3d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22083: 0067625d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22084: 006059fd 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22082: 00546b6d 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22083: 0067628d 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22084: 00605a2d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22085: 009c6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22086: 0067fa99 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 22087: 0065eddd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22086: 0067fac9 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22087: 0065ee0d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22088: 00991884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22089: 009c5982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22090: 0098da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22091: 008d12ac 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22092: 009c62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22093: 0099d5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22094: 009990e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22095: 0098fd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22096: 0061d84d 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22096: 0061d87d 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22097: 00497fb5 70 FUNC GLOBAL DEFAULT 12 helper_shra_r_ph │ │ │ │ 22098: 003ea27d 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22099: 009c50fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22100: 009049e0 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22101: 0099a284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22102: 004553f1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22103: 009c5e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22104: 009c7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22105: 0057a39d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22105: 0057a3cd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22106: 003b5841 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22107: 008eb2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_seq │ │ │ │ 22108: 009c6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22109: 008a3464 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22110: 009c6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22111: 0099da8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22112: 0099f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22113: 008e1358 132 OBJECT GLOBAL DEFAULT 24 helper_info_shilo │ │ │ │ 22114: 0098d9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22115: 00335fd5 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22116: 0061ce89 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22116: 0061ceb9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22117: 0048e3b1 184 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwfield │ │ │ │ 22118: 009c54c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22119: 009c7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22120: 00427439 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22121: 0040af5d 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22122: 005ce209 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22123: 006a5ea5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22124: 005cedf1 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22122: 005ce239 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22123: 006a5ed5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22124: 005cee21 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22125: 003b0a45 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22126: 0055ecfd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22126: 0055ed2d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22127: 00454a15 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22128: 0068b4fd 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22128: 0068b52d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22129: 0098f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 22130: 0053e6bd 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 22130: 0053e6ed 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22131: 0032f48d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22132: 00312621 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22133: 0061fd39 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22133: 0061fd69 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22134: 009c7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22135: 0057d1bd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22135: 0057d1ed 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22136: 009c5bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22137: 00612d95 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22137: 00612dc5 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22138: 0048d24d 160 FUNC GLOBAL DEFAULT 12 helper_mftc0_tchalt │ │ │ │ 22139: 00496a29 144 FUNC GLOBAL DEFAULT 12 mips_cpu_create_with_clock │ │ │ │ 22140: 00497c95 110 FUNC GLOBAL DEFAULT 12 helper_shra_r_qb │ │ │ │ 22141: 009c542a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22142: 006ad10d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22142: 006ad13d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22143: 009994b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22144: 009c56ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22145: 0059e96d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22145: 0059e99d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22146: 009a0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22147: 008f706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_d │ │ │ │ 22148: 00481101 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22149: 0048e259 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_context │ │ │ │ 22150: 0027cef5 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22151: 005290c9 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22151: 005290f9 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22152: 009c6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22153: 008f7174 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_h │ │ │ │ 22154: 008f5518 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mul_q_df │ │ │ │ 22155: 009c5c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22156: 009c5854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22157: 0098e468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22158: 009c6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22159: 0099742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22160: 009a01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22161: 003f4585 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 22162: 0053801d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22163: 006627a9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22162: 0053804d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 22163: 006627d9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22164: 009c60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22165: 0061b419 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22165: 0061b449 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22166: 00459609 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22167: 009c6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22168: 00490a8d 52 FUNC GLOBAL DEFAULT 12 cpu_mips_tlb_flush │ │ │ │ 22169: 003e00ad 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22170: 009c6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22171: 0027e5e5 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22172: 009c71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22173: 009c7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22174: 008f70f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_w │ │ │ │ 22175: 008e8a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_epc │ │ │ │ - 22176: 0078d558 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22176: 0078d588 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22177: 008a9c80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22178: 009c5432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22179: 00994e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22180: 002fb671 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22181: 00498f39 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_le_qb │ │ │ │ 22182: 009c5e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22183: 009967d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ @@ -22190,71 +22190,71 @@ │ │ │ │ 22186: 00996508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22187: 00486b65 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22188: 00999db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22189: 003f9e91 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22190: 00272d89 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22191: 009a0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22192: 009c5f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22193: 00699e65 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22193: 00699e95 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22194: 00996628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22195: 00999574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22196: 00640c71 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22196: 00640ca1 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22197: 008e4454 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_w │ │ │ │ 22198: 004b91c5 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_d │ │ │ │ 22199: 009c713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22200: 009c68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22201: 0068ace9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22201: 0068ad19 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22202: 009c59c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22203: 009906a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22204: 0057792d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22204: 0057795d 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22205: 002df655 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22206: 004b90cd 156 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_h │ │ │ │ 22207: 009c62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22208: 003e50d9 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22209: 0069ce85 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22209: 0069ceb5 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22210: 0098ff24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22211: 009c6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22212: 00637f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22212: 00637fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22213: 0099a784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22214: 006acc41 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22214: 006acc71 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22215: 004821d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22216: 0099c19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22217: 0025b389 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22218: 009c50b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22219: 0062f571 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22219: 0062f5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22220: 009c6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22221: 0098b7c8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22222: 00998d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22223: 004be51d 50 FUNC GLOBAL DEFAULT 12 helper_msa_andi_b │ │ │ │ 22224: 008f6514 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcun_df │ │ │ │ 22225: 0098c184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22226: 00333441 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22227: 009c5b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22228: 00670f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22229: 006804f9 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22228: 00670f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22229: 00680529 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22230: 009c6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22231: 009914d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22232: 009c53e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22233: 00400045 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22234: 006694e1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22234: 00669511 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22235: 004b9169 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_w │ │ │ │ - 22236: 0063b7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22237: 005fe2e1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22238: 00657639 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22239: 0066dd01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22236: 0063b7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22237: 005fe311 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22238: 00657669 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22239: 0066dd31 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22240: 009c71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22241: 008e266c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_le_qb │ │ │ │ 22242: 009c6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22243: 005fcecd 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22244: 0069fe21 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22243: 005fcefd 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22244: 0069fe51 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22245: 0098fc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22246: 009c5d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22247: 00680511 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22247: 00680541 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22248: 0099e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22249: 0069b441 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22249: 0069b471 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22250: 009c56da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22251: 009c5c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22252: 0098d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22253: 0048da2d 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpeconf0 │ │ │ │ 22254: 00890178 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22255: 00998714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22256: 009c598c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22263,129 +22263,129 @@ │ │ │ │ 22259: 0040c7a9 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22260: 009c6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22261: 009990b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22262: 0046203d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22263: 0040be7d 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22264: 0098fb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22265: 0099d6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22266: 0060f949 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22266: 0060f979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22267: 009b52a0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22268: 0049b9b9 206 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_d │ │ │ │ 22269: 0099ff0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22270: 0033a4ad 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22271: 009c5890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22272: 00458c75 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22273: 0032f4fd 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22274: 0063be09 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22274: 0063be39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22275: 009c5cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22276: 00598b3d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22277: 00660805 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22276: 00598b6d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22277: 00660835 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22278: 009c63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22279: 009c5ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22280: 002557fd 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22281: 0098c0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22282: 009c716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22283: 0058f2d5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22283: 0058f305 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22284: 00989298 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22285: 0098fd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22286: 009c5c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22287: 00621119 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22287: 00621149 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22288: 0045ce41 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22289: 0060fab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22289: 0060fae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22290: 0098eed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22291: 0069cb3d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22291: 0069cb6d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22292: 003e7925 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22293: 005248dd 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22293: 0052490d 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22294: 0049ba89 198 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_s │ │ │ │ - 22295: 0057adad 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22295: 0057addd 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22296: 009c694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22297: 0099cca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22298: 0049bead 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_d │ │ │ │ 22299: 009c5132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22300: 009c6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22301: 009c55fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22302: 006383d5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22302: 00638405 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22303: 003be73d 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22304: 009976bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22305: 0099bedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22306: 0063f691 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22306: 0063f6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22307: 00241ee9 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22308: 009c723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22309: 009c7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22310: 009c60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22311: 0063b64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22311: 0063b67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22312: 0048a635 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22313: 00699679 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22313: 006996a9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22314: 009c68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22315: 009c7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22316: 00541729 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22316: 00541759 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22317: 00440771 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22318: 00993580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22319: 00257cc9 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22320: 0054b131 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22320: 0054b161 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22321: 0099526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22322: 0069ca85 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22322: 0069cab5 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22323: 0049bf99 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_s │ │ │ │ 22324: 009c6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22325: 005a5f59 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22325: 005a5f89 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22326: 009c72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22327: 009a0770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22328: 009913e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22329: 0038e445 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22330: 007ade80 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22330: 007adeb0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22331: 0025ee21 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22332: 007add38 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22332: 007add68 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22333: 002654bd 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22334: 00549e49 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22334: 00549e79 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22335: 009c6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22336: 007adbf0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22336: 007adc20 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22337: 009a3a70 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22338: 0098fdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22339: 009c677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22340: 00665d1d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22340: 00665d4d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22341: 00361689 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22342: 00996398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22343: 00995350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22344: 0054e695 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22344: 0054e6c5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22345: 0099bbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22346: 0099a844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22347: 009946cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22348: 003ff9a5 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22349: 00462e0d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22350: 0058286d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22350: 0058289d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22351: 009c724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22352: 009c754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22353: 009c6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22354: 00667165 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22354: 00667195 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22355: 00290255 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22356: 0099c0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22357: 003383e1 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22358: 00663f79 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22358: 00663fa9 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22359: 009c5156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22360: 0060ffd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22360: 00610009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22361: 0026219d 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22362: 00543d31 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22362: 00543d61 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22363: 0040e919 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22364: 0043305d 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22365: 0099564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22366: 0063ca4d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22366: 0063ca7d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22367: 009a009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22368: 009c604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22369: 00575029 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22369: 00575059 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22370: 003335cd 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22371: 0098dc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22372: 008ebc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_nge │ │ │ │ 22373: 00991394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22374: 00990f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22375: 009986c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22376: 0099e99c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22377: 0098fe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22378: 0099510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22379: 006a9385 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22380: 006a5811 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22379: 006a93b5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22380: 006a5841 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22381: 008ebb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngl │ │ │ │ 22382: 00991474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22383: 009c7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22384: 002980fd 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22385: 0099bcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22386: 00996bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22387: 009c5e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22395,108 +22395,108 @@ │ │ │ │ 22391: 009c5870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22392: 009c6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22393: 009c673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22394: 008ebd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngt │ │ │ │ 22395: 00263f5d 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22396: 00990514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22397: 009a0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22398: 006557dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22398: 0065580d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22399: 009c74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22400: 00622f95 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22400: 00622fc5 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22401: 0098c044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22402: 00549cb9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22403: 0069bfb9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22404: 00579b61 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22402: 00549ce9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22403: 0069bfe9 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22404: 00579b91 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22405: 00419225 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22406: 00574fad 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22406: 00574fdd 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22407: 0098d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22408: 003f4085 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22409: 0059af91 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22409: 0059afc1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22410: 009c5f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22411: 009c612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22412: 008dfad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22413: 0099518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22414: 002e4051 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22415: 009c726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 22416: 00640e05 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22417: 0066e3fd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22416: 00640e35 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22417: 0066e42d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22418: 0046ed89 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22419: 0040de4d 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22420: 002a17c5 390 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22421: 0062cd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22422: 0061678d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22423: 0054252d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22421: 0062cd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22422: 006167bd 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22423: 0054255d 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22424: 00312771 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22425: 00994eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22426: 00996f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22427: 00993550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22428: 0098d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22429: 00596701 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22430: 0063dcf9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22431: 0057a4dd 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22429: 00596731 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22430: 0063dd29 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22431: 0057a50d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22432: 009c6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22433: 009c620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 22434: 003e0d55 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22435: 009c5d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22436: 00990ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22437: 00456055 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22438: 0044ff81 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22439: 009c5073 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22440: 007ce810 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22441: 0062a2f1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22442: 0060cc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22440: 007ce840 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22441: 0062a321 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22442: 0060cc6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22443: 009c5876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22444: 009c6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22445: 002ac3b9 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22446: 007ce808 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22447: 005caa79 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22446: 007ce838 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22447: 005caaa9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22448: 009978ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22449: 00901fec 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22450: 00610ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22451: 007ce800 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22450: 00610f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22451: 007ce830 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22452: 008e7f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ole │ │ │ │ 22453: 009c7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22454: 009c6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22455: 0053d751 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22455: 0053d781 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22456: 0098f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22457: 008f5620 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcune_df │ │ │ │ 22458: 00992e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22459: 009c6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22460: 00475621 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22461: 006072c5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22461: 006072f5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22462: 0099b6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22463: 009c5764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22464: 009c590c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22465: 00342255 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22466: 0025fad5 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22467: 0048572d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22468: 009c6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22469: 00338549 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22470: 0098fdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22471: 008ed094 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsb │ │ │ │ 22472: 008e7e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_olt │ │ │ │ 22473: 009c6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22474: 009c5448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22475: 005d40f1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22475: 005d4121 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22476: 008dc530 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22477: 008ece84 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsh │ │ │ │ - 22478: 00694701 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22478: 00694731 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22479: 003a2921 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22480: 00657141 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22480: 00657171 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ 22481: 008f1bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_d │ │ │ │ - 22482: 0063dc35 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22482: 0063dc65 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22483: 0027f489 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22484: 005be2f9 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22484: 005be329 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22485: 009c747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22486: 009c7a20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22487: 009c64a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22488: 0063b069 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22488: 0063b099 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22489: 0043f011 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22490: 003c9db9 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22491: 00664615 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22491: 00664645 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22492: 008e3560 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleu_s_ph_qbl │ │ │ │ 22493: 003e25f1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22494: 009c5598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22495: 0028761d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22496: 008f1318 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_d │ │ │ │ 22497: 009c6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22498: 009c5d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ @@ -22505,350 +22505,350 @@ │ │ │ │ 22501: 008f0634 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_s │ │ │ │ 22502: 004803a9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22503: 009c617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22504: 009c6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22505: 004c7609 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsne_df │ │ │ │ 22506: 009c72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22507: 00341755 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22508: 00577bd1 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22508: 00577c01 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22509: 00993e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22510: 0099dea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22511: 0099461c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22512: 009c624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22513: 009c5dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22514: 009c5214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22515: 00294931 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22516: 009c5ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22517: 004833d1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22518: 0099fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22519: 009c7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22520: 0066fdc1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22520: 0066fdf1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22521: 008efd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_s │ │ │ │ 22522: 009c6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22523: 008d05f0 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22524: 0025ec81 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22525: 009c5012 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22526: 0099483c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22527: 00993320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22528: 006210d1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22528: 00621101 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22529: 003e77a1 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22530: 006336d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22530: 00633705 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22531: 0098ec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22532: 00994bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22533: 009c7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22534: 009c59ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22535: 002634b9 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22536: 009c5486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22537: 009c702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22538: 0099eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22539: 009c65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22540: 004756a1 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22541: 008dece4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 22542: 008ee5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaddhw │ │ │ │ - 22543: 006b2cf5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22544: 0060ff61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22543: 006b2d25 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22544: 0060ff91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22545: 0042599d 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22546: 0043db15 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 22547: 0053b3fd 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 22547: 0053b42d 176 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22548: 009c50ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22549: 004a32bd 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ueq │ │ │ │ 22550: 009c6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22551: 009c6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 22552: 00990554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22553: 008f5284 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsne_df │ │ │ │ 22554: 0098af20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22555: 0099c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22556: 002c2d4d 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22557: 0099ad54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22558: 0058eee5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22558: 0058ef15 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22559: 00994abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22560: 003d42dd 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 22561: 0053e1a1 108 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 22562: 00685955 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22563: 00630c61 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22561: 0053e1d1 108 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 22562: 00685985 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22563: 00630c91 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22564: 009c729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22565: 00635bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22565: 00635bed 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22566: 009c64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22567: 003745a9 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22568: 00288acd 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22569: 0098f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22570: 0037753d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22571: 0048ac55 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22572: 00483ced 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22573: 009c56a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22574: 0025ed3d 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22575: 004593b1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22576: 00651359 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22577: 006185b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22576: 00651389 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22577: 006185e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22578: 0024f301 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22579: 00998ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22580: 009937a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22581: 006396d9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 22582: 0053e5f1 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 22581: 00639709 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22582: 0053e621 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 22583: 009938f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22584: 006b2719 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22584: 006b2749 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22585: 0099b82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22586: 0099e5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22587: 003992ed 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22588: 0062323d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22588: 0062326d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22589: 009c618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22590: 00440095 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22591: 0040e865 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22592: 004d90ad 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ + 22592: 004d90dd 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ 22593: 00993780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22594: 00458175 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22595: 0099d33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22596: 009926a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22597: 0043e5a1 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22598: 008dc950 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22599: 003147d5 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22600: 009c6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22601: 0064efdd 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22601: 0064f00d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22602: 003d6c9d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22603: 00991ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22604: 009c57de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22605: 009c581e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 22606: 0048e821 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_intctl │ │ │ │ - 22607: 0058f34d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22607: 0058f37d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22608: 009952d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22609: 005faeb5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22609: 005faee5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22610: 009c64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22611: 00992ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22612: 006963c5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22612: 006963f5 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22613: 0039cb59 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22614: 009c5550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22615: 005cb201 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22615: 005cb231 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22616: 009c68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22617: 009c560e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22618: 005748a9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22618: 005748d9 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22619: 0099bfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22620: 00361685 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22621: 008dfa4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22622: 009c5888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22623: 002e0101 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22624: 006b1381 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22625: 0053d78d 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 22626: 00657b25 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 22627: 0055f439 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22624: 006b13b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22625: 0053d7bd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 22626: 00657b55 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 22627: 0055f469 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 22628: 009a0940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 22629: 009c588a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 22630: 00849ba4 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 22631: 009c5a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 22632: 0098a04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 22633: 009c609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 22634: 0099a1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 22635: 006a6f89 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 22636: 006a67f9 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 22635: 006a6fb9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 22636: 006a6829 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 22637: 0098a54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 22638: 0098ee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 22639: 00297b35 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 22640: 003ed4f5 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 22641: 0042cf3d 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 22642: 00300291 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 22643: 009930d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 22644: 009c6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 22645: 009c64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 22646: 006a6cdd 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 22647: 006544c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 22646: 006a6d0d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 22647: 006544f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 22648: 00497b65 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbla │ │ │ │ 22649: 009c6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 22650: 0098ca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 22651: 006ae63d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 22652: 0066a625 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 22651: 006ae66d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 22652: 0066a655 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 22653: 0098cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 22654: 005b02e9 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 22654: 005b0319 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ 22655: 004bb765 174 FUNC GLOBAL DEFAULT 12 helper_msa_subv_b │ │ │ │ - 22656: 00553a8d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 22656: 00553abd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 22657: 009987a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 22658: 0054edb9 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 22658: 0054ede9 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 22659: 003f1e41 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 22660: 004bb925 108 FUNC GLOBAL DEFAULT 12 helper_msa_subv_d │ │ │ │ 22661: 0039d0ad 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 22662: 003a6f89 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 22663: 0065da45 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 22663: 0065da75 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 22664: 00485cb9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 22665: 00484341 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 22666: 004152a1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 22667: 005428e9 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 22667: 00542919 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 22668: 004bb815 178 FUNC GLOBAL DEFAULT 12 helper_msa_subv_h │ │ │ │ - 22669: 0065b0c1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 22670: 00639289 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 22669: 0065b0f1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 22670: 006392b9 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 22671: 004757d5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 22672: 0098d96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 22673: 0098ff14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 22674: 00990224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 22675: 0054fda9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 22675: 0054fdd9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 22676: 00475725 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 22677: 004844d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 22678: 0099aba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 22679: 009c55cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 22680: 002bbec9 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 22681: 0051b8f9 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 22681: 0051b929 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ 22682: 008eabf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_insv │ │ │ │ - 22683: 00613bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 22683: 00613c05 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 22684: 0098da5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 22685: 009c5ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 22686: 004bb8c9 90 FUNC GLOBAL DEFAULT 12 helper_msa_subv_w │ │ │ │ 22687: 00994a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 22688: 00421c81 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 22689: 0065b2f9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 22689: 0065b329 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 22690: 00998774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 22691: 003ca731 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 22692: 008f18c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_d │ │ │ │ 22693: 0099e4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 22694: 006ad005 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 22694: 006ad035 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 22695: 0033c699 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 22696: 0099777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 22697: 0040e73d 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 22698: 008f2944 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_ps │ │ │ │ 22699: 00991ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 22700: 0098b9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ - 22701: 00669a89 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 22701: 00669ab9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 22702: 003e7721 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 22703: 009c67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 22704: 009c558c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 22705: 002b495d 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 22706: 00998af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 22707: 003e7799 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 22708: 003ef029 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 22709: 008e8e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftacx │ │ │ │ 22710: 008f031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_s │ │ │ │ 22711: 003d455d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 22712: 0049708d 22 FUNC GLOBAL DEFAULT 12 helper_addqh_w │ │ │ │ - 22713: 0068243d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 22713: 0068246d 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 22714: 0099bbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 22715: 008de630 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 22716: 009c7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 22717: 0043f581 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 22718: 008f7fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subvi_df │ │ │ │ 22719: 009c5a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 22720: 006109b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 22720: 006109e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 22721: 009957cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 22722: 006810f5 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 22722: 00681125 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 22723: 009c5904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 22724: 00458721 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 22725: 0099e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 22726: 0053f4f9 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 22726: 0053f529 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 22727: 0030c421 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 22728: 009c5470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 22729: 00669425 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 22729: 00669455 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 22730: 00432f2d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 22731: 009c7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 22732: 009c6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 22733: 009c601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 22734: 0058ef5d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 22734: 0058ef8d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 22735: 009c6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 22736: 009c6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 22737: 009c73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 22738: 00488c75 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 22739: 00680aa9 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 22739: 00680ad9 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 22740: 009c70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ - 22741: 0065eb0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 22741: 0065eb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 22742: 009c52c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 22743: 00484715 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 22744: 00621a49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 22744: 00621a79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 22745: 0099084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 22746: 002919a1 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 22747: 003fa929 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 22748: 006220f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 22748: 00622121 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 22749: 00256a99 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 22750: 009c7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 22751: 009a0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 22752: 00649425 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 22753: 006360b1 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 22754: 00649cfd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 22752: 00649455 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 22753: 006360e1 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 22754: 00649d2d 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 22755: 009c64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 22756: 00993190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 22757: 006a64a5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 22758: 0062e5a5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 22759: 0067b1ed 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 22757: 006a64d5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 22758: 0062e5d5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 22759: 0067b21d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 22760: 00489899 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 22761: 0098f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 22762: 0064fc31 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 22763: 0068fa75 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 22764: 0061125d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 22765: 0069d299 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 22762: 0064fc61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 22763: 0068faa5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 22764: 0061128d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 22765: 0069d2c9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 22766: 009c55b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 22767: 00989774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 22768: 005c1e91 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 22769: 00661f51 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 22768: 005c1ec1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 22769: 00661f81 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 22770: 00990584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 22771: 00998624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 22772: 00268f3d 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 22773: 004a7b15 68 FUNC GLOBAL DEFAULT 12 helper_punpckhbh │ │ │ │ 22774: 00402541 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 22775: 0078d55c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 22775: 0078d58c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 22776: 00999354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 22777: 0063bbed 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 22777: 0063bc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 22778: 009c654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 22779: 006ad159 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 22779: 006ad189 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 22780: 0024f3fd 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 22781: 0099e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 22782: 009c6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 22783: 009c5f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 22784: 009c51ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 22785: 005723f5 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 22786: 0066b40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 22787: 006042dd 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 22785: 00572425 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 22786: 0066b43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 22787: 0060430d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 22788: 009c6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 22789: 00998e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 22790: 0061397d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 22791: 006b65b1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 22790: 006139ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 22791: 006b65e1 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 22792: 003df61d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 22793: 009c5b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 22794: 003b04a5 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 22795: 0052a059 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 22795: 0052a089 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 22796: 009c56f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 22797: 00268ba9 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 22798: 00990734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 22799: 0099d59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 22800: 005564d9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 22800: 00556509 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 22801: 009c74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 22802: 00432f31 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 22803: 009c6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 22804: 009946dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 22805: 0099ab84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 22806: 009928f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 22807: 0098c460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 22808: 00403ce5 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 22809: 009c73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 22810: 0098dd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 22811: 007fac9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 22811: 007faccc 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 22812: 003dcff1 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 22813: 009c5946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 22814: 009c7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 22815: 0046f255 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 22816: 009c6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 22817: 0049d189 214 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_ps │ │ │ │ 22818: 002818e9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 22819: 0098de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 22820: 008f4834 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frsqrt_df │ │ │ │ 22821: 009c62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 22822: 006ae5b9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 22822: 006ae5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 22823: 0098a17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 22824: 0099f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 22825: 0053ea09 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 22826: 0068f905 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 22825: 0053ea39 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 22826: 0068f935 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 22827: 0099fd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 22828: 009c53e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 22829: 009976ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 22830: 002582c1 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 22831: 009c69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 22832: 009c524a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 22833: 003d44b5 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 22834: 00993450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 22835: 004a3b89 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ule │ │ │ │ 22836: 009937d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 22837: 009c651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 22838: 003d30b5 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 22839: 006338ed 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 22839: 0063391d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 22840: 00989fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 22841: 00461bbd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 22842: 009c56a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 22843: 0066fcf5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 22843: 0066fd25 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 22844: 0098e66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 22845: 004a2729 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_nge │ │ │ │ 22846: 0099b69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 22847: 009c62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 22848: 009c65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 22849: 009c598a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 22850: 009c6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ @@ -22862,137 +22862,137 @@ │ │ │ │ 22858: 008f28c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_ps │ │ │ │ 22859: 002ec419 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 22860: 009c6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 22861: 0099e9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 22862: 0040938d 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 22863: 002b984d 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 22864: 009c5442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 22865: 00654155 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 22865: 00654185 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 22866: 00993c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 22867: 009c5ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 22868: 004a2a85 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngt │ │ │ │ 22869: 009c7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 22870: 009c7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 22871: 0048b201 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 22872: 0098fe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 22873: 0098aec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 22874: 0099453c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 22875: 009c5cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 22876: 006ac4b9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 22876: 006ac4e9 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 22877: 0048d9fd 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf0 │ │ │ │ 22878: 0048dae5 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf1 │ │ │ │ - 22879: 0050138d 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ + 22879: 005013bd 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ 22880: 00998a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 22881: 009c65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 22882: 0026420d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 22883: 0053d729 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 22883: 0053d759 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 22884: 009930e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 22885: 0066a06d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 22885: 0066a09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 22886: 0098df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 22887: 008f2b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_ps │ │ │ │ 22888: 00258201 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 22889: 0060f7a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 22889: 0060f7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 22890: 003b03e1 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 22891: 00693655 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 22891: 00693685 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 22892: 0098ca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 22893: 0099f720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 22894: 009c5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 22895: 00635e89 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 22895: 00635eb9 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 22896: 009c5cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 22897: 00999f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 22898: 002f7ad5 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 22899: 009c5eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 22900: 0031991d 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 22901: 009c7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 22902: 006af46d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 22902: 006af49d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 22903: 0098b9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 22904: 009c6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 22905: 009c6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 22906: 003bd14d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 22907: 009941a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 22908: 0054ab51 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 22908: 0054ab81 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 22909: 009c723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 22910: 0059f43d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 22910: 0059f46d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 22911: 00312861 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 22912: 009c4eec 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 22913: 009c5cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ 22914: 00497b71 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbra │ │ │ │ - 22915: 007ad758 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 22916: 0062d371 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 22917: 00598a21 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 22918: 00676339 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 22915: 007ad788 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 22916: 0062d3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 22917: 00598a51 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 22918: 00676369 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 22919: 0099f6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 22920: 009a0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 22921: 00489681 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 22922: 0098f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 22923: 009c603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 22924: 006506e1 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 22924: 00650711 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 22925: 00992b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 22926: 0056fc71 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 22926: 0056fca1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 22927: 008f0f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 22928: 005fb371 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 22929: 0051e1c1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 22930: 00541041 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 22928: 005fb3a1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 22929: 0051e1f1 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 22930: 00541071 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 22931: 00441c0d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 22932: 0098ab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 22933: 0048ec25 60 FUNC GLOBAL DEFAULT 12 helper_mtc0_lladdr │ │ │ │ 22934: 0048f43d 168 FUNC GLOBAL DEFAULT 12 helper_mttacx │ │ │ │ - 22935: 00596671 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 22935: 005966a1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 22936: 008ef9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 22937: 0061f741 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 22938: 0065d59d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 22939: 0066396d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 22940: 005c3a71 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 22937: 0061f771 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 22938: 0065d5cd 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 22939: 0066399d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 22940: 005c3aa1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 22941: 0027e591 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 22942: 009c6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 22943: 006184e5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 22943: 00618515 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 22944: 009c6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 22945: 0099a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 22946: 0066199d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 22946: 006619cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 22947: 009c6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 22948: 00461bb9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 22949: 009c6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 22950: 0099fcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 22951: 009c51de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 22952: 00990114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 22953: 009893e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 22954: 009985c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 22955: 00677639 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 22955: 00677669 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 22956: 009c5b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 22957: 005848f5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 22957: 00584925 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 22958: 009c7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 22959: 00550541 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 22959: 00550571 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 22960: 00991e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 22961: 00483c15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 22962: 009c5cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 22963: 0040df01 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 22964: 003ec929 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 22965: 009c510c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 22966: 002c1401 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 22967: 0060fc55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 22967: 0060fc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 22968: 00997b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 22969: 0053e9b9 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 22970: 0068cd7d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 22971: 0062eaad 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 22969: 0053e9e9 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 22970: 0068cdad 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 22971: 0062eadd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 22972: 009c507a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 22973: 00629f41 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 22973: 00629f71 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 22974: 0099bddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 22975: 004a2f85 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_eq │ │ │ │ - 22976: 0052ad65 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 22976: 0052ad95 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 22977: 009c698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 22978: 0098c500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 22979: 00623b29 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 22979: 00623b59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 22980: 0025e365 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 22981: 009c6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 22982: 00483175 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 22983: 0098b010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 22984: 00653dbd 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 22985: 006abfb5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 22984: 00653ded 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 22985: 006abfe5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 22986: 002b36a1 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 22987: 0063a9a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 22987: 0063a9d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 22988: 004c6d09 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_b │ │ │ │ 22989: 009c64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 22990: 0046b235 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 22991: 004c6d5d 44 FUNC GLOBAL DEFAULT 12 helper_msa_insert_d │ │ │ │ 22992: 0042c0fd 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 22993: 009c59a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 22994: 0099748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23005,428 +23005,428 @@ │ │ │ │ 23001: 008a29f4 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23002: 009c6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23003: 0049e119 226 FUNC GLOBAL DEFAULT 12 helper_float_recip2_ps │ │ │ │ 23004: 00414bed 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23005: 009c6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23006: 009c710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23007: 0098ed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23008: 00515f45 2172 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23008: 00515f75 2172 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23009: 009c6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23010: 0099c4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ 23011: 004c6d41 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_w │ │ │ │ - 23012: 006733ad 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23012: 006733dd 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23013: 004748f5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23014: 009c674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23015: 0098f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23016: 009c66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23017: 004753e5 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23018: 002b3995 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23019: 003a2065 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23020: 0055e339 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23020: 0055e369 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23021: 00998894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23022: 0098d79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23023: 009c541e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23024: 00998764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23025: 008dc9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23026: 00681efd 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23026: 00681f2d 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23027: 009c681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23028: 00280e21 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23029: 0099ae04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23030: 009c531c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23031: 0036acb1 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23032: 009c5de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23033: 0098decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23034: 00893b44 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23035: 0089f948 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23036: 0098c2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23037: 0098d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23038: 0063fcb1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23038: 0063fce1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23039: 003bfafd 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ 23040: 008fdcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_b │ │ │ │ - 23041: 006700c5 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23041: 006700f5 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23042: 00997178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ 23043: 008fdb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_d │ │ │ │ - 23044: 0061e9e9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23045: 00671061 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23046: 00687b01 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23044: 0061ea19 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23045: 00671091 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23046: 00687b31 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23047: 008fdc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_h │ │ │ │ - 23048: 00632135 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23048: 00632165 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23049: 0041a975 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23050: 009c7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23051: 009c650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23052: 009c5d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23053: 00992e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23054: 003e874d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23055: 008f2290 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_d │ │ │ │ 23056: 009c59a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23057: 004a7aa9 36 FUNC GLOBAL DEFAULT 12 helper_punpckhhw │ │ │ │ 23058: 009c6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23059: 009c54b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23060: 009c5198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23061: 00578199 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23061: 005781c9 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23062: 0042d745 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23063: 0054241d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23063: 0054244d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23064: 00993ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23065: 003d7fdd 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23066: 009c615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23067: 00480725 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23068: 005a1439 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23068: 005a1469 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23069: 008fdbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_w │ │ │ │ 23070: 003e26d5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23071: 009c637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23072: 00489749 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23073: 008f0ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_s │ │ │ │ 23074: 0098aae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23075: 009c61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23076: 00999064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23077: 00632819 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23077: 00632849 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23078: 009c6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23079: 0052a075 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23079: 0052a0a5 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23080: 003d83b1 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23081: 003e7901 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23082: 00457a71 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23083: 00462f1d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23084: 00253779 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23085: 009c699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23086: 0099c7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23087: 0099ee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23088: 00261aa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23089: 0099de68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23090: 00573fd9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23090: 00574009 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23091: 0099779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23092: 0099d9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23093: 009c6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23094: 00692a65 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23094: 00692a95 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23095: 00989fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23096: 003d81c1 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23097: 009c6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23098: 0029384d 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23099: 004835f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23100: 009c6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23101: 0047cfd1 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23102: 009c6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23103: 002f79d1 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23104: 00474b89 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23105: 0047546d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23106: 0042d4b5 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23107: 00458575 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23108: 0066c769 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23109: 0058d559 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23108: 0066c799 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23109: 0058d589 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23110: 009c662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23111: 009c546a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23112: 0099a0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23113: 009b5458 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23114: 003e9bc5 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23115: 0025dfd1 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23116: 009c6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23117: 008a27b4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 23118: 008e0ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cache │ │ │ │ - 23119: 00686ba9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23119: 00686bd9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23120: 003f251d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23121: 0098d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23122: 00549bf1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23123: 006536e5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23122: 00549c21 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23123: 00653715 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23124: 00410c0d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23125: 00999984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23126: 004b15bd 660 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_b │ │ │ │ 23127: 003bb065 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23128: 00529c51 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23128: 00529c81 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23129: 004b1a1d 162 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_d │ │ │ │ 23130: 00468435 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23131: 009c54aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23132: 002637e9 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23133: 002589a5 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23134: 0060d69d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23134: 0060d6cd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23135: 009c6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23136: 009927d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23137: 004b1851 316 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_h │ │ │ │ 23138: 009c60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23139: 009911b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23140: 00625cb9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23140: 00625ce9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23141: 0098e64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23142: 009c5c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23143: 008e7760 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ule │ │ │ │ 23144: 008d91a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23145: 0065bcad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23145: 0065bcdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23146: 009c636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23147: 00400a75 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23148: 0098a10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23149: 008de6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23150: 009c573c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23151: 009c729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23152: 00459f5d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23153: 004b198d 144 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_w │ │ │ │ 23154: 008e7658 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ult │ │ │ │ 23155: 0038af31 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23156: 00258381 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23157: 0099ba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23158: 004555a5 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23159: 0061f04d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23159: 0061f07d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23160: 009c5d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23161: 0044fde1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23162: 00224c4d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23163: 0099f944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23164: 00994c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23165: 009c6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23166: 00993a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23167: 0069c335 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23167: 0069c365 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23168: 009c56d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23169: 003fe705 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23170: 002527bd 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23171: 0054e7ed 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23171: 0054e81d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23172: 00989edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23173: 0061c031 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23173: 0061c061 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23174: 00487ca1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23175: 002f535d 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23176: 009c6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23177: 005afe7d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23177: 005afead 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23178: 009c506e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23179: 00668c2d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23179: 00668c5d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23180: 0098a06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23181: 003d4d09 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23182: 00667f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23182: 00667f3d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23183: 00241be1 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23184: 0068b5dd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23185: 0068b74d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23186: 005482d9 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23184: 0068b60d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23185: 0068b77d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23186: 00548309 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23187: 00992850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23188: 004683e5 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23189: 00529925 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23189: 00529955 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23190: 0099e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 23191: 0057e931 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23192: 0068c529 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23193: 006a8669 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23191: 0057e961 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23192: 0068c559 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23193: 006a8699 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23194: 009c61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23195: 009c55c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23196: 0063cf69 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23196: 0063cf99 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23197: 009c7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23198: 008a2044 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23199: 009c50da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23200: 0060ccb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23201: 006889cd 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23200: 0060cce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23201: 006889fd 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23202: 009c6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23203: 009c5922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23204: 00991f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23205: 0098dd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23206: 0098be84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23207: 009c61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23208: 009c5ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23209: 00459e39 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23210: 006945dd 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23210: 0069460d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23211: 009c7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23212: 009c6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23213: 008d6314 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23214: 0066d3d5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23214: 0066d405 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23215: 009c56f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23216: 0098ad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23217: 00991754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23218: 009900e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23219: 0098a6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23220: 009965a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23221: 00258221 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23222: 0036a72d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23223: 00665339 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23223: 00665369 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23224: 0098cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23225: 00997138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23226: 009c5b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23227: 0099b88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23228: 008a27ec 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23229: 009c65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23230: 009c5dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23231: 00624fb9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23231: 00624fe9 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ 23232: 008f2d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtpw_ps │ │ │ │ - 23233: 00662959 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23233: 00662989 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23234: 009c6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23235: 009918e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23236: 00993a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23237: 00474e09 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23238: 00620055 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23239: 00681d11 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23238: 00620085 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23239: 00681d41 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23240: 004754f5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23241: 009c5cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23242: 0028f561 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23243: 009c54f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23244: 003131f1 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23245: 009c6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23246: 009c5e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23247: 003d4f01 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23248: 0064bda9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23249: 00672ba5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23248: 0064bdd9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23249: 00672bd5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23250: 003d63a1 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23251: 0059084d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23252: 007ceca0 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23251: 0059087d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23252: 007cecd0 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23253: 00374855 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23254: 0099f150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23255: 0057d979 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23255: 0057d9a9 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23256: 0039d1f1 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23257: 009c6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23258: 0053dc35 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23258: 0053dc65 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23259: 0040df6d 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23260: 009c543c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23261: 00655a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23261: 00655a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23262: 0048d841 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpecontrol │ │ │ │ 23263: 003f2ef5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23264: 006a47f5 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23264: 006a4825 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23265: 00996a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23266: 0057a60d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23266: 0057a63d 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23267: 003d48b5 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23268: 0098e80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23269: 004a4969 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_le │ │ │ │ 23270: 009c6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23271: 0060fe71 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23271: 0060fea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23272: 0099e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23273: 009c7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23274: 00998654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23275: 0099e97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23276: 006717ed 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23276: 0067181d 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23277: 0098d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23278: 00989864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ 23279: 0049083d 352 FUNC GLOBAL DEFAULT 12 helper_ginvt │ │ │ │ - 23280: 0053fe55 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23281: 00633c2d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23280: 0053fe85 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23281: 00633c5d 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23282: 0098c054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23283: 009968e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23284: 0098a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23285: 009c5afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23286: 00993d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23287: 005d42f1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23287: 005d4321 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23288: 009c65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23289: 0062d73d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23290: 006110f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23289: 0062d76d 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23290: 00611125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23291: 003c2ded 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23292: 0045a1b9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23293: 009c5772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23294: 0099f6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23295: 0099476c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23296: 0089831c 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23297: 006590e1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23297: 00659111 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23298: 009c74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23299: 004a450d 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_lt │ │ │ │ 23300: 0098ef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23301: 0084aee4 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23302: 00998ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23303: 009911d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23304: 00990e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23305: 002b84ed 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23306: 0057d3a9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23306: 0057d3d9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23307: 004612b9 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23308: 0099dee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23309: 00458d1d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23310: 0059eefd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23310: 0059ef2d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23311: 00993c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23312: 0044fe49 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23313: 002900cd 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23314: 0098e9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 23315: 005386c1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 23315: 005386f1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23316: 002b3fa1 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23317: 0099576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23318: 0099fb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23319: 008e3248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchhi │ │ │ │ - 23320: 006a73e5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23321: 005018fd 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ - 23322: 0062d119 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23320: 006a7415 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23321: 0050192d 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ + 23322: 0062d149 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23323: 0099c1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23324: 009c5672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23325: 009c7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23326: 00547c65 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23327: 0062dbbd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23326: 00547c95 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23327: 0062dbed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23328: 00259451 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23329: 009c6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23330: 003fc69d 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23331: 0065d721 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23331: 0065d751 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 23332: 00410b99 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23333: 00696f1d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23333: 00696f4d 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23334: 00989c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23335: 0088fb9c 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23336: 00991584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23337: 0040de05 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23338: 0055bc39 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23338: 0055bc69 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23339: 009c70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23340: 009c6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23341: 009c6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23342: 00484c19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23343: 009c5548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23344: 0099af70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23345: 0098a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23346: 006402f1 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23346: 00640321 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23347: 009c733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23348: 0099aeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23349: 0098bab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23350: 00996208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23351: 0062c5f9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23352: 0068a3bd 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23351: 0062c629 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23352: 0068a3ed 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23353: 0098efb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ - 23354: 004e9e09 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ + 23354: 004e9e39 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ 23355: 009c5568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23356: 0099a024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23357: 009c500f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23358: 0028fa39 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23359: 009c59ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23360: 0098b400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23361: 0040de95 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23362: 0048b219 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23363: 009936f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23364: 00597631 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23365: 0053fb7d 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23364: 00597661 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23365: 0053fbad 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23366: 009c5af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23367: 0099f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23368: 006074b5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23368: 006074e5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23369: 0098f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23370: 009c56b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23371: 005956ad 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23371: 005956dd 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23372: 00999d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23373: 006846f5 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23373: 00684725 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23374: 009986e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23375: 0099fd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23376: 0028f8e5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23377: 0099ff84 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23378: 009a3aa0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23379: 006606f9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23380: 0055938d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23379: 00660729 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23380: 005593bd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23381: 009c5a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23382: 0059f8f5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23382: 0059f925 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23383: 0099de48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23384: 009c66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23385: 009c5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23386: 009c53de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23387: 0060fa39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23387: 0060fa69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23388: 009c5a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23389: 0099f630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23390: 00225435 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23391: 006b0109 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23391: 006b0139 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23392: 0099e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ - 23393: 006351f5 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23393: 00635225 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23394: 00998fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23395: 004c70fd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fclt_df │ │ │ │ 23396: 0040c3c9 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23397: 00415539 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23398: 009c6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23399: 008ec11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ole │ │ │ │ 23400: 009c5348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23401: 00263a49 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23402: 009c6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23403: 0063f31d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23403: 0063f34d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23404: 0098ef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23405: 009c6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23406: 009c6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23407: 0069e54d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23407: 0069e57d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23408: 009c6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23409: 00996ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23410: 0099c1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23411: 006ad2cd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23412: 0065e35d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23411: 006ad2fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23412: 0065e38d 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23413: 00998b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23414: 00991bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23415: 00634995 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23415: 006349c5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23416: 0099c55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23417: 00479e1d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23418: 003616a9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23419: 005583b9 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23419: 005583e9 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23420: 0098bdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23421: 006968bd 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23421: 006968ed 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23422: 0099a7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23423: 009c58e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23424: 0099d7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23425: 009919c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23426: 008e53cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_r_ph_w │ │ │ │ 23427: 008eaaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_deret │ │ │ │ 23428: 002644a9 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -23440,163 +23440,163 @@ │ │ │ │ 23436: 009988a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23437: 003bf875 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23438: 00990384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23439: 008e9c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcstatus │ │ │ │ 23440: 00479695 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23441: 0099a6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23442: 009c686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23443: 005813bd 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23443: 005813ed 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23444: 009c6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23445: 0055c169 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23445: 0055c199 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23446: 00297ead 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23447: 00499905 52 FUNC GLOBAL DEFAULT 12 exception_resume_pc │ │ │ │ 23448: 009c738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23449: 00694ccd 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23449: 00694cfd 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23450: 003ed9bd 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 23451: 004f7009 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ + 23451: 004f7039 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ 23452: 009a0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23453: 006573d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23453: 00657405 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23454: 009c5794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23455: 009c6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23456: 00292f81 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23457: 009c58e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23458: 00625259 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23458: 00625289 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23459: 0026ccf9 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23460: 0099ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23461: 0099d83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23462: 0060ca5d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23462: 0060ca8d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23463: 009c55ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23464: 00334b3d 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23465: 009963a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23466: 009c6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23467: 00661251 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23467: 00661281 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23468: 009c7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23469: 009c6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 23470: 00292bc5 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23471: 00334989 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23472: 009c5d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23473: 0089fa38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ 23474: 004bf605 360 FUNC GLOBAL DEFAULT 12 helper_msa_mini_u_df │ │ │ │ 23475: 00499939 92 FUNC GLOBAL DEFAULT 12 mips_cpu_synchronize_from_tb │ │ │ │ - 23476: 00658a79 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23476: 00658aa9 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23477: 009c5da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23478: 003a1289 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23479: 00645f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23479: 00645f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23480: 0099788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23481: 00996a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23482: 0033e751 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23483: 00250281 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23484: 00584af9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23484: 00584b29 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23485: 0043ff7d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23486: 003126cd 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23487: 00994bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23488: 003ef5c1 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23489: 00646785 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23489: 006467b5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23490: 0098d9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23491: 008a0084 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23492: 00681d75 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23492: 00681da5 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23493: 0046dd7d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23494: 009c615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23495: 00489fb1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23496: 00686b71 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23496: 00686ba1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23497: 009c580e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 23498: 005f5ee1 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 23498: 005f5f11 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 23499: 004895f9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23500: 0064f2c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23501: 0078ce08 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23500: 0064f2f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23501: 0078ce38 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23502: 009c59f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23503: 003741d1 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23504: 009c7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 23505: 0052adf5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23505: 0052ae25 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23506: 003f7f71 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23507: 00258ce1 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23508: 009c5260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23509: 008fdd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_d │ │ │ │ 23510: 009937c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23511: 009c6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23512: 002565d9 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23513: 00656379 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23513: 006563a9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23514: 008fde40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_h │ │ │ │ 23515: 008e31c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchlo │ │ │ │ 23516: 009c7a23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23517: 00992c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23518: 009c71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 23519: 008eb228 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngle │ │ │ │ 23520: 004146a5 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23521: 00405361 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23522: 00483239 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23523: 005f532d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23524: 00682fe5 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23523: 005f535d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23524: 00683015 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23525: 009955fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23526: 009c5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23527: 0025e2f5 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23528: 00991654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23529: 0098d20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23530: 008a07ec 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 23531: 00996a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 23532: 004718ad 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23533: 009c656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23534: 0099a2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23535: 0098c400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23536: 009c74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23537: 0036f0b5 108 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23538: 003c677d 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23539: 00630251 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23540: 00671bb1 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23539: 00630281 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23540: 00671be1 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ 23541: 008fddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_w │ │ │ │ - 23542: 00690e9d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23543: 00556325 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23542: 00690ecd 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23543: 00556355 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23544: 008f5bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fdiv_df │ │ │ │ 23545: 009900c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23546: 0098cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23547: 005ca1e9 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23547: 005ca219 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23548: 009c5648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23549: 0041fb0d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23550: 006337dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23551: 0053daf9 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23550: 0063380d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23551: 0053db29 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23552: 004829b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23553: 009c748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23554: 009c5ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23555: 00557b9d 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23556: 005a1749 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23555: 00557bcd 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23556: 005a1779 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23557: 0028777d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23558: 008f77a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bnegi_df │ │ │ │ 23559: 00253829 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23560: 0089fa10 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23561: 00904bbc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23562: 009c54be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23563: 00252631 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23564: 009c7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23565: 005804ed 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23565: 0058051d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23566: 002acd61 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23567: 009c6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23568: 009c6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23569: 009c625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23570: 0060db6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23571: 00686009 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23570: 0060db9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23571: 00686039 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23572: 009c58f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23573: 00631571 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23573: 006315a1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23574: 00290c91 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23575: 00543cd9 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23576: 0055c15d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23575: 00543d09 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23576: 0055c18d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23577: 00272ef9 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23578: 009c5033 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23579: 00489159 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23580: 0099b70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23581: 00686201 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23581: 00686231 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23582: 003d7785 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23583: 0063e01d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23583: 0063e04d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23584: 009c50bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23585: 008da958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23586: 009c615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23587: 0098fc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 23588: 006470b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23589: 006b110d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23588: 006470e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23589: 006b113d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23590: 00999df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23591: 0057b1e1 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23591: 0057b211 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23592: 009c65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23593: 003c2d79 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23594: 00250099 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23595: 009c6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23596: 009c59ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23597: 009c74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23598: 009c58d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -23613,203 +23613,203 @@ │ │ │ │ 23609: 0099f9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 23610: 0099e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 23611: 008d12e8 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 23612: 004a3ce1 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_sf │ │ │ │ 23613: 00253359 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 23614: 009c58b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 23615: 009c5702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 23616: 006acf45 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 23616: 006acf75 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 23617: 009c545a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 23618: 0099f040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 23619: 0099a8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 23620: 009a021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 23621: 002830e9 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 23622: 00471931 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 23623: 009c5540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 23624: 009a0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 23625: 00651101 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 23626: 00556ab5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 23625: 00651131 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 23626: 00556ae5 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 23627: 00849938 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 23628: 00992fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 23629: 009c5040 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 23630: 00471c39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 23631: 009c53b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 23632: 0099b7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 23633: 0099573c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 23634: 009c6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 23635: 009994e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 23636: 0099478c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 23637: 009c5484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 23638: 0098ab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 23639: 003c2905 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 23640: 009910b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 23641: 0063bcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 23641: 0063bd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 23642: 009c5088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 23643: 0041ec91 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 23644: 0098d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 23645: 0042df8d 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 23646: 009c60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 23647: 00532edd 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 23648: 0057a4ad 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 23649: 0064737d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 23650: 00623e15 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 23647: 00532f0d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 23648: 0057a4dd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 23649: 006473ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 23650: 00623e45 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 23651: 0099562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 23652: 0098ad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 23653: 00611569 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 23653: 00611599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 23654: 009c61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 23655: 0065fdf1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 23656: 0066216d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 23655: 0065fe21 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 23656: 0066219d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 23657: 0099ab64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 23658: 006a9875 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 23658: 006a98a5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 23659: 003fc105 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 23660: 0098d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 23661: 0046ee31 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 23662: 009c7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 23663: 00421879 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 23664: 0025c149 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 23665: 00681ac1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 23665: 00681af1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 23666: 009c6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 23667: 003c08c9 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 23668: 00991c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 23669: 003caefd 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 23670: 00663805 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 23670: 00663835 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 23671: 009c5392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 23672: 007ce7cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 23672: 007ce7fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 23673: 009c6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 23674: 00992f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 23675: 008da8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 23676: 0099c4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 23677: 0099ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 23678: 009c7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 23679: 00990044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 23680: 008ff808 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_b │ │ │ │ 23681: 009c678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 23682: 00897e8c 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 23683: 0098b314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 23684: 008ff67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_d │ │ │ │ 23685: 009971d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 23686: 006127a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 23686: 006127d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 23687: 00348141 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 23688: 009c7aff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 23689: 008ff784 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_h │ │ │ │ 23690: 0043f375 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 23691: 005cdd0d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 23692: 00653cb9 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 23693: 00536781 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 23691: 005cdd3d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 23692: 00653ce9 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 23693: 005367b1 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 23694: 0099bc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 23695: 009c6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 23696: 0078ca54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 23696: 0078ca84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 23697: 00990664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 23698: 009c5ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 23699: 009c7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 23700: 009c6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 23701: 005ab1c1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 23701: 005ab1f1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 23702: 009c682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 23703: 0063466d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 23703: 0063469d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 23704: 009c6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 23705: 0098d36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 23706: 009c5850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 23707: 009c6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 23708: 008ff700 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_w │ │ │ │ 23709: 0099e95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 23710: 009c6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 23711: 0089f9c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 23712: 0099d86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 23713: 0098d78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 23714: 005425a9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 23715: 00693515 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 23714: 005425d9 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 23715: 00693545 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 23716: 003ed501 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 23717: 0040d4fd 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 23718: 009a0e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 23719: 00992820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ 23720: 004a2d91 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_un │ │ │ │ - 23721: 00648af9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 23721: 00648b29 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 23722: 00498dd9 60 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_w │ │ │ │ 23723: 003f9d81 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 23724: 00998684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 23725: 009c6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 23726: 0099c65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 23727: 009c58ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 23728: 00408861 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 23729: 0024327d 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 23730: 0064248d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 23731: 0058e389 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 23730: 006424bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 23731: 0058e3b9 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 23732: 009c6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 23733: 003f2ccd 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ 23734: 0049d4cd 192 FUNC GLOBAL DEFAULT 12 helper_float_class_d │ │ │ │ 23735: 008e2c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcstatus │ │ │ │ - 23736: 0060c21d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 23736: 0060c24d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 23737: 008d6d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 23738: 004a7a7d 8 FUNC GLOBAL DEFAULT 12 helper_punpckhwd │ │ │ │ 23739: 009c74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23740: 009c710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 23741: 00456f71 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 23742: 005247dd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 23742: 0052480d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 23743: 0099adc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 23744: 009c666e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 23745: 008dca58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 23746: 00651179 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 23746: 006511a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 23747: 008e623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf0 │ │ │ │ 23748: 009c59d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 23749: 009c6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 23750: 0047d139 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ 23751: 008e62c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf1 │ │ │ │ - 23752: 0068c30d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 23752: 0068c33d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 23753: 004984f5 52 FUNC GLOBAL DEFAULT 12 helper_dpa_w_ph │ │ │ │ 23754: 008e6344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf2 │ │ │ │ 23755: 008e63c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf3 │ │ │ │ 23756: 008e644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf4 │ │ │ │ - 23757: 0065de21 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 23757: 0065de51 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 23758: 003cb85d 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 23759: 009c5e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 23760: 0067b591 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 23760: 0067b5c1 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 23761: 0049d65d 174 FUNC GLOBAL DEFAULT 12 helper_float_class_s │ │ │ │ 23762: 00334f7d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 23763: 00673ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 23764: 005467e9 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 23763: 00673ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 23764: 00546819 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 23765: 00291e91 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 23766: 00489895 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 23767: 0064a6d9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 23768: 0059e995 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 23767: 0064a709 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 23768: 0059e9c5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 23769: 00252f39 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 23770: 009c54ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 23771: 004719b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 23772: 0098debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 23773: 0098ffc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 23774: 0099f1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 23775: 0098c878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 23776: 009c6b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 23777: 006883ad 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 23777: 006883dd 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 23778: 009c5964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 23779: 004580e5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 23780: 009c733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 23781: 005425c1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 23781: 005425f1 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 23782: 008ed538 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubb │ │ │ │ - 23783: 0061cf75 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 23783: 0061cfa5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 23784: 009c65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 23785: 0046b555 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 23786: 00264491 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 23787: 00374439 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 23788: 00335291 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ 23789: 008ed328 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubh │ │ │ │ - 23790: 006a588d 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 23790: 006a58bd 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 23791: 009c59b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 23792: 009c6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 23793: 0047fdd5 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 23794: 009945dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 23795: 00669361 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 23795: 00669391 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 23796: 009a0ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 23797: 00638ced 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 23797: 00638d1d 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 23798: 0041fc7d 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 23799: 008f67a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_splati_df │ │ │ │ 23800: 002429a5 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 23801: 0048383d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 23802: 00375859 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 23803: 00999e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 23804: 005a0661 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 23804: 005a0691 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 23805: 009c6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 23806: 008ed3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubw │ │ │ │ 23807: 00990e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 23808: 0036fae9 122 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_vp_compare │ │ │ │ 23809: 0099496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 23810: 009c67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 23811: 003131b1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ @@ -23817,64 +23817,64 @@ │ │ │ │ 23813: 008da850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 23814: 009c738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 23815: 0099e4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 23816: 009c64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 23817: 009c71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 23818: 00378145 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 23819: 00483f61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 23820: 0057b241 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 23820: 0057b271 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 23821: 009a049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 23822: 0063cb25 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 23822: 0063cb55 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 23823: 0046d36d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 23824: 009c7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 23825: 00996418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 23826: 0099769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 23827: 009c58de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 23828: 009938a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 23829: 009c54e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 23830: 003d37ed 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 23831: 006a290d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 23831: 006a293d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 23832: 009c70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 23833: 004a2ce5 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_f │ │ │ │ 23834: 009c5a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 23835: 0054255d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 23836: 006a1dc9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 23837: 00564a61 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 23835: 0054258d 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 23836: 006a1df9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 23837: 00564a91 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 23838: 003ec389 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 23839: 0099b9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 23840: 0068cab9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 23840: 0068cae9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 23841: 004a0bb5 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_nge │ │ │ │ 23842: 009c60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 23843: 009967f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 23844: 0099a8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 23845: 009c6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 23846: 009c67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 23847: 008ec7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ueq │ │ │ │ 23848: 00472cc1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 23849: 0060d861 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 23850: 005973f1 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 23849: 0060d891 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 23850: 00597421 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 23851: 004a08a1 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngl │ │ │ │ 23852: 00996b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 23853: 00598981 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 23853: 005989b1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 23854: 009979cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 23855: 009c6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 23856: 008f3acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhi │ │ │ │ 23857: 00477e89 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 23858: 0042a7dd 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 23859: 004a0ec9 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngt │ │ │ │ 23860: 008a26f8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 23861: 00473561 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 23862: 003e8d3d 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 23863: 005fa821 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 23863: 005fa851 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 23864: 00480a11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 23865: 006ae745 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 23866: 0065f72d 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 23867: 006854a5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 23868: 006106a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 23869: 0064e0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 23865: 006ae775 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 23866: 0065f75d 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 23867: 006854d5 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 23868: 006106d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 23869: 0064e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 23870: 009c6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 23871: 009964d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 23872: 009987f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 23873: 00993230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 23874: 0049b7fd 224 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_d │ │ │ │ 23875: 009969e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 23876: 002fcbe9 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ @@ -23885,327 +23885,327 @@ │ │ │ │ 23881: 009c5a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 23882: 00288849 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 23883: 0045b9c1 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 23884: 0031cddd 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 23885: 003e0cad 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 23886: 009c53a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 23887: 009c6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 23888: 0052e8d9 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 23888: 0052e909 1568 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 23889: 008d8648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 23890: 00990f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 23891: 003fca25 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 23892: 00691b49 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 23893: 0066bd79 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 23892: 00691b79 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 23893: 0066bda9 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 23894: 0049b8dd 220 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_s │ │ │ │ 23895: 00255079 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 23896: 00645ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 23896: 00645f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 23897: 008f3bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msac │ │ │ │ - 23898: 006331f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 23898: 00633225 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 23899: 00991b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 23900: 0098c748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 23901: 009c5332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 23902: 009c5a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 23903: 00663eb9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 23903: 00663ee9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 23904: 003c3cd5 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 23905: 008d7e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 23906: 0099f954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 23907: 0099e080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 23908: 00458649 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 23909: 0060d241 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 23909: 0060d271 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 23910: 0098cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 23911: 004085a5 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 23912: 008e5f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl0 │ │ │ │ 23913: 0098bb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ 23914: 008e5fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl1 │ │ │ │ - 23915: 0054a14d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 23915: 0054a17d 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 23916: 0099c8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ 23917: 008e602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl2 │ │ │ │ - 23918: 0069de91 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 23919: 00637125 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 23918: 0069dec1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 23919: 00637155 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 23920: 00335d5d 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 23921: 009c48cc 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 23922: 009a0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 23923: 0098b1dc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 23924: 00648665 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 23924: 00648695 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 23925: 009c6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 23926: 00408379 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 23927: 00379161 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 23928: 0099d4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 23929: 009c540a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 23930: 009a0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 23931: 008d09a0 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 23932: 00660f05 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 23932: 00660f35 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 23933: 0043f9ed 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 23934: 0099bf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 23935: 008d09d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 23936: 0099d7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 23937: 0069bcdd 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 23938: 005d3f99 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 23937: 0069bd0d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 23938: 005d3fc9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 23939: 008d0a20 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 23940: 008d0ac0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 23941: 0098aeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 23942: 008f1ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_d │ │ │ │ 23943: 009c6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 23944: 009c6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 23945: 006b4ab1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 23945: 006b4ae1 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 23946: 0046aed5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 23947: 0025dd51 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 23948: 00486391 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 23949: 00548b91 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 23949: 00548bc1 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 23950: 009c67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 23951: 004d943d 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 23951: 004d946d 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 23952: 0036a8ad 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 23953: 0099a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 23954: 009c62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 23955: 009c575c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 23956: 009c6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 23957: 00992bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 23958: 00646e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 23959: 00572d31 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 23958: 00646e5d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 23959: 00572d61 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 23960: 009979dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 23961: 002f1705 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 23962: 009c746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 23963: 0046aea5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 23964: 0064a451 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 23964: 0064a481 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 23965: 008f052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_s │ │ │ │ 23966: 00292ed9 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 23967: 009c5238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 23968: 00559311 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 23968: 00559341 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 23969: 0048a811 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 23970: 0046ca61 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 23971: 0098d91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 23972: 005496e1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 23973: 006aedcd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 23972: 00549711 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 23973: 006aedfd 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 23974: 0098e5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 23975: 0057a781 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 23975: 0057a7b1 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 23976: 00999c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 23977: 0062cc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 23977: 0062cc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 23978: 00349e1d 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 23979: 006566a5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 23980: 00633411 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 23979: 006566d5 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 23980: 00633441 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 23981: 0099d2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 23982: 0046c7c9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 23983: 009c54d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 23984: 00998254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 23985: 0065c479 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 23985: 0065c4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 23986: 009c5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 23987: 00991d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 23988: 0046dafd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 23989: 009c6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 23990: 009c6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 23991: 0046ce51 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 23992: 0059c74d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 23992: 0059c77d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 23993: 0046ce91 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 23994: 0046ced5 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 23995: 009c50e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 23996: 009c5b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 23997: 008a2710 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 23998: 00481851 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 23999: 009c6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24000: 0046cf1d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24001: 009c5388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24002: 009c7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24003: 005289ad 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24003: 005289dd 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24004: 009949fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24005: 005732a5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24005: 005732d5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24006: 00999264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24007: 0062a531 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24007: 0062a561 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24008: 009936d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24009: 00902394 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24010: 009c620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24011: 009c7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24012: 00990ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24013: 0065f58d 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24013: 0065f5bd 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24014: 009c60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24015: 009937e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24016: 0061e579 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24017: 00660e45 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24016: 0061e5a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24017: 00660e75 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24018: 004be5f1 66 FUNC GLOBAL DEFAULT 12 helper_msa_bmnzi_b │ │ │ │ 24019: 009c751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24020: 0099c80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24021: 0098c3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24022: 0098e6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24023: 009c5d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24024: 00409365 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24025: 004b9395 1454 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_b │ │ │ │ 24026: 0043dc6d 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24027: 004b9de5 230 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_d │ │ │ │ 24028: 009c507e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24029: 00481cd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24030: 0062ff91 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24030: 0062ffc1 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24031: 00996258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24032: 009c6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24033: 00547ded 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24033: 00547e1d 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24034: 0098d30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24035: 009c669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24036: 004b9945 798 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_h │ │ │ │ 24037: 0048e0c9 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschedule │ │ │ │ 24038: 00403c79 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24039: 0098c758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24040: 00580fb5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24041: 00520459 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24040: 00580fe5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24041: 00520489 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24042: 009c521a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24043: 003fc681 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24044: 004861e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24045: 008f3838 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchiu │ │ │ │ 24046: 009c5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24047: 009c5452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24048: 009c669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24049: 006626c1 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24049: 006626f1 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24050: 0047cf45 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24051: 00996378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24052: 003eb061 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24053: 008ffcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_xcontext │ │ │ │ 24054: 009c6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24055: 0056bf59 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24055: 0056bf89 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24056: 008f7e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_s_df │ │ │ │ 24057: 004b9c65 382 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_w │ │ │ │ - 24058: 005d0af5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24058: 005d0b25 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24059: 0084c4ac 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24060: 0098fc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24061: 009c61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24062: 00607881 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24062: 006078b1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24063: 0047f681 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24064: 0099e010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24065: 009c61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24066: 00610c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24066: 00610c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24067: 00342d8d 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24068: 00672405 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24068: 00672435 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24069: 009c5a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24070: 0099ca5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24071: 0069d161 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24071: 0069d191 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24072: 008d911c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24073: 005fb51d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24073: 005fb54d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24074: 00450529 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24075: 00399211 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24076: 00261ddd 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24077: 0052906d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24077: 0052909d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24078: 009c5934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24079: 0098a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24080: 0046269d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 24081: 005381c1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 24081: 005381f1 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 24082: 003e1b29 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24083: 0099ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24084: 0064600d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24085: 006559bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24086: 00609c45 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24087: 005d0ead 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24088: 006b1471 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24084: 0064603d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24085: 006559ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24086: 00609c75 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24087: 005d0edd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24088: 006b14a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24089: 008d8e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24090: 00661521 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24090: 00661551 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24091: 00231b81 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24092: 009c5b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24093: 00994acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24094: 00996e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24095: 009c6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24096: 006978d9 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24096: 00697909 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24097: 0099bf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24098: 0054e7e1 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24098: 0054e811 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24099: 009c500d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24100: 00309715 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24101: 009c5172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24102: 00253409 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24103: 0098c818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24104: 00996a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24105: 009c6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24106: 009c5bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24107: 008eb8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ole │ │ │ │ 24108: 0099778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24109: 00479049 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24110: 009c7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24111: 009c6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24112: 00674c21 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24112: 00674c51 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24113: 0098aa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24114: 009939f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24115: 00993fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24116: 00608075 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24116: 006080a5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24117: 0099fd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24118: 0069924d 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24118: 0069927d 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24119: 009c5664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24120: 00607fe9 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24120: 00608019 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24121: 009c504d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24122: 0058d3f5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24122: 0058d425 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24123: 009936e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24124: 00999e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ 24125: 008eb7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_olt │ │ │ │ - 24126: 00613419 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24127: 006b2c91 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24126: 00613449 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24127: 006b2cc1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24128: 009c517e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24129: 00991de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24130: 00994b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24131: 004ae365 1496 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_b │ │ │ │ 24132: 009919e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24133: 009985d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24134: 004817a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24135: 004aedc5 300 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_d │ │ │ │ 24136: 009c6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24137: 0099452c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24138: 00401cfd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24139: 009c64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ 24140: 004ae93d 816 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_h │ │ │ │ - 24141: 005bc3ed 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24141: 005bc41d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24142: 003b0381 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24143: 009c7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24144: 009c5608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24145: 00992d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24146: 00990604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24147: 0054a04d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24147: 0054a07d 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24148: 009c6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24149: 00994a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24150: 0098c968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24151: 002b5bd1 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24152: 005ad031 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24152: 005ad061 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24153: 0046b48d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24154: 0099ad04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24155: 0098cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24156: 0099ff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24157: 008ec9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ule │ │ │ │ 24158: 0099efa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24159: 002532a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24160: 0028df29 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24161: 0098e24c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24162: 009c62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24163: 00291cc1 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24164: 006461b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24164: 006461e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24165: 004aec6d 344 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_w │ │ │ │ - 24166: 004f6e8d 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ - 24167: 005bd429 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24166: 004f6ebd 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ + 24167: 005bd459 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24168: 00313061 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24169: 0064a129 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24170: 00641c5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24171: 0060f601 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24169: 0064a159 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24170: 00641c8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24171: 0060f631 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24172: 00402801 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24173: 00607e6d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24173: 00607e9d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24174: 008e8654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcrestart │ │ │ │ 24175: 0098d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24176: 003e10f5 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24177: 0099da6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24178: 009c52ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24179: 0069b191 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24180: 0059efd9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24179: 0069b1c1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24180: 0059f009 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24181: 009972a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24182: 003002e1 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24183: 00692a5d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24183: 00692a8d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24184: 008ec8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ult │ │ │ │ 24185: 00251da9 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24186: 002c2d05 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24187: 009c624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24188: 009c5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24189: 004be585 56 FUNC GLOBAL DEFAULT 12 helper_msa_nori_b │ │ │ │ 24190: 00260335 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24191: 003d4131 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 24192: 00398ea9 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24193: 008f15ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_d │ │ │ │ 24194: 0099fe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24195: 0043cea9 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24196: 006476b9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24196: 006476e9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24197: 008e9020 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_af │ │ │ │ 24198: 009c5384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24199: 003b7c85 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24200: 0068ebf5 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24200: 0068ec25 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24201: 0099516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24202: 009c7728 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24203: 0084c5b4 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24204: 0033f151 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24205: 009c72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24206: 00408cc5 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24207: 00319d2d 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -27,15 +27,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x21bcd4 │ │ │ │ - 0x0000000d (FINI) 0x6b7870 │ │ │ │ + 0x0000000d (FINI) 0x6b78a0 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x81d1e8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1808 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x81d8f8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8958c │ │ │ │ 0x00000006 (SYMTAB) 0x2ac7c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e1f3ed678122b619342c4c42cb678d8ff4357d39 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: bb75acedf0171e72dcbfebefd735bdd984e061e6 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -5}9/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ (0p{&o8d │ │ │ │ s|v#* " │ │ │ │ bM5D3_1: │ │ │ │ #jC._!`&O2 │ │ │ │ x9d.x{9, │ │ │ │ ^n>hv8!Dw │ │ │ │ @@ -24897,15 +24897,15 @@ │ │ │ │ HA# J!IxDzD<0yD │ │ │ │ CLDJDI|DzDyDA#<4 │ │ │ │ 9L:J:I|DzDyD │ │ │ │ 1L1J2I|DzDyD │ │ │ │ I|DzD<4yD │ │ │ │ I|DzD<4yD │ │ │ │ %J&I|DzDA#yD │ │ │ │ -yD Mb#0FK │ │ │ │ +yD Mb#0FL │ │ │ │ JM# I|D │ │ │ │ #0FyDP4L │ │ │ │ FzDA#0FyD │ │ │ │ $J%I|DzDA#yD │ │ │ │ JM# I|D │ │ │ │ #0FyDP4K │ │ │ │ FzDA#0FyD │ │ │ │ @@ -25185,15 +25185,15 @@ │ │ │ │ b"I"H{DyD │ │ │ │ !pa0F&a} │ │ │ │ 3FJFPFAF │ │ │ │ JF9FPF3F │ │ │ │ KBF8FYF{D │ │ │ │ p"3I{DyD │ │ │ │ CF8F*F1F │ │ │ │ -!H2F;FxDf │ │ │ │ +!H2F;FxDg │ │ │ │ F*iHF;F1F │ │ │ │ CF*F9F0F │ │ │ │ IBFKFyD8F │ │ │ │ r3I4H{DyDxD │ │ │ │ FzDM#yD0F │ │ │ │ H{DyDX3xD │ │ │ │ H{DyDl3xD │ │ │ │ @@ -26543,15 +26543,15 @@ │ │ │ │ -I-J FyD-K │ │ │ │ )K*I F{D │ │ │ │ #K$J F$I{DzDyDQ │ │ │ │ "J"I FzD"K │ │ │ │ I'" K0FyD │ │ │ │ I F K!JyD{D │ │ │ │ LX")F|D8F │ │ │ │ -I{DzDyDO │ │ │ │ +I{DzDyDP │ │ │ │ H{DyD 3xD" │ │ │ │ I}DzD##yD │ │ │ │ (5##BF1F │ │ │ │ FAI~D|D2FyD │ │ │ │ F##zDyD(F │ │ │ │ H{DyD@3xD" │ │ │ │ J}DyD##zD │ │ │ │ @@ -26623,15 +26623,15 @@ │ │ │ │ H3F*FIFxD │ │ │ │ ";L(F;I{D|D|3yD │ │ │ │ "/L(F/I{D|D|3yD │ │ │ │ I{D|D|3yD │ │ │ │ I{D|D|3yD │ │ │ │ $I|DaX h │ │ │ │ WKzDWLWO|D │ │ │ │ -RMSN}D(F~DA │ │ │ │ +RMSN}D(F~DB │ │ │ │ LI{DLJyD\h │ │ │ │ !I{D!JyD!O]h │ │ │ │ .I.HyDxD │ │ │ │ HJFSF!FxD │ │ │ │ )I*HyDxD │ │ │ │ ZK0FZJ[I{DzD │ │ │ │ 4K0F4J4I{DzD │ │ │ │ @@ -26906,15 +26906,15 @@ │ │ │ │ JyD(FzD │ │ │ │ I{DzDyD" │ │ │ │ )F:h0FSF │ │ │ │ H{DyD03xD │ │ │ │ -H~D%h,J-I │ │ │ │ FRI}D~D*F │ │ │ │ I{DzDyD! │ │ │ │ -I{DzDyD │ │ │ │ +I{DzDyD! │ │ │ │ I{DzDyD! │ │ │ │ I{DzDyD │ │ │ │ I{DzDyD │ │ │ │ F(I|D}D"F │ │ │ │ F)I{DzD FyD'N │ │ │ │ 'K~D'J'I FzD │ │ │ │ #K#J F#I{DzDyD │ │ │ │ @@ -27431,15 +27431,15 @@ │ │ │ │ H{DyD 3xD@ │ │ │ │ H{DyD 3xD@ │ │ │ │ H{DyD 3xD@ │ │ │ │ L)F |D{ │ │ │ │ #F|L*F)F │ │ │ │ #F2F!F0F{ │ │ │ │ #F[L*F)F │ │ │ │ -F7L)F |D{ │ │ │ │ +F7L)F |Dz │ │ │ │ #F2F!F0F{ │ │ │ │ H{DyD 3xD@ │ │ │ │ iN?"8F~D │ │ │ │ H{DyD 3xD@ │ │ │ │ 4AF@FRFd │ │ │ │ 8T?"@F}D │ │ │ │ oIBF yD │ │ │ │ @@ -27566,15 +27566,15 @@ │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ F F!! FX │ │ │ │ - K2F0F{D;DYhf │ │ │ │ + K2F0F{D;DYhe │ │ │ │ SF*F)F │ │ │ │ 2FSF)F │ │ │ │ ")F8F~D` │ │ │ │ yD h[X|I │ │ │ │ yD h[XgI │ │ │ │ yD h[XYI │ │ │ │ yD h[X instruction: 0xf8cc0c0c │ │ │ │ blmi 362cac │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecb6 │ │ │ │ - subseq fp, r6, r4, asr r0 │ │ │ │ - subeq r8, r9, lr, lsr #27 │ │ │ │ - subeq r8, r9, r4, asr #27 │ │ │ │ + subseq fp, r6, r4, lsl #1 │ │ │ │ + ldrdeq r8, [r9], #-222 @ 0xffffff22 │ │ │ │ + strdeq r8, [r9], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75ef4 <__bss_end__@@Base+0xfe3ae3ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322cdc │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - subseq fp, r6, lr, lsl #19 │ │ │ │ - subeq r1, sl, ip, lsr r7 │ │ │ │ - subeq r1, sl, r6, asr r7 │ │ │ │ + ldrheq fp, [r6], #-158 @ 0xffffff62 │ │ │ │ + subeq r1, sl, ip, ror #14 │ │ │ │ + subeq r1, sl, r6, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f20 <__bss_end__@@Base+0xfe3ae418> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322d08 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - @ instruction: 0x0056ba92 │ │ │ │ - subeq r1, sl, r0, lsr #20 │ │ │ │ - subeq r1, sl, lr, lsr #20 │ │ │ │ + subseq fp, r6, r2, asr #21 │ │ │ │ + subeq r1, sl, r0, asr sl │ │ │ │ + subeq r1, sl, lr, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f4c <__bss_end__@@Base+0xfe3ae444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322d34 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sp, r6, lr, asr r5 │ │ │ │ - subeq r2, sl, ip, asr #10 │ │ │ │ - subeq r2, sl, lr, asr r5 │ │ │ │ + subseq sp, r6, lr, lsl #11 │ │ │ │ + subeq r2, sl, ip, ror r5 │ │ │ │ + subeq r2, sl, lr, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75f78 <__bss_end__@@Base+0xfe3ae470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362d60 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec5c │ │ │ │ - @ instruction: 0x005ab69e │ │ │ │ - subeq r4, sl, r4, asr #28 │ │ │ │ - subeq r4, sl, r0, asr lr │ │ │ │ + subseq fp, sl, lr, asr #13 │ │ │ │ + subeq r4, sl, r4, ror lr │ │ │ │ + subeq r4, sl, r0, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75fa8 <__bss_end__@@Base+0xfe3ae4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362d90 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq sp, sl, r2, lsl r5 │ │ │ │ - subeq r8, sl, r4, ror #15 │ │ │ │ - strdeq r8, [sl], #-116 @ 0xffffff8c │ │ │ │ + subseq sp, sl, r2, asr #10 │ │ │ │ + subeq r8, sl, r4, lsl r8 │ │ │ │ + subeq r8, sl, r4, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed75fd8 <__bss_end__@@Base+0xfe3ae4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322dc0 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [ip], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sp, sl, r2, ror r5 │ │ │ │ - ldrdeq r8, [sl], #-148 @ 0xffffff6c │ │ │ │ - subeq r8, sl, sl, ror #19 │ │ │ │ + subseq sp, sl, r2, lsr #11 │ │ │ │ + subeq r8, sl, r4, lsl #20 │ │ │ │ + subeq r8, sl, sl, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76004 <__bss_end__@@Base+0xfe3ae4fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362dec │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - subseq pc, sl, ip, ror #1 │ │ │ │ - subeq lr, sl, r6, asr r1 │ │ │ │ - subeq lr, sl, sl, ror #2 │ │ │ │ + subseq pc, sl, ip, lsl r1 @ │ │ │ │ + subeq lr, sl, r6, lsl #3 │ │ │ │ + umaaleq lr, sl, sl, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76034 <__bss_end__@@Base+0xfe3ae52c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e1c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 15ce44 │ │ │ │ - ldrheq pc, [sl], #-12 @ │ │ │ │ - subeq lr, sl, r6, lsr #2 │ │ │ │ - subeq lr, sl, sl, lsr r1 │ │ │ │ + subseq pc, sl, ip, ror #1 │ │ │ │ + subeq lr, sl, r6, asr r1 │ │ │ │ + subeq lr, sl, sl, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76064 <__bss_end__@@Base+0xfe3ae55c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e4c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl ffb5ce74 <__bss_end__@@Base+0xff19536c> │ │ │ │ - @ instruction: 0x005af294 │ │ │ │ - strdeq lr, [sl], #-6 │ │ │ │ - subeq lr, sl, sl, lsl #2 │ │ │ │ + subseq pc, sl, r4, asr #5 │ │ │ │ + subeq lr, sl, r6, lsr #2 │ │ │ │ + subeq lr, sl, sl, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76094 <__bss_end__@@Base+0xfe3ae58c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362e7c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl ff55cea4 <__bss_end__@@Base+0xfeb9539c> │ │ │ │ - subseq pc, sl, r4, ror #4 │ │ │ │ - subeq lr, sl, r6, asr #1 │ │ │ │ - subeq lr, sl, r6, asr ip │ │ │ │ + @ instruction: 0x005af294 │ │ │ │ + strdeq lr, [sl], #-6 │ │ │ │ + subeq lr, sl, r6, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed760c4 <__bss_end__@@Base+0xfe3ae5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322eac │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fefdced0 <__bss_end__@@Base+0xfe6153c8> │ │ │ │ - subseq pc, sl, r6, ror #10 │ │ │ │ - subeq pc, sl, r4, ror r5 @ │ │ │ │ - subeq pc, sl, r2, lsl #11 │ │ │ │ + @ instruction: 0x005af596 │ │ │ │ + subeq pc, sl, r4, lsr #11 │ │ │ │ + strheq pc, [sl], #-82 @ 0xffffffae @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed760f0 <__bss_end__@@Base+0xfe3ae5e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362ed8 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl fe9dcf00 <__bss_end__@@Base+0xfe0153f8> │ │ │ │ - ldrsheq pc, [sl], #-164 @ 0xffffff5c @ │ │ │ │ - subeq r2, fp, lr, lsl #18 │ │ │ │ - subeq r2, fp, sl, asr sp │ │ │ │ + subseq pc, sl, r4, lsr #22 │ │ │ │ + subeq r2, fp, lr, lsr r9 │ │ │ │ + subeq r2, fp, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76120 <__bss_end__@@Base+0xfe3ae618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322f08 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe45cf2c <__bss_end__@@Base+0xfda95424> │ │ │ │ - ldrsheq pc, [sl], #-194 @ 0xffffff3e @ │ │ │ │ - subeq r3, fp, ip, lsr #10 │ │ │ │ - subeq r3, fp, lr, asr #10 │ │ │ │ + subseq pc, sl, r2, lsr #26 │ │ │ │ + subeq r3, fp, ip, asr r5 │ │ │ │ + subeq r3, fp, lr, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7614c <__bss_end__@@Base+0xfe3ae644> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 322f34 │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1edcf58 <__bss_end__@@Base+0x1515450> │ │ │ │ - subseq r0, fp, r6, lsr #20 │ │ │ │ - subeq r7, fp, ip, ror r6 │ │ │ │ - subeq r7, fp, sl, lsl #13 │ │ │ │ + subseq r0, fp, r6, asr sl │ │ │ │ + subeq r7, fp, ip, lsr #13 │ │ │ │ + strheq r7, [fp], #-106 @ 0xffffff96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76178 <__bss_end__@@Base+0xfe3ae670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362f60 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - subseq r1, fp, sl, ror #3 │ │ │ │ - ldrdeq r8, [fp], #-112 @ 0xffffff90 │ │ │ │ - subeq r8, fp, r0, ror #15 │ │ │ │ + subseq r1, fp, sl, lsl r2 │ │ │ │ + subeq r8, fp, r0, lsl #16 │ │ │ │ + subeq r8, fp, r0, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed761a8 <__bss_end__@@Base+0xfe3ae6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362f90 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 12dcfb8 <__bss_end__@@Base+0x9154b0> │ │ │ │ - subseq r1, fp, ip, ror #11 │ │ │ │ - subeq r9, fp, lr, ror r5 │ │ │ │ - umaaleq r9, fp, sl, r5 │ │ │ │ + subseq r1, fp, ip, lsl r6 │ │ │ │ + subeq r9, fp, lr, lsr #11 │ │ │ │ + subeq r9, fp, sl, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed761d8 <__bss_end__@@Base+0xfe3ae6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362fc0 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl cdcfe8 <__bss_end__@@Base+0x3154e0> │ │ │ │ - ldrheq r1, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subeq r9, fp, lr, asr #10 │ │ │ │ - subeq r9, fp, sl, ror #10 │ │ │ │ + subseq r1, fp, ip, ror #11 │ │ │ │ + subeq r9, fp, lr, ror r5 │ │ │ │ + umaaleq r9, fp, sl, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76208 <__bss_end__@@Base+0xfe3ae700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362ff0 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ - bl 6dd018 <_IO_stdin_used@@Base+0x257a0> │ │ │ │ - subseq r1, fp, ip, lsl #11 │ │ │ │ - subeq r9, fp, lr, lsl r5 │ │ │ │ - subeq r9, fp, sl, asr r5 │ │ │ │ + bl 6dd018 <_IO_stdin_used@@Base+0x25770> │ │ │ │ + ldrheq r1, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, fp, lr, asr #10 │ │ │ │ + subeq r9, fp, sl, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76238 <__bss_end__@@Base+0xfe3ae730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363020 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b dd048 │ │ │ │ - subseq r1, fp, ip, asr r5 │ │ │ │ - subeq r9, fp, lr, ror #9 │ │ │ │ - subeq r9, fp, lr, asr #11 │ │ │ │ + subseq r1, fp, ip, lsl #11 │ │ │ │ + subeq r9, fp, lr, lsl r5 │ │ │ │ + strdeq r9, [fp], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76268 <__bss_end__@@Base+0xfe3ae760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363050 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eae4 │ │ │ │ - subseq pc, fp, r4, lsr r6 @ │ │ │ │ - ldrdeq fp, [fp], #-30 @ 0xffffffe2 │ │ │ │ - subseq r8, r5, ip, lsl #14 │ │ │ │ + subseq pc, fp, r4, ror #12 │ │ │ │ + subeq fp, fp, lr, lsl #4 │ │ │ │ + subseq r8, r5, ip, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76298 <__bss_end__@@Base+0xfe3ae790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363080 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ff4dd0a8 <__bss_end__@@Base+0xfeb155a0> │ │ │ │ - subseq pc, fp, ip, ror #28 │ │ │ │ - subeq pc, sl, r2, lsr fp @ │ │ │ │ - subeq pc, sl, r6, asr #22 │ │ │ │ + @ instruction: 0x005bfe9c │ │ │ │ + subeq pc, sl, r2, ror #22 │ │ │ │ + subeq pc, sl, r6, ror fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed762c8 <__bss_end__@@Base+0xfe3ae7c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3630b0 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b feedd0d8 <__bss_end__@@Base+0xfe5155d0> │ │ │ │ - subseq pc, fp, ip, lsr lr @ │ │ │ │ - subeq sp, fp, sl, lsr #9 │ │ │ │ - strheq sp, [fp], #-70 @ 0xffffffba │ │ │ │ + subseq pc, fp, ip, ror #28 │ │ │ │ + ldrdeq sp, [fp], #-74 @ 0xffffffb6 │ │ │ │ + subeq sp, fp, r6, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed762f8 <__bss_end__@@Base+0xfe3ae7f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3630e0 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b fe8dd108 <__bss_end__@@Base+0xfdf15600> │ │ │ │ - subseq pc, fp, ip, lsl #28 │ │ │ │ - subeq sp, fp, sl, ror r4 │ │ │ │ - umaaleq sp, fp, lr, r4 │ │ │ │ + subseq pc, fp, ip, lsr lr @ │ │ │ │ + subeq sp, fp, sl, lsr #9 │ │ │ │ + subeq sp, fp, lr, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76328 <__bss_end__@@Base+0xfe3ae820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363110 │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b fe2dd138 <__bss_end__@@Base+0xfd915630> │ │ │ │ - ldrsbeq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - subeq sp, fp, sl, asr #8 │ │ │ │ - subeq sp, fp, sl, lsl #9 │ │ │ │ + subseq pc, fp, ip, lsl #28 │ │ │ │ + subeq sp, fp, sl, ror r4 │ │ │ │ + strheq sp, [fp], #-74 @ 0xffffffb6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76358 <__bss_end__@@Base+0xfe3ae850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3140 │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - subseq pc, fp, ip, lsr #27 │ │ │ │ - strdeq ip, [fp], #-242 @ 0xffffff0e │ │ │ │ - subeq sp, fp, r8, asr #9 │ │ │ │ + ldrsbeq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + subeq sp, fp, r2, lsr #32 │ │ │ │ + strdeq sp, [fp], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7638c <__bss_end__@@Base+0xfe3ae884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3174 │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - subseq pc, fp, r8, ror sp @ │ │ │ │ - strheq ip, [fp], #-254 @ 0xffffff02 │ │ │ │ - umaaleq sp, fp, r4, r4 │ │ │ │ + subseq pc, fp, r8, lsr #27 │ │ │ │ + subeq ip, fp, lr, ror #31 │ │ │ │ + subeq sp, fp, r4, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed763c0 <__bss_end__@@Base+0xfe3ae8b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a31a8 │ │ │ │ rscscs pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - subseq pc, fp, r4, asr #26 │ │ │ │ - subeq ip, fp, sl, lsl #31 │ │ │ │ - subeq sp, fp, r0, lsl #9 │ │ │ │ + subseq pc, fp, r4, ror sp @ │ │ │ │ + strheq ip, [fp], #-250 @ 0xffffff06 │ │ │ │ + strheq sp, [fp], #-64 @ 0xffffffc0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed763f4 <__bss_end__@@Base+0xfe3ae8ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3631dc │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b 95d204 │ │ │ │ - subseq r2, ip, ip, asr r1 │ │ │ │ - subeq sp, fp, lr, ror r3 │ │ │ │ - subeq sp, fp, sl, lsl #7 │ │ │ │ + subseq r2, ip, ip, lsl #3 │ │ │ │ + subeq sp, fp, lr, lsr #7 │ │ │ │ + strheq sp, [fp], #-58 @ 0xffffffc6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76424 <__bss_end__@@Base+0xfe3ae91c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36320c │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ b 35d234 │ │ │ │ - subseq r2, ip, ip, lsr #2 │ │ │ │ - subeq sp, fp, lr, asr #6 │ │ │ │ - subeq sp, fp, r2, ror r3 │ │ │ │ + subseq r2, ip, ip, asr r1 │ │ │ │ + subeq sp, fp, lr, ror r3 │ │ │ │ + subeq sp, fp, r2, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76454 <__bss_end__@@Base+0xfe3ae94c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36323c │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9ee │ │ │ │ - subseq r2, ip, r6, asr #11 │ │ │ │ - strheq r2, [fp], #-132 @ 0xffffff7c │ │ │ │ - subeq r2, fp, r8, asr #17 │ │ │ │ + ldrsheq r2, [ip], #-86 @ 0xffffffaa │ │ │ │ + subeq r2, fp, r4, ror #17 │ │ │ │ + strdeq r2, [fp], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76484 <__bss_end__@@Base+0xfe3ae97c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36326c │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x005c2594 │ │ │ │ - subeq r2, ip, lr, lsr sl │ │ │ │ - subeq r2, ip, sl, ror #21 │ │ │ │ + subseq r2, ip, r4, asr #11 │ │ │ │ + subeq r2, ip, lr, ror #20 │ │ │ │ + subeq r2, ip, sl, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed764b4 <__bss_end__@@Base+0xfe3ae9ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36329c │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9be │ │ │ │ - ldrheq r2, [ip], #-188 @ 0xffffff44 │ │ │ │ - subeq r4, ip, r6, ror #13 │ │ │ │ - strdeq r4, [ip], #-100 @ 0xffffff9c │ │ │ │ + subseq r2, ip, ip, ror #23 │ │ │ │ + subeq r4, ip, r6, lsl r7 │ │ │ │ + subeq r4, ip, r4, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed764e4 <__bss_end__@@Base+0xfe3ae9dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3632cc │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmib r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r2, [ip], #-252 @ 0xffffff04 │ │ │ │ - ldrdeq r5, [ip], #-50 @ 0xffffffce │ │ │ │ - subeq r5, ip, r2, ror #7 │ │ │ │ + subseq r3, ip, ip │ │ │ │ + subeq r5, ip, r2, lsl #8 │ │ │ │ + subeq r5, ip, r2, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76514 <__bss_end__@@Base+0xfe3aea0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3632fc │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e98e │ │ │ │ - subseq r3, ip, r6, lsr #28 │ │ │ │ - subeq ip, ip, r8, lsl #1 │ │ │ │ - umaaleq ip, ip, r0, r0 │ │ │ │ + subseq r3, ip, r6, asr lr │ │ │ │ + strheq ip, [ip], #-8 │ │ │ │ + subeq ip, ip, r0, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76544 <__bss_end__@@Base+0xfe3aea3c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36332c │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldmdb r4!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, ip, r8, lsl #9 │ │ │ │ - subeq r4, sp, r6, asr #2 │ │ │ │ - subeq r4, sp, r6, asr r1 │ │ │ │ + ldrheq r5, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subeq r4, sp, r6, ror r1 │ │ │ │ + subeq r4, sp, r6, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76574 <__bss_end__@@Base+0xfe3aea6c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32335c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, ip, sl, lsl #22 │ │ │ │ - subeq r6, sp, r0, lsl #6 │ │ │ │ - subeq r6, sp, sl, lsl r3 │ │ │ │ + subseq r5, ip, sl, lsr fp │ │ │ │ + subeq r6, sp, r0, lsr r3 │ │ │ │ + subeq r6, sp, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed765a0 <__bss_end__@@Base+0xfe3aea98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323388 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r6, ip, lr, lsr #1 │ │ │ │ - subeq r1, sl, r8, lsr r1 │ │ │ │ - subeq r1, sl, r2, asr r1 │ │ │ │ + ldrsbeq r6, [ip], #-14 │ │ │ │ + subeq r1, sl, r8, ror #2 │ │ │ │ + subeq r1, sl, r2, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed765cc <__bss_end__@@Base+0xfe3aeac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3633b4 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldmdb r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r6, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subeq ip, sl, sl, ror #21 │ │ │ │ - subeq r7, sp, sl, asr sp │ │ │ │ + subseq r6, ip, r8, ror #7 │ │ │ │ + subeq ip, sl, sl, lsl fp │ │ │ │ + subeq r7, sp, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed765fc <__bss_end__@@Base+0xfe3aeaf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3633e4 │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ ldmdb r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r6, ip, r8, lsl #7 │ │ │ │ - subeq r7, sp, lr, lsl #26 │ │ │ │ - ldrdeq r8, [sl], #-42 @ 0xffffffd6 │ │ │ │ + ldrheq r6, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subeq r7, sp, lr, lsr sp │ │ │ │ + subeq r8, sl, sl, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7662c <__bss_end__@@Base+0xfe3aeb24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363414 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e902 │ │ │ │ - subseq r6, ip, sl, asr r7 │ │ │ │ - ldrdeq r2, [fp], #-108 @ 0xffffff94 │ │ │ │ - subeq r2, fp, ip, lsr #14 │ │ │ │ + subseq r6, ip, sl, lsl #15 │ │ │ │ + subeq r2, fp, ip, lsl #14 │ │ │ │ + subeq r2, fp, ip, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7665c <__bss_end__@@Base+0xfe3aeb54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363444 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8ea │ │ │ │ - subseq r6, ip, sl, lsr #14 │ │ │ │ - subeq r2, fp, ip, lsr #13 │ │ │ │ - strdeq r2, [fp], #-108 @ 0xffffff94 │ │ │ │ + subseq r6, ip, sl, asr r7 │ │ │ │ + ldrdeq r2, [fp], #-108 @ 0xffffff94 │ │ │ │ + subeq r2, fp, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7668c <__bss_end__@@Base+0xfe3aeb84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363474 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldm r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r6, ip, r8, lsl sl │ │ │ │ - subeq ip, sl, sl, lsr #20 │ │ │ │ - umaaleq r7, sp, sl, ip │ │ │ │ + subseq r6, ip, r8, asr #20 │ │ │ │ + subeq ip, sl, sl, asr sl │ │ │ │ + subeq r7, sp, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed766bc <__bss_end__@@Base+0xfe3aebb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3634a4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldm r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r6, ip, r8, ror #19 │ │ │ │ - subeq pc, sl, lr, lsl #14 │ │ │ │ - subeq pc, sl, r2, lsr #14 │ │ │ │ + subseq r6, ip, r8, lsl sl │ │ │ │ + subeq pc, sl, lr, lsr r7 @ │ │ │ │ + subeq pc, sl, r2, asr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed766ec <__bss_end__@@Base+0xfe3aebe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3634d4 │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a2 │ │ │ │ - ldrheq r6, [ip], #-154 @ 0xffffff66 │ │ │ │ - subeq r9, sp, r8, asr #16 │ │ │ │ - subeq r9, sp, r8, lsr fp │ │ │ │ + subseq r6, ip, sl, ror #19 │ │ │ │ + subeq r9, sp, r8, ror r8 │ │ │ │ + subeq r9, sp, r8, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7671c <__bss_end__@@Base+0xfe3aec14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363504 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - subseq r6, ip, sl, lsl #19 │ │ │ │ - umaaleq r8, sl, r0, r2 │ │ │ │ - subeq r8, sl, r4, lsr #5 │ │ │ │ + ldrheq r6, [ip], #-154 @ 0xffffff66 │ │ │ │ + subeq r8, sl, r0, asr #5 │ │ │ │ + ldrdeq r8, [sl], #-36 @ 0xffffffdc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7674c <__bss_end__@@Base+0xfe3aec44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363534 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ ldmda r0!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r7, ip, r4, asr #2 │ │ │ │ - subeq pc, sl, lr, ror r6 @ │ │ │ │ - umaaleq pc, sl, r2, r6 @ │ │ │ │ + subseq r7, ip, r4, ror r1 │ │ │ │ + subeq pc, sl, lr, lsr #13 │ │ │ │ + subeq pc, sl, r2, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7677c <__bss_end__@@Base+0xfe3aec74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363564 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e85a │ │ │ │ - subseq r8, ip, sl, lsl r4 │ │ │ │ - subeq r0, sl, ip, asr pc │ │ │ │ - ldrdeq r7, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subseq r8, ip, sl, asr #8 │ │ │ │ + subeq r0, sl, ip, lsl #31 │ │ │ │ + subeq r7, sp, r8, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed767ac <__bss_end__@@Base+0xfe3aeca4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363594 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e842 │ │ │ │ - subseq r8, ip, sl, ror #7 │ │ │ │ - subeq r0, sl, ip, lsr #30 │ │ │ │ - subeq r0, sl, r4, asr #30 │ │ │ │ + subseq r8, ip, sl, lsl r4 │ │ │ │ + subeq r0, sl, ip, asr pc │ │ │ │ + subeq r0, sl, r4, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed767dc <__bss_end__@@Base+0xfe3aecd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3635c4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmda r8!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r8, ip, r0, asr #15 │ │ │ │ - subeq pc, sl, lr, ror #11 │ │ │ │ - subeq pc, sl, r2, lsl #12 │ │ │ │ + ldrsheq r8, [ip], #-112 @ 0xffffff90 │ │ │ │ + subeq pc, sl, lr, lsl r6 @ │ │ │ │ + subeq pc, sl, r2, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7680c <__bss_end__@@Base+0xfe3aed04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3635f4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldmda r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r8, ip, r8, ror #19 │ │ │ │ - strheq pc, [sl], #-94 @ 0xffffffa2 @ │ │ │ │ - ldrdeq pc, [sl], #-82 @ 0xffffffae │ │ │ │ + subseq r8, ip, r8, lsl sl │ │ │ │ + subeq pc, sl, lr, ror #11 │ │ │ │ + subeq pc, sl, r2, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7683c <__bss_end__@@Base+0xfe3aed34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363624 │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00f8f7fc │ │ │ │ - ldrheq r8, [ip], #-152 @ 0xffffff68 │ │ │ │ - strdeq sl, [lr], #-186 @ 0xffffff46 │ │ │ │ - subeq sl, lr, r2, lsr #24 │ │ │ │ + subseq r8, ip, r8, ror #19 │ │ │ │ + subeq sl, lr, sl, lsr #24 │ │ │ │ + subeq sl, lr, r2, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7686c <__bss_end__@@Base+0xfe3aed64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363654 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00e0f7fc │ │ │ │ - ldrsbeq r8, [ip], #-236 @ 0xffffff14 │ │ │ │ - subeq pc, sl, lr, asr r5 @ │ │ │ │ - subeq pc, sl, r2, ror r5 @ │ │ │ │ + subseq r8, ip, ip, lsl #30 │ │ │ │ + subeq pc, sl, lr, lsl #11 │ │ │ │ + subeq pc, sl, r2, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7689c <__bss_end__@@Base+0xfe3aed94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363684 │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efca │ │ │ │ - subseq r8, ip, lr, lsr #29 │ │ │ │ - ldrdeq fp, [lr], #-80 @ 0xffffffb0 │ │ │ │ - subeq fp, lr, r8, ror #11 │ │ │ │ + ldrsbeq r8, [ip], #-238 @ 0xffffff12 │ │ │ │ + subeq fp, lr, r0, lsl #12 │ │ │ │ + subeq fp, lr, r8, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed768cc <__bss_end__@@Base+0xfe3aedc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3636b4 │ │ │ │ eorvs pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00b0f7fc │ │ │ │ - subseq r8, ip, ip, ror lr │ │ │ │ - umaaleq fp, lr, sl, r4 │ │ │ │ - ldrdeq fp, [lr], #-90 @ 0xffffffa6 │ │ │ │ + subseq r8, ip, ip, lsr #29 │ │ │ │ + subeq fp, lr, sl, asr #9 │ │ │ │ + subeq fp, lr, sl, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed768fc <__bss_end__@@Base+0xfe3aedf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3636e4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef9a │ │ │ │ - subseq r8, ip, lr, asr #28 │ │ │ │ - strheq r8, [sl], #-0 │ │ │ │ - subeq r8, sl, r4, asr #1 │ │ │ │ + subseq r8, ip, lr, ror lr │ │ │ │ + subeq r8, sl, r0, ror #1 │ │ │ │ + strdeq r8, [sl], #-4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed7692c <__bss_end__@@Base+0xfe3aee24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b 15d734 │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ bllt 185d744 <__bss_end__@@Base+0xe95c3c> │ │ │ │ - subeq fp, lr, r2, lsr #11 │ │ │ │ + ldrdeq fp, [lr], #-82 @ 0xffffffae │ │ │ │ rsbeq fp, sl, lr, asr r3 │ │ │ │ andeq r4, r0, r8, asr #17 │ │ │ │ - subeq fp, lr, r2, lsr #11 │ │ │ │ + ldrdeq fp, [lr], #-82 @ 0xffffffae │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7696c <__bss_end__@@Base+0xfe3aee64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363754 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef62 │ │ │ │ - subseq r9, ip, lr, asr r2 │ │ │ │ - subeq r0, sl, ip, ror #26 │ │ │ │ - subeq r0, sl, r4, lsl #27 │ │ │ │ + subseq r9, ip, lr, lsl #5 │ │ │ │ + umaaleq r0, sl, ip, sp │ │ │ │ + strheq r0, [sl], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7699c <__bss_end__@@Base+0xfe3aee94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323784 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x004af7fc │ │ │ │ - subseq sl, ip, r6, lsr #13 │ │ │ │ - subeq r8, sl, r0, lsl r0 │ │ │ │ - subeq r8, sl, r6, lsr #32 │ │ │ │ + ldrsbeq sl, [ip], #-102 @ 0xffffff9a │ │ │ │ + subeq r8, sl, r0, asr #32 │ │ │ │ + subeq r8, sl, r6, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed769c8 <__bss_end__@@Base+0xfe3aeec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3637b0 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0032f7fc │ │ │ │ - @ instruction: 0x005ca794 │ │ │ │ - subeq r0, pc, r6, ror #25 │ │ │ │ - strdeq r0, [pc], #-202 @ │ │ │ │ + subseq sl, ip, r4, asr #15 │ │ │ │ + subeq r0, pc, r6, lsl sp @ │ │ │ │ + subeq r0, pc, sl, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed769f8 <__bss_end__@@Base+0xfe3aeef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3637e0 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x001af7fc │ │ │ │ - subseq sl, ip, r4, ror #14 │ │ │ │ - strheq r0, [pc], #-198 @ │ │ │ │ - ldrdeq r0, [pc], #-206 @ │ │ │ │ + @ instruction: 0x005ca794 │ │ │ │ + subeq r0, pc, r6, ror #25 │ │ │ │ + subeq r0, pc, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a28 <__bss_end__@@Base+0xfe3aef20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363810 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0002f7fc │ │ │ │ - subseq sl, ip, r4, lsr r7 │ │ │ │ - subeq r0, pc, r6, lsl #25 │ │ │ │ - subeq r0, pc, r2, asr #25 │ │ │ │ + subseq sl, ip, r4, ror #14 │ │ │ │ + strheq r0, [pc], #-198 @ │ │ │ │ + strdeq r0, [pc], #-194 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a58 <__bss_end__@@Base+0xfe3aef50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323840 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr12, cr12, {7} @ │ │ │ │ - subseq sl, ip, r6, lsl #30 │ │ │ │ - subeq r0, sl, r0, lsl #25 │ │ │ │ - umaaleq r0, sl, sl, ip │ │ │ │ + subseq sl, ip, r6, lsr pc │ │ │ │ + strheq r0, [sl], #-192 @ 0xffffff40 │ │ │ │ + subeq r0, sl, sl, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76a84 <__bss_end__@@Base+0xfe3aef7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36386c │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - ldrsbeq sl, [ip], #-232 @ 0xffffff18 │ │ │ │ - umaaleq r2, pc, r6, pc @ │ │ │ │ - subeq r2, pc, r6, lsr #31 │ │ │ │ + subseq sl, ip, r8, lsl #30 │ │ │ │ + subeq r2, pc, r6, asr #31 │ │ │ │ + ldrdeq r2, [pc], #-246 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ab4 <__bss_end__@@Base+0xfe3aefac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32389c │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - subseq fp, ip, r6, ror sl │ │ │ │ - subeq r8, pc, ip, asr #29 │ │ │ │ - subeq r8, pc, lr, lsl #30 │ │ │ │ + subseq fp, ip, r6, lsr #21 │ │ │ │ + strdeq r8, [pc], #-236 @ │ │ │ │ + subeq r8, pc, lr, lsr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ae0 <__bss_end__@@Base+0xfe3aefd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3638c8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eea8 │ │ │ │ - subseq fp, ip, sl, asr #20 │ │ │ │ - strdeq r0, [sl], #-184 @ 0xffffff48 │ │ │ │ - subeq r0, sl, r0, lsl ip │ │ │ │ + subseq fp, ip, sl, ror sl │ │ │ │ + subeq r0, sl, r8, lsr #24 │ │ │ │ + subeq r0, sl, r0, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b10 <__bss_end__@@Base+0xfe3af008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3638f8 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee90 │ │ │ │ - subseq ip, ip, lr, lsr #12 │ │ │ │ - strdeq ip, [pc], #-16 @ │ │ │ │ - subeq ip, pc, ip, ror #5 │ │ │ │ + subseq ip, ip, lr, asr r6 │ │ │ │ + subeq ip, pc, r0, lsr #4 │ │ │ │ + subeq ip, pc, ip, lsl r3 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b40 <__bss_end__@@Base+0xfe3af038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363928 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - subseq ip, ip, ip, asr r7 │ │ │ │ - ldrdeq ip, [pc], #-138 @ │ │ │ │ - subeq ip, pc, sl, ror #17 │ │ │ │ + subseq ip, ip, ip, lsl #15 │ │ │ │ + subeq ip, pc, sl, lsl #18 │ │ │ │ + subeq ip, pc, sl, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76b70 <__bss_end__@@Base+0xfe3af068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363958 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 2, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - subseq sp, ip, r0, asr #32 │ │ │ │ - subeq sp, sl, sl, ror #11 │ │ │ │ - subeq r1, ip, r2, lsl r9 │ │ │ │ + subseq sp, ip, r0, ror r0 │ │ │ │ + subeq sp, sl, sl, lsl r6 │ │ │ │ + subeq r1, ip, r2, asr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ba0 <__bss_end__@@Base+0xfe3af098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363988 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ mcr 7, 2, pc, cr6, cr12, {7} @ │ │ │ │ - subseq sp, ip, r0, lsl r0 │ │ │ │ - strheq sp, [sl], #-90 @ 0xffffffa6 │ │ │ │ - subeq r1, ip, r2, ror #17 │ │ │ │ + subseq sp, ip, r0, asr #32 │ │ │ │ + subeq sp, sl, sl, ror #11 │ │ │ │ + subeq r1, ip, r2, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76bd0 <__bss_end__@@Base+0xfe3af0c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3639b8 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mcr 7, 1, pc, cr14, cr12, {7} @ │ │ │ │ - subseq ip, ip, r0, ror #31 │ │ │ │ - subeq sp, sl, sl, lsl #11 │ │ │ │ - strheq r1, [ip], #-130 @ 0xffffff7e │ │ │ │ + subseq sp, ip, r0, lsl r0 │ │ │ │ + strheq sp, [sl], #-90 @ 0xffffffa6 │ │ │ │ + subeq r1, ip, r2, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c00 <__bss_end__@@Base+0xfe3af0f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3639e8 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mrc 7, 0, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - @ instruction: 0x005cdd98 │ │ │ │ - subeq lr, pc, lr, asr r9 @ │ │ │ │ - strheq lr, [pc], #-158 @ │ │ │ │ + subseq sp, ip, r8, asr #27 │ │ │ │ + subeq lr, pc, lr, lsl #19 │ │ │ │ + subeq lr, pc, lr, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c30 <__bss_end__@@Base+0xfe3af128> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323a18 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr0, cr12, {7} @ │ │ │ │ - subseq lr, ip, sl, asr #8 │ │ │ │ - subseq r0, r0, r8, asr #28 │ │ │ │ - subeq r0, fp, lr, ror lr │ │ │ │ + subseq lr, ip, sl, ror r4 │ │ │ │ + subseq r0, r0, r8, ror lr │ │ │ │ + subeq r0, fp, lr, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c5c <__bss_end__@@Base+0xfe3af154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363a44 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edea │ │ │ │ - subseq r3, sp, r0, lsl lr │ │ │ │ - strdeq sp, [sl], #-78 @ 0xffffffb2 │ │ │ │ - subeq sp, sl, r4, lsl r5 │ │ │ │ + subseq r3, sp, r0, asr #28 │ │ │ │ + subeq sp, sl, lr, lsr #10 │ │ │ │ + subeq sp, sl, r4, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76c8c <__bss_end__@@Base+0xfe3af184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363a74 │ │ │ │ adcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edd2 │ │ │ │ - subseq r3, sp, r0, ror #31 │ │ │ │ - subseq r2, r0, sl, ror #13 │ │ │ │ - subseq r2, r0, r4, lsl #14 │ │ │ │ + subseq r4, sp, r0, lsl r0 │ │ │ │ + subseq r2, r0, sl, lsl r7 │ │ │ │ + subseq r2, r0, r4, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76cbc <__bss_end__@@Base+0xfe3af1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363aa4 │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldc 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - subseq r4, sp, r4, lsr #16 │ │ │ │ - strdeq ip, [sl], #-58 @ 0xffffffc6 │ │ │ │ - subeq r7, sp, sl, ror #12 │ │ │ │ + subseq r4, sp, r4, asr r8 │ │ │ │ + subeq ip, sl, sl, lsr #8 │ │ │ │ + umaaleq r7, sp, sl, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76cec <__bss_end__@@Base+0xfe3af1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363ad4 │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda2 │ │ │ │ - ldrsheq r4, [sp], #-118 @ 0xffffff8a │ │ │ │ - subseq r6, r0, r0, lsl #23 │ │ │ │ - subseq r6, r0, r0, ror ip │ │ │ │ + subseq r4, sp, r6, lsr #16 │ │ │ │ + ldrheq r6, [r0], #-176 @ 0xffffff50 │ │ │ │ + subseq r6, r0, r0, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d1c <__bss_end__@@Base+0xfe3af214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b04 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8a │ │ │ │ - subseq r4, sp, r6, asr #15 │ │ │ │ - strheq r0, [sl], #-156 @ 0xffffff64 │ │ │ │ - ldrdeq r0, [sl], #-148 @ 0xffffff6c │ │ │ │ + ldrsheq r4, [sp], #-118 @ 0xffffff8a │ │ │ │ + subeq r0, sl, ip, ror #19 │ │ │ │ + subeq r0, sl, r4, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d4c <__bss_end__@@Base+0xfe3af244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b34 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldcl 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ - subseq r4, sp, r0, lsr #27 │ │ │ │ - subeq pc, sl, lr, ror r0 @ │ │ │ │ - umaaleq pc, sl, r2, r0 @ │ │ │ │ + ldrsbeq r4, [sp], #-208 @ 0xffffff30 │ │ │ │ + subeq pc, sl, lr, lsr #1 │ │ │ │ + subeq pc, sl, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76d7c <__bss_end__@@Base+0xfe3af274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b64 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed5a │ │ │ │ - subseq r4, sp, r2, ror sp │ │ │ │ - subeq r7, sl, r0, lsr ip │ │ │ │ - subeq r7, sl, r4, asr #24 │ │ │ │ + subseq r4, sp, r2, lsr #27 │ │ │ │ + subeq r7, sl, r0, ror #24 │ │ │ │ + subeq r7, sl, r4, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76dac <__bss_end__@@Base+0xfe3af2a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363b94 │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - ldrheq r5, [sp], #-32 @ 0xffffffe0 │ │ │ │ - @ instruction: 0x0050999a │ │ │ │ - subseq sl, r0, r2, ror #17 │ │ │ │ + subseq r5, sp, r0, ror #5 │ │ │ │ + subseq r9, r0, sl, asr #19 │ │ │ │ + subseq sl, r0, r2, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ddc <__bss_end__@@Base+0xfe3af2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363bc4 │ │ │ │ rsbsmi pc, pc, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrsbeq r5, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subeq r4, sp, r2, lsl #27 │ │ │ │ - subseq fp, r0, r6, lsl #23 │ │ │ │ + subseq r5, sp, ip, lsl #10 │ │ │ │ + strheq r4, [sp], #-210 @ 0xffffff2e │ │ │ │ + ldrheq fp, [r0], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e0c <__bss_end__@@Base+0xfe3af304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363bf4 │ │ │ │ addsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [r0, #-1008] @ 0xfffffc10 │ │ │ │ - subseq r5, sp, ip, lsr #9 │ │ │ │ - subeq r4, sp, r2, asr sp │ │ │ │ - subseq fp, r0, r6, asr fp │ │ │ │ + ldrsbeq r5, [sp], #-76 @ 0xffffffb4 │ │ │ │ + subeq r4, sp, r2, lsl #27 │ │ │ │ + subseq fp, r0, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e3c <__bss_end__@@Base+0xfe3af334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c24 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldcl 7, cr15, [r8], #1008 @ 0x3f0 │ │ │ │ - subseq r5, sp, r0, asr r8 │ │ │ │ - ldrheq lr, [r0], #-54 @ 0xffffffca │ │ │ │ - @ instruction: 0x0050e592 │ │ │ │ + subseq r5, sp, r0, lsl #17 │ │ │ │ + subseq lr, r0, r6, ror #7 │ │ │ │ + subseq lr, r0, r2, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e6c <__bss_end__@@Base+0xfe3af364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c54 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ stcl 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq r5, sp, r0, lsr #16 │ │ │ │ - subseq lr, r0, r6, lsl #7 │ │ │ │ - subseq lr, r0, lr, ror r5 │ │ │ │ + subseq r5, sp, r0, asr r8 │ │ │ │ + ldrheq lr, [r0], #-54 @ 0xffffffca │ │ │ │ + subseq lr, r0, lr, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76e9c <__bss_end__@@Base+0xfe3af394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363c84 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecca │ │ │ │ - ldrheq r5, [sp], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, sl, lr, lsr #30 │ │ │ │ - subeq lr, sl, r4, asr #30 │ │ │ │ + subseq r5, sp, r0, ror #25 │ │ │ │ + subeq lr, sl, lr, asr pc │ │ │ │ + subeq lr, sl, r4, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76ecc <__bss_end__@@Base+0xfe3af3c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363cb4 │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq r5, sp, r0, lsl #25 │ │ │ │ - subseq pc, r0, r6, asr #23 │ │ │ │ - ldrsbeq pc, [r0], #-178 @ 0xffffff4e @ │ │ │ │ + ldrheq r5, [sp], #-192 @ 0xffffff40 │ │ │ │ + ldrsheq pc, [r0], #-182 @ 0xffffff4a @ │ │ │ │ + subseq pc, r0, r2, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76efc <__bss_end__@@Base+0xfe3af3f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363ce4 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec9a │ │ │ │ - subseq r6, sp, r2, lsl r1 │ │ │ │ - subseq r4, r1, ip, asr #24 │ │ │ │ - subseq r4, r1, r4, ror sp │ │ │ │ + subseq r6, sp, r2, asr #2 │ │ │ │ + subseq r4, r1, ip, ror ip │ │ │ │ + subseq r4, r1, r4, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f2c <__bss_end__@@Base+0xfe3af424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363d14 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec82 │ │ │ │ - subseq r6, sp, r2, ror #1 │ │ │ │ - subseq r4, r1, ip, lsl ip │ │ │ │ - subseq r4, r1, r4, ror #26 │ │ │ │ + subseq r6, sp, r2, lsl r1 │ │ │ │ + subseq r4, r1, ip, asr #24 │ │ │ │ + @ instruction: 0x00514d94 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f5c <__bss_end__@@Base+0xfe3af454> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363d44 │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stcl 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - subseq r6, sp, r4, lsl #4 │ │ │ │ - subseq r4, r1, lr, lsr pc │ │ │ │ - subseq r7, r2, lr, asr #2 │ │ │ │ + subseq r6, sp, r4, lsr r2 │ │ │ │ + subseq r4, r1, lr, ror #30 │ │ │ │ + subseq r7, r2, lr, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76f8c <__bss_end__@@Base+0xfe3af484> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323d74 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r2, cr12 @ │ │ │ │ - subseq r6, sp, sl, lsl #9 │ │ │ │ - ldrsbeq r5, [r1], #-68 @ 0xffffffbc │ │ │ │ - subseq r5, r1, r2, ror #9 │ │ │ │ + ldrheq r6, [sp], #-74 @ 0xffffffb6 │ │ │ │ + subseq r5, r1, r4, lsl #10 │ │ │ │ + subseq r5, r1, r2, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76fb8 <__bss_end__@@Base+0xfe3af4b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323da0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - subseq r6, sp, r2, lsl r5 │ │ │ │ - subeq r0, sl, r0, lsr #14 │ │ │ │ - subeq r0, sl, sl, lsr r7 │ │ │ │ + subseq r6, sp, r2, asr #10 │ │ │ │ + subeq r0, sl, r0, asr r7 │ │ │ │ + subeq r0, sl, sl, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed76fe4 <__bss_end__@@Base+0xfe3af4dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363dcc │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec26 │ │ │ │ - subseq r6, sp, r6, ror #9 │ │ │ │ - ldrheq r5, [r1], #-100 @ 0xffffff9c │ │ │ │ - ldrsbeq r5, [r1], #-100 @ 0xffffff9c │ │ │ │ + subseq r6, sp, r6, lsl r5 │ │ │ │ + subseq r5, r1, r4, ror #13 │ │ │ │ + subseq r5, r1, r4, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77014 <__bss_end__@@Base+0xfe3af50c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363dfc │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stc 7, cr15, [ip], {252} @ 0xfc │ │ │ │ - ldrheq r6, [sp], #-68 @ 0xffffffbc │ │ │ │ - subseq r5, r1, r2, lsl #13 │ │ │ │ - subseq r4, r1, r2, asr #31 │ │ │ │ + subseq r6, sp, r4, ror #9 │ │ │ │ + ldrheq r5, [r1], #-98 @ 0xffffff9e │ │ │ │ + ldrsheq r4, [r1], #-242 @ 0xffffff0e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77044 <__bss_end__@@Base+0xfe3af53c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323e2c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fffdde4c <__bss_end__@@Base+0xff616344> │ │ │ │ - subseq r6, sp, r6, asr #16 │ │ │ │ - umaaleq r0, sl, r4, r6 │ │ │ │ - subeq r6, sp, r2, lsl fp │ │ │ │ + subseq r6, sp, r6, ror r8 │ │ │ │ + subeq r0, sl, r4, asr #13 │ │ │ │ + subeq r6, sp, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77070 <__bss_end__@@Base+0xfe3af568> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363e58 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe0 │ │ │ │ - subseq r6, sp, sl, lsl r8 │ │ │ │ - subeq r0, sl, r8, ror #12 │ │ │ │ - subeq r0, sl, r0, lsl #13 │ │ │ │ + subseq r6, sp, sl, asr #16 │ │ │ │ + umaaleq r0, sl, r8, r6 │ │ │ │ + strheq r0, [sl], #-96 @ 0xffffffa0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed770a0 <__bss_end__@@Base+0xfe3af598> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 323e88 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff45dea8 <__bss_end__@@Base+0xfea963a0> │ │ │ │ - subseq r6, sp, r6, lsr #26 │ │ │ │ - subseq r6, r1, r4, asr #8 │ │ │ │ - subseq r6, r1, r6, asr r4 │ │ │ │ + subseq r6, sp, r6, asr sp │ │ │ │ + subseq r6, r1, r4, ror r4 │ │ │ │ + subseq r6, r1, r6, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed770cc <__bss_end__@@Base+0xfe3af5c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363eb4 │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ bl fee5ded8 <__bss_end__@@Base+0xfe4963d0> │ │ │ │ - ldrsheq r8, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subseq fp, r1, r6, asr r8 │ │ │ │ - subseq fp, r1, r2, ror #21 │ │ │ │ + subseq r8, sp, ip, lsr #10 │ │ │ │ + subseq fp, r1, r6, lsl #17 │ │ │ │ + subseq fp, r1, r2, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed770fc <__bss_end__@@Base+0xfe3af5f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363ee4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb9a │ │ │ │ - subseq r8, sp, sl, lsl #21 │ │ │ │ - ldrdeq r0, [sl], #-92 @ 0xffffffa4 │ │ │ │ - subeq r6, sp, r8, asr sl │ │ │ │ + ldrheq r8, [sp], #-170 @ 0xffffff56 │ │ │ │ + subeq r0, sl, ip, lsl #12 │ │ │ │ + subeq r6, sp, r8, lsl #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7712c <__bss_end__@@Base+0xfe3af624> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363f14 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb82 │ │ │ │ - subseq r8, sp, sl, asr sl │ │ │ │ - subeq r0, sl, ip, lsr #11 │ │ │ │ - subeq r0, sl, r4, asr #11 │ │ │ │ + subseq r8, sp, sl, lsl #21 │ │ │ │ + ldrdeq r0, [sl], #-92 @ 0xffffffa4 │ │ │ │ + strdeq r0, [sl], #-84 @ 0xffffffac │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7715c <__bss_end__@@Base+0xfe3af654> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363f44 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ bl 1c5df68 <__bss_end__@@Base+0x1296460> │ │ │ │ - subseq r8, sp, sl, lsr #20 │ │ │ │ - subseq sp, r1, r0, asr r6 │ │ │ │ - subeq r4, ip, lr, asr #16 │ │ │ │ + subseq r8, sp, sl, asr sl │ │ │ │ + subseq sp, r1, r0, lsl #13 │ │ │ │ + subeq r4, ip, lr, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7718c <__bss_end__@@Base+0xfe3af684> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 363f74 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - subseq r9, sp, lr, asr #32 │ │ │ │ - subeq r0, sl, ip, asr #10 │ │ │ │ - subeq r6, sp, r8, asr #19 │ │ │ │ + subseq r9, sp, lr, ror r0 │ │ │ │ + subeq r0, sl, ip, ror r5 │ │ │ │ + strdeq r6, [sp], #-152 @ 0xffffff68 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed771bc <__bss_end__@@Base+0xfe3af6b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3fa4 │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb38 │ │ │ │ - subseq r9, sp, ip, lsl r0 │ │ │ │ - ldrsheq pc, [r3], #-254 @ 0xffffff02 @ │ │ │ │ - subeq r4, ip, ip, ror #15 │ │ │ │ + subseq r9, sp, ip, asr #32 │ │ │ │ + subseq r0, r4, lr, lsr #32 │ │ │ │ + subeq r4, ip, ip, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed771f0 <__bss_end__@@Base+0xfe3af6e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a3fd8 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb1e │ │ │ │ - subseq r8, sp, r8, ror #31 │ │ │ │ - subseq pc, r3, sl, asr #31 │ │ │ │ - strheq r4, [ip], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, sp, r8, lsl r0 │ │ │ │ + ldrsheq pc, [r3], #-250 @ 0xffffff06 @ │ │ │ │ + subeq r4, ip, r8, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77224 <__bss_end__@@Base+0xfe3af71c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a400c │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb04 │ │ │ │ - ldrheq r8, [sp], #-244 @ 0xffffff0c │ │ │ │ - @ instruction: 0x0053ff96 │ │ │ │ - subeq r4, ip, r4, lsl #15 │ │ │ │ + subseq r8, sp, r4, ror #31 │ │ │ │ + subseq pc, r3, r6, asr #31 │ │ │ │ + strheq r4, [ip], #-116 @ 0xffffff8c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77258 <__bss_end__@@Base+0xfe3af750> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4040 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaea │ │ │ │ - subseq r8, sp, r0, lsl #31 │ │ │ │ - subseq pc, r3, r2, ror #30 │ │ │ │ - subeq r4, ip, r0, asr r7 │ │ │ │ + ldrheq r8, [sp], #-240 @ 0xffffff10 │ │ │ │ + @ instruction: 0x0053ff92 │ │ │ │ + subeq r4, ip, r0, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7728c <__bss_end__@@Base+0xfe3af784> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4074 │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ead0 │ │ │ │ - subseq r8, sp, ip, asr #30 │ │ │ │ - subseq pc, r3, lr, lsr #30 │ │ │ │ - subeq r4, ip, ip, lsl r7 │ │ │ │ + subseq r8, sp, ip, ror pc │ │ │ │ + subseq pc, r3, lr, asr pc @ │ │ │ │ + subeq r4, ip, ip, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed772c0 <__bss_end__@@Base+0xfe3af7b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3640a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ b fefde0cc <__bss_end__@@Base+0xfe6165c4> │ │ │ │ - subseq r8, sp, sl, lsl pc │ │ │ │ - subeq r0, sl, r8, lsl r4 │ │ │ │ - subeq r0, sl, lr, lsr #8 │ │ │ │ + subseq r8, sp, sl, asr #30 │ │ │ │ + subeq r0, sl, r8, asr #8 │ │ │ │ + subeq r0, sl, lr, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed772f0 <__bss_end__@@Base+0xfe3af7e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a40d8 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9e │ │ │ │ - subseq r8, sp, r8, ror #29 │ │ │ │ - subseq pc, r3, sl, asr #29 │ │ │ │ - strheq r4, [ip], #-104 @ 0xffffff98 │ │ │ │ + subseq r8, sp, r8, lsl pc │ │ │ │ + ldrsheq pc, [r3], #-234 @ 0xffffff16 @ │ │ │ │ + subeq r4, ip, r8, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77324 <__bss_end__@@Base+0xfe3af81c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a410c │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea84 │ │ │ │ - ldrheq r8, [sp], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0x0053fe96 │ │ │ │ - subeq r4, ip, r4, lsl #13 │ │ │ │ + subseq r8, sp, r4, ror #29 │ │ │ │ + subseq pc, r3, r6, asr #29 │ │ │ │ + strheq r4, [ip], #-100 @ 0xffffff9c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77358 <__bss_end__@@Base+0xfe3af850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4140 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - subseq r8, sp, r0, lsl #29 │ │ │ │ - subseq pc, r3, r2, ror #28 │ │ │ │ - subeq r4, ip, r0, asr r6 │ │ │ │ + ldrheq r8, [sp], #-224 @ 0xffffff20 │ │ │ │ + @ instruction: 0x0053fe92 │ │ │ │ + subeq r4, ip, r0, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7738c <__bss_end__@@Base+0xfe3af884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4174 │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - subseq r8, sp, ip, asr #28 │ │ │ │ - subseq pc, r3, lr, lsr #28 │ │ │ │ - ldrheq lr, [r1], #-212 @ 0xffffff2c │ │ │ │ + subseq r8, sp, ip, ror lr │ │ │ │ + subseq pc, r3, lr, asr lr @ │ │ │ │ + subseq lr, r1, r4, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed773c0 <__bss_end__@@Base+0xfe3af8b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a41a8 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - subseq r8, sp, r8, lsl lr │ │ │ │ - ldrsheq pc, [r3], #-218 @ 0xffffff26 @ │ │ │ │ - subeq r4, ip, r8, ror #11 │ │ │ │ + subseq r8, sp, r8, asr #28 │ │ │ │ + subseq pc, r3, sl, lsr #28 │ │ │ │ + subeq r4, ip, r8, lsl r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed773f4 <__bss_end__@@Base+0xfe3af8ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a41dc │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1c │ │ │ │ - subseq r8, sp, r4, ror #27 │ │ │ │ - subseq pc, r3, r6, asr #27 │ │ │ │ - subseq lr, r1, r0, lsr #27 │ │ │ │ + subseq r8, sp, r4, lsl lr │ │ │ │ + ldrsheq pc, [r3], #-214 @ 0xffffff2a @ │ │ │ │ + ldrsbeq lr, [r1], #-208 @ 0xffffff30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77428 <__bss_end__@@Base+0xfe3af920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4210 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea02 │ │ │ │ - ldrheq r8, [sp], #-208 @ 0xffffff30 │ │ │ │ - @ instruction: 0x0053fd92 │ │ │ │ - subseq lr, r1, ip, lsl #27 │ │ │ │ + subseq r8, sp, r0, ror #27 │ │ │ │ + subseq pc, r3, r2, asr #27 │ │ │ │ + ldrheq lr, [r1], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7745c <__bss_end__@@Base+0xfe3af954> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4244 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e8 │ │ │ │ - subseq r8, sp, ip, ror sp │ │ │ │ - subseq pc, r3, lr, asr sp @ │ │ │ │ - subeq r4, ip, ip, asr #10 │ │ │ │ + subseq r8, sp, ip, lsr #27 │ │ │ │ + subseq pc, r3, lr, lsl #27 │ │ │ │ + subeq r4, ip, ip, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77490 <__bss_end__@@Base+0xfe3af988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a4278 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9ce │ │ │ │ - subseq r8, sp, r8, asr #26 │ │ │ │ - subseq pc, r3, sl, lsr #26 │ │ │ │ - subeq r4, ip, r8, lsl r5 │ │ │ │ + subseq r8, sp, r8, ror sp │ │ │ │ + subseq pc, r3, sl, asr sp @ │ │ │ │ + subeq r4, ip, r8, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed774c4 <__bss_end__@@Base+0xfe3af9bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a42ac │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b4 │ │ │ │ - subseq r8, sp, r4, lsl sp │ │ │ │ - ldrsheq pc, [r3], #-198 @ 0xffffff3a @ │ │ │ │ - subeq r4, ip, r4, ror #9 │ │ │ │ + subseq r8, sp, r4, asr #26 │ │ │ │ + subseq pc, r3, r6, lsr #26 │ │ │ │ + subeq r4, ip, r4, lsl r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed774f8 <__bss_end__@@Base+0xfe3af9f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3242e0 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, lr, lsr #2 │ │ │ │ - subseq r0, r2, r8, asr #24 │ │ │ │ - subseq r0, r2, r2, ror #24 │ │ │ │ + subseq sl, sp, lr, asr r1 │ │ │ │ + subseq r0, r2, r8, ror ip │ │ │ │ + @ instruction: 0x00520c92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77524 <__bss_end__@@Base+0xfe3afa1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36430c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e986 │ │ │ │ - subseq sl, sp, r2, lsl #2 │ │ │ │ - subseq r0, r2, r8, asr #24 │ │ │ │ - subeq r4, ip, r8, lsl #9 │ │ │ │ + subseq sl, sp, r2, lsr r1 │ │ │ │ + subseq r0, r2, r8, ror ip │ │ │ │ + strheq r4, [ip], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77554 <__bss_end__@@Base+0xfe3afa4c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36433c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e96e │ │ │ │ - subseq sl, sp, r6, lsl #5 │ │ │ │ - subseq r1, r4, r4, ror #15 │ │ │ │ - ldrsbeq r0, [r2], #-208 @ 0xffffff30 │ │ │ │ + ldrheq sl, [sp], #-38 @ 0xffffffda │ │ │ │ + subseq r1, r4, r4, lsl r8 │ │ │ │ + subseq r0, r2, r0, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77584 <__bss_end__@@Base+0xfe3afa7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36436c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e956 │ │ │ │ - subseq sl, sp, r6, asr r2 │ │ │ │ - ldrheq r1, [r4], #-116 @ 0xffffff8c │ │ │ │ - subseq r0, r2, ip, lsr #27 │ │ │ │ + subseq sl, sp, r6, lsl #5 │ │ │ │ + subseq r1, r4, r4, ror #15 │ │ │ │ + ldrsbeq r0, [r2], #-220 @ 0xffffff24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed775b4 <__bss_end__@@Base+0xfe3afaac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36439c │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmdb ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r4, lsr #4 │ │ │ │ - subseq r1, r4, r2, lsl #15 │ │ │ │ - subseq r0, r2, r2, lsr #27 │ │ │ │ + subseq sl, sp, r4, asr r2 │ │ │ │ + ldrheq r1, [r4], #-114 @ 0xffffff8e │ │ │ │ + ldrsbeq r0, [r2], #-210 @ 0xffffff2e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed775e4 <__bss_end__@@Base+0xfe3afadc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r8, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed775f8 <__bss_end__@@Base+0xfe3afaf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3643e0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e91c │ │ │ │ - subseq sl, sp, r2, lsl fp │ │ │ │ - subeq r0, sl, r0, ror #1 │ │ │ │ - strdeq r0, [sl], #-8 │ │ │ │ + subseq sl, sp, r2, asr #22 │ │ │ │ + subeq r0, sl, r0, lsl r1 │ │ │ │ + subeq r0, sl, r8, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77628 <__bss_end__@@Base+0xfe3afb20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-4038] @ 0xfffff03a │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8fa │ │ │ │ - subseq sl, sp, r2, lsr ip │ │ │ │ - subseq r6, r2, r4, asr r6 │ │ │ │ - subeq r4, ip, r0, ror r3 │ │ │ │ + subseq sl, sp, r2, ror #24 │ │ │ │ + subseq r6, r2, r4, lsl #13 │ │ │ │ + subeq r4, ip, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7766c <__bss_end__@@Base+0xfe3afb64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364454 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq sl, sp, r0, lsl #24 │ │ │ │ - subseq r6, r2, r2, lsr #12 │ │ │ │ - subeq r4, ip, lr, lsr r3 │ │ │ │ + subseq sl, sp, r0, lsr ip │ │ │ │ + subseq r6, r2, r2, asr r6 │ │ │ │ + subeq r4, ip, lr, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7769c <__bss_end__@@Base+0xfe3afb94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364484 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmia r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq sl, [sp], #-176 @ 0xffffff50 │ │ │ │ - ldrsheq r6, [r2], #-82 @ 0xffffffae │ │ │ │ - subeq r4, ip, lr, lsl #6 │ │ │ │ + subseq sl, sp, r0, lsl #24 │ │ │ │ + subseq r6, r2, r2, lsr #12 │ │ │ │ + subeq r4, ip, lr, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed776cc <__bss_end__@@Base+0xfe3afbc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3644b4 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldm r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r0, lsr #23 │ │ │ │ - subseq r6, r2, r2, asr #11 │ │ │ │ - ldrdeq r4, [ip], #-46 @ 0xffffffd2 │ │ │ │ + ldrsbeq sl, [sp], #-176 @ 0xffffff50 │ │ │ │ + ldrsheq r6, [r2], #-82 @ 0xffffffae │ │ │ │ + subeq r4, ip, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed776fc <__bss_end__@@Base+0xfe3afbf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3644e4 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ ldm r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r0, ror fp │ │ │ │ - @ instruction: 0x00526592 │ │ │ │ - subeq r4, ip, lr, lsr #5 │ │ │ │ + subseq sl, sp, r0, lsr #23 │ │ │ │ + subseq r6, r2, r2, asr #11 │ │ │ │ + ldrdeq r4, [ip], #-46 @ 0xffffffd2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7772c <__bss_end__@@Base+0xfe3afc24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364514 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ stm r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq sl, sp, r0, asr #22 │ │ │ │ - subseq r6, r2, r2, ror #10 │ │ │ │ - subeq r4, ip, lr, ror r2 │ │ │ │ + subseq sl, sp, r0, ror fp │ │ │ │ + @ instruction: 0x00526592 │ │ │ │ + subeq r4, ip, lr, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7775c <__bss_end__@@Base+0xfe3afc54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324544 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x005db19e │ │ │ │ - subseq r0, r2, r4, ror #19 │ │ │ │ - ldrsheq r0, [r2], #-158 @ 0xffffff62 │ │ │ │ + subseq fp, sp, lr, asr #3 │ │ │ │ + subseq r0, r2, r4, lsl sl │ │ │ │ + subseq r0, r2, lr, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77788 <__bss_end__@@Base+0xfe3afc80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364570 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldmda r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsheq fp, [sp], #-50 @ 0xffffffce │ │ │ │ - subeq pc, r9, r0, asr pc @ │ │ │ │ - subeq pc, r9, r6, ror #30 │ │ │ │ + subseq fp, sp, r2, lsr #8 │ │ │ │ + subeq pc, r9, r0, lsl #31 │ │ │ │ + umaaleq pc, r9, r6, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed777b8 <__bss_end__@@Base+0xfe3afcb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3645a0 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmda sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ - subseq r7, r2, r2, asr #12 │ │ │ │ - ldrheq r7, [r2], #-110 @ 0xffffff92 │ │ │ │ + subseq fp, sp, r8, lsl #12 │ │ │ │ + subseq r7, r2, r2, ror r6 │ │ │ │ + subseq r7, r2, lr, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed777e8 <__bss_end__@@Base+0xfe3afce0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3645d0 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmda r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq fp, sp, r8, lsr #11 │ │ │ │ - subseq r7, r2, r2, lsl r6 │ │ │ │ - subseq r7, r2, lr, lsl #13 │ │ │ │ + ldrsbeq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subseq r7, r2, r2, asr #12 │ │ │ │ + ldrheq r7, [r2], #-110 @ 0xffffff92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77818 <__bss_end__@@Base+0xfe3afd10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364600 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq fp, sp, r4, asr #17 │ │ │ │ - subseq r7, r2, sl, lsr fp │ │ │ │ - umaaleq r4, ip, r2, r1 │ │ │ │ + ldrsheq fp, [sp], #-132 @ 0xffffff7c │ │ │ │ + subseq r7, r2, sl, ror #22 │ │ │ │ + subeq r4, ip, r2, asr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77848 <__bss_end__@@Base+0xfe3afd40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364630 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x00f2f7fb │ │ │ │ - @ instruction: 0x005db894 │ │ │ │ - subseq r7, r2, sl, lsl #22 │ │ │ │ - subseq r7, r2, r2, asr #22 │ │ │ │ + subseq fp, sp, r4, asr #17 │ │ │ │ + subseq r7, r2, sl, lsr fp │ │ │ │ + subseq r7, r2, r2, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77878 <__bss_end__@@Base+0xfe3afd70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324660 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00dcf7fb │ │ │ │ - @ instruction: 0x005dc396 │ │ │ │ - subeq pc, r9, r0, ror #28 │ │ │ │ - ldrdeq r6, [sp], #-46 @ 0xffffffd2 │ │ │ │ + subseq ip, sp, r6, asr #7 │ │ │ │ + umaaleq pc, r9, r0, lr @ │ │ │ │ + subeq r6, sp, lr, lsl #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed778a4 <__bss_end__@@Base+0xfe3afd9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36468c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ svc 0x00c4f7fb │ │ │ │ - ldrsbeq ip, [sp], #-62 @ 0xffffffc2 │ │ │ │ - subeq pc, r9, r4, lsr lr @ │ │ │ │ - subeq pc, r9, sl, asr #28 │ │ │ │ + subseq ip, sp, lr, lsl #8 │ │ │ │ + subeq pc, r9, r4, ror #28 │ │ │ │ + subeq pc, r9, sl, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed778d4 <__bss_end__@@Base+0xfe3afdcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3246bc │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00aef7fb │ │ │ │ - subseq ip, sp, r6, lsr #22 │ │ │ │ - subseq sp, r2, r4, lsr #28 │ │ │ │ - subseq sp, r2, r6, lsr lr │ │ │ │ + subseq ip, sp, r6, asr fp │ │ │ │ + subseq sp, r2, r4, asr lr │ │ │ │ + subseq sp, r2, r6, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77900 <__bss_end__@@Base+0xfe3afdf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3646e8 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ svc 0x0096f7fb │ │ │ │ - subseq ip, sp, r8, lsr #23 │ │ │ │ - subseq lr, r2, sl, lsr #2 │ │ │ │ - subseq lr, r2, r6, lsr r1 │ │ │ │ + ldrsbeq ip, [sp], #-184 @ 0xffffff48 │ │ │ │ + subseq lr, r2, sl, asr r1 │ │ │ │ + subseq lr, r2, r6, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77930 <__bss_end__@@Base+0xfe3afe28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364718 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ svc 0x007ef7fb │ │ │ │ - ldrheq ip, [sp], #-212 @ 0xffffff2c │ │ │ │ - subseq lr, r2, sl, ror sp │ │ │ │ - subseq lr, r2, r6, lsr #30 │ │ │ │ + subseq ip, sp, r4, ror #27 │ │ │ │ + subseq lr, r2, sl, lsr #27 │ │ │ │ + subseq lr, r2, r6, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77960 <__bss_end__@@Base+0xfe3afe58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364748 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef68 │ │ │ │ - subseq sp, sp, lr, lsr #5 │ │ │ │ - @ instruction: 0x00530e98 │ │ │ │ - subeq r4, ip, ip, asr #32 │ │ │ │ + ldrsbeq sp, [sp], #-46 @ 0xffffffd2 │ │ │ │ + subseq r0, r3, r8, asr #29 │ │ │ │ + subeq r4, ip, ip, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77990 <__bss_end__@@Base+0xfe3afe88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364778 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef50 │ │ │ │ - subseq sp, sp, lr, ror r2 │ │ │ │ - subeq pc, r9, r8, asr #26 │ │ │ │ - subeq pc, r9, r0, ror #26 │ │ │ │ + subseq sp, sp, lr, lsr #5 │ │ │ │ + subeq pc, r9, r8, ror sp @ │ │ │ │ + umaaleq pc, r9, r0, sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed779c0 <__bss_end__@@Base+0xfe3afeb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3647a8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef38 │ │ │ │ - ldrheq sp, [sp], #-106 @ 0xffffff96 │ │ │ │ - subeq pc, r9, r8, lsl sp @ │ │ │ │ - subeq pc, r9, r0, lsr sp @ │ │ │ │ + subseq sp, sp, sl, ror #13 │ │ │ │ + subeq pc, r9, r8, asr #26 │ │ │ │ + subeq pc, r9, r0, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed779f0 <__bss_end__@@Base+0xfe3afee8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3647d8 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef20 │ │ │ │ - subseq sp, sp, r2, ror #28 │ │ │ │ - subseq r3, r3, r8, asr #27 │ │ │ │ - subseq r3, r3, ip, lsr lr │ │ │ │ + @ instruction: 0x005dde92 │ │ │ │ + ldrsheq r3, [r3], #-216 @ 0xffffff28 │ │ │ │ + subseq r3, r3, ip, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a20 <__bss_end__@@Base+0xfe3aff18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364808 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0006f7fb │ │ │ │ - subseq sp, sp, r0, lsr lr │ │ │ │ - @ instruction: 0x00533d96 │ │ │ │ - subseq r3, r3, sl, lsl lr │ │ │ │ + subseq sp, sp, r0, ror #28 │ │ │ │ + subseq r3, r3, r6, asr #27 │ │ │ │ + subseq r3, r3, sl, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a50 <__bss_end__@@Base+0xfe3aff48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364838 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcr 7, 7, pc, cr14, cr11, {7} @ │ │ │ │ - subseq sp, sp, r0, lsl #28 │ │ │ │ - subseq r3, r3, r6, ror #26 │ │ │ │ - ldrsheq r3, [r3], #-218 @ 0xffffff26 │ │ │ │ + subseq sp, sp, r0, lsr lr │ │ │ │ + @ instruction: 0x00533d96 │ │ │ │ + subseq r3, r3, sl, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77a80 <__bss_end__@@Base+0xfe3aff78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364868 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eed8 │ │ │ │ - ldrsbeq sp, [sp], #-210 @ 0xffffff2e │ │ │ │ - subseq r3, r3, r8, lsr sp │ │ │ │ - subseq r3, r3, r4, lsl #28 │ │ │ │ + subseq sp, sp, r2, lsl #28 │ │ │ │ + subseq r3, r3, r8, ror #26 │ │ │ │ + subseq r3, r3, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ab0 <__bss_end__@@Base+0xfe3affa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364898 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec0 │ │ │ │ - subseq sp, sp, r2, lsr #27 │ │ │ │ - subseq r3, r3, r8, lsl #26 │ │ │ │ - subseq r3, r3, ip, ror sp │ │ │ │ + ldrsbeq sp, [sp], #-210 @ 0xffffff2e │ │ │ │ + subseq r3, r3, r8, lsr sp │ │ │ │ + subseq r3, r3, ip, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ae0 <__bss_end__@@Base+0xfe3affd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3648c8 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eea8 │ │ │ │ - subseq sp, sp, r2, ror sp │ │ │ │ - ldrsbeq r3, [r3], #-200 @ 0xffffff38 │ │ │ │ - subseq r3, r3, r4, ror #27 │ │ │ │ + subseq sp, sp, r2, lsr #27 │ │ │ │ + subseq r3, r3, r8, lsl #26 │ │ │ │ + subseq r3, r3, r4, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b10 <__bss_end__@@Base+0xfe3b0008> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3648f8 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 4, pc, cr14, cr11, {7} @ │ │ │ │ - subseq sp, sp, r8, lsr #31 │ │ │ │ - ldrheq r4, [r3], #-190 @ 0xffffff42 │ │ │ │ - ldrsheq r4, [r3], #-178 @ 0xffffff4e │ │ │ │ + ldrsbeq sp, [sp], #-248 @ 0xffffff08 │ │ │ │ + subseq r4, r3, lr, ror #23 │ │ │ │ + subseq r4, r3, r2, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b40 <__bss_end__@@Base+0xfe3b0038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324928 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - subseq lr, sp, r2, lsl #16 │ │ │ │ - subseq r8, r3, r8, lsr #32 │ │ │ │ - subeq r4, ip, r2, lsr #8 │ │ │ │ + subseq lr, sp, r2, lsr r8 │ │ │ │ + subseq r8, r3, r8, asr r0 │ │ │ │ + subeq r4, ip, r2, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b6c <__bss_end__@@Base+0xfe3b0064> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r4, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77b80 <__bss_end__@@Base+0xfe3b0078> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364968 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee58 │ │ │ │ - ldrheq pc, [sp], #-10 @ │ │ │ │ - subeq pc, r9, r8, asr fp @ │ │ │ │ - subeq pc, r9, r0, ror fp @ │ │ │ │ + subseq pc, sp, sl, ror #1 │ │ │ │ + subeq pc, r9, r8, lsl #23 │ │ │ │ + subeq pc, r9, r0, lsr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77bb0 <__bss_end__@@Base+0xfe3b00a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364998 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee40 │ │ │ │ - subseq pc, sp, lr, asr #5 │ │ │ │ - subeq pc, r9, r8, lsr #22 │ │ │ │ - subeq pc, r9, r0, asr #22 │ │ │ │ + ldrsheq pc, [sp], #-46 @ 0xffffffd2 @ │ │ │ │ + subeq pc, r9, r8, asr fp @ │ │ │ │ + subeq pc, r9, r0, ror fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77be0 <__bss_end__@@Base+0xfe3b00d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3249c8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr8, cr11, {7} @ │ │ │ │ - subseq pc, sp, r6, lsl #9 │ │ │ │ - strdeq pc, [r9], #-168 @ 0xffffff58 │ │ │ │ - subeq pc, r9, r2, lsl fp @ │ │ │ │ + ldrheq pc, [sp], #-70 @ 0xffffffba @ │ │ │ │ + subeq pc, r9, r8, lsr #22 │ │ │ │ + subeq pc, r9, r2, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c0c <__bss_end__@@Base+0xfe3b0104> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3249f4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr2, cr11, {7} │ │ │ │ - subseq r0, lr, sl, ror #14 │ │ │ │ - subeq pc, r9, ip, asr #21 │ │ │ │ - subeq pc, r9, r6, ror #21 │ │ │ │ + @ instruction: 0x005e079a │ │ │ │ + strdeq pc, [r9], #-172 @ 0xffffff54 │ │ │ │ + subeq pc, r9, r6, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c38 <__bss_end__@@Base+0xfe3b0130> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a20 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - subseq r0, lr, r2, ror #17 │ │ │ │ - subeq pc, r9, r0, lsr #21 │ │ │ │ - strheq pc, [r9], #-170 @ 0xffffff56 @ │ │ │ │ + subseq r0, lr, r2, lsl r9 │ │ │ │ + ldrdeq pc, [r9], #-160 @ 0xffffff60 │ │ │ │ + subeq pc, r9, sl, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c64 <__bss_end__@@Base+0xfe3b015c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a4c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1004]! @ 0x3ec │ │ │ │ - subseq r0, lr, r2, lsl #27 │ │ │ │ - subeq pc, r9, r4, ror sl @ │ │ │ │ - subeq pc, r9, lr, lsl #21 │ │ │ │ + ldrheq r0, [lr], #-210 @ 0xffffff2e │ │ │ │ + subeq pc, r9, r4, lsr #21 │ │ │ │ + strheq pc, [r9], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77c90 <__bss_end__@@Base+0xfe3b0188> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324a78 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0, #1004] @ 0x3ec │ │ │ │ - subseq r1, lr, sl, ror r1 │ │ │ │ - subeq pc, r9, r8, asr #20 │ │ │ │ - subeq pc, r9, r2, ror #20 │ │ │ │ + subseq r1, lr, sl, lsr #3 │ │ │ │ + subeq pc, r9, r8, ror sl @ │ │ │ │ + umaaleq pc, r9, r2, sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77cbc <__bss_end__@@Base+0xfe3b01b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324aa4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl, #1004]! @ 0x3ec │ │ │ │ - ldrsheq r1, [lr], #-46 @ 0xffffffd2 │ │ │ │ - subeq pc, r9, ip, lsl sl @ │ │ │ │ - subeq pc, r9, r6, lsr sl @ │ │ │ │ + subseq r1, lr, lr, lsr #6 │ │ │ │ + subeq pc, r9, ip, asr #20 │ │ │ │ + subeq pc, r9, r6, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ce8 <__bss_end__@@Base+0xfe3b01e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324ad0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - subseq r1, lr, r6, ror r8 │ │ │ │ - strdeq pc, [r9], #-144 @ 0xffffff70 │ │ │ │ - subeq pc, r9, sl, lsl #20 │ │ │ │ + subseq r1, lr, r6, lsr #17 │ │ │ │ + subeq pc, r9, r0, lsr #20 │ │ │ │ + subeq pc, r9, sl, lsr sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d14 <__bss_end__@@Base+0xfe3b020c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324afc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - @ instruction: 0x005e1c96 │ │ │ │ - subeq pc, r9, r4, asr #19 │ │ │ │ - ldrdeq pc, [r9], #-158 @ 0xffffff62 │ │ │ │ + subseq r1, lr, r6, asr #25 │ │ │ │ + strdeq pc, [r9], #-148 @ 0xffffff6c │ │ │ │ + subeq pc, r9, lr, lsl #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d40 <__bss_end__@@Base+0xfe3b0238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b28 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq r1, lr, sl, asr #26 │ │ │ │ - umaaleq pc, r9, r8, r9 @ │ │ │ │ - strheq pc, [r9], #-146 @ 0xffffff6e @ │ │ │ │ + subseq r1, lr, sl, ror sp │ │ │ │ + subeq pc, r9, r8, asr #19 │ │ │ │ + subeq pc, r9, r2, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d6c <__bss_end__@@Base+0xfe3b0264> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b54 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq r1, lr, r2, ror #30 │ │ │ │ - subeq pc, r9, ip, ror #18 │ │ │ │ - subeq pc, r9, r6, lsl #19 │ │ │ │ + @ instruction: 0x005e1f92 │ │ │ │ + umaaleq pc, r9, ip, r9 @ │ │ │ │ + strheq pc, [r9], #-150 @ 0xffffff6a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77d98 <__bss_end__@@Base+0xfe3b0290> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324b80 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip, #-1004] @ 0xfffffc14 │ │ │ │ - subseq r2, lr, r6, asr r7 │ │ │ │ - subeq pc, r9, r0, asr #18 │ │ │ │ - subeq pc, r9, sl, asr r9 @ │ │ │ │ + subseq r2, lr, r6, lsl #15 │ │ │ │ + subeq pc, r9, r0, ror r9 @ │ │ │ │ + subeq pc, r9, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77dc4 <__bss_end__@@Base+0xfe3b02bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324bac │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6, #-1004]! @ 0xfffffc14 │ │ │ │ - ldrheq r2, [lr], #-182 @ 0xffffff4a │ │ │ │ - subeq pc, r9, r4, lsl r9 @ │ │ │ │ - subeq pc, r9, lr, lsr #18 │ │ │ │ + subseq r2, lr, r6, ror #23 │ │ │ │ + subeq pc, r9, r4, asr #18 │ │ │ │ + subeq pc, r9, lr, asr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77df0 <__bss_end__@@Base+0xfe3b02e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324bd8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0, #-1004]! @ 0xfffffc14 │ │ │ │ - ldrsheq r3, [lr], #-10 │ │ │ │ - subeq pc, r9, r8, ror #17 │ │ │ │ - subeq pc, r9, r2, lsl #18 │ │ │ │ + subseq r3, lr, sl, lsr #2 │ │ │ │ + subeq pc, r9, r8, lsl r9 @ │ │ │ │ + subeq pc, r9, r2, lsr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e1c <__bss_end__@@Base+0xfe3b0314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324c04 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #-1004] @ 0xfffffc14 │ │ │ │ - @ instruction: 0x005e3792 │ │ │ │ - strheq pc, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - ldrdeq pc, [r9], #-134 @ 0xffffff7a │ │ │ │ + subseq r3, lr, r2, asr #15 │ │ │ │ + subeq pc, r9, ip, ror #17 │ │ │ │ + subeq pc, r9, r6, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e48 <__bss_end__@@Base+0xfe3b0340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364c30 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldcl 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - subseq r3, lr, r8, lsl #15 │ │ │ │ - subseq r0, r6, r6, lsl #14 │ │ │ │ - subseq r0, r6, sl, lsr #16 │ │ │ │ + ldrheq r3, [lr], #-120 @ 0xffffff88 │ │ │ │ + subseq r0, r6, r6, lsr r7 │ │ │ │ + subseq r0, r6, sl, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77e78 <__bss_end__@@Base+0xfe3b0370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364c60 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecdc │ │ │ │ - subseq r3, lr, sl, asr r8 │ │ │ │ - @ instruction: 0x00560894 │ │ │ │ - subseq r0, r6, ip, lsr #17 │ │ │ │ + subseq r3, lr, sl, lsl #17 │ │ │ │ + subseq r0, r6, r4, asr #17 │ │ │ │ + ldrsbeq r0, [r6], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ea8 <__bss_end__@@Base+0xfe3b03a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324c90 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - ldrsheq r3, [lr], #-134 @ 0xffffff7a │ │ │ │ - subeq pc, r9, r0, lsr r8 @ │ │ │ │ - subeq pc, r9, sl, asr #16 │ │ │ │ + subseq r3, lr, r6, lsr #18 │ │ │ │ + subeq pc, r9, r0, ror #16 │ │ │ │ + subeq pc, r9, sl, ror r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ed4 <__bss_end__@@Base+0xfe3b03cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324cbc │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1004 @ 0x3ec │ │ │ │ - subseq r3, lr, lr, lsl fp │ │ │ │ - subeq pc, r9, r4, lsl #16 │ │ │ │ - subeq r5, sp, r2, lsl #25 │ │ │ │ + subseq r3, lr, lr, asr #22 │ │ │ │ + subeq pc, r9, r4, lsr r8 @ │ │ │ │ + strheq r5, [sp], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f00 <__bss_end__@@Base+0xfe3b03f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364ce8 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - ldrsheq r3, [lr], #-160 @ 0xffffff60 │ │ │ │ - subseq r0, r6, r6, asr #31 │ │ │ │ - subseq r1, r6, sl, lsl r0 │ │ │ │ + subseq r3, lr, r0, lsr #22 │ │ │ │ + ldrsheq r0, [r6], #-246 @ 0xffffff0a │ │ │ │ + subseq r1, r6, sl, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f30 <__bss_end__@@Base+0xfe3b0428> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d18 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec80 │ │ │ │ - subseq r3, lr, r2, asr #21 │ │ │ │ - subeq pc, r9, r8, lsr #15 │ │ │ │ - subeq pc, r9, r0, asr #15 │ │ │ │ + ldrsheq r3, [lr], #-162 @ 0xffffff5e │ │ │ │ + ldrdeq pc, [r9], #-120 @ 0xffffff88 │ │ │ │ + strdeq pc, [r9], #-112 @ 0xffffff90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f60 <__bss_end__@@Base+0xfe3b0458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d48 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec68 │ │ │ │ - ldrheq r3, [lr], #-222 @ 0xffffff22 │ │ │ │ - subeq pc, r9, r8, ror r7 @ │ │ │ │ - strdeq r5, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq r3, lr, lr, ror #27 │ │ │ │ + subeq pc, r9, r8, lsr #15 │ │ │ │ + subeq r5, sp, r4, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77f90 <__bss_end__@@Base+0xfe3b0488> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364d78 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec50 │ │ │ │ - subseq r3, lr, lr, lsl #27 │ │ │ │ - subseq r1, r6, r4, ror #3 │ │ │ │ - subseq sp, r3, r8, ror r4 │ │ │ │ + ldrheq r3, [lr], #-222 @ 0xffffff22 │ │ │ │ + subseq r1, r6, r4, lsl r2 │ │ │ │ + subseq sp, r3, r8, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77fc0 <__bss_end__@@Base+0xfe3b04b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364da8 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec38 │ │ │ │ - subseq r3, lr, r6, lsr #31 │ │ │ │ - subeq pc, r9, r8, lsl r7 @ │ │ │ │ - umaaleq r5, sp, r4, fp │ │ │ │ + ldrsbeq r3, [lr], #-246 @ 0xffffff0a │ │ │ │ + subeq pc, r9, r8, asr #14 │ │ │ │ + subeq r5, sp, r4, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed77ff0 <__bss_end__@@Base+0xfe3b04e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364dd8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec20 │ │ │ │ - subseq r3, lr, r6, ror pc │ │ │ │ - subeq pc, r9, r8, ror #13 │ │ │ │ - subeq pc, r9, r0, lsl #14 │ │ │ │ + subseq r3, lr, r6, lsr #31 │ │ │ │ + subeq pc, r9, r8, lsl r7 @ │ │ │ │ + subeq pc, r9, r0, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78020 <__bss_end__@@Base+0xfe3b0518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e08 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - subseq r4, lr, r2, lsl #1 │ │ │ │ - subseq r1, r6, ip, asr r7 │ │ │ │ - subseq r1, r6, lr, ror #14 │ │ │ │ + ldrheq r4, [lr], #-2 │ │ │ │ + subseq r1, r6, ip, lsl #15 │ │ │ │ + @ instruction: 0x0056179e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7804c <__bss_end__@@Base+0xfe3b0544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e34 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffedee50 <__bss_end__@@Base+0xff517348> │ │ │ │ - subseq r4, lr, r2, lsr #1 │ │ │ │ - subeq pc, r9, ip, lsl #13 │ │ │ │ - subeq pc, r9, r6, lsr #13 │ │ │ │ + ldrsbeq r4, [lr], #-2 │ │ │ │ + strheq pc, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq pc, [r9], #-102 @ 0xffffff9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78078 <__bss_end__@@Base+0xfe3b0570> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e60 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff95ee7c <__bss_end__@@Base+0xfef97374> │ │ │ │ - ldrheq r4, [lr], #-14 │ │ │ │ - subeq pc, r9, r0, ror #12 │ │ │ │ - subeq pc, r9, sl, ror r6 @ │ │ │ │ + subseq r4, lr, lr, ror #1 │ │ │ │ + umaaleq pc, r9, r0, r6 @ │ │ │ │ + subeq pc, r9, sl, lsr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed780a4 <__bss_end__@@Base+0xfe3b059c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324e8c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff3deea8 <__bss_end__@@Base+0xfea173a0> │ │ │ │ - subseq r4, lr, r2, lsl #2 │ │ │ │ - subeq pc, r9, r4, lsr r6 @ │ │ │ │ - strheq r5, [sp], #-162 @ 0xffffff5e │ │ │ │ + subseq r4, lr, r2, lsr r1 │ │ │ │ + subeq pc, r9, r4, ror #12 │ │ │ │ + subeq r5, sp, r2, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed780d0 <__bss_end__@@Base+0xfe3b05c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364eb8 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebb0 │ │ │ │ - ldrsheq r4, [lr], #-10 │ │ │ │ - subeq pc, r9, r8, lsl #12 │ │ │ │ - subeq r5, sp, r4, lsl #21 │ │ │ │ + subseq r4, lr, sl, lsr #2 │ │ │ │ + subeq pc, r9, r8, lsr r6 @ │ │ │ │ + strheq r5, [sp], #-164 @ 0xffffff5c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78100 <__bss_end__@@Base+0xfe3b05f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364ee8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb98 │ │ │ │ - subseq r4, lr, sl, asr #1 │ │ │ │ - ldrdeq pc, [r9], #-88 @ 0xffffffa8 │ │ │ │ - strdeq pc, [r9], #-80 @ 0xffffffb0 │ │ │ │ + ldrsheq r4, [lr], #-10 │ │ │ │ + subeq pc, r9, r8, lsl #12 │ │ │ │ + subeq pc, r9, r0, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78130 <__bss_end__@@Base+0xfe3b0628> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364f18 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb80 │ │ │ │ - subseq r4, lr, r6, lsr #3 │ │ │ │ - subeq pc, r9, r8, lsr #11 │ │ │ │ - subeq pc, r9, r0, asr #11 │ │ │ │ + ldrsbeq r4, [lr], #-22 @ 0xffffffea │ │ │ │ + ldrdeq pc, [r9], #-88 @ 0xffffffa8 │ │ │ │ + strdeq pc, [r9], #-80 @ 0xffffffb0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78160 <__bss_end__@@Base+0xfe3b0658> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 324f48 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1c5ef64 <__bss_end__@@Base+0x129745c> │ │ │ │ - subseq r4, lr, sl, lsl r2 │ │ │ │ - subeq pc, r9, r8, ror r5 @ │ │ │ │ - strdeq r5, [sp], #-150 @ 0xffffff6a │ │ │ │ + subseq r4, lr, sl, asr #4 │ │ │ │ + subeq pc, r9, r8, lsr #11 │ │ │ │ + subeq r5, sp, r6, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7818c <__bss_end__@@Base+0xfe3b0684> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364f74 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - subseq r4, lr, lr, ror #3 │ │ │ │ - subeq pc, r9, ip, asr #10 │ │ │ │ - subeq pc, r9, r4, ror #10 │ │ │ │ + subseq r4, lr, lr, lsl r2 │ │ │ │ + subeq pc, r9, ip, ror r5 @ │ │ │ │ + umaaleq pc, r9, r4, r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed781bc <__bss_end__@@Base+0xfe3b06b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364fa4 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl 105efc4 <__bss_end__@@Base+0x6974bc> │ │ │ │ - ldrheq r4, [lr], #-44 @ 0xffffffd4 │ │ │ │ - subseq r1, r6, r2, asr lr │ │ │ │ - subseq r1, r6, sl, ror #28 │ │ │ │ + subseq r4, lr, ip, ror #5 │ │ │ │ + subseq r1, r6, r2, lsl #29 │ │ │ │ + @ instruction: 0x00561e9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed781ec <__bss_end__@@Base+0xfe3b06e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 364fd4 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl a5eff4 <__bss_end__@@Base+0x974ec> │ │ │ │ - subseq r4, lr, ip, lsl #5 │ │ │ │ - subseq r1, r6, r2, lsr #28 │ │ │ │ - subseq r1, r6, lr, ror #28 │ │ │ │ + ldrheq r4, [lr], #-44 @ 0xffffffd4 │ │ │ │ + subseq r1, r6, r2, asr lr │ │ │ │ + @ instruction: 0x00561e9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7821c <__bss_end__@@Base+0xfe3b0714> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325004 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 4df020 │ │ │ │ - subseq r4, lr, r6, asr #9 │ │ │ │ - subseq r2, r6, ip, lsr #12 │ │ │ │ - subseq r2, r6, r6, asr #12 │ │ │ │ + bl 4df020 │ │ │ │ + ldrsheq r4, [lr], #-70 @ 0xffffffba │ │ │ │ + subseq r2, r6, ip, asr r6 │ │ │ │ + subseq r2, r6, r6, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78248 <__bss_end__@@Base+0xfe3b0740> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365030 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - @ instruction: 0x005e449a │ │ │ │ - subseq r2, r6, r0, lsl #12 │ │ │ │ - subseq r2, r6, r8, lsl r6 │ │ │ │ + subseq r4, lr, sl, asr #9 │ │ │ │ + subseq r2, r6, r0, lsr r6 │ │ │ │ + subseq r2, r6, r8, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78278 <__bss_end__@@Base+0xfe3b0770> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365060 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eadc │ │ │ │ - subseq r4, lr, sl, ror #8 │ │ │ │ - ldrsbeq r2, [r6], #-80 @ 0xffffffb0 │ │ │ │ - ldrsheq r2, [r6], #-92 @ 0xffffffa4 │ │ │ │ + @ instruction: 0x005e449a │ │ │ │ + subseq r2, r6, r0, lsl #12 │ │ │ │ + subseq r2, r6, ip, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed782a8 <__bss_end__@@Base+0xfe3b07a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365090 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eac4 │ │ │ │ - subseq r4, lr, sl, lsr r4 │ │ │ │ - subseq r2, r6, r0, lsr #11 │ │ │ │ - subseq r2, r6, ip, asr #11 │ │ │ │ + subseq r4, lr, sl, ror #8 │ │ │ │ + ldrsbeq r2, [r6], #-80 @ 0xffffffb0 │ │ │ │ + ldrsheq r2, [r6], #-92 @ 0xffffffa4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed782d8 <__bss_end__@@Base+0xfe3b07d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650c0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - subseq r4, lr, r2, ror #17 │ │ │ │ - subeq pc, r9, r0, lsl #8 │ │ │ │ - subeq pc, r9, r8, lsl r4 @ │ │ │ │ + subseq r4, lr, r2, lsl r9 │ │ │ │ + subeq pc, r9, r0, lsr r4 @ │ │ │ │ + subeq pc, r9, r8, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78308 <__bss_end__@@Base+0xfe3b0800> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3650f0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea94 │ │ │ │ - subseq r4, lr, r6, asr #18 │ │ │ │ - ldrdeq pc, [r9], #-48 @ 0xffffffd0 │ │ │ │ - subeq r5, sp, ip, asr #16 │ │ │ │ + subseq r4, lr, r6, ror r9 │ │ │ │ + subeq pc, r9, r0, lsl #8 │ │ │ │ + subeq r5, sp, ip, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78338 <__bss_end__@@Base+0xfe3b0830> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325120 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 215f13c <__bss_end__@@Base+0x1797634> │ │ │ │ - subseq r4, lr, r6, asr #21 │ │ │ │ - subeq pc, r9, r0, lsr #7 │ │ │ │ - subeq r5, sp, lr, lsl r8 │ │ │ │ + ldrsheq r4, [lr], #-166 @ 0xffffff5a │ │ │ │ + ldrdeq pc, [r9], #-48 @ 0xffffffd0 │ │ │ │ + subeq r5, sp, lr, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78364 <__bss_end__@@Base+0xfe3b085c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36514c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea66 │ │ │ │ - @ instruction: 0x005e4a9a │ │ │ │ - subeq pc, r9, r4, ror r3 @ │ │ │ │ - subeq pc, r9, ip, lsl #7 │ │ │ │ + subseq r4, lr, sl, asr #21 │ │ │ │ + subeq pc, r9, r4, lsr #7 │ │ │ │ + strheq pc, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78394 <__bss_end__@@Base+0xfe3b088c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36517c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - subseq r4, lr, r6, asr #30 │ │ │ │ - subeq r6, sl, r8, lsl r6 │ │ │ │ - subeq r6, sl, ip, lsr #12 │ │ │ │ + subseq r4, lr, r6, ror pc │ │ │ │ + subeq r6, sl, r8, asr #12 │ │ │ │ + subeq r6, sl, ip, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed783c4 <__bss_end__@@Base+0xfe3b08bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3251ac │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fdf1c8 <__bss_end__@@Base+0x6176c0> │ │ │ │ - subseq r5, lr, r2, lsl r0 │ │ │ │ - subeq r0, fp, r4, asr #18 │ │ │ │ - subeq r0, fp, sl, asr r9 │ │ │ │ + subseq r5, lr, r2, asr #32 │ │ │ │ + subeq r0, fp, r4, ror r9 │ │ │ │ + subeq r0, fp, sl, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed783f0 <__bss_end__@@Base+0xfe3b08e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3651d8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea20 │ │ │ │ - subseq r4, lr, r6, ror #31 │ │ │ │ - subeq r0, fp, r8, lsl r9 │ │ │ │ - subeq r0, fp, r8, ror #18 │ │ │ │ + subseq r5, lr, r6, lsl r0 │ │ │ │ + subeq r0, fp, r8, asr #18 │ │ │ │ + umaaleq r0, fp, r8, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78420 <__bss_end__@@Base+0xfe3b0918> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365208 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea08 │ │ │ │ - ldrheq r4, [lr], #-246 @ 0xffffff0a │ │ │ │ - subeq r0, fp, r8, ror #17 │ │ │ │ - subeq r0, fp, r8, lsr r9 │ │ │ │ + subseq r4, lr, r6, ror #31 │ │ │ │ + subeq r0, fp, r8, lsl r9 │ │ │ │ + subeq r0, fp, r8, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed78450 <__bss_end__@@Base+0xfe3b0948> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325238 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r6, ror #31 │ │ │ │ - strheq r0, [fp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, fp, sl, lsl #18 │ │ │ │ + subseq r5, lr, r6, lsl r0 │ │ │ │ + subeq r0, fp, r8, ror #17 │ │ │ │ + subeq r0, fp, sl, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7847c <__bss_end__@@Base+0xfe3b0974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365264 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9da │ │ │ │ - ldrheq r4, [lr], #-250 @ 0xffffff06 │ │ │ │ - subeq r0, fp, ip, lsl #17 │ │ │ │ - ldrdeq r0, [fp], #-140 @ 0xffffff74 │ │ │ │ + subseq r4, lr, sl, ror #31 │ │ │ │ + strheq r0, [fp], #-140 @ 0xffffff74 │ │ │ │ + subeq r0, fp, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed784ac <__bss_end__@@Base+0xfe3b09a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365294 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9c2 │ │ │ │ - subseq r4, lr, sl, lsl #31 │ │ │ │ - subeq r0, fp, ip, asr r8 │ │ │ │ - subeq r0, fp, ip, lsr #17 │ │ │ │ + ldrheq r4, [lr], #-250 @ 0xffffff06 │ │ │ │ + subeq r0, fp, ip, lsl #17 │ │ │ │ + ldrdeq r0, [fp], #-140 @ 0xffffff74 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed784dc <__bss_end__@@Base+0xfe3b09d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3652c4 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9aa │ │ │ │ - @ instruction: 0x005e5294 │ │ │ │ - ldrsbeq r4, [r6], #-110 @ 0xffffff92 │ │ │ │ - subseq r4, r6, ip, lsr #14 │ │ │ │ + subseq r5, lr, r4, asr #5 │ │ │ │ + subseq r4, r6, lr, lsl #14 │ │ │ │ + subseq r4, r6, ip, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7850c <__bss_end__@@Base+0xfe3b0a04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3652f4 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ ldmib r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r5, lr, r0, lsl #10 │ │ │ │ - ldrheq r4, [r6], #-234 @ 0xffffff16 │ │ │ │ - subeq lr, pc, r2, lsr #15 │ │ │ │ + subseq r5, lr, r0, lsr r5 │ │ │ │ + subseq r4, r6, sl, ror #29 │ │ │ │ + ldrdeq lr, [pc], #-114 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7853c <__bss_end__@@Base+0xfe3b0a34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365324 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r5, [lr], #-64 @ 0xffffffc0 │ │ │ │ - subseq r4, r6, sl, lsl #29 │ │ │ │ - subeq lr, pc, r2, ror r7 @ │ │ │ │ + subseq r5, lr, r0, lsl #10 │ │ │ │ + ldrheq r4, [r6], #-234 @ 0xffffff16 │ │ │ │ + subeq lr, pc, r2, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7856c <__bss_end__@@Base+0xfe3b0a64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 365354 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmdb r0!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, lr, r0, lsr #9 │ │ │ │ - subseq r4, r6, sl, asr lr │ │ │ │ - subseq r4, r6, r2, lsr #29 │ │ │ │ + ldrsbeq r5, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r6, sl, lsl #29 │ │ │ │ + ldrsbeq r4, [r6], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7859c <__bss_end__@@Base+0xfe3b0a94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 325384 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbeq r5, [lr], #-98 @ 0xffffff9e │ │ │ │ - ldrheq r5, [r6], #-52 @ 0xffffffcc │ │ │ │ - subseq r5, r6, lr, asr #7 │ │ │ │ + subseq r5, lr, r2, lsl #14 │ │ │ │ + subseq r5, r6, r4, ror #7 │ │ │ │ + ldrsheq r5, [r6], #-62 @ 0xffffffc2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed785c8 <__bss_end__@@Base+0xfe3b0ac0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3653b0 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - ldrheq r5, [lr], #-186 @ 0xffffff46 │ │ │ │ - subseq r6, r6, r0, asr #16 │ │ │ │ - subseq r6, r6, r8, asr r8 │ │ │ │ + subseq r5, lr, sl, ror #23 │ │ │ │ + subseq r6, r6, r0, ror r8 │ │ │ │ + subseq r6, r6, r8, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7df │ │ │ │ andeq r2, r0, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ muleq r3, r9, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ andeq ip, r3, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andeq sp, r3, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andeq sp, r3, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ @ instruction: 0x00040eb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andeq r5, r4, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andeq r5, r4, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b79f │ │ │ │ andeq r7, r4, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b797 │ │ │ │ andeq r8, r4, r9, asr pc │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b78f │ │ │ │ @ instruction: 0x0004a7b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b787 │ │ │ │ andeq r1, r6, r9, ror #2 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed786b8 <__bss_end__@@Base+0xfe3b0bb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 221160 │ │ │ │ bmi e0d6dc <__bss_end__@@Base+0x445bd4> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2584,1022 +2584,1022 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedb28fa <__bss_end__@@Base+0xfe3eadf2> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 362914 │ │ │ │ blne 18e2a6c <__bss_end__@@Base+0xf1af64> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 2e291e │ │ │ │ - blx 5dd926 │ │ │ │ + blx 5dd926 │ │ │ │ blx feae593a <__bss_end__@@Base+0xfe11de32> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 6ed58c <_IO_stdin_used@@Base+0x35d14> │ │ │ │ + blmi 6ed58c <_IO_stdin_used@@Base+0x35ce4> │ │ │ │ b 12a3688 <__bss_end__@@Base+0x8dbb80> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6796b0 │ │ │ │ + bmi 6796b0 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - andcs pc, r1, pc, asr #4 │ │ │ │ + andcs pc, r1, r7, ror #4 │ │ │ │ stmda r8, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldmda lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ ldrdeq r9, [sl], #-86 @ 0xffffffaa @ │ │ │ │ @ instruction: 0x000042b4 │ │ │ │ rsbseq r1, r8, r0, ror r2 │ │ │ │ rsbseq r1, r8, r2, lsr r2 │ │ │ │ rsbeq r9, sl, r2, asr r5 │ │ │ │ - subeq r7, sl, r4, lsl #12 │ │ │ │ + subeq r7, sl, r4, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6f5 │ │ │ │ + svclt 0x0000b70d │ │ │ │ andeq lr, r6, sp, lsl ip │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6ed │ │ │ │ + svclt 0x0000b705 │ │ │ │ strdeq r5, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6e5 │ │ │ │ + svclt 0x0000b6fd │ │ │ │ ldrdeq r6, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6dd │ │ │ │ + svclt 0x0000b6f5 │ │ │ │ strdeq r7, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6d5 │ │ │ │ + svclt 0x0000b6ed │ │ │ │ ldrdeq r9, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6cd │ │ │ │ + svclt 0x0000b6e5 │ │ │ │ andeq ip, r7, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6c5 │ │ │ │ + svclt 0x0000b6dd │ │ │ │ muleq r7, r9, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6bd │ │ │ │ + svclt 0x0000b6d5 │ │ │ │ ldrdeq sp, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6b5 │ │ │ │ + svclt 0x0000b6cd │ │ │ │ andeq lr, r7, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6ad │ │ │ │ + svclt 0x0000b6c5 │ │ │ │ andeq r0, r8, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b6a5 │ │ │ │ + svclt 0x0000b6bd │ │ │ │ andeq r2, r8, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b69d │ │ │ │ + svclt 0x0000b6b5 │ │ │ │ andeq r3, r8, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b695 │ │ │ │ + svclt 0x0000b6ad │ │ │ │ strdeq r3, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b68d │ │ │ │ + svclt 0x0000b6a5 │ │ │ │ andeq r5, r8, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b685 │ │ │ │ + svclt 0x0000b69d │ │ │ │ andeq r7, r8, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b67d │ │ │ │ + svclt 0x0000b695 │ │ │ │ andeq r9, r8, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b675 │ │ │ │ + svclt 0x0000b68d │ │ │ │ andeq sl, r8, r5, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b66d │ │ │ │ + svclt 0x0000b685 │ │ │ │ andeq fp, r8, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b665 │ │ │ │ + svclt 0x0000b67d │ │ │ │ andeq sp, r8, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b65d │ │ │ │ + svclt 0x0000b675 │ │ │ │ ldrdeq sp, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b655 │ │ │ │ + svclt 0x0000b66d │ │ │ │ andeq pc, r8, r5, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b64d │ │ │ │ + svclt 0x0000b665 │ │ │ │ andeq r0, r9, r1, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b645 │ │ │ │ + svclt 0x0000b65d │ │ │ │ andeq r0, r9, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b63d │ │ │ │ + svclt 0x0000b655 │ │ │ │ andeq r0, r9, r1, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b635 │ │ │ │ + svclt 0x0000b64d │ │ │ │ andeq r0, r9, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b62d │ │ │ │ + svclt 0x0000b645 │ │ │ │ andeq r1, r9, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b625 │ │ │ │ + svclt 0x0000b63d │ │ │ │ ldrdeq r1, [r9], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b61d │ │ │ │ + svclt 0x0000b635 │ │ │ │ andeq r2, r9, r9, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b615 │ │ │ │ + svclt 0x0000b62d │ │ │ │ andeq r2, r9, r1, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b60d │ │ │ │ + svclt 0x0000b625 │ │ │ │ andeq r8, r9, sp, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b605 │ │ │ │ + svclt 0x0000b61d │ │ │ │ strdeq fp, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5fd │ │ │ │ + svclt 0x0000b615 │ │ │ │ muleq r9, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5f5 │ │ │ │ + svclt 0x0000b60d │ │ │ │ andeq pc, r9, r9, lsr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5ed │ │ │ │ + svclt 0x0000b605 │ │ │ │ andeq pc, r9, r5, lsr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5e5 │ │ │ │ + svclt 0x0000b5fd │ │ │ │ andeq r0, sl, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5dd │ │ │ │ + svclt 0x0000b5f5 │ │ │ │ andeq r0, sl, r5, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5d5 │ │ │ │ + svclt 0x0000b5ed │ │ │ │ andeq r6, sl, r5, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5cd │ │ │ │ + svclt 0x0000b5e5 │ │ │ │ ldrdeq lr, [fp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5c5 │ │ │ │ + svclt 0x0000b5dd │ │ │ │ andeq lr, fp, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5bd │ │ │ │ + svclt 0x0000b5d5 │ │ │ │ andeq r0, ip, sp, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5b5 │ │ │ │ + svclt 0x0000b5cd │ │ │ │ andeq r5, ip, r1, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5ad │ │ │ │ + svclt 0x0000b5c5 │ │ │ │ andeq r8, ip, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b5a5 │ │ │ │ + svclt 0x0000b5bd │ │ │ │ andeq r9, ip, sp, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b59d │ │ │ │ + svclt 0x0000b5b5 │ │ │ │ andeq r9, ip, r1, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b595 │ │ │ │ + svclt 0x0000b5ad │ │ │ │ muleq ip, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b58d │ │ │ │ + svclt 0x0000b5a5 │ │ │ │ andeq fp, ip, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b585 │ │ │ │ + svclt 0x0000b59d │ │ │ │ andeq lr, ip, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b57d │ │ │ │ + svclt 0x0000b595 │ │ │ │ andeq lr, ip, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b575 │ │ │ │ + svclt 0x0000b58d │ │ │ │ muleq ip, r5, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b56d │ │ │ │ + svclt 0x0000b585 │ │ │ │ ldrdeq r4, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b565 │ │ │ │ + svclt 0x0000b57d │ │ │ │ andeq r5, sp, r9, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b55d │ │ │ │ + svclt 0x0000b575 │ │ │ │ andeq r6, sp, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b555 │ │ │ │ + svclt 0x0000b56d │ │ │ │ ldrdeq r7, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b54d │ │ │ │ + svclt 0x0000b565 │ │ │ │ ldrdeq r8, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b545 │ │ │ │ + svclt 0x0000b55d │ │ │ │ andeq sl, sp, sp, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ + svclt 0x0000b555 │ │ │ │ andeq fp, sp, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ + svclt 0x0000b54d │ │ │ │ andeq fp, sp, r1, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ + svclt 0x0000b545 │ │ │ │ andeq ip, sp, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b525 │ │ │ │ + svclt 0x0000b53d │ │ │ │ andeq ip, sp, sp, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b51d │ │ │ │ + svclt 0x0000b535 │ │ │ │ andeq ip, sp, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b515 │ │ │ │ + svclt 0x0000b52d │ │ │ │ ldrdeq sp, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b50d │ │ │ │ + svclt 0x0000b525 │ │ │ │ andeq sp, sp, r1, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b505 │ │ │ │ + svclt 0x0000b51d │ │ │ │ andeq lr, sp, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4fd │ │ │ │ + svclt 0x0000b515 │ │ │ │ muleq sp, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4f5 │ │ │ │ + svclt 0x0000b50d │ │ │ │ andeq lr, sp, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4ed │ │ │ │ + svclt 0x0000b505 │ │ │ │ ldrdeq pc, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4e5 │ │ │ │ + svclt 0x0000b4fd │ │ │ │ andeq r0, lr, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4dd │ │ │ │ + svclt 0x0000b4f5 │ │ │ │ andeq r0, lr, r1, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4d5 │ │ │ │ + svclt 0x0000b4ed │ │ │ │ andeq r1, lr, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4cd │ │ │ │ + svclt 0x0000b4e5 │ │ │ │ muleq lr, r1, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4c5 │ │ │ │ + svclt 0x0000b4dd │ │ │ │ andeq r2, lr, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4bd │ │ │ │ + svclt 0x0000b4d5 │ │ │ │ andeq r2, lr, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4b5 │ │ │ │ + svclt 0x0000b4cd │ │ │ │ andeq r3, lr, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4ad │ │ │ │ + svclt 0x0000b4c5 │ │ │ │ andeq r3, lr, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b4a5 │ │ │ │ + svclt 0x0000b4bd │ │ │ │ andeq r5, lr, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b49d │ │ │ │ + svclt 0x0000b4b5 │ │ │ │ andeq r8, lr, r9, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b495 │ │ │ │ + svclt 0x0000b4ad │ │ │ │ @ instruction: 0x000eaeb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b48d │ │ │ │ + svclt 0x0000b4a5 │ │ │ │ strdeq lr, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b485 │ │ │ │ + svclt 0x0000b49d │ │ │ │ strdeq r3, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b47d │ │ │ │ + svclt 0x0000b495 │ │ │ │ muleq pc, r1, r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b475 │ │ │ │ + svclt 0x0000b48d │ │ │ │ andeq r7, pc, r1, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b46d │ │ │ │ + svclt 0x0000b485 │ │ │ │ andeq sl, pc, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b465 │ │ │ │ + svclt 0x0000b47d │ │ │ │ andeq sl, pc, r9, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b45d │ │ │ │ + svclt 0x0000b475 │ │ │ │ andeq sl, pc, r9, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b455 │ │ │ │ + svclt 0x0000b46d │ │ │ │ @ instruction: 0x000fbbb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b44d │ │ │ │ + svclt 0x0000b465 │ │ │ │ andeq ip, pc, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b445 │ │ │ │ + svclt 0x0000b45d │ │ │ │ andseq lr, r0, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b43d │ │ │ │ + svclt 0x0000b455 │ │ │ │ andseq r0, r1, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b435 │ │ │ │ + svclt 0x0000b44d │ │ │ │ @ instruction: 0x001109b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b42d │ │ │ │ + svclt 0x0000b445 │ │ │ │ andseq r0, r1, r1, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b425 │ │ │ │ + svclt 0x0000b43d │ │ │ │ mulseq r1, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b41d │ │ │ │ + svclt 0x0000b435 │ │ │ │ mulseq r1, r1, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b415 │ │ │ │ + svclt 0x0000b42d │ │ │ │ mulseq r1, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b40d │ │ │ │ + svclt 0x0000b425 │ │ │ │ andseq r1, r2, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b405 │ │ │ │ + svclt 0x0000b41d │ │ │ │ andseq r1, r2, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3fd │ │ │ │ + svclt 0x0000b415 │ │ │ │ andseq r3, r2, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3f5 │ │ │ │ + svclt 0x0000b40d │ │ │ │ andseq r5, r2, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3ed │ │ │ │ + svclt 0x0000b405 │ │ │ │ andseq r8, r2, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3e5 │ │ │ │ + svclt 0x0000b3fd │ │ │ │ andseq sp, r2, r9, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3dd │ │ │ │ + svclt 0x0000b3f5 │ │ │ │ @ instruction: 0x0012e6bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3d5 │ │ │ │ + svclt 0x0000b3ed │ │ │ │ andseq r1, r3, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3cd │ │ │ │ + svclt 0x0000b3e5 │ │ │ │ andseq r2, r3, r1, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3c5 │ │ │ │ + svclt 0x0000b3dd │ │ │ │ andseq r6, r3, r1, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3bd │ │ │ │ + svclt 0x0000b3d5 │ │ │ │ andseq ip, r3, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3b5 │ │ │ │ + svclt 0x0000b3cd │ │ │ │ andseq pc, r3, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3ad │ │ │ │ + svclt 0x0000b3c5 │ │ │ │ andseq r3, r4, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b3a5 │ │ │ │ + svclt 0x0000b3bd │ │ │ │ andseq r3, r4, r1, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b39d │ │ │ │ + svclt 0x0000b3b5 │ │ │ │ andseq r4, r4, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b395 │ │ │ │ + svclt 0x0000b3ad │ │ │ │ andseq r8, r4, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b38d │ │ │ │ + svclt 0x0000b3a5 │ │ │ │ andseq r9, r4, sp, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b385 │ │ │ │ + svclt 0x0000b39d │ │ │ │ andseq ip, r4, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b37d │ │ │ │ + svclt 0x0000b395 │ │ │ │ andseq ip, r4, r9, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b375 │ │ │ │ + svclt 0x0000b38d │ │ │ │ andseq sp, r4, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b36d │ │ │ │ + svclt 0x0000b385 │ │ │ │ ldrsbeq lr, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b365 │ │ │ │ + svclt 0x0000b37d │ │ │ │ mulseq r5, sp, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b35d │ │ │ │ + svclt 0x0000b375 │ │ │ │ andseq r1, r5, r1, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b355 │ │ │ │ + svclt 0x0000b36d │ │ │ │ andseq r6, r5, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b34d │ │ │ │ + svclt 0x0000b365 │ │ │ │ andseq ip, r5, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b345 │ │ │ │ + svclt 0x0000b35d │ │ │ │ andseq r2, r6, r5, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b33d │ │ │ │ + svclt 0x0000b355 │ │ │ │ andseq r2, r6, r1, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b335 │ │ │ │ + svclt 0x0000b34d │ │ │ │ andseq r9, r6, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b32d │ │ │ │ + svclt 0x0000b345 │ │ │ │ andseq r9, r6, r5, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b325 │ │ │ │ + svclt 0x0000b33d │ │ │ │ @ instruction: 0x00169bdd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b31d │ │ │ │ + svclt 0x0000b335 │ │ │ │ andseq r9, r6, r1, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b315 │ │ │ │ + svclt 0x0000b32d │ │ │ │ andseq sl, r6, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b30d │ │ │ │ + svclt 0x0000b325 │ │ │ │ andseq fp, r6, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b305 │ │ │ │ + svclt 0x0000b31d │ │ │ │ andseq fp, r6, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2fd │ │ │ │ + svclt 0x0000b315 │ │ │ │ andseq ip, r6, r1, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2f5 │ │ │ │ + svclt 0x0000b30d │ │ │ │ andseq ip, r6, r5, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2ed │ │ │ │ + svclt 0x0000b305 │ │ │ │ @ instruction: 0x0016cbbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2e5 │ │ │ │ + svclt 0x0000b2fd │ │ │ │ andseq sp, r6, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2dd │ │ │ │ + svclt 0x0000b2f5 │ │ │ │ @ instruction: 0x0016e7f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2d5 │ │ │ │ + svclt 0x0000b2ed │ │ │ │ @ instruction: 0x0016f5b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2cd │ │ │ │ + svclt 0x0000b2e5 │ │ │ │ andseq r0, r7, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2c5 │ │ │ │ + svclt 0x0000b2dd │ │ │ │ andseq r3, r7, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2bd │ │ │ │ + svclt 0x0000b2d5 │ │ │ │ andseq r4, r7, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2b5 │ │ │ │ + svclt 0x0000b2cd │ │ │ │ andseq r5, r7, r1, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2ad │ │ │ │ + svclt 0x0000b2c5 │ │ │ │ andseq ip, r7, r5, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b2a5 │ │ │ │ + svclt 0x0000b2bd │ │ │ │ andseq sp, r7, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b29d │ │ │ │ + svclt 0x0000b2b5 │ │ │ │ andseq r0, r8, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b295 │ │ │ │ + svclt 0x0000b2ad │ │ │ │ andseq r1, r8, r9, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b28d │ │ │ │ + svclt 0x0000b2a5 │ │ │ │ andseq r5, r8, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b285 │ │ │ │ + svclt 0x0000b29d │ │ │ │ @ instruction: 0x00186ddd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b27d │ │ │ │ + svclt 0x0000b295 │ │ │ │ andseq r7, r8, r9, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b275 │ │ │ │ + svclt 0x0000b28d │ │ │ │ andseq sl, r8, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b26d │ │ │ │ + svclt 0x0000b285 │ │ │ │ andseq r0, r9, r5, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b265 │ │ │ │ + svclt 0x0000b27d │ │ │ │ andseq r1, r9, r1, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b25d │ │ │ │ + svclt 0x0000b275 │ │ │ │ ldrheq r1, [r9], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b255 │ │ │ │ + svclt 0x0000b26d │ │ │ │ andseq r1, r9, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b24d │ │ │ │ + svclt 0x0000b265 │ │ │ │ andseq r1, r9, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b245 │ │ │ │ + svclt 0x0000b25d │ │ │ │ @ instruction: 0x001913d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b23d │ │ │ │ + svclt 0x0000b255 │ │ │ │ @ instruction: 0x001914fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b235 │ │ │ │ + svclt 0x0000b24d │ │ │ │ andseq r1, r9, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b22d │ │ │ │ + svclt 0x0000b245 │ │ │ │ mulseq r9, sp, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b225 │ │ │ │ + svclt 0x0000b23d │ │ │ │ andseq r1, r9, r9, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b21d │ │ │ │ + svclt 0x0000b235 │ │ │ │ @ instruction: 0x00191ab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b215 │ │ │ │ + svclt 0x0000b22d │ │ │ │ andseq r1, r9, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b20d │ │ │ │ + svclt 0x0000b225 │ │ │ │ @ instruction: 0x00191df5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b205 │ │ │ │ + svclt 0x0000b21d │ │ │ │ andseq r5, r9, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1fd │ │ │ │ + svclt 0x0000b215 │ │ │ │ andseq r6, r9, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1f5 │ │ │ │ + svclt 0x0000b20d │ │ │ │ andseq r6, r9, r5, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1ed │ │ │ │ + svclt 0x0000b205 │ │ │ │ andseq r6, r9, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1e5 │ │ │ │ + svclt 0x0000b1fd │ │ │ │ andseq r6, r9, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1dd │ │ │ │ + svclt 0x0000b1f5 │ │ │ │ ldrsbeq r7, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1d5 │ │ │ │ + svclt 0x0000b1ed │ │ │ │ andseq r7, r9, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1cd │ │ │ │ + svclt 0x0000b1e5 │ │ │ │ andseq r7, r9, sp, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1c5 │ │ │ │ + svclt 0x0000b1dd │ │ │ │ andseq r7, r9, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1bd │ │ │ │ + svclt 0x0000b1d5 │ │ │ │ andseq r7, r9, sp, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1b5 │ │ │ │ + svclt 0x0000b1cd │ │ │ │ andseq r7, r9, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1ad │ │ │ │ + svclt 0x0000b1c5 │ │ │ │ andseq r7, r9, sp, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b1a5 │ │ │ │ + svclt 0x0000b1bd │ │ │ │ @ instruction: 0x00197dd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b19d │ │ │ │ + svclt 0x0000b1b5 │ │ │ │ andseq r7, r9, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b195 │ │ │ │ + svclt 0x0000b1ad │ │ │ │ andseq r8, r9, r5, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b18d │ │ │ │ + svclt 0x0000b1a5 │ │ │ │ andseq r8, r9, r5, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b185 │ │ │ │ + svclt 0x0000b19d │ │ │ │ andseq r8, r9, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b17d │ │ │ │ + svclt 0x0000b195 │ │ │ │ andseq r8, r9, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b175 │ │ │ │ + svclt 0x0000b18d │ │ │ │ andseq r8, r9, r1, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b16d │ │ │ │ + svclt 0x0000b185 │ │ │ │ andseq r8, r9, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b165 │ │ │ │ + svclt 0x0000b17d │ │ │ │ @ instruction: 0x00199eb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b15d │ │ │ │ + svclt 0x0000b175 │ │ │ │ andseq sl, r9, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b155 │ │ │ │ + svclt 0x0000b16d │ │ │ │ andseq r0, sl, sp, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b14d │ │ │ │ + svclt 0x0000b165 │ │ │ │ mulseq sl, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b145 │ │ │ │ + svclt 0x0000b15d │ │ │ │ @ instruction: 0x001a1ddd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b13d │ │ │ │ + svclt 0x0000b155 │ │ │ │ andseq r2, sl, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b135 │ │ │ │ + svclt 0x0000b14d │ │ │ │ andseq r2, sl, sp, lsl #24 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b12d │ │ │ │ + svclt 0x0000b145 │ │ │ │ andseq r2, sl, sp, lsl #27 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b125 │ │ │ │ + svclt 0x0000b13d │ │ │ │ andseq r7, sl, r1, lsl #3 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - sbcslt pc, r6, #104 @ 0x68 │ │ │ │ + rsclt pc, lr, #104 @ 0x68 │ │ │ │ rsbseq r1, r8, r2, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andseq r5, fp, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b127 │ │ │ │ @ instruction: 0x001b66dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b11f │ │ │ │ andseq r8, fp, sp, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b117 │ │ │ │ andseq sp, ip, r5, lsr r8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ @ instruction: 0x001d1fb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ andseq r2, sp, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq r3, sp, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ andseq r4, sp, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ andseq r4, sp, r1, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andseq r5, sp, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ mulseq sp, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ andseq r5, sp, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq r5, sp, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq r5, sp, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andseq r6, sp, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ @ instruction: 0x001d6eb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0af │ │ │ │ mulseq sp, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andseq r7, sp, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b09f │ │ │ │ andseq r7, sp, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq r8, sp, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b08f │ │ │ │ andseq r8, sp, r5, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andseq r9, sp, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andseq ip, sp, sp, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b077 │ │ │ │ andseq r2, lr, r1, lsr r5 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq sl, lr, r1, lsl fp │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andseq fp, lr, sp, lsl #7 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andlt pc, r0, #104 @ 0x68 │ │ │ │ + andslt pc, r8, #104 @ 0x68 │ │ │ │ rsbseq r2, r8, sl, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b041 │ │ │ │ + svclt 0x0000b059 │ │ │ │ andseq r8, pc, sp, asr r9 @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf06a4478 │ │ │ │ - svclt 0x0000b039 │ │ │ │ + svclt 0x0000b051 │ │ │ │ @ instruction: 0x001fe5d1 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - mvnlt pc, r8, rrx │ │ │ │ + andlt pc, r2, #104 @ 0x68 │ │ │ │ ldrshteq r2, [r9], #-122 @ 0xffffff86 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed79530 <__bss_end__@@Base+0xfe3b1a28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 84e550 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - ldc2 3, cr15, [r8, #924] @ 0x39c │ │ │ │ + ldc2 3, cr15, [r0, #924]! @ 0x39c │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf030f05e │ │ │ │ + @ instruction: 0xf048f05e │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6386f0 │ │ │ │ + blmi 6386f0 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 2eaf8c │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - @ instruction: 0xf020f05e │ │ │ │ + @ instruction: 0xf038f05e │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbeq r8, sl, lr, asr r7 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r4, lsr #15 │ │ │ │ - subeq r6, pc, r2, lsl sl @ │ │ │ │ + subeq r6, pc, r2, asr #20 │ │ │ │ andeq r1, r0, ip, lsr sl │ │ │ │ - subeq r6, pc, r6, lsl #20 │ │ │ │ + subeq r6, pc, r6, lsr sl @ │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7e5 │ │ │ │ + svclt 0x0000b7fd │ │ │ │ ldrdeq r4, [r0], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7dd │ │ │ │ + svclt 0x0000b7f5 │ │ │ │ eoreq r5, r0, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7d5 │ │ │ │ + svclt 0x0000b7ed │ │ │ │ strhteq r6, [r0], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7cd │ │ │ │ + svclt 0x0000b7e5 │ │ │ │ eoreq r6, r0, r5, lsr pc │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf068207c │ │ │ │ - svclt 0x0000b179 │ │ │ │ + svclt 0x0000b191 │ │ │ │ rsbseq r2, r9, r0, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ eoreq sp, r0, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ eoreq r0, r1, sp, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ strhteq r1, [r1], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ strhteq sl, [r1], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ eoreq sl, r1, sp, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ eoreq sl, r1, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ mlaeq r4, r1, r9, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b799 │ │ │ │ eoreq r5, r5, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b791 │ │ │ │ eoreq r5, r6, sp, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b789 │ │ │ │ eoreq r5, r6, r9, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed796b4 <__bss_end__@@Base+0xfe3b1bac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ed82 │ │ │ │ @ instruction: 0xf0680040 │ │ │ │ - bmi 81ee5c │ │ │ │ - blmi 7f36d0 │ │ │ │ + bmi 81eebc │ │ │ │ + blmi 7f36d0 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b 19e04d8 <__bss_end__@@Base+0x10189d0> │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3608,542 +3608,542 @@ │ │ │ │ tstcs r0, r4, asr sl │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf0746064 │ │ │ │ - stmdami sl, {r0, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r3, r4, r5, r7, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - @ instruction: 0xb194f095 │ │ │ │ + @ instruction: 0xb1acf095 │ │ │ │ rsbseq r2, sl, lr, lsr #8 │ │ │ │ rsbeq r8, sl, r4, asr #11 │ │ │ │ andeq r4, r0, ip, ror #30 │ │ │ │ andeq r1, r0, r4, ror #29 │ │ │ │ andeq r2, r0, r4, lsr #28 │ │ │ │ andeq r4, r0, r4, lsr #18 │ │ │ │ eoreq r7, r6, fp, lsr ip │ │ │ │ eoreq r7, r6, r5, asr #26 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s32 q10, , q4 │ │ │ │ svclt 0x0000be61 │ │ │ │ - subseq fp, ip, r4, ror #21 │ │ │ │ + subseq fp, ip, r4, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b727 │ │ │ │ strdeq r0, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b71f │ │ │ │ strdeq r0, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b717 │ │ │ │ ldrdeq r2, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ eoreq r2, r7, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b707 │ │ │ │ eoreq r3, r7, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ + eoreq r5, lr, r1, lsl #24 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ + mlaeq lr, r5, r3, r6 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ + eoreq r9, lr, sp, asr r4 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6e7 │ │ │ │ - ldrdeq r5, [lr], -r1 @ │ │ │ │ + eoreq sl, lr, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6df │ │ │ │ - eoreq r6, lr, r5, ror #6 │ │ │ │ + eoreq ip, lr, r9, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6d7 │ │ │ │ - eoreq r9, lr, sp, lsr #8 │ │ │ │ + eoreq sp, lr, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6cf │ │ │ │ - strhteq sl, [lr], -r5 │ │ │ │ + eoreq sp, lr, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6c7 │ │ │ │ - eoreq ip, lr, r9, lsl #8 │ │ │ │ + eoreq sp, lr, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6bf │ │ │ │ - eoreq sp, lr, r5, ror r1 │ │ │ │ + strhteq lr, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6b7 │ │ │ │ - ldrdeq sp, [lr], -sp @ │ │ │ │ + eoreq r4, pc, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6af │ │ │ │ - mlaeq lr, r5, ip, sp │ │ │ │ + eoreq r6, pc, r9, lsr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b6a7 │ │ │ │ - eoreq lr, lr, r5, lsl #15 │ │ │ │ + eoreq r8, pc, sp, ror sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b69f │ │ │ │ - eoreq r4, pc, r1, lsr r3 @ │ │ │ │ + strdeq r9, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b697 │ │ │ │ - eoreq r6, pc, r9, lsl #18 │ │ │ │ + eoreq lr, pc, sp, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b68f │ │ │ │ - eoreq r8, pc, sp, asr #26 │ │ │ │ + eorseq r4, r0, sp, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b687 │ │ │ │ - eoreq r9, pc, r5, asr #21 │ │ │ │ + eorseq r1, r1, r5, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b67f │ │ │ │ - eoreq lr, pc, sp, lsr lr @ │ │ │ │ + eorseq r2, r1, r9, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b677 │ │ │ │ - eorseq r4, r0, sp, asr #4 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ - eorseq r1, r1, r5, lsl r0 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ - ldrshteq r2, [r1], -r9 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ - ldrhteq r3, [r1], -r5 │ │ │ │ + eorseq r3, r1, r5, ror #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed798d8 <__bss_end__@@Base+0xfe3b1dd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4a66a0 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r5, r9, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs sp, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000be15 │ │ │ │ - eorseq fp, r1, r7, lsr r7 │ │ │ │ + eorseq fp, r1, r7, ror #14 │ │ │ │ rsbeq lr, sp, r6, lsl #7 │ │ │ │ rsbeq sp, sp, r8, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b64d │ │ │ │ + eorseq ip, r1, r9, lsr #27 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b645 │ │ │ │ + ldrshteq ip, [r1], -r5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b63d │ │ │ │ + ldrsbteq pc, [r1], -sp @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b635 │ │ │ │ - eorseq ip, r1, r9, ror sp │ │ │ │ + eorseq r0, r2, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b62d │ │ │ │ - eorseq ip, r1, r5, asr #31 │ │ │ │ + eorseq r0, r2, sp, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b625 │ │ │ │ - eorseq pc, r1, sp, lsr #3 │ │ │ │ + eorseq r1, r2, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b61d │ │ │ │ - eorseq r0, r2, r5, asr r8 │ │ │ │ + ldrshteq r1, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b615 │ │ │ │ - eorseq r0, r2, sp, lsr #20 │ │ │ │ + ldrshteq r1, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b60d │ │ │ │ - ldrhteq r1, [r2], -sp │ │ │ │ + eorseq r2, r2, r9, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b605 │ │ │ │ - eorseq r1, r2, r9, asr #7 │ │ │ │ + eorseq r3, r2, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5fd │ │ │ │ - eorseq r1, r2, r9, asr #13 │ │ │ │ + eorseq r7, r2, r5, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5f5 │ │ │ │ - eorseq r2, r2, r9, lsr #6 │ │ │ │ + mlaseq r2, r1, r5, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5ed │ │ │ │ - ldrshteq r3, [r2], -r5 │ │ │ │ + eorseq sp, r2, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5e5 │ │ │ │ - eorseq r7, r2, r5, lsr #18 │ │ │ │ + eorseq sp, r2, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5dd │ │ │ │ - eorseq r8, r2, r1, ror #10 │ │ │ │ + eorseq sp, r2, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5d5 │ │ │ │ - eorseq sp, r2, r1, ror r2 │ │ │ │ + eorseq lr, r2, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5cd │ │ │ │ - eorseq sp, r2, r1, asr #12 │ │ │ │ + eorseq lr, r2, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5c5 │ │ │ │ - ldrhteq sp, [r2], -r5 │ │ │ │ + eorseq r0, r3, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5bd │ │ │ │ - eorseq lr, r2, r9, ror r8 │ │ │ │ + eorseq r1, r3, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5b5 │ │ │ │ - ldrsbteq lr, [r2], -r1 │ │ │ │ + eorseq r3, r3, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5ad │ │ │ │ - eorseq r0, r3, r9, ror r8 │ │ │ │ + ldrshteq r4, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b5a5 │ │ │ │ - eorseq r1, r3, r5, ror r7 │ │ │ │ + eorseq r5, r3, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b59d │ │ │ │ - eorseq r3, r3, r9, lsr #10 │ │ │ │ + eorseq sp, r3, r5, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b595 │ │ │ │ - eorseq r4, r3, sp, asr #23 │ │ │ │ + eorseq sp, r3, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b58d │ │ │ │ - eorseq r5, r3, r9, lsr #2 │ │ │ │ + eorseq lr, r3, r9, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b585 │ │ │ │ - mlaseq r3, r5, r5, sp │ │ │ │ + ldrsbteq lr, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b57d │ │ │ │ - ldrhteq sp, [r3], -r5 │ │ │ │ + eorseq lr, r3, r9, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b575 │ │ │ │ - eorseq lr, r3, r9, ror #1 │ │ │ │ + ldrshteq lr, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b56d │ │ │ │ - eorseq lr, r3, r9, lsr #17 │ │ │ │ + ldrshteq r1, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b565 │ │ │ │ - ldrshteq lr, [r3], -r9 │ │ │ │ + ldrshteq r2, [r4], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b55d │ │ │ │ - eorseq lr, r3, r9, asr #31 │ │ │ │ + eorseq r2, r4, sp, ror #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b555 │ │ │ │ - eorseq r1, r4, r9, asr #27 │ │ │ │ + eorseq r2, r4, r1, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b54d │ │ │ │ - eorseq r2, r4, sp, asr #1 │ │ │ │ + eorseq r2, r4, r9, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b545 │ │ │ │ - eorseq r2, r4, sp, lsr r2 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b53d │ │ │ │ - eorseq r2, r4, r1, lsr #16 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b535 │ │ │ │ - mlaseq r4, r9, pc, r2 @ │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b52d │ │ │ │ - eorseq r1, r5, r5, asr r7 │ │ │ │ + eorseq r1, r5, r5, lsl #15 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [lr], r7, rrx @ │ │ │ │ + ldrbtlt pc, [r6], r7, rrx @ │ │ │ │ rsbseq r2, sl, r2, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed79b48 <__bss_end__@@Base+0xfe3b2040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vqadd.u32 d16, d22, d0 │ │ │ │ - @ instruction: 0xf104feb7 │ │ │ │ + @ instruction: 0xf104fecf │ │ │ │ vhadd.u32 q8, q3, q8 │ │ │ │ - @ instruction: 0xf104feb3 │ │ │ │ + @ instruction: 0xf104fecb │ │ │ │ vhadd.u32 q8, q11, q0 │ │ │ │ - @ instruction: 0xf104feaf │ │ │ │ + @ instruction: 0xf104fec7 │ │ │ │ vqadd.u32 q8, q11, q8 │ │ │ │ - @ instruction: 0xf504feab │ │ │ │ + @ instruction: 0xf504fec3 │ │ │ │ vqadd.u32 d23, d22, d0 │ │ │ │ - @ instruction: 0xf104fea7 │ │ │ │ + @ instruction: 0xf104febf │ │ │ │ vqadd.u32 d16, d6, d16 │ │ │ │ - strtmi pc, [r0], -r3, lsr #29 │ │ │ │ - cdp2 3, 10, cr15, cr0, cr6, {3} │ │ │ │ + @ instruction: 0x4620febb │ │ │ │ + cdp2 3, 11, cr15, cr8, cr6, {3} │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - cdp2 3, 9, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 11, cr15, cr4, cr6, {3} │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 9, cr15, cr8, cr6, {3} │ │ │ │ + cdp2 3, 11, cr15, cr0, cr6, {3} │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - cdp2 3, 9, cr15, cr4, cr6, {3} │ │ │ │ + cdp2 3, 10, cr15, cr12, cr6, {3} │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 9, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 3, 10, cr15, cr8, cr6, {3} │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - cdp2 3, 8, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 10, cr15, cr4, cr6, {3} │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 8, cr15, cr8, cr6, {3} │ │ │ │ + cdp2 3, 10, cr15, cr0, cr6, {3} │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - cdp2 3, 8, cr15, cr4, cr6, {3} │ │ │ │ + cdp2 3, 9, cr15, cr12, cr6, {3} │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - cdp2 3, 8, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 3, 9, cr15, cr8, cr6, {3} │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - cdp2 3, 7, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 9, cr15, cr4, cr6, {3} │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 7, cr15, cr8, cr6, {3} │ │ │ │ + cdp2 3, 9, cr15, cr0, cr6, {3} │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - cdp2 3, 7, cr15, cr4, cr6, {3} │ │ │ │ + cdp2 3, 8, cr15, cr12, cr6, {3} │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - cdp2 3, 7, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 3, 8, cr15, cr8, cr6, {3} │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - cdp2 3, 6, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 8, cr15, cr4, cr6, {3} │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 6, cr15, cr8, cr6, {3} │ │ │ │ + cdp2 3, 8, cr15, cr0, cr6, {3} │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - cdp2 3, 6, cr15, cr4, cr6, {3} │ │ │ │ + cdp2 3, 7, cr15, cr12, cr6, {3} │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - cdp2 3, 6, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 3, 7, cr15, cr8, cr6, {3} │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - cdp2 3, 5, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 7, cr15, cr4, cr6, {3} │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - cdp2 3, 5, cr15, cr8, cr6, {3} │ │ │ │ + cdp2 3, 7, cr15, cr0, cr6, {3} │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - cdp2 3, 5, cr15, cr4, cr6, {3} │ │ │ │ + cdp2 3, 6, cr15, cr12, cr6, {3} │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - cdp2 3, 5, cr15, cr0, cr6, {3} │ │ │ │ + cdp2 3, 6, cr15, cr8, cr6, {3} │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - cdp2 3, 4, cr15, cr12, cr6, {3} │ │ │ │ + cdp2 3, 6, cr15, cr4, cr6, {3} │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - cdplt 3, 4, cr15, cr6, cr6, {3} │ │ │ │ + cdplt 3, 5, cr15, cr14, cr6, {3} │ │ │ │ rsbeq sp, r7, r8, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ - eorseq ip, r6, r9, lsr sp │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ + eorseq ip, r6, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ - ldrsbteq ip, [r6], -sp │ │ │ │ + svclt 0x0000b4af │ │ │ │ + eorseq sp, r6, sp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ - eorseq pc, r6, r1, lsr r1 @ │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ + eorseq pc, r6, r1, ror #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ - eorseq r0, r7, r1, ror fp │ │ │ │ + svclt 0x0000b49f │ │ │ │ + eorseq r0, r7, r1, lsr #23 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ - eorseq r1, r7, r1, ror #16 │ │ │ │ + svclt 0x0000b497 │ │ │ │ + mlaseq r7, r1, r8, r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ - eorseq r9, r7, r5, lsr r2 │ │ │ │ + svclt 0x0000b48f │ │ │ │ + eorseq r9, r7, r5, ror #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ - ldrsbteq r9, [r7], -sp │ │ │ │ + svclt 0x0000b487 │ │ │ │ + eorseq r9, r7, sp, lsl #30 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ - eorseq sl, r7, r1, ror r5 │ │ │ │ + svclt 0x0000b47f │ │ │ │ + eorseq sl, r7, r1, lsr #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ - mlaseq r7, r5, r3, sp │ │ │ │ + svclt 0x0000b477 │ │ │ │ + eorseq sp, r7, r5, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed79cd8 <__bss_end__@@Base+0xfe3b21d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0679001 │ │ │ │ - stmdals r1, {r0, r1, r2, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r1, r2, r3, r4, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 360c68 │ │ │ │ - ldrlt pc, [r0], #-123 @ 0xffffff85 │ │ │ │ + strtlt pc, [r8], #-123 @ 0xffffff85 │ │ │ │ ldrsbteq r2, [sl], #-58 @ 0xffffffc6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b459 │ │ │ │ + ldrhteq r8, [r8], -r5 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b451 │ │ │ │ + eorseq ip, r8, r9, rrx │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ + svclt 0x0000b449 │ │ │ │ + eorseq ip, r8, r1, ror #13 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b441 │ │ │ │ - eorseq r8, r8, r5, lsl #19 │ │ │ │ + eorseq r1, r9, sp, asr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b439 │ │ │ │ - eorseq ip, r8, r9, lsr r0 │ │ │ │ + eorseq r9, sl, sp, ror #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b431 │ │ │ │ - ldrhteq ip, [r8], -r1 │ │ │ │ + eorseq sl, sl, r1, ror #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b429 │ │ │ │ - eorseq r1, r9, sp, lsl r1 │ │ │ │ + eorseq ip, sl, r5, asr sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b421 │ │ │ │ - eorseq r9, sl, sp, lsr r3 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq ip, sl, r1, lsr fp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b419 │ │ │ │ - ldrhteq sl, [sl], -r1 │ │ │ │ + eorseq sp, sl, sp, ror r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b411 │ │ │ │ - eorseq ip, sl, r5, lsr #20 │ │ │ │ + ldrhteq lr, [sl], -r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b409 │ │ │ │ - eorseq ip, sl, r1, lsl #22 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq r0, fp, sp, ror r2 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b401 │ │ │ │ - eorseq sp, sl, sp, asr #6 │ │ │ │ + mlaseq fp, r5, ip, r2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3f9 │ │ │ │ - eorseq lr, sl, r5, lsl #9 │ │ │ │ + eorseq r5, fp, r1, lsl r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3f1 │ │ │ │ - eorseq r0, fp, sp, asr #4 │ │ │ │ + mlaseq fp, r9, pc, r9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3e9 │ │ │ │ - eorseq r2, fp, r5, ror #24 │ │ │ │ + eorseq fp, fp, r1, lsl #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3e1 │ │ │ │ - eorseq r5, fp, r1, ror #11 │ │ │ │ + eorseq fp, fp, r9, lsr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3d9 │ │ │ │ - eorseq r9, fp, r9, ror #30 │ │ │ │ + eorseq ip, fp, r9, asr #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3d1 │ │ │ │ - ldrsbteq fp, [fp], -r1 │ │ │ │ + eorseq r1, ip, r1, asr #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3c9 │ │ │ │ - eorseq fp, fp, r9, lsl #30 │ │ │ │ + eorseq r3, ip, r1, ror pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3c1 │ │ │ │ - mlaseq fp, r9, r5, ip │ │ │ │ + eorseq r6, ip, r9, lsr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3b9 │ │ │ │ - mlaseq ip, r1, pc, r1 @ │ │ │ │ + eorseq sl, ip, r5, lsr r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3b1 │ │ │ │ - eorseq r3, ip, r1, asr #30 │ │ │ │ + eorseq sp, ip, r5, asr pc │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3a9 │ │ │ │ - eorseq r6, ip, r9, ror r6 │ │ │ │ + eorseq lr, ip, r5, ror r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b3a1 │ │ │ │ - eorseq sl, ip, r5, lsl #14 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq r1, sp, r5, lsr r1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b399 │ │ │ │ - eorseq sp, ip, r5, lsr #30 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq sl, sp, r9, lsl #20 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b391 │ │ │ │ - eorseq lr, ip, r5, asr #32 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq sl, sp, r5, lsr #28 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b389 │ │ │ │ - eorseq r1, sp, r5, lsl #2 │ │ │ │ + eorseq fp, sp, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b381 │ │ │ │ - ldrsbteq sl, [sp], -r9 │ │ │ │ + eorseq ip, sp, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b379 │ │ │ │ - ldrshteq sl, [sp], -r5 │ │ │ │ + ldrsbteq ip, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b371 │ │ │ │ - ldrhteq fp, [sp], -r1 │ │ │ │ + ldrshteq ip, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b369 │ │ │ │ - eorseq ip, sp, r9, asr r1 │ │ │ │ + eorseq ip, sp, r5, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b361 │ │ │ │ - eorseq ip, sp, r9, lsr #3 │ │ │ │ + eorseq ip, sp, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b359 │ │ │ │ - eorseq ip, sp, r1, asr #7 │ │ │ │ + eorseq r0, lr, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b351 │ │ │ │ - eorseq ip, sp, r5, lsl r9 │ │ │ │ + eorseq r0, lr, sp, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b349 │ │ │ │ - eorseq ip, sp, r9, asr #30 │ │ │ │ + eorseq r0, lr, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b341 │ │ │ │ - eorseq r0, lr, r1, lsr #2 │ │ │ │ + eorseq r2, lr, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b339 │ │ │ │ - eorseq r0, lr, sp, lsl #10 │ │ │ │ + eorseq r3, lr, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0694478 │ │ │ │ svclt 0x0000b331 │ │ │ │ - eorseq r0, lr, sp, asr #26 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ - eorseq r2, lr, r5, asr pc │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ - ldrsbteq r3, [lr], -r5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0694478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ - eorseq r3, lr, r5, lsr sl │ │ │ │ + eorseq r3, lr, r5, ror #20 │ │ │ │ │ │ │ │ 00222d58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (222dc8 ) │ │ │ │ @@ -4166,623 +4166,623 @@ │ │ │ │ ldr r1, [pc, #68] @ (222dd8 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 68b228 │ │ │ │ + bl 68b258 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (222ddc ) │ │ │ │ ldr r3, [pc, #32] @ (222dcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 222dc2 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 609e40 │ │ │ │ + bl 609e70 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ lsls r2, r7, #1 │ │ │ │ - strb r1, [r5, #2] │ │ │ │ + strb r1, [r3, #3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r5, #19] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #8] @ (222dec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r6] │ │ │ │ + ldrh r5, [r4, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222dfc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r6] │ │ │ │ + ldrh r1, [r4, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r6] │ │ │ │ + ldrh r5, [r3, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r5, r6] │ │ │ │ + ldrh r1, [r3, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, r6] │ │ │ │ + ldrh r5, [r2, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, r6] │ │ │ │ + ldrh r1, [r2, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r3, r6] │ │ │ │ + ldrh r5, [r1, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, r6] │ │ │ │ + ldrh r1, [r1, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r2, r6] │ │ │ │ + ldrh r5, [r0, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r2, r6] │ │ │ │ + ldrh r1, [r0, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r1, r6] │ │ │ │ + ldrh r5, [r7, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222e9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r1, r6] │ │ │ │ + ldrh r1, [r7, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222eac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r0, r6] │ │ │ │ + ldrh r5, [r6, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ebc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r0, r6] │ │ │ │ + ldrh r1, [r6, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ecc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r7, r5] │ │ │ │ + ldrh r5, [r5, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222edc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r7, r5] │ │ │ │ + ldrh r1, [r5, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222eec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r5] │ │ │ │ + ldrh r5, [r4, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222efc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r5] │ │ │ │ + ldrh r1, [r4, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f0c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r5] │ │ │ │ + ldrh r5, [r3, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f1c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r5, r5] │ │ │ │ + ldrh r1, [r3, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f2c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, r5] │ │ │ │ + ldrh r5, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f3c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, r5] │ │ │ │ + ldrh r1, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f4c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r3, r5] │ │ │ │ + ldrh r5, [r1, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f5c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, r5] │ │ │ │ + ldrh r1, [r1, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f6c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r2, r5] │ │ │ │ + ldrh r5, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f7c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r2, r5] │ │ │ │ + ldrh r1, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f8c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r1, r5] │ │ │ │ + ldrh r5, [r7, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222f9c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r1, r5] │ │ │ │ + ldrh r1, [r7, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r0, r5] │ │ │ │ + ldrh r5, [r6, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fbc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r0, r5] │ │ │ │ + ldrh r1, [r6, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fcc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r7, r4] │ │ │ │ + ldrh r5, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fdc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r7, r4] │ │ │ │ + ldrh r1, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222fec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r4] │ │ │ │ + ldrh r5, [r4, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (222ffc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r4] │ │ │ │ + ldrh r1, [r4, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22300c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r4] │ │ │ │ + ldrh r5, [r3, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22301c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r5, r4] │ │ │ │ + ldrh r1, [r3, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22302c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, r4] │ │ │ │ + ldrh r5, [r2, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22303c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, r4] │ │ │ │ + ldrh r1, [r2, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22304c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r3, r4] │ │ │ │ + ldrh r5, [r1, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22305c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, r4] │ │ │ │ + ldrh r1, [r1, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22306c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r2, r4] │ │ │ │ + ldrh r5, [r0, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22307c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r2, r4] │ │ │ │ + ldrh r1, [r0, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22308c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r1, r4] │ │ │ │ + ldrh r5, [r7, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22309c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r1, r4] │ │ │ │ + ldrh r1, [r7, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r0, r4] │ │ │ │ + ldrh r5, [r6, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r0, r4] │ │ │ │ + ldrh r1, [r6, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r7, r3] │ │ │ │ + ldrh r5, [r5, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r7, r3] │ │ │ │ + ldrh r1, [r5, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r3] │ │ │ │ + ldrh r5, [r4, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2230fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r3] │ │ │ │ + ldrh r1, [r4, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22310c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r3] │ │ │ │ + ldrh r5, [r3, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22311c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r5, r3] │ │ │ │ + ldrh r1, [r3, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22312c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, r3] │ │ │ │ + ldrh r5, [r2, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22313c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, r3] │ │ │ │ + ldrh r1, [r2, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22314c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r3, r3] │ │ │ │ + ldrh r5, [r1, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22315c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, r3] │ │ │ │ + ldrh r1, [r1, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22316c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r2, r3] │ │ │ │ + ldrh r5, [r0, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22317c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r2, r3] │ │ │ │ + ldrh r1, [r0, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22318c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r1, r3] │ │ │ │ + ldrh r5, [r7, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22319c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r1, r3] │ │ │ │ + ldrh r1, [r7, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r0, r3] │ │ │ │ + ldrh r5, [r6, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r0, r3] │ │ │ │ + ldrh r1, [r6, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r7, r2] │ │ │ │ + ldrh r5, [r5, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r7, r2] │ │ │ │ + ldrh r1, [r5, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r2] │ │ │ │ + ldrh r5, [r4, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2231fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r2] │ │ │ │ + ldrh r1, [r4, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22320c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r2] │ │ │ │ + ldrh r5, [r3, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22321c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r5, r2] │ │ │ │ + ldrh r1, [r3, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22322c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r4, r2] │ │ │ │ + ldrh r5, [r2, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22323c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r4, r2] │ │ │ │ + ldrh r1, [r2, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22324c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r3, r2] │ │ │ │ + ldrh r5, [r1, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22325c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r3, r2] │ │ │ │ + ldrh r1, [r1, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22326c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r2, r2] │ │ │ │ + ldrh r5, [r0, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22327c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r2, r2] │ │ │ │ + ldrh r1, [r0, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22328c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r1, r2] │ │ │ │ + ldrh r5, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22329c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r1, r2] │ │ │ │ + ldrh r1, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232ac ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r0, r2] │ │ │ │ + ldrh r5, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232bc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r0, r2] │ │ │ │ + ldrh r1, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232cc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r7, r1] │ │ │ │ + ldrh r5, [r5, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232dc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r7, r1] │ │ │ │ + ldrh r1, [r5, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232ec ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r6, r1] │ │ │ │ + ldrh r5, [r4, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2232fc ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r1, [r6, r1] │ │ │ │ + ldrh r1, [r4, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22330c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldrh r5, [r5, r1] │ │ │ │ + ldrh r5, [r3, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2233f4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -4934,59 +4934,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2234c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmn r2, r1 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r5, #30 │ │ │ │ + lsls r6, r3, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2234ec ) │ │ │ │ ldr r1, [pc, #24] @ (2234f0 ) │ │ │ │ ldr r0, [pc, #28] @ (2234f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6b7860 │ │ │ │ + bl 6b7890 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 695088 │ │ │ │ + b.w 6950b8 │ │ │ │ nop │ │ │ │ - adds r5, r2, #1 │ │ │ │ + adds r5, r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r7, r0, #26 │ │ │ │ + asrs r7, r6, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r1, r5, #27 │ │ │ │ + asrs r1, r3, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (223504 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 68a6f4 │ │ │ │ + b.w 68a724 │ │ │ │ nop │ │ │ │ bics r2, r7 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (223514 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #900] @ 0x384 │ │ │ │ + add r0, pc, #68 @ (adr r0, 22355c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2235b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -4995,15 +4995,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2235c0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr r0, [pc, #128] @ (2235c4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 21dc70 │ │ │ │ @@ -5031,15 +5031,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 223556 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5050,15 +5050,15 @@ │ │ │ │ nop │ │ │ │ strb r2, [r5, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, r8 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, r2 │ │ │ │ lsls r2, r7, #1 │ │ │ │ strb r2, [r6, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #20] @ (2235e8 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5069,43 +5069,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ add r2, r1 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - lsls r5, r4, #4 │ │ │ │ + lsls r5, r2, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2235fc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 68a6f4 │ │ │ │ + b.w 68a724 │ │ │ │ nop │ │ │ │ mvns r6, r6 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22360c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldmia r7, {r0, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 22365a <_start@@Base+0x2a> │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22361c ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - ldmia r7, {r0, r4, r5, r6, r7} │ │ │ │ + beq.n 223662 <_start@@Base+0x32> │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22362c ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 68c384 │ │ │ │ + b.w 68c3b4 │ │ │ │ nop │ │ │ │ - bcs.n 2236d2 <_start@@Base+0xa2> │ │ │ │ + bcs.n 223532 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00223630 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5224,15 +5224,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (223744 <_start@@Base+0x114>) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r1, pc, #760 @ (adr r1, 223a40 <_start@@Base+0x410>) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (223828 <_start@@Base+0x1f8>) │ │ │ │ @@ -5267,15 +5267,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 21e758 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 541310 │ │ │ │ + bl 541340 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e978 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2237e6 <_start@@Base+0x1b6> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5289,15 +5289,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (22383c <_start@@Base+0x20c>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5319,29 +5319,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2237fe <_start@@Base+0x1ce> │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r6, #240 @ 0xf0 │ │ │ │ + adds r7, #32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #218 @ 0xda │ │ │ │ + adds r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adcs r4, r4 │ │ │ │ + sbcs r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r4, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r5 │ │ │ │ + asrs r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2238ac <_start@@Base+0x27c>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5353,19 +5353,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2254fc │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 22387a <_start@@Base+0x24a> │ │ │ │ movs r1, #1 │ │ │ │ blx 21be94 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 69b44c │ │ │ │ + bl 69b47c │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 68ac60 │ │ │ │ + bl 68ac90 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 21c400 │ │ │ │ @@ -5378,31 +5378,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (22392c <_start@@Base+0x2fc>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 223902 <_start@@Base+0x2d2> │ │ │ │ mov r0, r6 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #80] @ 223930 <_start@@Base+0x300> │ │ │ │ ldr r2, [pc, #80] @ (223934 <_start@@Base+0x304>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ cbz r0, 223902 <_start@@Base+0x2d2> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 22391a <_start@@Base+0x2ea> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5414,68 +5414,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 3d3e0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3d45f8 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (223a10 <_start@@Base+0x3e0>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (223a14 <_start@@Base+0x3e4>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #192] @ (223a18 <_start@@Base+0x3e8>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ bl 2b3948 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 21c0d4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (223a1c <_start@@Base+0x3ec>) │ │ │ │ blx 21c0d4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 68abb0 │ │ │ │ + bl 68abe0 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 69b440 │ │ │ │ + bl 69b470 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5497,19 +5497,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 48a670 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ands r0, r4 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r0, #3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #944] @ (223dd4 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5522,35 +5522,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (223ad8 <_start@@Base+0x4a8>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (223adc <_start@@Base+0x4ac>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (223ae0 <_start@@Base+0x4b0>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (223ae4 <_start@@Base+0x4b4>) │ │ │ │ ldr r1, [pc, #124] @ (223ae8 <_start@@Base+0x4b8>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #108] @ (223aec <_start@@Base+0x4bc>) │ │ │ │ ldr r3, [pc, #112] @ (223af0 <_start@@Base+0x4c0>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (223af4 <_start@@Base+0x4c4>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5579,27 +5579,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #108 @ 0x6c │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5664,18 +5664,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d3e60 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (223c08 <_start@@Base+0x5d8>) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 695ae8 │ │ │ │ + bl 695b18 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 223b70 <_start@@Base+0x540> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 223bec <_start@@Base+0x5bc> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -5685,23 +5685,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 695aec │ │ │ │ + bl 695b1c │ │ │ │ b.n 223b70 <_start@@Base+0x540> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r5, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #30 │ │ │ │ + subs r6, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223c0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5762,29 +5762,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r1, [pc, #100] @ (223d10 ) │ │ │ │ ldr r2, [pc, #104] @ (223d14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (223d18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cbz r0, 223cf2 │ │ │ │ ldr r2, [pc, #80] @ (223d1c ) │ │ │ │ ldr r3, [pc, #60] @ (223d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -5796,29 +5796,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r1, r7] │ │ │ │ + ldrsh r6, [r7, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r5, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 00223d20 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5843,15 +5843,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 3d43bc │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3d4428 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223d78 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -5905,16 +5905,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (223e6c ) │ │ │ │ - bl 546418 │ │ │ │ - bl 542460 │ │ │ │ + bl 546448 │ │ │ │ + bl 542490 │ │ │ │ ldr r3, [pc, #84] @ (223e70 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 223e38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5935,63 +5935,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 223e24 │ │ │ │ ldr r0, [pc, #44] @ (223e7c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #528] @ (224088 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223e80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (223f1c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ ldr r2, [pc, #132] @ (223f20 ) │ │ │ │ ldr r1, [pc, #132] @ (223f24 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 223ef6 │ │ │ │ cbz r4, 223f08 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ cbz r0, 223ee0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546680 │ │ │ │ + bl 5466b0 │ │ │ │ cbnz r0, 223ee0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6017,27 +6017,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (223f34 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, r7] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r2, r4} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #246 @ 0xf6 │ │ │ │ + subs r2, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, #252 @ 0xfc │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00223f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6045,15 +6045,15 @@ │ │ │ │ bl 225988 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (223fb4 ) │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 223f74 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c928 │ │ │ │ cbnz r0, 223f88 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6078,15 +6078,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 22402c │ │ │ │ sub sp, #20 │ │ │ │ @@ -6095,50 +6095,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (224034 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ bl 223f38 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 224012 │ │ │ │ ldr r0, [pc, #60] @ (224038 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 690e9c │ │ │ │ + bl 690ecc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r0, [pc, #40] @ (22403c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 690e9c │ │ │ │ + bl 690ecc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #164 @ 0xa4 │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 224408 ) │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00224040 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6153,27 +6153,27 @@ │ │ │ │ cbz r3, 2240ba │ │ │ │ mov r4, r0 │ │ │ │ bl 225988 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 223e80 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2240c8 │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ ldr r3, [pc, #112] @ (2240e8 ) │ │ │ │ ldr r2, [pc, #112] @ (2240ec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2240f0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #96] @ (2240f4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6186,41 +6186,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2240f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #48] @ (2240fc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ mov r0, r4 │ │ │ │ blx 21eb8c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ nop │ │ │ │ - cmp r6, #6 │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [r7, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrh r6, [r7, r7] │ │ │ │ + ldrb r6, [r5, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5} │ │ │ │ + ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6266,73 +6266,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2241d8 ) │ │ │ │ bl 225988 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ ldr r1, [pc, #80] @ (2241dc ) │ │ │ │ ldr r2, [pc, #80] @ (2241e0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 2241ac │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546a40 │ │ │ │ + bl 546a70 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2241e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690e9c │ │ │ │ + bl 690ecc │ │ │ │ ldr r1, [pc, #36] @ (2241e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 21e0b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21d4a0 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2245e8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2242d0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #204] @ (2242d4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2242d8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c89c │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 22427a │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -6392,57 +6392,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (2242f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 224244 │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #88 @ 0x58 │ │ │ │ + adds r7, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #228 @ 0xe4 │ │ │ │ + subs r1, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #88 @ 0x58 │ │ │ │ + subs r0, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #66 @ 0x42 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002242fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r3, [pc, #1540] @ 224920 │ │ │ │ ldr.w r2, [pc, #1540] @ 224924 │ │ │ │ ldr.w r1, [pc, #1540] @ 224928 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2245dc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6631,30 +6631,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (224934 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 224402 │ │ │ │ ldr r3, [pc, #944] @ (224938 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (22493c ) │ │ │ │ ldr r1, [pc, #944] @ (224940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6713,15 +6713,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6763,15 +6763,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 224860 │ │ │ │ @@ -6786,15 +6786,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 224650 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (224950 ) │ │ │ │ ldr r4, [pc, #564] @ (224954 ) │ │ │ │ @@ -6803,15 +6803,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (224958 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 224462 │ │ │ │ ldr r3, [pc, #528] @ (22495c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -6819,15 +6819,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (224964 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 224472 │ │ │ │ ldr r3, [pc, #500] @ (224968 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -6835,15 +6835,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (224970 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -6868,15 +6868,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (22497c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2246d6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 224484 │ │ │ │ ldr r3, [pc, #392] @ (224980 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -6884,15 +6884,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (224988 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 224494 │ │ │ │ ldr r3, [pc, #364] @ (22498c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (224994 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 2244a4 │ │ │ │ ldr r3, [pc, #336] @ (224998 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -6916,15 +6916,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (2249a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 22459e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 2248ba │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -6933,15 +6933,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 224650 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 2248ba │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -6950,15 +6950,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 224650 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 224650 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -6966,15 +6966,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 224650 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22478a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -6988,79 +6988,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 2246a4 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldrh r0, [r6, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #12 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r2, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r6, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #82 @ 0x52 │ │ │ │ + adds r4, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r3, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r3, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r7, r3] │ │ │ │ + strb r6, [r5, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #44 @ 0x2c │ │ │ │ + adds r4, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #132 @ 0x84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002249a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7073,25 +7073,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (224be8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #532] @ (224bec ) │ │ │ │ ldr r2, [pc, #536] @ (224bf0 ) │ │ │ │ ldr r1, [pc, #536] @ (224bf4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 224a62 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7117,27 +7117,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2249fa │ │ │ │ ldr r3, [pc, #444] @ (224bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #436] @ (224bfc ) │ │ │ │ ldr r2, [pc, #440] @ (224c00 ) │ │ │ │ ldr r1, [pc, #440] @ (224c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 224b04 │ │ │ │ ldr r3, [pc, #420] @ (224c08 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (224c0c ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7152,21 +7152,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 224b90 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 224b62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #368] @ (224c10 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 224ad0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 224b3e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 224b2e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7183,27 +7183,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 224ac2 │ │ │ │ ldr r3, [pc, #312] @ (224c14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #300] @ (224c18 ) │ │ │ │ ldr r2, [pc, #304] @ (224c1c ) │ │ │ │ ldr r1, [pc, #304] @ (224c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (224c24 ) │ │ │ │ ldr r3, [pc, #216] @ (224be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7241,114 +7241,114 @@ │ │ │ │ bne.n 224a7a │ │ │ │ b.n 224ac8 │ │ │ │ ldr r3, [pc, #176] @ (224c14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #180] @ (224c28 ) │ │ │ │ ldr r2, [pc, #180] @ (224c2c ) │ │ │ │ ldr r1, [pc, #184] @ (224c30 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 224b04 │ │ │ │ ldr r3, [pc, #100] @ (224bf8 ) │ │ │ │ ldr r4, [pc, #160] @ (224c34 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #148] @ (224c38 ) │ │ │ │ ldr r1, [pc, #148] @ (224c3c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 224b04 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #120] @ (224c40 ) │ │ │ │ ldr r2, [pc, #120] @ (224c44 ) │ │ │ │ ldr r1, [pc, #124] @ (224c48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ b.n 224ac2 │ │ │ │ nop │ │ │ │ str r4, [r3, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r3] │ │ │ │ + strh r2, [r1, r4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r4, [r5, r6] │ │ │ │ + str r4, [r3, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #10 │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #210 @ 0xd2 │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, r5] │ │ │ │ + str r0, [r1, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224c4c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7423,15 +7423,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (224d50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7442,29 +7442,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (224d5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 224d12 │ │ │ │ bl 21ecb8 │ │ │ │ nop │ │ │ │ - str r4, [r4, r0] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #984] @ (225130 ) │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #74 @ 0x4a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (224d74 ) │ │ │ │ ldr r2, [pc, #20] @ (224d78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (224d7c ) │ │ │ │ @@ -7472,22 +7472,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #70 @ 0x46 │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (224d8c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ nop │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (224de4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7507,44 +7507,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3d4228 │ │ │ │ ldrb r2, [r6, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224df0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (224e2c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 68abb0 │ │ │ │ + bl 68abe0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 68abb0 │ │ │ │ + bl 68abe0 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 68abb0 │ │ │ │ + b.w 68abe0 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r3, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00224e30 : │ │ │ │ ldr r3, [pc, #20] @ (224e48 ) │ │ │ │ ldr r2, [pc, #24] @ (224e4c ) │ │ │ │ @@ -7560,28 +7560,28 @@ │ │ │ │ bx r3 │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r3} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - cmp r2, #206 @ 0xce │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224e58 : │ │ │ │ ldr r0, [pc, #12] @ (224e68 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (224e6c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - cmp r2, #176 @ 0xb0 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224e70 : │ │ │ │ ldr r3, [pc, #40] @ (224e9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 224e92 │ │ │ │ @@ -7693,33 +7693,33 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r2, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r4, 224f88 │ │ │ │ lsls r2, r5, #1 │ │ │ │ stmia r0!, {r1, r2, r6} │ │ │ │ lsls r7, r6, #1 │ │ │ │ sub sp, #392 @ 0x188 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r6, [pc, #416] @ (225130 ) │ │ │ │ + ldr r6, [pc, #608] @ (2251f0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [pc, #320] @ (2250dc ) │ │ │ │ + ldr r6, [pc, #512] @ (22519c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00224fa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7766,15 +7766,15 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r3, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ itte hi │ │ │ │ lslhi r7, r6, #1 │ │ │ │ - cmphi r7, #234 @ 0xea │ │ │ │ + addhi r0, #26 │ │ │ │ lslls r1, r1, #1 │ │ │ │ itte pl │ │ │ │ lslpl r7, r6, #1 │ │ │ │ addpl r7, sp, #976 @ 0x3d0 │ │ │ │ lslmi r2, r5, #1 │ │ │ │ │ │ │ │ 00225030 : │ │ │ │ @@ -7881,15 +7881,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [r7, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bkpt 0x0076 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 00225140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8012,15 +8012,15 @@ │ │ │ │ bgt.n 22525a │ │ │ │ ldr r0, [pc, #116] @ (2252e4 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (2252e8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8046,35 +8046,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r5, r6, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r6, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r3, pc} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ pop {r3, r4, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r6, #154 @ 0x9a │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #32] @ (225310 ) │ │ │ │ + ldr r3, [pc, #224] @ (2253d0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #94 @ 0x5e │ │ │ │ + movs r6, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002252f8 : │ │ │ │ ldr r2, [pc, #104] @ (225364 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (225368 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8105,30 +8105,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 68ace8 │ │ │ │ + bl 68ad18 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r4} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r6, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00225378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8193,21 +8193,21 @@ │ │ │ │ nop │ │ │ │ ldrsb r0, [r1, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbnz r0, 22548c │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r0, 22548a │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #34 @ 0x22 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00225434 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8250,23 +8250,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 225484 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 68aca8 │ │ │ │ + bl 68acd8 │ │ │ │ b.n 225484 │ │ │ │ ldrsb r0, [r2, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ revsh r0, r7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ revsh r6, r0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002254c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8362,15 +8362,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 225632 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 225612 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -8386,20 +8386,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2255a6 │ │ │ │ ldr r1, [pc, #96] @ (225658 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r0, [pc, #84] @ (22565c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 68ace8 │ │ │ │ + b.w 68ad18 │ │ │ │ bl 3d4428 │ │ │ │ bl 22517c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 2252f8 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -8409,22 +8409,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 2255bc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ strb r6, [r4, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbnz r2, 225670 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00225660 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8492,25 +8492,25 @@ │ │ │ │ bpl.n 2256c4 │ │ │ │ ldr r0, [pc, #32] @ (225730 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2256c4 │ │ │ │ strb r0, [r3, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00225734 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8547,25 +8547,25 @@ │ │ │ │ bpl.n 225766 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2257b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 225766 │ │ │ │ strh r0, [r2, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #196 @ 0xc4 │ │ │ │ + cmp r0, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002257b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8696,27 +8696,27 @@ │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002258e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00225900 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00225920 : │ │ │ │ @@ -8724,89 +8724,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (22597c ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 225952 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr.w ip, [pc, #40] @ 225980 │ │ │ │ ldr r3, [pc, #40] @ (225984 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 67a9e4 │ │ │ │ + b.w 67aa14 │ │ │ │ str r6, [r4, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #1008] @ (225d74 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #384] @ (225b08 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 00225988 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002259a8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002259c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002259e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5367cc │ │ │ │ + bl 5367fc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -10016,19 +10016,19 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r5, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ ldrb r2, [r4, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r2, r3, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r4, #210 @ 0xd2 │ │ │ │ + movs r5, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, #220 @ 0xdc │ │ │ │ + movs r5, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, #100 @ 0x64 │ │ │ │ + movs r4, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cbz r2, 226624 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r3, pc, #520 @ (adr r3, 2267c4 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cbz r4, 226626 │ │ │ │ lsls r7, r6, #1 │ │ │ │ @@ -10038,146 +10038,146 @@ │ │ │ │ lsls r7, r6, #1 │ │ │ │ cbz r0, 226618 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r2, pc, #880 @ (adr r2, 226940 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r2, pc, #856 @ (adr r2, 22692c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + movs r3, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #12 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #288] @ (226718 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add sp, #336 @ 0x150 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r7, sp, #864 @ 0x360 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r1, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #136] @ (2266b0 ) │ │ │ │ + ldr r2, [pc, #328] @ (226770 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r7, sp, #80 @ 0x50 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r2, #7 │ │ │ │ + movs r0, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r4, #7 │ │ │ │ + movs r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #768 @ 0x300 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, sp, #528 @ 0x210 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #408 @ 0x198 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r6, sp, #288 @ 0x120 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r0, [r0, #56] @ 0x38 │ │ │ │ + ldrh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r0, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r7, #3 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #408 @ 0x198 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #264 @ 0x108 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, sp, #896 @ 0x380 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r0, [r3, #44] @ 0x2c │ │ │ │ + ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r2, #7 │ │ │ │ + subs r4, r0, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r3, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r3, #3 │ │ │ │ + adds r4, r1, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r3, r7 │ │ │ │ + adds r0, r1, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r7, r6 │ │ │ │ + subs r0, r5, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + adds r4, r0, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r6, #0 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r4, #0 │ │ │ │ + adds r4, r2, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r2, #0 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r0, #0 │ │ │ │ + adds r4, r6, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mcr2 0, 4, r0, cr10, cr0, {2} │ │ │ │ - subs r6, r3, r4 │ │ │ │ + mrc2 0, 5, r0, cr10, cr0, {2} │ │ │ │ + subs r6, r1, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r6, #16] │ │ │ │ ldrd r3, r0, [r4] │ │ │ │ tst.w r2, #805306368 @ 0x30000000 │ │ │ │ bne.w 22685c │ │ │ │ ldr.w r1, [pc, #1584] @ 226d20 │ │ │ │ add r1, pc │ │ │ │ @@ -10777,139 +10777,139 @@ │ │ │ │ ubfx r2, r5, #6, #20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 2260fc │ │ │ │ nop │ │ │ │ - adds r2, r4, r6 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + subs r4, r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r3, r0 │ │ │ │ + subs r0, r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r0, sp, #664 @ 0x298 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r3, r6 │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r0, r6 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4], {80} @ 0x50 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + mcrr2 0, 5, r0, r4, cr0 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfbe60050 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + ldc2 0, cr0, [r6], {80} @ 0x50 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r7, pc, #992 @ (adr r7, 227144 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ add r7, pc, #904 @ (adr r7, 2270f0 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r5, r0 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, r2, r2 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r2, r4, r3 │ │ │ │ + adds r2, r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, r1, r3 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #4 │ │ │ │ + lsrs r4, r2, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r7, pc, #184 @ (adr r7, 226e48 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + ldrh r6, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfa720050 │ │ │ │ + @ instruction: 0xfaa20050 │ │ │ │ add r6, pc, #632 @ (adr r6, 227014 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r6, [r2, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r1, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r2, [r2, #52] @ 0x34 │ │ │ │ + strh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vld4.16 {d16-d19}, [lr :64], r0 │ │ │ │ - asrs r4, r5, #26 │ │ │ │ + ldrsb.w r0, [lr, #80] @ 0x50 │ │ │ │ + asrs r4, r3, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r1, #26 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb.w r0, [lr, r0, lsl #1] │ │ │ │ - ldr??.w r0, [sl, #80] @ 0x50 │ │ │ │ - ldr.w r0, [r6, #80] @ 0x50 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + vst4.16 {d16-d19}, [lr :64], r0 │ │ │ │ + vld4.16 {d0-d3}, [sl :64], r0 │ │ │ │ + vst4.16 {d0-d3}, [r6 :64], r0 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, pc, #800 @ (adr r4, 22710c ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7be0052 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + @ instruction: 0xf7ee0052 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7980052 │ │ │ │ - @ instruction: 0xf7820052 │ │ │ │ + @ instruction: 0xf7c80052 │ │ │ │ + @ instruction: 0xf7b20052 │ │ │ │ add r4, pc, #200 @ (adr r4, 226ecc ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7280052 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + @ instruction: 0xf7580052 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7020052 │ │ │ │ - @ instruction: 0xf6ee0052 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + @ instruction: 0xf7320052 │ │ │ │ + @ instruction: 0xf71e0052 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r4, #17 │ │ │ │ + asrs r6, r2, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf6e80050 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + @ instruction: 0xf7180050 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00226e38 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 225b00 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -11064,27 +11064,27 @@ │ │ │ │ movs r1, #31 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (226fd4 ) │ │ │ │ ubfx r2, r0, #5, #5 │ │ │ │ ldr r0, [pc, #16] @ (226fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ ldr r4, [r2, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (227024 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11105,15 +11105,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (227074 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11134,15 +11134,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [r3, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r5, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #32] @ (2270a0 ) │ │ │ │ ubfx ip, r0, #4, #1 │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r0, r0, #5, #5 │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, ip, lsl #3 │ │ │ │ @@ -11151,111 +11151,111 @@ │ │ │ │ ldr r0, [pc, #12] @ (2270a4 ) │ │ │ │ asrs r2, r3, #28 │ │ │ │ asrs r3, r3, #31 │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r0, r2] │ │ │ │ + ldrb r4, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2270c4 ) │ │ │ │ and.w ip, r0, #31 │ │ │ │ ubfx r1, r0, #5, #5 │ │ │ │ ldr r0, [pc, #20] @ (2270c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (2270d8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (2270e8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (2270f8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (227108 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ - ldrb r0, [r5, r1] │ │ │ │ + ldrb r0, [r3, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (227128 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22712c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r4, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (227144 ) │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #16] @ (227148 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, r1] │ │ │ │ + ldrb r2, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (227168 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22716c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22718c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (227190 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11286,15 +11286,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r2, r7] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11325,15 +11325,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11364,15 +11364,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11403,15 +11403,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11442,15 +11442,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r2, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11481,15 +11481,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r5, r0] │ │ │ │ + ldrh r4, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11520,15 +11520,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r3, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11559,15 +11559,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227538 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11575,15 +11575,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22753c ) │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227594 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11607,15 +11607,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2275c0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11623,15 +11623,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2275c4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 226f3c │ │ │ │ nop │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22761c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11655,15 +11655,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227678 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11687,15 +11687,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r0, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2276d4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11719,15 +11719,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227730 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11752,15 +11752,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r4, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22778c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11784,15 +11784,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r1, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r6, r6] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2277e8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11816,15 +11816,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r5, r5] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227844 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11848,15 +11848,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r2, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r4, r4] │ │ │ │ + ldrsb r0, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (2278a0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11881,15 +11881,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [r6, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (2278f4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11912,15 +11912,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227950 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11944,15 +11944,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r0, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2279ac ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11976,15 +11976,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r0, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrsb r0, [r1, r0] │ │ │ │ + ldrsb r0, [r7, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227a08 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12008,30 +12008,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r1, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + strb r0, [r6, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227a34 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227a38 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldrsh r6, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227a90 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12055,30 +12055,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsh r4, [r0, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227abc ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227ac0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldrb r6, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227b18 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12102,15 +12102,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r7, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227b74 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12135,15 +12135,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r3, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227bd0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12168,30 +12168,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r0, [r0, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227bfc ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227c00 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldrb r6, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227c58 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12215,30 +12215,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r4, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (227c84 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (227c88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldrb r6, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227ce0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12262,15 +12262,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r6, r6] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227d3c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12295,15 +12295,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r2, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, r5] │ │ │ │ + strh r6, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227d98 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12328,15 +12328,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227df4 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12361,15 +12361,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227e50 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12393,15 +12393,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r4, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (227eac ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12425,15 +12425,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227f08 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12458,15 +12458,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, r0] │ │ │ │ + strh r2, [r7, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (227f64 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12491,15 +12491,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r5, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (227fc4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12524,15 +12524,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r2, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (228024 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12557,15 +12557,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r6, r4] │ │ │ │ + str r4, [r4, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228080 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12589,15 +12589,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2280dc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12621,15 +12621,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r0, [r7, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r4, r2] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22813c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12654,15 +12654,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r3, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r2, r1] │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22819c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12687,15 +12687,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r0, r0] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2281f8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12719,15 +12719,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #752] @ (2284f0 ) │ │ │ │ + ldr r7, [pc, #944] @ (2285b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228254 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12751,15 +12751,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #448] @ (22841c ) │ │ │ │ + ldr r7, [pc, #640] @ (2284dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2282b0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12783,15 +12783,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb r4, [r4, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #144] @ (228348 ) │ │ │ │ + ldr r7, [pc, #336] @ (228408 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22830c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12815,15 +12815,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r1, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #880] @ (228684 ) │ │ │ │ + ldr r7, [pc, #48] @ (228344 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228368 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12847,15 +12847,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r5, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #592] @ (2285c0 ) │ │ │ │ + ldr r6, [pc, #784] @ (228680 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2283c4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12879,15 +12879,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r2, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #288] @ (2284ec ) │ │ │ │ + ldr r6, [pc, #480] @ (2285ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (228420 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12912,15 +12912,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r0, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #1000] @ (228810 ) │ │ │ │ + ldr r6, [pc, #168] @ (2284d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228474 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12943,15 +12943,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ strb r0, [r3, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #800] @ (22879c ) │ │ │ │ + ldr r5, [pc, #992] @ (22885c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (2284d0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12975,15 +12975,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #464] @ (2286a8 ) │ │ │ │ + ldr r5, [pc, #656] @ (228768 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22852c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13007,15 +13007,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r0, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #176] @ (2285e4 ) │ │ │ │ + ldr r5, [pc, #368] @ (2286a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (228588 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13039,15 +13039,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r4, [r1, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #896] @ (228910 ) │ │ │ │ + ldr r5, [pc, #64] @ (2285d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2285d8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13067,15 +13067,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #648] @ (228868 ) │ │ │ │ + ldr r4, [pc, #840] @ (228928 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 228628 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13095,15 +13095,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ strh r0, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #408] @ (2287c8 ) │ │ │ │ + ldr r4, [pc, #600] @ (228888 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228674 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13122,15 +13122,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r2, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #192] @ (22873c ) │ │ │ │ + ldr r4, [pc, #384] @ (2287fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2286c0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13149,15 +13149,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #992] @ (228aa8 ) │ │ │ │ + ldr r4, [pc, #160] @ (228768 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 228710 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13177,15 +13177,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [r7, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #744] @ (228a00 ) │ │ │ │ + ldr r3, [pc, #936] @ (228ac0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 228760 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13205,15 +13205,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ str r0, [r5, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #504] @ (228960 ) │ │ │ │ + ldr r3, [pc, #696] @ (228a20 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2287ac ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13232,15 +13232,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r2, [r3, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #288] @ (2288d4 ) │ │ │ │ + ldr r3, [pc, #480] @ (228994 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2287f8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13259,15 +13259,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r6, [r1, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #64] @ (228840 ) │ │ │ │ + ldr r3, [pc, #256] @ (228900 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228844 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13286,15 +13286,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r2, [r0, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #864] @ (228bac ) │ │ │ │ + ldr r3, [pc, #32] @ (22886c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228890 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13313,15 +13313,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str r6, [r6, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #640] @ (228b18 ) │ │ │ │ + ldr r2, [pc, #832] @ (228bd8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2288dc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13340,15 +13340,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #936] @ (228c88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #416] @ (228a84 ) │ │ │ │ + ldr r2, [pc, #608] @ (228b44 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228928 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13367,15 +13367,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #632] @ (228ba4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #192] @ (2289f0 ) │ │ │ │ + ldr r2, [pc, #384] @ (228ab0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #56] @ (228978 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -13397,15 +13397,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #328] @ (228ac4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #8] @ (228988 ) │ │ │ │ + ldr r2, [pc, #200] @ (228a48 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (2289c4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13424,15 +13424,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [pc, #8] @ (2289d0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #768] @ (228ccc ) │ │ │ │ + ldr r1, [pc, #960] @ (228d8c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228a10 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13451,15 +13451,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [pc, #728] @ (228cec ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #544] @ (228c38 ) │ │ │ │ + ldr r1, [pc, #736] @ (228cf8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (228a5c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13478,15 +13478,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [pc, #424] @ (228c08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #320] @ (228ba4 ) │ │ │ │ + ldr r1, [pc, #512] @ (228c64 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228ab4 ) │ │ │ │ ubfx r2, r0, #2, #16 │ │ │ │ @@ -13510,15 +13510,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r6, [pc, #120] @ (228b30 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #40] @ (228ae4 ) │ │ │ │ + ldr r1, [pc, #232] @ (228ba4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228b0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13542,15 +13542,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #792] @ (228e28 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #776] @ (228e1c ) │ │ │ │ + ldr r0, [pc, #968] @ (228edc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228b64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13574,15 +13574,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #440] @ (228d20 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #520] @ (228d74 ) │ │ │ │ + ldr r0, [pc, #712] @ (228e34 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228bbc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13606,15 +13606,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [pc, #88] @ (228c18 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #264] @ (228ccc ) │ │ │ │ + ldr r0, [pc, #456] @ (228d8c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (228c14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13638,15 +13638,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #760] @ (228f10 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #8] @ (228c24 ) │ │ │ │ + ldr r0, [pc, #200] @ (228ce4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228c68 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13668,15 +13668,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #408] @ (228e04 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + @ instruction: 0x47fa │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228cbc ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13698,15 +13698,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [pc, #72] @ (228d08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0x478a │ │ │ │ + @ instruction: 0x47ba │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (228d10 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13728,15 +13728,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r3, [pc, #760] @ (22900c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bx r9 │ │ │ │ + bx pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -13755,15 +13755,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bxns r3 │ │ │ │ + bxns r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #368] @ (228ed4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -13784,15 +13784,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [pc, #120] @ (228e24 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov sl, ip │ │ │ │ + bx r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (228df4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13811,15 +13811,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #840] @ (229140 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + mov sl, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (228e40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13838,15 +13838,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #536] @ (22905c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r2, lr │ │ │ │ + mov sl, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #12, #9 │ │ │ │ ubfx ip, r0, #2, #10 │ │ │ │ ldr r3, [pc, #28] @ (228e70 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ lsls r2, r2, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -13855,41 +13855,41 @@ │ │ │ │ ldr r0, [pc, #16] @ (228e74 ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r0, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ b.w 226f3c │ │ │ │ ldr r2, [pc, #272] @ (228f84 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (228e94 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (228e98 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ ldr r2, [pc, #96] @ (228ef8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r6, r6 │ │ │ │ + mov r6, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (228eb8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (228ebc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ ldr r1, [pc, #976] @ (22928c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (228f14 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13912,15 +13912,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #776] @ (229220 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + mov r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (228f70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -13943,255 +13943,255 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #408] @ (22910c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp ip, r4 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228f9c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228fa0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r1, [pc, #88] @ (228ff8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, lr │ │ │ │ + cmp sl, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228fc8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228fcc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #936] @ (229374 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, fp │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (228ff4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (228ff8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #760] @ (2292f0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, r8 │ │ │ │ + cmp r2, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229020 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229024 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #584] @ (22926c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22904c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229050 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #408] @ (2291e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229078 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22907c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #232] @ (229164 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2290a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2290a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr r0, [pc, #56] @ (2290e0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sl, fp │ │ │ │ + cmp r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2290d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2290d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0x47e2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add lr, r7 │ │ │ │ + add lr, sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2290fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229100 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0x47b6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229128 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22912c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0x478a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sl, r1 │ │ │ │ + add sl, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229154 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229158 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ bx fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, lr │ │ │ │ + add sl, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229180 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229184 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ bx r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, fp │ │ │ │ + add sl, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2291ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2291b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ bx r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2291d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2291dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mov sl, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, r4 │ │ │ │ + add r6, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229204 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229208 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mov lr, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, r1 │ │ │ │ + add r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (229230 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (229234 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mov sl, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (22928c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14214,15 +14214,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ mov r2, r9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r0, r1 │ │ │ │ + mvns r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2292c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14232,15 +14232,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp sl, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bics r2, r2 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2292fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14250,15 +14250,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp sl, r8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - muls r2, r6 │ │ │ │ + bics r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229334 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14268,15 +14268,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp sl, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - muls r2, r2 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22936c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14286,15 +14286,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r2, sl │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2293a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14304,15 +14304,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r6, r1 │ │ │ │ + orrs r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2293dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14322,15 +14322,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ add sl, ip │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r6, r5 │ │ │ │ + orrs r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229414 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14340,15 +14340,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ add sl, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmn r2, r1 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22944c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14358,15 +14358,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ add r2, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmn r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229484 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14376,15 +14376,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ add r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2294bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14394,15 +14394,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ add r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2294f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14412,15 +14412,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ mvns r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - negs r2, r1 │ │ │ │ + negs r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22952c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14430,15 +14430,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ bics r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229564 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14448,15 +14448,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ muls r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r2, r1 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22959c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14466,15 +14466,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ orrs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2295d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14484,15 +14484,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmn r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + rors r2, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22960c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14502,15 +14502,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229644 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14520,15 +14520,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ negs r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ + sbcs r6, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22967c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14538,15 +14538,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ negs r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2296b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14556,15 +14556,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ tst r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adcs r2, r0 │ │ │ │ + adcs r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2296ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14574,15 +14574,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ rors r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4 │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229724 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14592,15 +14592,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ sbcs r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r7 │ │ │ │ + asrs r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22975c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14610,15 +14610,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adcs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3 │ │ │ │ + asrs r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229794 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14628,15 +14628,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ asrs r2, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2297cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14646,15 +14646,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r2 │ │ │ │ + lsrs r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229804 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14664,15 +14664,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + lsls r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22983c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14682,15 +14682,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - eors r6, r2 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229874 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14700,15 +14700,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ eors r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r2, r6 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2298ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14718,15 +14718,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ ands r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r2, r2 │ │ │ │ + eors r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2298e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14736,15 +14736,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r7, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #238 @ 0xee │ │ │ │ + ands r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22991c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14754,15 +14754,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r7, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229954 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14772,15 +14772,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r7, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22998c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14790,15 +14790,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r7, #50 @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2299c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14808,15 +14808,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2299fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14826,15 +14826,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229a34 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14844,15 +14844,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229a6c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14862,15 +14862,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, #82 @ 0x52 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #14 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229aa4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14880,15 +14880,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r7, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229adc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14898,15 +14898,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r5, #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #206 @ 0xce │ │ │ │ + subs r6, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14916,15 +14916,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r5, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b4c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14934,15 +14934,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r5, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229b84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14952,15 +14952,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r5, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229bbc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14970,15 +14970,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229bf4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14988,15 +14988,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r4, #202 @ 0xca │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #34 @ 0x22 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (229c2c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15006,727 +15006,727 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r4, #146 @ 0x92 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229c58 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229c5c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229c84 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229c88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229cb0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229cb4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #174 @ 0xae │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229cdc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229ce0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d08 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d0c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r3, #172 @ 0xac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d34 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d60 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d64 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #62 @ 0x3e │ │ │ │ + subs r5, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229d8c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229d90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229db8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229dbc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229de4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229de8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e10 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e14 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e3c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e40 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e68 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229e94 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229e98 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r2, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229ebc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229ec0 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #244 @ 0xf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + subs r4, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229ee8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229eec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #78 @ 0x4e │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229f14 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229f18 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229f3c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229f40 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (229f64 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (229f68 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #10 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229f90 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229f94 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #238 @ 0xee │ │ │ │ + subs r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229fbc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229fc0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (229fe8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (229fec ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #190 @ 0xbe │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22a010 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22a014 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22a038 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22a03c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a064 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a068 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #80 @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a090 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a094 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ subs r0, #36 @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a0bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a0c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #62 @ 0x3e │ │ │ │ + subs r3, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22a0e4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22a0e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #38 @ 0x26 │ │ │ │ + subs r3, #86 @ 0x56 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a110 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a114 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a13c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a140 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22a160 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22a164 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r3, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a18c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a190 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a1b8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a1bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a1e4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a1e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, #208 @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a210 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a214 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22a234 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22a238 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a260 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a264 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, #84 @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a28c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a290 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a2b8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a2bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #6 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a2e4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a2e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a310 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a314 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #206 @ 0xce │ │ │ │ + subs r1, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a33c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a340 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a368 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a36c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a394 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a398 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r5, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a3c0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a3c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #244 @ 0xf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a3ec ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a3f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #74 @ 0x4a │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a418 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a41c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a444 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a448 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a47c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15736,15 +15736,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #66 @ 0x42 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #234 @ 0xea │ │ │ │ + subs r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a4b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15754,15 +15754,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r4, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a4ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15772,15 +15772,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r3, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a524 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15790,15 +15790,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r3, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a55c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15808,15 +15808,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r3, #98 @ 0x62 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a594 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15826,15 +15826,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r3, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #54 @ 0x36 │ │ │ │ + subs r0, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a5cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15844,15 +15844,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r2, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a604 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15862,15 +15862,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r2, #186 @ 0xba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a63c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15880,15 +15880,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r2, #130 @ 0x82 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a674 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15898,15 +15898,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r2, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #166 @ 0xa6 │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a6ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15916,15 +15916,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r2, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a6e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15934,15 +15934,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r1, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a71c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15952,15 +15952,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r1, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a754 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15970,15 +15970,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r1, #106 @ 0x6a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a78c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15988,15 +15988,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r1, #50 @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a7c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16006,15 +16006,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r0, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #206 @ 0xce │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a7fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16024,15 +16024,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r0, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a834 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16042,15 +16042,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r0, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a86c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16060,15 +16060,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r0, #82 @ 0x52 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a8a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16078,15 +16078,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ adds r0, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a8dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16096,15 +16096,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r7, #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #26 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a914 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16114,15 +16114,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r7, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a94c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16132,45 +16132,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r7, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a978 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a97c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22a9a4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22a9a8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r7, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #158 @ 0x9e │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22a9dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16180,15 +16180,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r6, #226 @ 0xe2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #118 @ 0x76 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22aa14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16198,15 +16198,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r6, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (22aa4c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16216,45 +16216,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r6, #114 @ 0x72 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22aa78 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22aa7c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r5, #22 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (22aaa4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (22aaa8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 226f3c │ │ │ │ cmp r6, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ab00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16280,15 +16280,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #214 @ 0xd6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ab5c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16314,15 +16314,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22abb8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16348,15 +16348,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r5, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ac14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16382,15 +16382,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r4, #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ac6c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16414,15 +16414,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r4, #102 @ 0x66 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22acc4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16446,15 +16446,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ad1c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16478,15 +16478,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r3, #182 @ 0xb6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r3, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22ad74 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16510,15 +16510,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ ubfx r3, r0, #6, #1 │ │ │ │ @@ -16548,15 +16548,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ cmp r2, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #226 @ 0xe2 │ │ │ │ + adds r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22ae30 ) │ │ │ │ @@ -16577,15 +16577,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #158 @ 0x9e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #160 @ 0xa0 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22ae84 ) │ │ │ │ @@ -16606,15 +16606,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22aed8 ) │ │ │ │ @@ -16635,15 +16635,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #246 @ 0xf6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22af2c ) │ │ │ │ @@ -16664,15 +16664,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #162 @ 0xa2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22af80 ) │ │ │ │ @@ -16693,15 +16693,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r1, #78 @ 0x4e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #172 @ 0xac │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22afd4 ) │ │ │ │ @@ -16722,15 +16722,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b028 ) │ │ │ │ @@ -16751,15 +16751,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #166 @ 0xa6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #48 @ 0x30 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b07c ) │ │ │ │ @@ -16780,15 +16780,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #82 @ 0x52 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b0d0 ) │ │ │ │ @@ -16809,15 +16809,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #254 @ 0xfe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b124 ) │ │ │ │ @@ -16838,15 +16838,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b178 ) │ │ │ │ @@ -16867,15 +16867,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #86 @ 0x56 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (22b1cc ) │ │ │ │ @@ -16896,23 +16896,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r7, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #8] @ (22b1e4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + adds r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (22b238 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16936,15 +16936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r6, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22b28c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -16966,15 +16966,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r6, #66 @ 0x42 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b2dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -16995,15 +16995,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #238 @ 0xee │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22b330 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17025,15 +17025,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #158 @ 0x9e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b380 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17054,15 +17054,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r5, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #192 @ 0xc0 │ │ │ │ + cmp r6, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b3d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17083,15 +17083,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b420 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17112,15 +17112,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17135,15 +17135,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17158,15 +17158,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r5, #242 @ 0xf2 │ │ │ │ + cmp r6, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b4f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17187,15 +17187,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b540 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17216,15 +17216,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b590 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17245,42 +17245,42 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #72 @ 0x48 │ │ │ │ + cmp r5, #120 @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b5b4 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (22b5b8 ) │ │ │ │ add ip, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b5d8 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b5dc ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 22b624 │ │ │ │ sub sp, #12 │ │ │ │ @@ -17300,41 +17300,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b648 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b64c ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #27 │ │ │ │ + asrs r2, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 22b66c │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (22b670 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #162 @ 0xa2 │ │ │ │ + cmp r4, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b6c4 ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17358,15 +17358,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r2, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #25 │ │ │ │ + asrs r6, r7, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b71c ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17390,15 +17390,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #182 @ 0xb6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r1, #24 │ │ │ │ + asrs r2, r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22b76c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17419,15 +17419,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22b7bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17448,15 +17448,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r1, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22b814 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17481,29 +17481,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ movs r0, #190 @ 0xbe │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22b838 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #13, #8 │ │ │ │ ldr r0, [pc, #20] @ (22b83c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ movs r0, #116 @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b888 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17524,15 +17524,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r0, #66 @ 0x42 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #224 @ 0xe0 │ │ │ │ + cmp r3, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b8d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17553,15 +17553,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r2, r6, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #168 @ 0xa8 │ │ │ │ + cmp r2, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22b928 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17582,430 +17582,430 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ subs r2, r4, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b94c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b950 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b970 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b974 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #10 │ │ │ │ ldr r0, [pc, #8] @ (22b988 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22b9a0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22b9a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r1, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22b9bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22b9c0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r5, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #26 │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22b9e0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22b9e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r1, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #2 │ │ │ │ + cmp r2, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22ba04 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba08 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ subs r0, r5, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba28 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba2c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r0, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #222 @ 0xde │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba4c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba50 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22ba70 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba74 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22ba94 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22ba98 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r3, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r1, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bab8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22babc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r4, r6, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22badc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bae0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r0, r2, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bb00 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r4, r5, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bb24 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r0, r1, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #126 @ 0x7e │ │ │ │ + cmp r1, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bb48 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb4c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r4, r4, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bb6c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb70 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r0, r0, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bb90 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bb94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r4, r3, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bbb4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bbb8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r0, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bbd8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bbdc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r4, r2, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bbfc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r0, r6, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bc20 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc24 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r4, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #24 │ │ │ │ + cmp r1, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bc44 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r0, r5, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bc68 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc6c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ adds r4, r0, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22bc8c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bc90 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ adds r0, r4, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcb0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcb4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r7, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #202 @ 0xca │ │ │ │ + cmp r0, #250 @ 0xfa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcd4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r3, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bcf8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bcfc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r6, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #154 @ 0x9a │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd1c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r2, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #134 @ 0x86 │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd40 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd44 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r5, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #114 @ 0x72 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd64 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r0, r1, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22bd88 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22bd8c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ subs r4, r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bdb8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18013,15 +18013,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bdbc ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r7, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bde8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18029,15 +18029,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bdec ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r1, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be18 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18045,15 +18045,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22be1c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r3, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #254 @ 0xfe │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be48 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18061,15 +18061,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22be4c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r5, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22be78 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18077,15 +18077,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22be7c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r7, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bea8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18093,15 +18093,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22beac ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ subs r6, r1, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bed8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18109,15 +18109,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bedc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r3, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf08 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18125,15 +18125,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bf0c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r5, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf38 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18141,15 +18141,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bf3c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r7, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #114 @ 0x72 │ │ │ │ + movs r7, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf68 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18157,15 +18157,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bf6c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r1, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bf98 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18173,15 +18173,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bf9c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r3, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #62 @ 0x3e │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bfc8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18189,15 +18189,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22bfcc ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r5, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #34 @ 0x22 │ │ │ │ + movs r7, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22bff8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18205,15 +18205,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22bffc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r7, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c028 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18221,15 +18221,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c02c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r1, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #234 @ 0xea │ │ │ │ + movs r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c058 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18237,15 +18237,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c05c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r3, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c088 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18253,15 +18253,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c08c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ adds r6, r5, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #186 @ 0xba │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c0b8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18269,15 +18269,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22c0bc ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r7, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #166 @ 0xa6 │ │ │ │ + movs r6, #214 @ 0xd6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c0e8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18285,15 +18285,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c0ec ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r1, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #138 @ 0x8a │ │ │ │ + movs r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c118 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18301,15 +18301,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c11c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r3, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #110 @ 0x6e │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c148 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18317,15 +18317,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c14c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r5, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c178 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18333,15 +18333,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c17c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r7, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #58 @ 0x3a │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c1a8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18349,15 +18349,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c1ac ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c1d8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18365,15 +18365,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c1dc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r3, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r6, #10 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c208 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18381,15 +18381,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (22c20c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r5, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r6, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c238 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18397,15 +18397,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c23c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r7, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c268 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18413,15 +18413,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c26c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r1, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c298 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18429,15 +18429,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c29c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #150 @ 0x96 │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c2c8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18445,15 +18445,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c2cc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r5, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c2f8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18461,15 +18461,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c2fc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r7, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c328 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18477,15 +18477,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c32c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r1, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c37c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18507,15 +18507,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r2, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c3d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18537,15 +18537,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r7, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #226 @ 0xe2 │ │ │ │ + movs r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c424 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18567,15 +18567,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r5, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #170 @ 0xaa │ │ │ │ + movs r4, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c478 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18597,15 +18597,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r2, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #110 @ 0x6e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c4a8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18613,15 +18613,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c4ac ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r1, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c4d8 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18629,15 +18629,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c4dc ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r3, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c508 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18645,15 +18645,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c50c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r5, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r4, #18 │ │ │ │ + movs r4, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c538 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18661,15 +18661,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c53c ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22c588 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18690,15 +18690,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r0, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #216 @ 0xd8 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22c5d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18719,15 +18719,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c62c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18749,15 +18749,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r4, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (22c680 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18779,127 +18779,127 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r1, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22c6a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (22c6a8 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ asrs r0, r1, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22c6c8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (22c6cc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ asrs r4, r4, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c6f0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c6f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c718 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c71c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r3, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #206 @ 0xce │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c740 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c744 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r6, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c768 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c76c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c790 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c794 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r4, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #126 @ 0x7e │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (22c7b8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (22c7bc ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ asrs r0, r7, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (22c814 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18922,15 +18922,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r2, r0, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (22c870 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18953,15 +18953,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ asrs r6, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c8a0 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18969,15 +18969,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c8a4 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ asrs r6, r2, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r1, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c8d0 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18985,45 +18985,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c8d4 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r4, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c8fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c900 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r6, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #122 @ 0x7a │ │ │ │ + movs r1, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c928 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c92c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r1, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #94 @ 0x5e │ │ │ │ + movs r1, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c958 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19031,15 +19031,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c95c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r3, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #62 @ 0x3e │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22c988 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19047,105 +19047,105 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22c98c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r5, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c9b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c9b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r7, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #10 │ │ │ │ + movs r1, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22c9e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22c9e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r2, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r4, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca38 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca3c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r7, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca64 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca68 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r1, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ca90 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ca94 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #134 @ 0x86 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cac0 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19153,15 +19153,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cac4 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r6, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #102 @ 0x66 │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22caf0 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19169,45 +19169,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22caf4 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r0, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cb1c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cb20 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r2, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cb48 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cb4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r5, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r0, #22 │ │ │ │ + movs r0, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cb78 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19215,15 +19215,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cb7c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r7, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (22cba8 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19231,150 +19231,150 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (22cbac ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r1, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + movs r0, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cbd4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cbd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r3, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r0, #7 │ │ │ │ + subs r2, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc00 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc04 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r6, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc2c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r0, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r7, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc58 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc5c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r3, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r5, #5 │ │ │ │ + subs r6, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cc84 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cc88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r5, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ccb0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ccb4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r0, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, #4 │ │ │ │ + subs r6, r4, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ccdc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cce0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r2, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cd08 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cd0c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r5, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r7, #3 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cd34 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cd38 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r4, #3 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cd84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19395,30 +19395,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r0, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r7, #2 │ │ │ │ + subs r0, r5, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cdb0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cdb4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r0, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22ce00 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19439,15 +19439,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r2, r1, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r5, #1 │ │ │ │ + subs r4, r3, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22ce50 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19468,30 +19468,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r2, r7, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r7, #0 │ │ │ │ + subs r4, r5, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ce7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ce80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r6, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cecc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19512,15 +19512,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r7, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r6, #7 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22cf1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19541,135 +19541,135 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r6, r5, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cf48 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cf4c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r2, #6 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cf74 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cf78 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r7, #5 │ │ │ │ + adds r6, r5, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cfa0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cfa4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r2, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cfcc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cfd0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r2, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22cff8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22cffc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r7, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r7, #4 │ │ │ │ + adds r2, r5, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d024 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d028 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r4, #4 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d050 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d054 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r2, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r1, #4 │ │ │ │ + adds r6, r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d07c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d080 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsrs r6, r6, #32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r6, #3 │ │ │ │ + adds r6, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d0cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19690,15 +19690,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r7, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d11c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19719,75 +19719,75 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r5, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d148 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d14c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r5, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r6, #1 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d174 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d178 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r7, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d1a0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d1a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r2, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r6, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d1cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d1d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r4, #27 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + adds r6, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d21c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19808,131 +19808,131 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r5, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r1, #0 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d248 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d24c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r5, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r3, r7 │ │ │ │ + adds r6, r1, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d274 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d278 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r7, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r1, r7 │ │ │ │ + subs r2, r7, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d2a0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d2a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r2, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, r6 │ │ │ │ + subs r6, r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d2c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d2c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ lsls r0, r5, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r5, r6 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d2f0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d2f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r0, #23 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r1, r6 │ │ │ │ + subs r6, r7, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d31c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d320 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r2, #22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d348 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d34c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r5, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d36c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d370 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ lsls r0, r0, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d3bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19953,73 +19953,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r1, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d3e8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d3ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r1, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d414 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d418 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r3, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r3, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22d438 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22d43c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ lsls r4, r6, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d464 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d468 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r1, #17 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22d4b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20040,845 +20040,845 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r6, r2, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d4e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d4e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r2, #15 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, r1 │ │ │ │ + subs r6, r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d50c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d510 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d538 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d53c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r7, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d564 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d568 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r1, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d590 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d594 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r4, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d5bc ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d5c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d5e8 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d5ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r1, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r6, r7 │ │ │ │ + subs r2, r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d614 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d618 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r3, #10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d640 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d644 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r6, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r0, r7 │ │ │ │ + adds r6, r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d66c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d670 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r0, #9 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d698 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d69c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r3, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d6c4 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d6c8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r5, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d6f0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d6f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r0, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r6, r5 │ │ │ │ + adds r2, r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d71c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d720 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r2, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r1, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d748 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d74c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d774 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d778 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r7, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7a0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d7a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r2, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + adds r6, r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d7d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d7f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d7fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r7, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r7, r3 │ │ │ │ + adds r2, r5, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d824 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d828 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r6, r1, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, r3 │ │ │ │ + adds r2, r3, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d850 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d854 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d87c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d880 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ movs r6, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d8a8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d8ac ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ movs r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d8d4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d8d8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vshr.u16 q8, , #2 │ │ │ │ - adds r6, r2, r2 │ │ │ │ + adds r6, r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d900 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d904 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vshr.u32 q0, , #14 │ │ │ │ - adds r2, r0, r2 │ │ │ │ + adds r2, r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d92c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d930 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vmov.i32 q0, #239 @ 0x000000ef │ │ │ │ - adds r2, r6, r1 │ │ │ │ + adds r2, r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d958 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d95c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vqadd.u16 q8, q5, │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d984 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d988 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vqadd.u32 q0, q7, │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d9b0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d9b4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ vqadd.u8 q0, q1, │ │ │ │ - adds r2, r6, r0 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22d9dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22d9e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mrc2 0, 6, r0, cr6, cr15, {2} │ │ │ │ - adds r6, r3, r0 │ │ │ │ + adds r6, r1, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da08 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da0c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mcr2 0, 5, r0, cr10, cr15, {2} │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da34 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da38 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mrc2 0, 3, r0, cr14, cr15, {2} │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22da58 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22da5c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ mrc2 0, 2, r0, cr4, cr15, {2} │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22da84 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22da88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mcr2 0, 1, r0, cr14, cr15, {2} │ │ │ │ - asrs r2, r2, #31 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dab0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dab4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mcr2 0, 0, r0, cr2, cr15, {2} │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + asrs r6, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dadc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dae0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldc2l 0, cr0, [r6, #380] @ 0x17c │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22db08 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22db0c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ stc2 0, cr0, [sl, #380]! @ 0x17c │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22db2c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22db30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ stc2 0, cr0, [r0, #380] @ 0x17c │ │ │ │ - asrs r2, r2, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (22db50 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ lsls r3, r0, #11 │ │ │ │ ldr r0, [pc, #20] @ (22db54 ) │ │ │ │ add r1, pc │ │ │ │ asrs r2, r3, #22 │ │ │ │ add r0, pc │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [lr, #-380] @ 0xfffffe84 │ │ │ │ - asrs r2, r0, #30 │ │ │ │ + asrs r2, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22db7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22db80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldc2 0, cr0, [r6, #-380]! @ 0xfffffe84 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dba8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dbac ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ stc2 0, cr0, [sl, #-380] @ 0xfffffe84 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dbd4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dbd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldc2l 0, cr0, [lr], {95} @ 0x5f │ │ │ │ - asrs r2, r6, #28 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ (22dbfc ) │ │ │ │ ubfx r2, r0, #14, #2 │ │ │ │ lsls r3, r0, #10 │ │ │ │ ldr r0, [pc, #24] @ (22dc00 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ asrs r2, r3, #26 │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6], #380 @ 0x17c │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dc28 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dc2c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ stc2 0, cr0, [sl], {95} @ 0x5f │ │ │ │ - asrs r6, r1, #28 │ │ │ │ + asrs r6, r7, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dc54 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dc58 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ mrrc2 0, 5, r0, lr, cr15 │ │ │ │ - asrs r2, r7, #27 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22dc78 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22dc7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ ldc2 0, cr0, [r4], #-380 @ 0xfffffe84 │ │ │ │ - asrs r2, r6, #27 │ │ │ │ + asrs r2, r4, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dc90 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - asrs r0, r5, #27 │ │ │ │ + asrs r0, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dca4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (22dcb8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - asrs r4, r3, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dce0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dce4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfbd2005f │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dd0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dd10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfba6005f │ │ │ │ - asrs r6, r4, #26 │ │ │ │ + asrs r6, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22dd28 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dd2c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfb80005f │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22dd44 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dd48 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfb64005f │ │ │ │ - asrs r2, r1, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dd70 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dd74 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfb42005f │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22dd9c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22dda0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfb16005f │ │ │ │ - asrs r6, r0, #25 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ddc8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ddcc ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfaea005f │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22dde4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22dde8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfac4005f │ │ │ │ - asrs r2, r4, #24 │ │ │ │ + asrs r2, r2, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22de00 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22de04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfaa8005f │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22de1c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22de20 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfa8c005f │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22de38 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (22de3c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfa70005f │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22de64 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22de68 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xfa4e005f │ │ │ │ - asrs r6, r7, #22 │ │ │ │ + asrs r6, r5, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22deb8 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20899,15 +20899,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xfa16005f │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22df0c ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20928,41 +20928,41 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ vst1.8 @ instruction: 0xf9c2005f │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22df30 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22df34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ ldr??.w r0, [ip, pc, lsl #1] │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22df5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22df60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr??.w r0, [r6, pc, lsl #1] │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22dfb0 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -20983,15 +20983,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrsb.w r0, [lr, pc, lsl #1] │ │ │ │ - asrs r6, r6, #19 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (22e004 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21012,57 +21012,57 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ str.w r0, [sl, #95] @ 0x5f │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e030 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e034 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ strb.w r0, [r2, #95] @ 0x5f │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e05c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e060 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ ldr.w r0, [r6, pc, lsl #1] │ │ │ │ - asrs r6, r1, #18 │ │ │ │ + asrs r6, r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e088 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e08c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ strh.w r0, [sl, pc, lsl #1] │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e0d8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21082,43 +21082,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf7f4005f │ │ │ │ - asrs r4, r0, #17 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e104 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e108 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf7ae005f │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e130 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e134 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf782005f │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e180 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21138,15 +21138,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf74c005f │ │ │ │ - asrs r0, r3, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e1d0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21166,43 +21166,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf6fc005f │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e1fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e200 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf6b6005f │ │ │ │ - asrs r2, r0, #14 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e228 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e22c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf68a005f │ │ │ │ - asrs r6, r4, #13 │ │ │ │ + asrs r6, r2, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e278 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21222,43 +21222,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf654005f │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e2a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e2a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ addw r0, lr, #2143 @ 0x85f │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e2d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e2d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf5e2005f │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e320 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21278,43 +21278,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ sub.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e34c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e350 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ sbc.w r0, r6, #14614528 @ 0xdf0000 │ │ │ │ - asrs r2, r5, #10 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e378 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e37c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf53a005f │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e3c8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21334,15 +21334,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r4, #14614528 @ 0xdf0000 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e418 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21362,43 +21362,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf4b4005f │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e444 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e448 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ orn r0, lr, #14614528 @ 0xdf0000 │ │ │ │ - asrs r2, r1, #8 │ │ │ │ + asrs r2, r7, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e470 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e474 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ orr.w r0, r2, #14614528 @ 0xdf0000 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e4c0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21418,15 +21418,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ and.w r0, ip, #14614528 @ 0xdf0000 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e510 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21446,43 +21446,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf3bc005f │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e53c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e540 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf376005f │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e568 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e56c ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ sbfx r0, sl, #1, #32 │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e5b8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21502,15 +21502,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf314005f │ │ │ │ - asrs r4, r4, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e608 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21530,55 +21530,55 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movt r0, #16479 @ 0x405f │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e634 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e638 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf27e005f │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e660 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e664 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf252005f │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e684 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e688 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf228005f │ │ │ │ - asrs r2, r4, #2 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e6d4 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21598,15 +21598,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xf1f8005f │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r3, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (22e724 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21626,79 +21626,79 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ sub.w r0, r8, #95 @ 0x5f │ │ │ │ - asrs r4, r6, #32 │ │ │ │ + asrs r4, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e750 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e754 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ sbc.w r0, r2, #95 @ 0x5f │ │ │ │ - asrs r6, r1, #32 │ │ │ │ + asrs r6, r7, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e77c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e780 ) │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf136005f │ │ │ │ - lsrs r2, r6, #31 │ │ │ │ + asrs r2, r4, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e7a0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e7a4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ add.w r0, ip, #95 @ 0x5f │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + asrs r6, r2, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e7c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf0e8005f │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e7e8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e7ec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 226f3c │ │ │ │ @ instruction: 0xf0c4005f │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e838 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -21719,55 +21719,55 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ eors.w r0, r2, #95 @ 0x5f │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e850 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - b.n 22e23c │ │ │ │ + b.n 22e29c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e864 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - b.n 22e248 │ │ │ │ + b.n 22e2a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (22e878 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - b.n 22e254 │ │ │ │ + b.n 22e2b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (22e88c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - b.n 22e260 │ │ │ │ + b.n 22e2c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (22e8a0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 226f3c │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r1, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21781,15 +21781,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21805,15 +21805,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r0, r3, #27 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21827,15 +21827,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21849,15 +21849,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r4, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21871,15 +21871,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21895,15 +21895,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r4, r2, #24 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21917,15 +21917,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #23 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21941,15 +21941,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r0, r6, #22 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21963,15 +21963,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -21987,15 +21987,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r4, r1, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22009,15 +22009,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22033,15 +22033,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #10 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22057,15 +22057,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22079,15 +22079,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22103,15 +22103,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22125,15 +22125,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22149,15 +22149,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22171,15 +22171,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #15 │ │ │ │ + lsrs r4, r6, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -22195,15 +22195,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22231,17 +22231,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 22eed8 │ │ │ │ + b.n 22ef38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #12 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22269,17 +22269,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 22ee70 │ │ │ │ + b.n 22eed0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ee38 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22318,17 +22318,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xeac0005f │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + b.n 22ee68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22eebc ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22367,17 +22367,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ bics.w r0, ip, pc, lsr #1 │ │ │ │ - svc 96 @ 0x60 │ │ │ │ + svc 144 @ 0x90 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22ef40 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22416,17 +22416,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe9b8005f │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + svc 12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22efc4 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22465,17 +22465,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmdb r4!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f048 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22514,17 +22514,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia.w r0!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - ble.n 22eff8 │ │ │ │ + udf #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r6, #2 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f0cc ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22563,17 +22563,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xe82c005f │ │ │ │ - ble.n 22f174 │ │ │ │ + ble.n 22efd4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r1, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f150 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22613,17 +22613,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 22f0a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 22f0f0 │ │ │ │ + bgt.n 22f150 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r3, #31 │ │ │ │ + lsrs r4, r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (22f1d4 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22663,17 +22663,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 22f020 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 22f26c │ │ │ │ + bgt.n 22f2cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f25c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -22712,17 +22712,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22efa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 22f1d4 │ │ │ │ + blt.n 22f234 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #27 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f2e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -22761,17 +22761,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ef1c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - blt.n 22f34c │ │ │ │ + blt.n 22f3ac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f36c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -22810,17 +22810,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ee94 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bge.n 22f2c4 │ │ │ │ + bge.n 22f324 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f3f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -22859,17 +22859,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ee0c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bge.n 22f43c │ │ │ │ + bge.n 22f49c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f47c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -22908,17 +22908,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22ed84 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bls.n 22f3b4 │ │ │ │ + bls.n 22f414 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22946,17 +22946,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bls.n 22f540 │ │ │ │ + bls.n 22f5a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22987,17 +22987,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 22f4dc │ │ │ │ + bhi.n 22f53c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r3, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23028,17 +23028,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 22f66c │ │ │ │ + bhi.n 22f4cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23075,17 +23075,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 22fb98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 22f5e8 │ │ │ │ + bvc.n 22f648 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r2, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23122,17 +23122,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ b.n 22fb18 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvc.n 22f768 │ │ │ │ + bvc.n 22f7c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r4, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (22f74c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23171,17 +23171,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22fab4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 22f6e4 │ │ │ │ + bvs.n 22f744 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23209,17 +23209,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 22f880 │ │ │ │ + bvs.n 22f6e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23247,17 +23247,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bpl.n 22f818 │ │ │ │ + bvs.n 22f878 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r6, #1 │ │ │ │ + lsls r2, r4, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #100] @ (22f89c ) │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -23295,17 +23295,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 22f950 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 22f998 │ │ │ │ + bpl.n 22f7f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (22f918 ) │ │ │ │ ubfx ip, r0, #12, #9 │ │ │ │ @@ -23340,17 +23340,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ svc 216 @ 0xd8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bmi.n 22f910 │ │ │ │ + bpl.n 22f970 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r6, r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22f988 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23381,17 +23381,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ svc 94 @ 0x5e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bmi.n 22f8a4 │ │ │ │ + bmi.n 22f904 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r7, #2 │ │ │ │ + lsls r2, r5, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22f9f8 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23422,17 +23422,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ udf #238 @ 0xee │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bmi.n 22fa34 │ │ │ │ + bmi.n 22fa94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fa68 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23463,17 +23463,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ udf #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 22f9c4 │ │ │ │ + bcc.n 22fa24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vswp q8, q4 │ │ │ │ + movs r2, r4 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fad8 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23503,17 +23504,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ udf #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 22fb54 │ │ │ │ + bcc.n 22fbb4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q0, q7, d0[2] │ │ │ │ + vmla.i q0, q7, d8[0] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 22fb48 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ ldrd r0, r3, [r2] │ │ │ │ @@ -23543,32 +23544,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ble.n 22fa88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcs.n 22fae4 │ │ │ │ + bcs.n 22fb44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cdp2 0, 12, cr0, cr14, cr8, {2} │ │ │ │ + cdp2 0, 15, cr0, cr14, cr8, {2} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #20] @ (22fb7c ) │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r0, [r4, #8] │ │ │ │ blx r5 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx 21c6d4 <__longjmp_chk@plt> │ │ │ │ - cdp2 0, 14, cr0, cr10, cr8, {2} │ │ │ │ + vhadd.u16 q0, q5, q4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ strd r0, r1, [sp, #4] │ │ │ │ add.w r0, r2, #16 │ │ │ │ @@ -23706,17 +23707,17 @@ │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldrb r3, [r5, #6] │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #6] │ │ │ │ b.n 22fc3a │ │ │ │ bgt.n 22fcb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cdp2 0, 9, cr0, cr0, cr8, {2} │ │ │ │ - cdp2 0, 1, cr0, cr0, cr8, {2} │ │ │ │ - stc2l 0, cr0, [r6, #288] @ 0x120 │ │ │ │ + cdp2 0, 12, cr0, cr0, cr8, {2} │ │ │ │ + cdp2 0, 4, cr0, cr0, cr8, {2} │ │ │ │ + ldc2l 0, cr0, [r6, #288]! @ 0x120 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #212] @ (22fdd8 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ mov r4, r2 │ │ │ │ @@ -23800,21 +23801,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #576 @ 0x240 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ blt.n 22fe98 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -23843,15 +23844,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r2], #288 @ 0x120 │ │ │ │ + ldc2l 0, cr0, [r2], {72} @ 0x48 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -23877,15 +23878,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - mrrc2 0, 4, r0, r2, cr8 │ │ │ │ + stc2 0, cr0, [r2], {72} @ 0x48 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ @@ -23911,15 +23912,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r6], {72} @ 0x48 │ │ │ │ + ldc2 0, cr0, [r6], #-288 @ 0xfffffee0 │ │ │ │ ands.w r0, r0, #65011712 @ 0x3e00000 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ands.w r0, r0, #992 @ 0x3e0 │ │ │ │ it ne │ │ │ │ @@ -23980,17 +23981,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ lsls r6, r6, #3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bls.n 230010 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r3, r4, r6} │ │ │ │ + ldmia r6!, {r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfb6c0048 │ │ │ │ + @ instruction: 0xfb9c0048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #172] @ (230090 ) │ │ │ │ ubfx r1, r0, #24, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -24051,17 +24052,17 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bhi.n 230194 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfab80048 │ │ │ │ + @ instruction: 0xfae80048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r4, r0, #4, #1 │ │ │ │ ldr r3, [pc, #168] @ (23015c ) │ │ │ │ and.w r1, r0, #7 │ │ │ │ @@ -24116,15 +24117,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ vmla.i q0, q3, d1[6] │ │ │ │ bvc.n 230068 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfa060048 │ │ │ │ + @ instruction: 0xfa360048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx r1, r0, #3, #1 │ │ │ │ ldr.w ip, [pc, #172] @ 230228 │ │ │ │ ubfx r3, r0, #8, #1 │ │ │ │ @@ -24179,15 +24180,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb54 │ │ │ │ cdp2 0, 11, cr0, cr12, cr9, {3} │ │ │ │ bvs.n 2301a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh.w r0, [lr, r8] │ │ │ │ + vld4.16 {d16-d19}, [lr], r8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (2302bc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -24228,15 +24229,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [sl, #420]! @ 0x1a4 │ │ │ │ bvs.n 2302f4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 2301d8 │ │ │ │ + beq.n 230238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #120] @ 230350 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24277,15 +24278,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r4, #-420]! @ 0xfffffe5c │ │ │ │ bpl.n 230264 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - beq.n 230370 │ │ │ │ + beq.n 2303d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (2303e4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24327,15 +24328,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r2], {105} @ 0x69 │ │ │ │ bmi.n 2303cc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (230470 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24376,15 +24377,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [ip], #-420 @ 0xfffffe5c │ │ │ │ bmi.n 230534 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7!, {r3, r5} │ │ │ │ + ldmia r7!, {r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #104] @ (2304f8 ) │ │ │ │ @@ -24423,15 +24424,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xfbb00069 │ │ │ │ bcc.n 2304a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (230584 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24472,15 +24473,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb280069 │ │ │ │ bcc.n 230620 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 230608 │ │ │ │ @@ -24514,15 +24515,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa960069 │ │ │ │ bcs.n 230584 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sbc.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ + @ instruction: 0xf5940048 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 23068c │ │ │ │ and.w r3, r0, #7 │ │ │ │ @@ -24555,15 +24556,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa120069 │ │ │ │ bcs.n 230700 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xf4ec0048 │ │ │ │ + adds.w r0, ip, #13107200 @ 0xc80000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 23073c │ │ │ │ ubfx r3, r0, #5, #3 │ │ │ │ @@ -24612,15 +24613,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ vst1.8 {d0[3]}, [ip], r9 │ │ │ │ bne.n 230678 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (2307a8 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24650,15 +24651,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ str??.w r0, [r6, #105] @ 0x69 │ │ │ │ bne.n 2307f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 230838 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24698,15 +24699,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ ldr??.w r0, [r8, r9, lsl #2] │ │ │ │ beq.n 230774 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 2308e8 │ │ │ │ @@ -24756,15 +24757,15 @@ │ │ │ │ mov r0, lr │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7e00069 │ │ │ │ ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (230958 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24795,15 +24796,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xf73a0069 │ │ │ │ ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (2309e8 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24844,15 +24845,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ movt r0, #43113 @ 0xa869 │ │ │ │ ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #140] @ (230a90 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24902,15 +24903,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xf63a0069 │ │ │ │ ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 230b00 │ │ │ │ + bhi.n 230b60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (230afc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24940,15 +24941,15 @@ │ │ │ │ b.w 226f3c │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xf5940069 │ │ │ │ ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bhi.n 230b34 │ │ │ │ + bhi.n 230b94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (230b90 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -24987,15 +24988,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xf5280069 │ │ │ │ ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strd r0, r0, [r8, #288] @ 0x120 │ │ │ │ + ldrd r0, r0, [r8, #288]! @ 0x120 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (230c24 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ add r3, pc │ │ │ │ @@ -25033,15 +25034,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r4 │ │ │ │ bl 22fb54 │ │ │ │ eors.w r0, r4, #15269888 @ 0xe90000 │ │ │ │ ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strd r0, r0, [r8, #288] @ 0x120 │ │ │ │ + ldrd r0, r0, [r8, #288]! @ 0x120 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (230cb8 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #12 │ │ │ │ @@ -25083,15 +25084,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xf3fe0069 │ │ │ │ ldmia r4, {r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds.w r0, r4, r8, lsl #1 │ │ │ │ + adc.w r0, r4, r8, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (230d28 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #12 │ │ │ │ @@ -25121,15 +25122,15 @@ │ │ │ │ pop {pc} │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ @ instruction: 0xf36a0069 │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (230dbc ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25169,15 +25170,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 22fb54 │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xf2fa0069 │ │ │ │ ldmia r3, {r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r4, #288] @ 0x120 │ │ │ │ + cdp 0, 0, cr0, cr4, cr8, {2} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230e34 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ add r3, pc │ │ │ │ @@ -25207,15 +25208,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xf2680069 │ │ │ │ ldmia r2, {r2, r3, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stcl 0, cr0, [r2, #-288]! @ 0xfffffee0 │ │ │ │ + ldc 0, cr0, [r2, #288] @ 0x120 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230eac ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ add r3, pc │ │ │ │ @@ -25245,15 +25246,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ @ instruction: 0xf1f00069 │ │ │ │ ldmia r2, {r2, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6], #288 @ 0x120 │ │ │ │ + stc 0, cr0, [r6, #-288]! @ 0xfffffee0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230f24 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ add r3, pc │ │ │ │ @@ -25283,15 +25284,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ sbcs.w r0, r8, #105 @ 0x69 │ │ │ │ ldmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [sl], {72} @ 0x48 │ │ │ │ + ldc 0, cr0, [sl], #288 @ 0x120 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (230f9c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ add r3, pc │ │ │ │ @@ -25321,15 +25322,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 22fb54 │ │ │ │ add.w r0, r0, #105 @ 0x69 │ │ │ │ ldmia r1!, {r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [lr], {72} @ 0x48 │ │ │ │ + mcrr 0, 4, r0, lr, cr8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (231034 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #12 │ │ │ │ @@ -25371,15 +25372,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 22fb54 │ │ │ │ eor.w r0, r6, #105 @ 0x69 │ │ │ │ ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 230f48 │ │ │ │ + bne.n 230fa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2310cc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25422,15 +25423,15 @@ │ │ │ │ bl 22fb54 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 22fb54 │ │ │ │ vmla.i32 d16, d14, d9[1] │ │ │ │ ldmia r0!, {r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 2310d8 │ │ │ │ + bne.n 231138 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (231188 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25489,17 +25490,17 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r1, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ vhadd.s16 q8, q3, │ │ │ │ stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe8080048 │ │ │ │ + @ instruction: 0xe8380048 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (231248 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ sub sp, #12 │ │ │ │ @@ -25557,18 +25558,17 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r1, lr │ │ │ │ bl 22fb54 │ │ │ │ nop │ │ │ │ cdp 0, 9, cr0, cr6, cr9, {3} │ │ │ │ stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r0, 2312cc │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - b.n 231200 │ │ │ │ + pop {r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ + @ instruction: 0xe8040048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2312e4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -25613,17 +25613,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 22fb54 │ │ │ │ ldcl 0, cr0, [r6, #420] @ 0x1a4 │ │ │ │ stmia r6!, {r1} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r0, 23133e │ │ │ │ + cbnz r0, 23134a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strd r0, r0, [r8], #288 @ 0x120 │ │ │ │ + ldmdb r8, {r3, r6} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e9a0 │ │ │ │ ldr r2, [pc, #28] @ (231328 ) │ │ │ │ @@ -25636,15 +25636,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - b.n 230c9c │ │ │ │ + b.n 230cfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r0 │ │ │ │ and.w r7, r0, #240 @ 0xf0 │ │ │ │ @@ -25721,21 +25721,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmia r5!, {r2, r3, r4} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 231274 │ │ │ │ + b.n 2312d4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -25814,21 +25814,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldr r2, [r5, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23113c │ │ │ │ + b.n 23119c │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0023150c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -25956,21 +25956,21 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 23129c │ │ │ │ + b.n 2312fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 231200 │ │ │ │ + b.n 231260 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 231640 │ │ │ │ + blt.n 2316a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 23167c │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -26095,23 +26095,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - b.n 231308 │ │ │ │ + b.n 231368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231290 │ │ │ │ + b.n 2312f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231238 │ │ │ │ + b.n 231298 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2311d8 │ │ │ │ + b.n 231238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231170 │ │ │ │ + b.n 2311d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (231898 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -26136,15 +26136,15 @@ │ │ │ │ bl 231684 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 231836 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r1, [pc, #140] @ (23189c ) │ │ │ │ ldr r3, [pc, #140] @ (2318a0 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -26194,25 +26194,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 2311d4 │ │ │ │ + b.n 231234 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23116c │ │ │ │ + b.n 2311cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 231154 │ │ │ │ + b.n 2311b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231128 │ │ │ │ + b.n 231188 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #150 @ 0x96 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -26410,17 +26410,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 231ef4 │ │ │ │ + b.n 231f54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231f88 │ │ │ │ + b.n 231fe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231ab8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -26496,15 +26496,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 231f04 │ │ │ │ + b.n 231f64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231b80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -26642,23 +26642,23 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 231dc4 │ │ │ │ + b.n 231e24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 231e40 │ │ │ │ + b.n 231ea0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 231e68 │ │ │ │ + b.n 231ec8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00231d1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -26746,33 +26746,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - svc 248 @ 0xf8 │ │ │ │ + b.n 231e50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (231e24 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r8, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -26910,15 +26910,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r4, [r3, #26] │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r7, [pc, #192] @ (232054 ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -27058,21 +27058,21 @@ │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - ble.n 23201c │ │ │ │ + ble.n 23207c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r6, [r2, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 232080 │ │ │ │ + blt.n 2320e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002320fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -27238,47 +27238,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - blt.n 232220 │ │ │ │ + blt.n 232280 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 232398 │ │ │ │ + blt.n 2321f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002322b0 : │ │ │ │ ldr r3, [pc, #4] @ (2322b8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2321e0 │ │ │ │ nop │ │ │ │ - blt.n 232368 │ │ │ │ + blt.n 2321c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002322bc : │ │ │ │ ldr r3, [pc, #4] @ (2322c4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2321e0 │ │ │ │ nop │ │ │ │ - blt.n 23236c │ │ │ │ + blt.n 2321cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (2322e0 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -27294,17 +27294,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (23231c ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - blt.n 232350 │ │ │ │ + blt.n 2323b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 232354 │ │ │ │ + blt.n 2323b4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00232320 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -27387,19 +27387,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - bge.n 232308 │ │ │ │ + bge.n 232368 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 2324d4 │ │ │ │ + bge.n 232334 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0023240c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27477,15 +27477,15 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ stcl 0, cr0, [r8], {118} @ 0x76 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2325a0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -28095,23 +28095,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (232b70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 232c04 │ │ │ │ + bcc.n 232c64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r0, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 232be8 │ │ │ │ + bcc.n 232c48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 232c1c │ │ │ │ + bcc.n 232a7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -28196,29 +28196,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 21c0ec │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r2, [r3, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 232b74 │ │ │ │ + bcs.n 232bd4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 232bcc │ │ │ │ + bcs.n 232c2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 232d2c │ │ │ │ + bcs.n 232b8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcs.n 232ba4 │ │ │ │ + bcs.n 232c04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 232d04 │ │ │ │ + bcs.n 232d64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -29184,61 +29184,61 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrb r0, [r6, #23] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #19] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r2!, {r3, r6, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r3, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r0!, {r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r1, #112] @ 0x70 │ │ │ │ + str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #108] @ 0x6c │ │ │ │ + str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r2, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r5, #108] @ 0x6c │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 234254 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -30188,61 +30188,61 @@ │ │ │ │ nop │ │ │ │ strb r0, [r1, #11] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r7, #6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrsh r0, [r6, r7] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ittt lt │ │ │ │ - lsllt r0, r1, #1 │ │ │ │ - ldrblt r4, [r0, r3] │ │ │ │ - lsllt r5, r2, #1 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + itee al │ │ │ │ + lslal r0, r1, #1 │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ + lsl r5, r2, #1 │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r4, r6, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r3, r1] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r5, r6, pc} │ │ │ │ + pop {r1, r4, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r6, r7] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r3, r7] │ │ │ │ + ldrb r6, [r1, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 234e1c │ │ │ │ @@ -31249,61 +31249,61 @@ │ │ │ │ blx 21c0ec │ │ │ │ str r6, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 234eac │ │ │ │ + cbz r4, 234eb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 234eae │ │ │ │ + cbz r0, 234eba │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 234e8c │ │ │ │ + cbz r2, 234e98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r2, 234e78 │ │ │ │ + cbz r2, 234e84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r6, 234e82 │ │ │ │ + cbz r6, 234e8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r0, 234e7c │ │ │ │ + cbz r0, 234e88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #344 @ 0x158 │ │ │ │ + cbz r6, 234e60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, r1] │ │ │ │ + str r2, [r1, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 234e88 │ │ │ │ + cbz r4, 234e94 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r5, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r4, 234e92 │ │ │ │ + cbz r4, 234e9e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 234e78 │ │ │ │ + cbz r0, 234e84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, r0] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r0, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 235930 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -32256,61 +32256,61 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, r3] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r1, [pc, #16] @ (235950 ) │ │ │ │ + ldr r1, [pc, #208] @ (235a10 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #448] @ (235b0c ) │ │ │ │ + ldr r0, [pc, #640] @ (235bcc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #688 @ (adr r6, 235c0c ) │ │ │ │ + add r6, pc, #880 @ (adr r6, 235ccc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #800 @ (adr r6, 235c80 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 235d40 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, pc │ │ │ │ + cmp ip, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #552 @ (adr r6, 235b90 ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 235c50 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #896 @ (adr r5, 235cec ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 2359ac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, ip │ │ │ │ + cmp ip, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 235bac ) │ │ │ │ + add r6, pc, #760 @ (adr r6, 235c6c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #800 @ (adr r5, 235c98 ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 235d58 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, r9 │ │ │ │ + cmp r0, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #536 @ (adr r6, 235b98 ) │ │ │ │ + add r6, pc, #728 @ (adr r6, 235c58 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #40 @ (adr r6, 2359ac ) │ │ │ │ + add r6, pc, #232 @ (adr r6, 235a6c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #584 @ (adr r5, 235bd4 ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 235c94 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #496 @ (adr r5, 235b84 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 235c44 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #424 @ (adr r5, 235b44 ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 235c04 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 235a84 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -32396,17 +32396,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - bics r2, r1 │ │ │ │ + bics r2, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, pc, #896 @ (adr r4, 235e34 ) │ │ │ │ + add r5, pc, #64 @ (adr r5, 235af4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -34189,61 +34189,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (236fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #232 @ 0xe8 │ │ │ │ + adds r6, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #184 @ 0xb8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r5, [sp, #112] @ 0x70 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #352] @ 0x160 │ │ │ │ + str r0, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #254 @ 0xfe │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #212 @ 0xd4 │ │ │ │ + cmp r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -34322,15 +34322,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34351,15 +34351,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2372b6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35090,49 +35090,49 @@ │ │ │ │ nop │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, #12] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #56 @ 0x38 │ │ │ │ + movs r6, #104 @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r4, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r5, #50] @ 0x32 │ │ │ │ + strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #118 @ 0x76 │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 238288 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -35216,15 +35216,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -35245,15 +35245,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 237c20 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -36021,57 +36021,57 @@ │ │ │ │ ... │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r4, r7, #6 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + strh r6, [r0, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r3, #1 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, r7, r7 │ │ │ │ + adds r2, r5, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r0, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r1, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r1, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2382e8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2382ec ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -36247,23 +36247,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2384f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r2, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r2, r5 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 23857a │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -36326,17 +36326,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r3, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -36503,21 +36503,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 21c0ec │ │ │ │ ... │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r6, #26 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r3, #28] │ │ │ │ + strb r2, [r1, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36615,17 +36615,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36740,17 +36740,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r1, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -36836,17 +36836,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (238af4 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 21c0ec │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r3, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -37076,19 +37076,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 238cb6 │ │ │ │ b.n 238c16 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #5 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37319,19 +37319,19 @@ │ │ │ │ bne.n 238ef2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 238f18 │ │ │ │ b.n 238e94 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -37604,19 +37604,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 239200 │ │ │ │ b.n 23913e │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37847,19 +37847,19 @@ │ │ │ │ bne.n 239462 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 239488 │ │ │ │ b.n 239404 │ │ │ │ - lsrs r6, r1, #6 │ │ │ │ + lsrs r6, r7, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r6, #28] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -38294,19 +38294,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 2398b0 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 239750 │ │ │ │ nop │ │ │ │ - lsls r2, r6, #24 │ │ │ │ + lsls r2, r4, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r7, #120] @ 0x78 │ │ │ │ + str r0, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, #104] @ 0x68 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -38540,25 +38540,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (239d3c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r7, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r6, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -38620,15 +38620,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 239e96 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -39279,42 +39279,42 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r6, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stc2l 0, cr0, [sl], #-336 @ 0xfffffeb0 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldc2 0, cr0, [sl], {84} @ 0x54 │ │ │ │ + ldrb r4, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, r3] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfa960054 │ │ │ │ - ldrh r6, [r7, r3] │ │ │ │ + @ instruction: 0xfac60054 │ │ │ │ + ldrh r6, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfa480054 │ │ │ │ - ldrh r6, [r1, r4] │ │ │ │ + @ instruction: 0xfa780054 │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r3, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e20054 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + @ instruction: 0xfa120054 │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9cc0054 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldr??.w r0, [ip, #84] @ 0x54 │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9aa0054 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldr??.w r0, [sl, #84] @ 0x54 │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsb.w r0, [r4, #84] @ 0x54 │ │ │ │ - ldr r4, [r7, r7] │ │ │ │ + vst1.8 @ instruction: 0xf9c40054 │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 23ad68 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -39381,15 +39381,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 23a692 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -40078,50 +40078,50 @@ │ │ │ │ ... │ │ │ │ lsls r6, r7, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #13 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf3dc0054 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + and.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ + strb r6, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf1e20054 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + @ instruction: 0xf2120054 │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sbcs.w r0, r2, #84 @ 0x54 │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + sub.w r0, r2, #84 @ 0x54 │ │ │ │ + strh r0, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, r8, #84 @ 0x54 │ │ │ │ - strh r6, [r0, r1] │ │ │ │ + @ instruction: 0xf1380054 │ │ │ │ + strh r6, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r1, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf0f20054 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + @ instruction: 0xf1220054 │ │ │ │ + strh r4, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r2, r5] │ │ │ │ + str r4, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xf0d00054 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + add.w r0, r0, #84 @ 0x54 │ │ │ │ + str r0, [r5, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (23adc8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (23adcc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - orn r0, r6, #84 @ 0x54 │ │ │ │ - str r6, [r1, r3] │ │ │ │ + eors.w r0, r6, #84 @ 0x54 │ │ │ │ + str r6, [r7, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (23b18c ) │ │ │ │ @@ -40183,31 +40183,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -40451,23 +40451,23 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r0], #416 @ 0x1a0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q8, q2, #10 │ │ │ │ + and.w r0, r6, #84 @ 0x54 │ │ │ │ @ instruction: 0xfacc0068 │ │ │ │ - ldcl 0, cr0, [r4], #336 @ 0x150 │ │ │ │ - ldr r5, [pc, #744] @ (23b48c ) │ │ │ │ + stc 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + ldr r5, [pc, #936] @ (23b54c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #856] @ (23b500 ) │ │ │ │ + ldr r6, [pc, #24] @ (23b1c0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stc 0, cr0, [r4], #336 @ 0x150 │ │ │ │ - ldr r5, [pc, #48] @ (23b1e0 ) │ │ │ │ + ldcl 0, cr0, [r4], {84} @ 0x54 │ │ │ │ + ldr r5, [pc, #240] @ (23b2a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (23b1dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -40477,18 +40477,18 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0ec │ │ │ │ - mrrc 0, 5, r0, sl, cr4 │ │ │ │ - ldr r5, [pc, #608] @ (23b444 ) │ │ │ │ + stc 0, cr0, [sl], {84} @ 0x54 │ │ │ │ + ldr r5, [pc, #800] @ (23b504 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #112] @ (23b258 ) │ │ │ │ + ldr r5, [pc, #304] @ (23b318 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 23b1fe │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -40966,23 +40966,22 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 23b638 │ │ │ │ b.n 23b532 │ │ │ │ nop │ │ │ │ - b.n 23b6d8 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #400] @ (23b8b0 ) │ │ │ │ + @ instruction: 0xe80e0054 │ │ │ │ + ldr r1, [pc, #592] @ (23b970 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #256] @ (23b824 ) │ │ │ │ + ldr r0, [pc, #448] @ (23b8e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23b598 │ │ │ │ + b.n 23b5f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #576] @ (23b96c ) │ │ │ │ + ldr r0, [pc, #768] @ (23ba2c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 23c3a8 │ │ │ │ @@ -42058,25 +42057,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r1 │ │ │ │ b.n 23bd24 │ │ │ │ @ instruction: 0xf3520068 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds.w r0, ip, #104 @ 0x68 │ │ │ │ - b.n 23bc48 │ │ │ │ + b.n 23bca8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 23c810 │ │ │ │ + b.n 23c870 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 23c7ec │ │ │ │ + b.n 23c84c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 23c594 │ │ │ │ + b.n 23c5f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 23c4b8 │ │ │ │ + ble.n 23c318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 23c3c4 │ │ │ │ + ble.n 23c424 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23cc74 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 23c3e6 │ │ │ │ @@ -43175,77 +43174,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (23d0cc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - bge.n 23d0c0 │ │ │ │ + bge.n 23d120 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 23d0d0 │ │ │ │ + bls.n 23d130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bne.n 23d038 │ │ │ │ + bcs.n 23d098 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #176 @ 0xb0 │ │ │ │ + adds r2, #224 @ 0xe0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r1, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #232 @ 0xe8 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r2, r5, r7} │ │ │ │ + ldmia r6, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #140 @ 0x8c │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #164 @ 0xa4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #188 @ 0xbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 23d0ea │ │ │ │ @@ -43595,19 +43594,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (23d4dc ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 21c0ec │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -43892,19 +43891,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (23d848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #184 @ 0xb8 │ │ │ │ + movs r6, #232 @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 23d886 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -43968,17 +43967,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 21c0ec │ │ │ │ bl 23b1b0 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #158 @ 0x9e │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -44110,17 +44109,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (23da60 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 21c0ec │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -44309,21 +44308,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (23dc88 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 21c0ec │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -44438,21 +44437,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 23ddca │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -44483,15 +44482,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 23de50 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -44500,21 +44499,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -44608,24 +44607,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 23dfc6 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -44692,22 +44691,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -45090,15 +45089,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 21c0ec │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 23e1c4 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 23e642 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -45233,19 +45232,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 23e38a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 23e3a0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - cbnz r4, 23e6b2 │ │ │ │ + cbnz r4, 23e6be │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, r3 │ │ │ │ + subs r2, r1, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45589,21 +45588,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (23ea9c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 21c0ec │ │ │ │ - cbz r2, 23eb02 │ │ │ │ + cbz r2, 23eb0e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r4, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 23eb04 │ │ │ │ + cbz r2, 23eb10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -45701,17 +45700,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23ebb0 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 21c0ec │ │ │ │ - uxth r6, r0 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -45802,17 +45801,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23ecb0 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 21c0ec │ │ │ │ - cbz r6, 23ecd0 │ │ │ │ + cbz r6, 23ecdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #7 │ │ │ │ + asrs r6, r3, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46004,21 +46003,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 21c0ec │ │ │ │ pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 23eeec │ │ │ │ + cbz r0, 23eef8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pop {r2, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #568 @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46193,21 +46192,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 21c0ec │ │ │ │ cbnz r4, 23f138 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #984 @ 0x3d8 │ │ │ │ + add r7, sp, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rev16 r4, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #376 @ 0x178 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -46832,23 +46831,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (23f7f4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 21c0ec │ │ │ │ - add r6, pc, #392 @ (adr r6, 23f970 ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 23fa30 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #27 │ │ │ │ + lsls r4, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ + lsls r4, r2, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 23f924 ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 23f9e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (23f940 ) │ │ │ │ @@ -46973,27 +46972,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ uxth r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #936 @ (adr r5, 23fcf4 ) │ │ │ │ + add r6, pc, #104 @ (adr r6, 23f9b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ sxth r6, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 23fbac ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 23fc6c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #296 @ (adr r5, 23fa80 ) │ │ │ │ + add r5, pc, #488 @ (adr r5, 23fb40 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 23fa2c ) │ │ │ │ + add r5, pc, #400 @ (adr r5, 23faec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 23fd30 ) │ │ │ │ + add r5, pc, #144 @ (adr r5, 23f9f0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r7, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -47086,19 +47085,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r4, pc, #576 @ (adr r4, 23fccc ) │ │ │ │ + add r4, pc, #768 @ (adr r4, 23fd8c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #728 @ (adr r3, 23fd68 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 23fe28 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r1, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -47195,23 +47194,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (23fbb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, pc, #656 @ (adr r2, 23fe3c ) │ │ │ │ + add r2, pc, #848 @ (adr r2, 23fefc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r7, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #552 @ (adr r2, 23fddc ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 23fe9c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #13 │ │ │ │ + lsls r4, r3, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -47358,23 +47357,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - add r1, pc, #40 @ (adr r1, 23fd68 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 23fe28 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r5, #7 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 240124 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 23fde4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -47527,35 +47526,36 @@ │ │ │ │ ldr r0, [pc, #56] @ (23ff10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, r0 │ │ │ │ + movs r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [sp, #520] @ 0x208 │ │ │ │ + ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ + lsls r0, r0, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i32 q8, q3, d7[0] │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + movs r6, r2 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vmla.i q8, q5, d3[1] │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + vmla.i q8, q5, d7[0] │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, r2 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -47737,20 +47737,20 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r6, #284]! @ 0x11c │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + cdp2 0, 2, cr0, cr6, cr7, {2} │ │ │ │ + ldr r5, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2 0, cr0, [r4, #284] @ 0x11c │ │ │ │ + ldc2 0, cr0, [r4, #284]! @ 0x11c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #204] @ (24020c ) │ │ │ │ @@ -47828,15 +47828,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #336 @ 0x150 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -47917,15 +47917,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #384 @ 0x180 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r7, pc, #768 @ (adr r7, 240610 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48004,15 +48004,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #432 @ (adr r7, 2405a4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, pc, #816 @ (adr r6, 240730 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48095,15 +48095,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #496 @ (adr r6, 2406dc ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r5, pc, #840 @ (adr r5, 240840 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48306,36 +48306,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -48388,15 +48388,15 @@ │ │ │ │ b.n 24060c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 24060c │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -48532,21 +48532,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2409f0 ) │ │ │ │ ldr r0, [pc, #28] @ (2409f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4ce0047 │ │ │ │ - str r4, [sp, #304] @ 0x130 │ │ │ │ + @ instruction: 0xf4fe0047 │ │ │ │ + str r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds.w r0, r2, #13041664 @ 0xc70000 │ │ │ │ - @ instruction: 0xf52e0047 │ │ │ │ + adc.w r0, r2, #13041664 @ 0xc70000 │ │ │ │ + adcs.w r0, lr, #13041664 @ 0xc70000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (240d00 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -48617,22 +48617,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 240ad6 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -48660,28 +48660,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 240b54 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -48838,23 +48838,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 240d56 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -48883,15 +48883,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 240eda │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 240ed4 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -48900,15 +48900,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49116,26 +49116,26 @@ │ │ │ │ ldr r0, [pc, #40] @ (24107c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orn r0, r8, #71 @ 0x47 │ │ │ │ - vhadd.s8 q0, q6, │ │ │ │ + eors.w r0, r8, #71 @ 0x47 │ │ │ │ + vhadd.s q0, q6, │ │ │ │ ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #46] @ 0x2e │ │ │ │ + ldrh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr8, cr7, {2} │ │ │ │ - cdp 0, 11, cr0, cr4, cr7, {2} │ │ │ │ + cdp 0, 12, cr0, cr8, cr7, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr7, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ ldrb.w r8, [r1] │ │ │ │ @@ -49176,15 +49176,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49205,15 +49205,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2411e6 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -49350,22 +49350,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2412f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldcl 0, cr0, [r4], {71} @ 0x47 │ │ │ │ - rsb r0, ip, r7, lsl #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + stc 0, cr0, [r4, #-284] @ 0xfffffee4 │ │ │ │ + @ instruction: 0xebfc0047 │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r4], {71} @ 0x47 │ │ │ │ - ldc 0, cr0, [r0], #-284 @ 0xfffffee4 │ │ │ │ + mcrr 0, 4, r0, r4, cr7 │ │ │ │ + stcl 0, cr0, [r0], #-284 @ 0xfffffee4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (241484 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [pc, #376] @ (241488 ) │ │ │ │ @@ -49398,15 +49398,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -49514,24 +49514,24 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - rsb r0, r6, r7, lsl #1 │ │ │ │ - eor.w r0, r6, r7, lsl #1 │ │ │ │ + @ instruction: 0xebf60047 │ │ │ │ + @ instruction: 0xeab60047 │ │ │ │ str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orns r0, r2, r7, lsl #1 │ │ │ │ - eor.w r0, lr, r7, lsl #1 │ │ │ │ + @ instruction: 0xeaa20047 │ │ │ │ + @ instruction: 0xeabe0047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 241aa4 │ │ │ │ mov r9, r2 │ │ │ │ @@ -49590,15 +49590,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2415aa │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -50058,41 +50058,41 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ str r5, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 2417a0 │ │ │ │ + b.n 241800 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24143c │ │ │ │ + b.n 24149c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 2414ac │ │ │ │ + b.n 24150c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2414e8 │ │ │ │ + b.n 241548 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 241370 │ │ │ │ + b.n 2413d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 241570 │ │ │ │ + b.n 2415d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2412f8 │ │ │ │ + b.n 241358 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 2422d4 │ │ │ │ + b.n 241334 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2415e4 │ │ │ │ + b.n 241644 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241ae8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -50122,19 +50122,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (241b4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 2422b4 │ │ │ │ + b.n 242314 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2422f0 │ │ │ │ + b.n 241350 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241b50 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -50600,19 +50600,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (241fa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24212c │ │ │ │ + b.n 24218c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00241fac : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -51252,15 +51252,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + ldrb r6, [r7, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r7, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0024268c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51336,15 +51336,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r6, #30] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r3, #26] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0024276c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 234e88 │ │ │ │ @@ -51636,15 +51636,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 242af8 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -52301,49 +52301,49 @@ │ │ │ │ ... │ │ │ │ strh r2, [r2, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r7, #27] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 2431f0 │ │ │ │ + beq.n 243050 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 243224 │ │ │ │ + beq.n 243084 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r3, #96] @ 0x60 │ │ │ │ + ldr r4, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r2, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r1, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r2, #84] @ 0x54 │ │ │ │ + ldr r4, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00243174 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 243250 │ │ │ │ @@ -52633,15 +52633,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r3, #26] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r1, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002434c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -52707,15 +52707,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 243616 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -53366,49 +53366,49 @@ │ │ │ │ ... │ │ │ │ strb r6, [r6, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r3, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00243c7c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -53520,35 +53520,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -54526,23 +54526,23 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 24495e │ │ │ │ @@ -54616,39 +54616,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (244a2c ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 21c0ec │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + cpsid i │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, r1] │ │ │ │ + strb r0, [r7, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r4, r5, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00244a30 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54775,35 +54775,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -55759,41 +55759,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 244dbe │ │ │ │ nop │ │ │ │ str r0, [r2, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r6, [r2, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [pc, #512] @ (245918 ) │ │ │ │ + ldr r7, [pc, #704] @ (2459d8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 245724 │ │ │ │ + cbz r2, 245730 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #904 @ 0x388 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [pc, #48] @ (245754 ) │ │ │ │ + ldr r7, [pc, #240] @ (245814 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #672] @ (2459c8 ) │ │ │ │ + ldr r4, [pc, #864] @ (245a88 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #192] @ (2457ec ) │ │ │ │ + ldr r4, [pc, #384] @ (2458ac ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #744] @ (245a18 ) │ │ │ │ + ldr r2, [pc, #936] @ (245ad8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #824] @ (245a6c ) │ │ │ │ + ldr r0, [pc, #1016] @ (245b2c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - blxns ip │ │ │ │ + ldr r0, [pc, #80] @ (245788 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2459ea │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 245a12 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -56361,51 +56361,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (245dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, ip │ │ │ │ + add sl, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #160 @ (adr r5, 245e34 ) │ │ │ │ + add r5, pc, #352 @ (adr r5, 245ef4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #272 @ (adr r5, 245ea8 ) │ │ │ │ + add r5, pc, #464 @ (adr r5, 245f68 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r0, r0 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #608 @ (adr r3, 246000 ) │ │ │ │ + add r3, pc, #800 @ (adr r3, 2460c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs r6, r0 │ │ │ │ + adcs r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #528 @ (adr r2, 245fb8 ) │ │ │ │ + add r2, pc, #720 @ (adr r2, 246078 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 245dcc ) │ │ │ │ + add r2, pc, #224 @ (adr r2, 245e8c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r7 │ │ │ │ + asrs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc, #336 @ (adr r2, 245f04 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 245fc4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r4 │ │ │ │ + asrs r4, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #304 @ (adr r1, 245eec ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 245fac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2 │ │ │ │ + asrs r2, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #232 @ (adr r1, 245eac ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 245f6c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 245e5c ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 245f1c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4 │ │ │ │ + lsrs r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 245e14 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 245ed4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 245e78 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 245f38 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00245dd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -56521,15 +56521,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 245f6e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -57518,29 +57518,29 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #656] @ (246cf4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #792] @ (246d84 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, #128 @ 0x80 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #600] @ 0x258 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #14 │ │ │ │ + adds r6, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -57924,45 +57924,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (246f04 ) │ │ │ │ ldr r0, [pc, #72] @ (246f08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cmp r7, #230 @ 0xe6 │ │ │ │ + adds r0, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #216] @ 0xd8 │ │ │ │ + str r0, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00246f0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -58099,15 +58099,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2470d6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -59089,29 +59089,29 @@ │ │ │ │ b.n 2479c2 │ │ │ │ subs r3, #60 @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #90 @ 0x5a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -59500,45 +59500,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24806c ) │ │ │ │ ldr r0, [pc, #72] @ (248070 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r4, #0] │ │ │ │ + strh r0, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, #0 │ │ │ │ + subs r6, r5, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #29] │ │ │ │ + ldrb r4, [r5, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #25] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, #25] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00248074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -59661,15 +59661,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 24822e │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -60663,29 +60663,29 @@ │ │ │ │ nop │ │ │ │ cmp r2, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #254 @ 0xfe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r3, #14 │ │ │ │ + asrs r4, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r4, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r5, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r7, #12 │ │ │ │ + asrs r0, r5, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r7, #15] │ │ │ │ + strb r6, [r5, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, #16] │ │ │ │ + strb r2, [r1, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 248616 │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -61064,45 +61064,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (249248 ) │ │ │ │ ldr r0, [pc, #72] @ (24924c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r7, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #18 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r6, #17 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #16 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r4, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, #72] @ 0x48 │ │ │ │ + ldr r2, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00249250 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61525,15 +61525,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -61654,15 +61654,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2498ee │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -62642,27 +62642,27 @@ │ │ │ │ nop │ │ │ │ asrs r4, r5, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r4, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldc2 0, cr0, [r0], #332 @ 0x14c │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + stc2l 0, cr0, [r0], #332 @ 0x14c │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2 0, cr0, [ip], {83} @ 0x53 │ │ │ │ - ldrb r2, [r2, r5] │ │ │ │ + ldc2 0, cr0, [ip], #332 @ 0x14c │ │ │ │ + ldrb r2, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r5, r5] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 249ed0 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 249cd0 │ │ │ │ @@ -63030,39 +63030,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (24a898 ) │ │ │ │ ldr r0, [pc, #72] @ (24a89c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf6520053 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + @ instruction: 0xf6820053 │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r4, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf6380053 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + @ instruction: 0xf6680053 │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r5, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf6220053 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + @ instruction: 0xf6520053 │ │ │ │ + ldrsb r2, [r7, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf5fc0053 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + @ instruction: 0xf62c0053 │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf5e40053 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + @ instruction: 0xf6140053 │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rsbs r0, r0, #13828096 @ 0xd30000 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + addw r0, r0, #2131 @ 0x853 │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r2, r1] │ │ │ │ + ldrsb r2, [r0, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024a8a0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -63244,35 +63244,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -65666,29 +65666,29 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 24c010 │ │ │ │ - b.n 24bf94 │ │ │ │ + b.n 24bff4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24bf30 │ │ │ │ + b.n 24bf90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov lr, ip │ │ │ │ + bx r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmp r2, ip │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24bea8 │ │ │ │ + b.n 24bf08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, pc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -65838,45 +65838,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24c750 ) │ │ │ │ ldr r0, [pc, #72] @ (24c754 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bvc.n 24c63c │ │ │ │ + bvc.n 24c69c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24c814 │ │ │ │ + bvc.n 24c674 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #182 @ 0xb6 │ │ │ │ + subs r0, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24c7ec │ │ │ │ + bvc.n 24c64c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #0 │ │ │ │ + subs r1, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24c7c4 │ │ │ │ + bvc.n 24c824 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + adds r7, #246 @ 0xf6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24c7a4 │ │ │ │ + bvc.n 24c804 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #150 @ 0x96 │ │ │ │ + adds r7, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24c784 │ │ │ │ + bvc.n 24c7e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #10 │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024c758 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -65956,15 +65956,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ b.n 24ce8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 24c79c │ │ │ │ + bvs.n 24c7fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 24cd5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024c848 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -66248,15 +66248,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ svc 236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 24cc38 │ │ │ │ + bcc.n 24ca98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ svc 92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024cb70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66339,15 +66339,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -66368,15 +66368,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 24ce54 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -67106,49 +67106,49 @@ │ │ │ │ nop │ │ │ │ svc 8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 24d3c4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r5, #248 @ 0xf8 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r7} │ │ │ │ + ldmia r2!, {r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #138 @ 0x8a │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024d494 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -67284,25 +67284,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24d61e │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -67330,36 +67330,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24d69a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 24d9a0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -67433,21 +67433,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24d7e0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -67477,31 +67477,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24d866 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -68693,49 +68693,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - nop {7} │ │ │ │ + nop {10} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #218 @ 0xda │ │ │ │ + movs r1, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - revsh r6, r4 │ │ │ │ + cbnz r6, 24e5a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r3, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 24e580 │ │ │ │ + cbnz r2, 24e58c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r2, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 24e586 │ │ │ │ + cbnz r2, 24e592 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r6, r6 │ │ │ │ + adds r2, r4, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 24e582 │ │ │ │ + cbnz r0, 24e58e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, r6 │ │ │ │ + adds r0, r6, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 24e584 │ │ │ │ + cbnz r4, 24e590 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r3, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 24e592 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r1, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024e594 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -68870,24 +68870,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24e72e │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -68916,15 +68916,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24e7b2 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 24eac8 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -68932,22 +68932,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -69023,21 +69023,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 24e8f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -69068,33 +69068,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 24e980 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ vldr d7, [pc, #328] @ 24eac8 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -69282,19 +69282,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 23d908 │ │ │ │ mov r1, r0 │ │ │ │ b.n 24ea8e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r0, 24ebe6 │ │ │ │ + cbz r0, 24ebf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024ebac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69374,15 +69374,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x00d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r3 │ │ │ │ + uxth r0, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x0036 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ec9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69467,15 +69467,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r5, r6, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 24eda6 │ │ │ │ + cbz r2, 24edb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ed94 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69561,15 +69561,15 @@ │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024ee90 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69909,21 +69909,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 24f178 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cbnz r2, 24f20e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r5, sp, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #664 @ 0x298 │ │ │ │ + add r4, sp, #856 @ 0x358 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb8ea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0024f208 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70009,21 +70009,21 @@ │ │ │ │ b.n 24f268 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb87a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb7f2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #560 @ 0x230 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0024f300 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70110,17 +70110,17 @@ │ │ │ │ b.n 24f364 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb780 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb6fc │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f3fc : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -70234,17 +70234,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 24f4a6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb63c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f53c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70320,19 +70320,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 24f598 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ push {r1, r2, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r2, r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f61c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70407,17 +70407,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 24f67c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ push {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #784 @ (adr r7, 24fa04 ) │ │ │ │ + add r7, pc, #976 @ (adr r7, 24fac4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #656 @ (adr r7, 24f988 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 24fa48 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 24f776 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f6fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70495,17 +70495,17 @@ │ │ │ │ b.n 24f75c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r4, 24f834 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #912 @ (adr r6, 24fb6c ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 24f82c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #784 @ (adr r6, 24faf0 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 24fbb0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 24f824 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f7e4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70582,17 +70582,17 @@ │ │ │ │ b.n 24f844 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ uxth r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 24fca8 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 24f968 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #880 @ (adr r5, 24fc34 ) │ │ │ │ + add r6, pc, #48 @ (adr r6, 24f8f4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ sxth r0, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f8c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70670,19 +70670,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 24f924 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 24f9ca │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 24fa90 ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 24fb50 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #984 @ (adr r4, 24fd80 ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 24fa40 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r2, 24f9bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024f9ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70783,17 +70783,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 24fa9c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ sub sp, #336 @ 0x150 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #280 @ (adr r4, 24fbe0 ) │ │ │ │ + add r4, pc, #472 @ (adr r4, 24fca0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #840 @ (adr r3, 24fe14 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 24fad4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add sp, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fad0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70897,17 +70897,17 @@ │ │ │ │ b.n 24fbc6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #136 @ (adr r3, 24fc7c ) │ │ │ │ + add r3, pc, #328 @ (adr r3, 24fd3c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #696 @ (adr r2, 24feb0 ) │ │ │ │ + add r2, pc, #888 @ (adr r2, 24ff70 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fbfc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70987,15 +70987,15 @@ │ │ │ │ b.n 24fc7a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #536 @ 0x218 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #992 @ (adr r1, 2500b8 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 24fd78 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fcdc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71077,15 +71077,15 @@ │ │ │ │ b.n 24fd6a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #648 @ 0x288 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #96 @ (adr r1, 24fe28 ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 24fee8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0024fdcc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71207,22 +71207,24 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r4, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmla.i32 q8, q1, d6[0] │ │ │ │ - vmla.i q8, q7, d6[0] │ │ │ │ + movs r2, r2 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + movs r6, r5 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024ff30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #316] @ (25007c ) │ │ │ │ @@ -71343,22 +71345,22 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r3, sp, #320 @ 0x140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #192] @ 0xc0 │ │ │ │ + ldr r6, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r5, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr10, cr6, {2} │ │ │ │ - cdp2 0, 9, cr0, cr6, cr6, {2} │ │ │ │ + cdp2 0, 10, cr0, cr10, cr6, {2} │ │ │ │ + cdp2 0, 12, cr0, cr6, cr6, {2} │ │ │ │ │ │ │ │ 00250098 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -71451,18 +71453,18 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r1, sp, #856 @ 0x358 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #616 @ 0x268 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [lr, #-280]! @ 0xfffffee8 │ │ │ │ - stc2 0, cr0, [sl, #280] @ 0x118 │ │ │ │ + ldc2 0, cr0, [lr, #280] @ 0x118 │ │ │ │ + ldc2 0, cr0, [sl, #280]! @ 0x118 │ │ │ │ │ │ │ │ 002501a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -71539,15 +71541,15 @@ │ │ │ │ b.n 25021e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #904 @ 0x388 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r0, sp, #384 @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250280 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71629,15 +71631,15 @@ │ │ │ │ b.n 25030e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #1016 @ (adr r7, 25075c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #448 @ (adr r7, 250530 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250370 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71712,15 +71714,15 @@ │ │ │ │ b.n 2503dc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #72 @ (adr r7, 25047c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #648 @ (adr r6, 2506c8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250440 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71814,23 +71816,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0ec │ │ │ │ add r6, pc, #264 @ (adr r6, 25063c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #792 @ (adr r5, 25085c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl], r6 │ │ │ │ + ldrsb.w r0, [sl, #70] @ 0x46 │ │ │ │ │ │ │ │ 0025054c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #224] @ (25063c ) │ │ │ │ @@ -71921,23 +71923,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ add r5, pc, #216 @ (adr r5, 250718 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #400] @ 0x190 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, pc, #744 @ (adr r4, 250938 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str??.w r0, [r0, r6] │ │ │ │ + ldrb.w r0, [r0, #70] @ 0x46 │ │ │ │ │ │ │ │ 00250658 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -72029,25 +72031,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0ec │ │ │ │ add r4, pc, #168 @ (adr r4, 2507fc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #688] @ 0x2b0 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, pc, #632 @ (adr r3, 2509dc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf74a0046 │ │ │ │ + @ instruction: 0xf77a0046 │ │ │ │ │ │ │ │ 0025076c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #224] @ (25085c ) │ │ │ │ @@ -72138,23 +72140,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 21c0ec │ │ │ │ add r3, pc, #88 @ (adr r3, 2508b8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #504] @ 0x1f8 │ │ │ │ + str r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, pc, #624 @ (adr r2, 250ae0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf63e0046 │ │ │ │ + @ instruction: 0xf66e0046 │ │ │ │ │ │ │ │ 00250878 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -72242,21 +72244,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 21c0ec │ │ │ │ add r2, pc, #40 @ (adr r2, 25098c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r1, pc, #584 @ (adr r1, 250bb8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf53a0046 │ │ │ │ + sbc.w r0, sl, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 00250978 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -72349,19 +72351,19 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #984 @ (adr r0, 250e40 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #672 @ (adr r0, 250d10 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #24] │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #832] @ 0x340 │ │ │ │ + str r4, [sp, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, r8, #12976128 @ 0xc60000 │ │ │ │ + orn r0, r8, #12976128 @ 0xc60000 │ │ │ │ │ │ │ │ 00250a7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -72427,15 +72429,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add r0, pc, #24 @ (adr r0, 250b4c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250b40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72503,15 +72505,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqrdmlsh.s , , d2[0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250c00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72579,15 +72581,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250cc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72654,15 +72656,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250d80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72730,15 +72732,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff9d02 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250e40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72806,15 +72808,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250f00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72881,15 +72883,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00250fc0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72955,15 +72957,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrshr.u64 d20, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251080 : │ │ │ │ @@ -73031,15 +73033,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251140 : │ │ │ │ @@ -73104,15 +73106,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002511f8 : │ │ │ │ @@ -73182,15 +73184,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002512b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73258,15 +73260,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff97ca │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251378 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73334,15 +73336,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251438 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73409,15 +73411,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002514f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73480,15 +73482,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002515ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73551,15 +73553,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #2] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251664 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73621,15 +73623,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251718 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73689,15 +73691,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002517c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73760,15 +73762,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251880 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73830,15 +73832,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r1, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251934 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73898,15 +73900,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002519e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73969,15 +73971,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #624] @ 0x270 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #32] │ │ │ │ + strh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251aa4 : │ │ │ │ @@ -74039,15 +74041,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251b5c : │ │ │ │ @@ -74109,15 +74111,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r2, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251c14 : │ │ │ │ @@ -74186,15 +74188,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251ce0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74259,15 +74261,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00251da8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74403,19 +74405,19 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + b.n 251f54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 251f30 │ │ │ │ + b.n 251f90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00251f28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74496,19 +74498,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrh r4, [r3, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r3, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 14 │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025201c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74572,15 +74574,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d24, {d15-d17}, d16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #23] │ │ │ │ + ldrb r4, [r7, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r0, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002520e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74644,15 +74646,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrh r4, [r3, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r0, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002521a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74716,15 +74718,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrh r4, [r3, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #17] │ │ │ │ + ldrb r0, [r7, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r0, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252260 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74789,15 +74791,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshrun.s64 d24, q6, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74861,15 +74863,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #11] │ │ │ │ + ldrb r0, [r7, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002523e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74933,15 +74935,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #8] │ │ │ │ + ldrb r0, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002524a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75008,15 +75010,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff85e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252568 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75083,15 +75085,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252630 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75155,15 +75157,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002526f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75230,15 +75232,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r2, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r2, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002527bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75303,15 +75305,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r0, #22] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #25] │ │ │ │ + strb r4, [r7, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r0, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252884 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75444,19 +75446,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ strh r0, [r0, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r2, #17] │ │ │ │ + strb r4, [r0, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 252a24 │ │ │ │ + bpl.n 252a84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 252a60 │ │ │ │ + bpl.n 252ac0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002529f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75536,19 +75538,19 @@ │ │ │ │ nop │ │ │ │ strh r0, [r2, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r4, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 252b38 │ │ │ │ + bmi.n 252b98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 252b74 │ │ │ │ + bmi.n 252bd4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00252ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -75609,15 +75611,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r7, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252b98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75680,15 +75682,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r5, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r0, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252c50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75750,15 +75752,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r1, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252d04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75818,15 +75820,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #3] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r3, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252db4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75892,15 +75894,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r0, [r1, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r6, [r5, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252e78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75965,15 +75967,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vdup.8 d23, d4[7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r5, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252f38 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76037,15 +76039,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrb r4, [r0, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r5, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00252ff8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76109,15 +76111,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrb r4, [r0, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #92] @ 0x5c │ │ │ │ + ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002530b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76172,15 +76174,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253158 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76235,15 +76237,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r2, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002531f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76307,15 +76309,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r6, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002532a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76378,15 +76380,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r0, #30] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253358 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76449,15 +76451,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r5, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r2, #27] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253408 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76518,15 +76520,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r2, [r7, #25] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002534b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76589,15 +76591,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r6, #21] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253568 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76660,15 +76662,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #8] │ │ │ │ + ldr r0, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r0, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253618 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76729,15 +76731,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r2, [r5, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r2, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002536c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76798,15 +76800,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #112] @ 0x70 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r4, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253778 : │ │ │ │ @@ -76869,15 +76871,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r7, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r6, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253828 : │ │ │ │ @@ -76936,15 +76938,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #92] @ 0x5c │ │ │ │ + str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r1, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strb r0, [r0, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002538d0 : │ │ │ │ @@ -77010,15 +77012,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r3, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253980 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77081,15 +77083,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #68] @ 0x44 │ │ │ │ + str r0, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r5, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253a30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77152,15 +77154,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253ae0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77221,15 +77223,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253b90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77289,15 +77291,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253c38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77356,15 +77358,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253ce0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77423,15 +77425,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #16] │ │ │ │ + str r2, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r1, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253d88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77489,15 +77491,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253e30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77556,15 +77558,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r2, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253ed8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77623,15 +77625,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00253f80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77689,15 +77691,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254028 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77756,15 +77758,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrsh r2, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002540d8 : │ │ │ │ @@ -77823,15 +77825,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r5, r4] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254184 : │ │ │ │ @@ -77889,15 +77891,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r7, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254230 : │ │ │ │ @@ -77963,15 +77965,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002542f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78034,15 +78036,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r2, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002543b0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78153,15 +78155,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002544e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78220,15 +78222,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r4] │ │ │ │ + ldr r0, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254598 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78286,15 +78288,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, r1] │ │ │ │ + ldr r0, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254648 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78354,15 +78356,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r4, r6] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002546f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78421,15 +78423,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002547a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78487,15 +78489,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r6, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254858 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78557,15 +78559,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r1, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254910 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78627,15 +78629,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r2, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002549c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78693,15 +78695,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r0, [r7, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r0] │ │ │ │ + strb r2, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254a78 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78765,15 +78767,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r6] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254b38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78836,15 +78838,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r1, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r2, [r2, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254bf8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78955,15 +78957,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r2, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254d20 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79022,15 +79024,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254dc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79089,15 +79091,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79155,15 +79157,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #520] @ (25511c ) │ │ │ │ + ldr r7, [pc, #712] @ (2551dc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r6, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254f18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79224,15 +79226,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #832] @ (255304 ) │ │ │ │ + ldr r7, [pc, #0] @ (254fc4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00254fc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79292,15 +79294,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #128] @ (2550f4 ) │ │ │ │ + ldr r6, [pc, #320] @ (2551b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r4, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255078 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79359,15 +79361,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #448] @ (2552e4 ) │ │ │ │ + ldr r5, [pc, #640] @ (2553a4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255128 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79425,15 +79427,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [r2, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #768] @ (2554d4 ) │ │ │ │ + ldr r4, [pc, #960] @ (255594 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002551d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79528,15 +79530,15 @@ │ │ │ │ b.n 2552b4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r5, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #720] @ (2555bc ) │ │ │ │ + ldr r3, [pc, #912] @ (25567c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002552f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79631,15 +79633,15 @@ │ │ │ │ b.n 2553ca │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r2, [r2, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #632] @ (255678 ) │ │ │ │ + ldr r2, [pc, #824] @ (255738 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r2, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255404 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79734,15 +79736,15 @@ │ │ │ │ b.n 2554de │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r7, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #552] @ (25573c ) │ │ │ │ + ldr r1, [pc, #744] @ (2557fc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r5, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79826,15 +79828,15 @@ │ │ │ │ bne.n 25556a │ │ │ │ b.n 2555da │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r5, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #568] @ (255848 ) │ │ │ │ + ldr r0, [pc, #760] @ (255908 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r2, [r6, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255614 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79917,15 +79919,15 @@ │ │ │ │ b.n 2556ce │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + @ instruction: 0x47ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r7, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00255708 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80008,15 +80010,15 @@ │ │ │ │ b.n 2557c2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r4 │ │ │ │ + mov lr, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r1, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002557fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80099,15 +80101,15 @@ │ │ │ │ b.n 2558b6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r0, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r2, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002558f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80126,15 +80128,15 @@ │ │ │ │ cbnz r2, 25595e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25595e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25595e │ │ │ │ - bl 6b7464 │ │ │ │ + bl 6b7494 │ │ │ │ ldr r2, [pc, #240] @ (255a2c ) │ │ │ │ ldr r3, [pc, #236] @ (255a28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80213,15 +80215,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255a34 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2558f0 │ │ │ │ @@ -80251,15 +80253,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 255ab2 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 255ab2 │ │ │ │ - bl 6b7464 │ │ │ │ + bl 6b7494 │ │ │ │ ldr r2, [pc, #204] @ (255b5c ) │ │ │ │ ldr r3, [pc, #200] @ (255b58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80328,15 +80330,15 @@ │ │ │ │ nop │ │ │ │ str r4, [r6, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmn r6, r6 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255b64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80427,15 +80429,15 @@ │ │ │ │ nop │ │ │ │ ldr r7, [pc, #128] @ (255ce4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1000] @ (256054 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255c70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80526,15 +80528,15 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #80] @ (255dc0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #952] @ (256130 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255d7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80551,15 +80553,15 @@ │ │ │ │ cbnz r2, 255de8 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 255de8 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 255de8 │ │ │ │ - bl 6b7268 │ │ │ │ + bl 6b7298 │ │ │ │ ldr r2, [pc, #244] @ (255ebc ) │ │ │ │ ldr r3, [pc, #240] @ (255eb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80641,15 +80643,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #8] @ (255ec0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #832] @ (256200 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00255ec4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80756,15 +80758,15 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #760] @ (2562f0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #576] @ (256240 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #92 @ 0x5c │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256004 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80871,15 +80873,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #504] @ (256330 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #320] @ (256280 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r5, #28 │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256144 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80895,15 +80897,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2561a8 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2561a8 │ │ │ │ - bl 6b7268 │ │ │ │ + bl 6b7298 │ │ │ │ ldr r2, [pc, #208] @ (256258 ) │ │ │ │ ldr r3, [pc, #204] @ (256254 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80975,15 +80977,15 @@ │ │ │ │ nop │ │ │ │ ldr r1, [pc, #240] @ (256344 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #64] @ (25629c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256260 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81078,15 +81080,15 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #144] @ (2563f8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47fa │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #236 @ 0xec │ │ │ │ + subs r3, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256374 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81181,15 +81183,15 @@ │ │ │ │ nop │ │ │ │ bx r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mov lr, ip │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00256488 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81282,15 +81284,15 @@ │ │ │ │ b.n 256564 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r8, pc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #4 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002565a0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -81917,15 +81919,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 256bb8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r7, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r6, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256c68 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81996,15 +81998,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 256cd6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r6, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256d44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82075,15 +82077,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 256db2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256e20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82153,15 +82155,15 @@ │ │ │ │ b.n 256e60 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #96 @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #244 @ 0xf4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256ef4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82220,15 +82222,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #58 @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00256fa4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82287,15 +82289,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #40 @ 0x28 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #138 @ 0x8a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82354,15 +82356,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #218 @ 0xda │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257104 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82380,15 +82382,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 257166 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 257166 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 257166 │ │ │ │ - bl 6b7454 │ │ │ │ + bl 6b7484 │ │ │ │ ldr r2, [pc, #184] @ (2571fc ) │ │ │ │ ldr r3, [pc, #180] @ (2571f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82450,15 +82452,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #84 @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + cmp r4, #136 @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257204 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82537,15 +82539,15 @@ │ │ │ │ nop │ │ │ │ subs r0, #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002572f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82624,15 +82626,15 @@ │ │ │ │ nop │ │ │ │ adds r7, #142 @ 0x8e │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002573e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82647,15 +82649,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 257440 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 257440 │ │ │ │ - bl 6b7454 │ │ │ │ + bl 6b7484 │ │ │ │ ldr r2, [pc, #168] @ (2574c4 ) │ │ │ │ ldr r3, [pc, #160] @ (2574c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82709,15 +82711,15 @@ │ │ │ │ nop │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #122 @ 0x7a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 002574cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82784,15 +82786,15 @@ │ │ │ │ nop │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #146 @ 0x92 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025758c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82859,15 +82861,15 @@ │ │ │ │ nop │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #12 │ │ │ │ + cmp r0, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025764c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82883,15 +82885,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2576ac │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2576ac │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2576ac │ │ │ │ - bl 6b7258 │ │ │ │ + bl 6b7288 │ │ │ │ ldr r2, [pc, #188] @ (257748 ) │ │ │ │ ldr r3, [pc, #184] @ (257744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82955,15 +82957,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257750 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83045,15 +83047,15 @@ │ │ │ │ nop │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257848 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83135,15 +83137,15 @@ │ │ │ │ nop │ │ │ │ adds r2, #58 @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257940 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83158,15 +83160,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25799a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25799a │ │ │ │ - bl 6b7258 │ │ │ │ + bl 6b7288 │ │ │ │ ldr r2, [pc, #172] @ (257a24 ) │ │ │ │ ldr r3, [pc, #164] @ (257a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83222,15 +83224,15 @@ │ │ │ │ nop │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #64 @ 0x40 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257a2c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83300,15 +83302,15 @@ │ │ │ │ nop │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #46 @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257af4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83378,15 +83380,15 @@ │ │ │ │ nop │ │ │ │ cmp r7, #144 @ 0x90 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #102 @ 0x66 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00257bbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83463,15 +83465,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 257c00 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #198 @ 0xc6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #218 @ 0xda │ │ │ │ + movs r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #54 @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257cb0 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -83562,15 +83564,15 @@ │ │ │ │ b.n 257d14 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #172 @ 0xac │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257da8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83629,15 +83631,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #134 @ 0x86 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257e58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83696,15 +83698,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #5 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #214 @ 0xd6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257f08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83763,15 +83765,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #38 @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00257fb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84334,15 +84336,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, r7, r6 │ │ │ │ + adds r4, r5, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84437,15 +84439,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, r5, r2 │ │ │ │ + adds r0, r3, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r5, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84540,15 +84542,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r4, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84643,15 +84645,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84746,15 +84748,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84849,15 +84851,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #196 @ 0xc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84952,15 +84954,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, r6, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85055,15 +85057,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r3, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85461,23 +85463,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0ec │ │ │ │ subs r2, r7, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #24 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r7, #23 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r6, r3, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r4, #21 │ │ │ │ + lsrs r6, r2, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002590e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85577,23 +85579,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ adds r2, r3, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r7, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + lsrs r0, r3, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, r7, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85694,25 +85696,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0ec │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r5, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, r5, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259330 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85812,23 +85814,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 21c0ec │ │ │ │ asrs r2, r2, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r6, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r7, #26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259450 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -85923,21 +85925,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 21c0ec │ │ │ │ asrs r2, r5, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #6 │ │ │ │ + lsrs r6, r2, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r3, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259560 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86031,17 +86033,17 @@ │ │ │ │ blx 21c0ec │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r6, r3, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #4] │ │ │ │ + ldr r6, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259668 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86278,25 +86280,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (25994c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r6, #20 │ │ │ │ + lsls r6, r4, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r5, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r7, #19 │ │ │ │ + lsls r0, r5, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r2, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259950 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86469,31 +86471,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -86631,33 +86633,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r2, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r1, #14 │ │ │ │ + lsls r4, r7, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r2, r5, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + lsls r2, r3, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #28] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00259d34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86892,23 +86894,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (25a018 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - lsls r2, r4, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mcr2 0, 3, r0, cr8, cr2, {2} │ │ │ │ - ldrsh r6, [r5, r4] │ │ │ │ + mrc2 0, 4, r0, cr8, cr2, {2} │ │ │ │ + ldrsh r6, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mcr2 0, 1, r0, cr10, cr2, {2} │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + mrc2 0, 2, r0, cr10, cr2, {2} │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025a01c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -86999,59 +87001,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -87072,38 +87074,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -87159,33 +87161,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -87245,53 +87247,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 25a474 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsrs r0, r2, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ + stc2l 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ movcs r4, #1 │ │ │ │ @@ -87341,15 +87343,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -87865,29 +87867,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 21c0ec │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf52c0052 │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + adcs.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r1, r0] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf4e00052 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + adds.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf3900052 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + ubfx r0, r0, #1, #19 │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r2, r1] │ │ │ │ + strb r2, [r0, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf3780052 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + usat r0, #18, r8, asr #1 │ │ │ │ + strb r0, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025aae8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -87974,58 +87976,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88049,42 +88051,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88141,33 +88143,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88229,42 +88231,42 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 25af2c │ │ │ │ ... │ │ │ │ vhadd.u q8, q7, q11 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2580052 │ │ │ │ + @ instruction: 0xf2880052 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88322,15 +88324,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 68d410 │ │ │ │ + bl 68d440 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -88511,16 +88513,16 @@ │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ blx 21c0ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vld4.16 {d16-d19}, [r8 :128], r6 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ - ldr r4, [pc, #656] @ (25b49c ) │ │ │ │ + stcl 0, cr0, [ip], #-328 @ 0xfffffeb8 │ │ │ │ + ldr r4, [pc, #848] @ (25b55c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b20c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88580,15 +88582,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr??.w r0, [r6, r6, lsl #2] │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe40052 │ │ │ │ + ldc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ strb.w r0, [sl, r6, lsl #2] │ │ │ │ │ │ │ │ 0025b2c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88652,15 +88654,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb3e0052 │ │ │ │ + sbc.w r0, lr, r2, lsr #1 │ │ │ │ @ instruction: 0xf7b00066 │ │ │ │ @ instruction: 0xf7440066 │ │ │ │ │ │ │ │ 0025b388 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -88687,18 +88689,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orrs.w r0, sl, r2, lsr #1 │ │ │ │ - ldr r3, [pc, #128] @ (25b460 ) │ │ │ │ + eor.w r0, sl, r2, lsr #1 │ │ │ │ + ldr r3, [pc, #320] @ (25b520 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #240] @ (25b4d4 ) │ │ │ │ + ldr r3, [pc, #432] @ (25b594 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b3e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88724,18 +88726,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b43c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [lr, #328]! @ 0x148 │ │ │ │ - ldr r2, [pc, #784] @ (25b74c ) │ │ │ │ + bic.w r0, lr, r2, lsr #1 │ │ │ │ + ldr r2, [pc, #976] @ (25b80c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #896] @ (25b7c0 ) │ │ │ │ + ldr r3, [pc, #64] @ (25b480 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b440 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88764,18 +88766,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (25b4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9960052 │ │ │ │ - ldr r2, [pc, #368] @ (25b614 ) │ │ │ │ + strd r0, r0, [r6, #328] @ 0x148 │ │ │ │ + ldr r2, [pc, #560] @ (25b6d4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #480] @ (25b688 ) │ │ │ │ + ldr r2, [pc, #672] @ (25b748 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b4a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88808,18 +88810,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (25b518 ) │ │ │ │ ldr r0, [pc, #20] @ (25b51c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldmdb ip, {r1, r4, r6} │ │ │ │ - ldr r1, [pc, #904] @ (25b8a4 ) │ │ │ │ + strd r0, r0, [ip, #-328] @ 0x148 │ │ │ │ + ldr r2, [pc, #72] @ (25b564 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #1016] @ (25b918 ) │ │ │ │ + ldr r2, [pc, #184] @ (25b5d8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b520 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88840,18 +88842,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (25b564 ) │ │ │ │ ldr r0, [pc, #20] @ (25b568 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xe8d00052 │ │ │ │ - ldr r1, [pc, #600] @ (25b7c0 ) │ │ │ │ + stmdb r0, {r1, r4, r6} │ │ │ │ + ldr r1, [pc, #792] @ (25b880 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #712] @ (25b834 ) │ │ │ │ + ldr r1, [pc, #904] @ (25b8f4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025b56c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89822,17 +89824,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 25be2e │ │ │ │ b.n 25bd62 │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025c01c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90130,25 +90132,25 @@ │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ bne.n 25c30c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 25c38e │ │ │ │ ldmdb r4!, {r1, r2, r5, r6} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25c288 │ │ │ │ + bgt.n 25c2e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 25c3d0 │ │ │ │ + bgt.n 25c430 │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 25c358 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - blt.n 25c3bc │ │ │ │ + blt.n 25c41c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 25c338 │ │ │ │ + blt.n 25c398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #46 @ 0x2e │ │ │ │ + subs r4, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025c390 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90222,15 +90224,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (25c494 ) │ │ │ │ ldr r1, [pc, #76] @ (25c498 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 25c46a │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -90245,24 +90247,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 25c6f4 │ │ │ │ + b.n 25c754 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r8, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (25c4a8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #288] @ (25c5cc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0025c4ac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90270,110 +90272,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (25c504 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546748 │ │ │ │ + bl 546778 │ │ │ │ ldr.w ip, [pc, #56] @ 25c508 │ │ │ │ ldr r2, [pc, #56] @ (25c50c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (25c510 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 25c658 │ │ │ │ + b.n 25c6b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c514 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 46eec0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #44] @ 25c55c │ │ │ │ ldr r2, [pc, #44] @ (25c560 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (25c564 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 25c5ec │ │ │ │ + b.n 25c64c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c568 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 46efa4 │ │ │ │ bl 225988 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ cbz r0, 25c5d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (25c5e8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 25c5bc │ │ │ │ ldr r0, [pc, #64] @ (25c5ec ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 546894 │ │ │ │ + b.w 5468c4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90385,22 +90387,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - svc 164 @ 0xa4 │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025c5fc : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 25c60a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -90416,25 +90418,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 46eec0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #80] @ (25c684 ) │ │ │ │ ldr r2, [pc, #84] @ (25c688 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (25c68c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 25c660 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 25c660 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -90454,99 +90456,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #164 @ 0xa4 │ │ │ │ + adds r5, #212 @ 0xd4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c690 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 46eec0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #60] @ 25c6e8 │ │ │ │ ldr r2, [pc, #60] @ (25c6ec ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (25c6f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 25c6d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #200 @ 0xc8 │ │ │ │ + udf #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0025c6f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 46eec0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #60] @ 25c74c │ │ │ │ ldr r2, [pc, #60] @ (25c750 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (25c754 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 25c738 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (25c76c ) │ │ │ │ ldr r2, [pc, #20] @ (25c770 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (25c774 ) │ │ │ │ @@ -90554,22 +90556,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ b.n 25cde8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (25c784 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 68ab08 │ │ │ │ + b.w 68ab38 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90642,26 +90644,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69aa2c │ │ │ │ + bl 69aa5c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3fc │ │ │ │ blx 21cf00 │ │ │ │ ldr r1, [pc, #104] @ (25c8d0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (25c8d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ b.n 25c820 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 25c806 │ │ │ │ ldr r4, [pc, #92] @ (25c8d8 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (25c8dc ) │ │ │ │ ldr r1, [pc, #92] @ (25c8e0 ) │ │ │ │ @@ -90686,43 +90688,43 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 21c0ec │ │ │ │ ldr r0, [pc, #60] @ (25c8fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ blx 21e3b8 │ │ │ │ b.n 25cebc │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 25c83c │ │ │ │ + ble.n 25c89c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 25c86c │ │ │ │ + b.n 25c8cc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 25cb4c ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 25cc0c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ble.n 25c814 │ │ │ │ + ble.n 25c874 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 25c7f4 │ │ │ │ + ble.n 25c854 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #8 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 25c9dc │ │ │ │ + ble.n 25c83c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #82 @ 0x52 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (25caa8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -90825,58 +90827,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67aa70 │ │ │ │ + bl 67aaa0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25c9a6 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 21c9e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ca92 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (25cad0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r0, [pc, #168] @ (25cad4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 690624 │ │ │ │ + bl 690654 │ │ │ │ b.n 25c9b4 │ │ │ │ ldr r3, [pc, #160] @ (25cad8 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (25cadc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (25cae0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #1 │ │ │ │ b.n 25c9d4 │ │ │ │ ldr r3, [pc, #144] @ (25cae4 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (25cae8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (25caec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25ca4e │ │ │ │ movs r0, #20 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -90899,49 +90901,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 25ca20 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ b.n 25cdb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #38 @ 0x26 │ │ │ │ + subs r0, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #246 @ 0xf6 │ │ │ │ + subs r0, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #74 @ 0x4a │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 25cc50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + subs r0, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #230 @ 0xe6 │ │ │ │ + subs r0, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 25ca9c │ │ │ │ + bgt.n 25cafc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 25ca70 │ │ │ │ + blt.n 25cad0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #52 @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #82 @ 0x52 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -90964,15 +90966,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 25c788 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68ab08 │ │ │ │ + b.w 68ab38 │ │ │ │ ldr r3, [pc, #40] @ (25cb78 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (25cb7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (25cb80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -90983,21 +90985,21 @@ │ │ │ │ nop │ │ │ │ svc 138 @ 0x8a │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 25cb0c │ │ │ │ + bge.n 25cb6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cb84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91034,15 +91036,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 697190 │ │ │ │ + bl 6971c0 │ │ │ │ cbz r0, 25cc2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91058,19 +91060,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ udf #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25cc28 │ │ │ │ + bge.n 25cc88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cc5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91087,31 +91089,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (25ccf8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (25ccfc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6914b4 │ │ │ │ + bl 6914e4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 693514 │ │ │ │ + bl 693544 │ │ │ │ cbz r0, 25cce6 │ │ │ │ ldr r3, [pc, #92] @ (25cd00 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (25cd04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 692ee4 │ │ │ │ + bl 692f14 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69328c │ │ │ │ + bl 6932bc │ │ │ │ ldr r2, [pc, #72] @ (25cd08 ) │ │ │ │ ldr r3, [pc, #52] @ (25ccf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91128,15 +91130,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ udf #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r5, #250 @ 0xfa │ │ │ │ lsls r6, r0, #1 │ │ │ │ udf #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ ble.n 25ccbc │ │ │ │ @@ -91214,27 +91216,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 25c788 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 68ab08 │ │ │ │ + b.w 68ab38 │ │ │ │ asrs r4, r1, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ble.n 25cec4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025cdf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -91284,15 +91286,15 @@ │ │ │ │ beq.w 25d118 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 69a9c8 │ │ │ │ + bl 69a9f8 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 21dfcc │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -91391,15 +91393,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 25d0ba │ │ │ │ ldr r1, [pc, #464] @ (25d17c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 68ab08 │ │ │ │ + bl 68ab38 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25ce68 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 25ce6a │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -91412,18 +91414,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69aa2c │ │ │ │ + bl 69aa5c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #396] @ (25d18c ) │ │ │ │ ldr r3, [pc, #348] @ (25d15c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91449,15 +91451,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21e1b0 │ │ │ │ b.n 25cfee │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -91467,43 +91469,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (25d1a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25d04c │ │ │ │ ldr r2, [pc, #300] @ (25d1a8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (25d1ac ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (25d1b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25d04c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 21cf00 │ │ │ │ ldr r3, [pc, #276] @ (25d1b4 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (25d1b8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (25d1bc ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25d04c │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (25d1c0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -91513,21 +91515,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (25d1c8 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 25d11c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 68ab08 │ │ │ │ + bl 68ab38 │ │ │ │ b.n 25cff6 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (25d1cc ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -91535,25 +91537,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (25d1d0 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (25d1d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25d04c │ │ │ │ movs r7, #0 │ │ │ │ b.n 25cff6 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 25cd0c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 68ab08 │ │ │ │ + bl 68ab38 │ │ │ │ b.n 25cff6 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 25cf0e │ │ │ │ ldr r3, [pc, #152] @ (25d1d8 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (25d1dc ) │ │ │ │ ldr r1, [pc, #156] @ (25d1e0 ) │ │ │ │ @@ -91569,75 +91571,75 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 25d068 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 25d210 │ │ │ │ + bvs.n 25d270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + adds r0, #248 @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 25d0c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 25d164 │ │ │ │ + bvs.n 25d1c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 25d10c │ │ │ │ + bpl.n 25d16c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + adds r0, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 25d0dc │ │ │ │ + bpl.n 25d13c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #26 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #0 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 25d2a0 │ │ │ │ + bpl.n 25d100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 25d26c │ │ │ │ + bpl.n 25d0cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + adds r0, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 25d1fc │ │ │ │ + bpl.n 25d25c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 25d194 │ │ │ │ + bpl.n 25d1f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d1e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91686,19 +91688,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21ece8 │ │ │ │ bhi.n 25d1a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 25d2ec │ │ │ │ + bmi.n 25d34c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d26c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91747,19 +91749,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21ece8 │ │ │ │ bhi.n 25d318 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25d264 │ │ │ │ + bcc.n 25d2c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d2f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91771,32 +91773,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (25d37c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #92] @ (25d380 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 68118c │ │ │ │ + bl 6811bc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 6ace68 │ │ │ │ + bl 6ace98 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 25d348 │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ ldr r2, [pc, #56] @ (25d384 ) │ │ │ │ ldr r3, [pc, #44] @ (25d378 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91811,17 +91813,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bvc.n 25d294 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #184 @ 0xb8 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvc.n 25d420 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025d388 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -91835,40 +91837,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (25d434 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 25d420 │ │ │ │ mov r1, sp │ │ │ │ - bl 6acd74 │ │ │ │ + bl 6acda4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 25d41a │ │ │ │ cbz r7, 25d3ec │ │ │ │ ldr r6, [pc, #108] @ (25d438 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25d3ce │ │ │ │ mov r0, r7 │ │ │ │ - bl 6619d8 │ │ │ │ + bl 661a08 │ │ │ │ ldr r2, [pc, #72] @ (25d43c ) │ │ │ │ ldr r3, [pc, #56] @ (25d430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91878,32 +91880,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 25d3f2 │ │ │ │ ldr r0, [pc, #28] @ (25d440 ) │ │ │ │ add r0, pc │ │ │ │ b.n 25d3ba │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 25d424 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvs.n 25d384 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0025d444 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91918,15 +91920,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21d7b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7a44 │ │ │ │ + bl 6a7a74 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 25d4a4 │ │ │ │ ldr r2, [pc, #108] @ (25d4ec ) │ │ │ │ ldr r3, [pc, #104] @ (25d4e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91948,35 +91950,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 21c154 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6ac6e0 │ │ │ │ + bl 6ac710 │ │ │ │ b.n 25d4cc │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7980 │ │ │ │ + bl 6a79b0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6ac70c │ │ │ │ + bl 6ac73c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d4c4 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ b.n 25d47c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 25d55c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 25d520 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #6 │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d4f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -91991,15 +91993,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21d7b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7a44 │ │ │ │ + bl 6a7a74 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 25d558 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 25d592 │ │ │ │ ldr r2, [pc, #156] @ (25d5d0 ) │ │ │ │ ldr r3, [pc, #152] @ (25d5cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -92023,31 +92025,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 21c154 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6ac6e0 │ │ │ │ + bl 6ac710 │ │ │ │ b.n 25d580 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7980 │ │ │ │ + bl 6a79b0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6ac70c │ │ │ │ + bl 6ac73c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25d578 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ b.n 25d530 │ │ │ │ ldr r2, [pc, #68] @ (25d5d8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 6a79fc │ │ │ │ + bl 6a7a2c │ │ │ │ ldr r2, [pc, #60] @ (25d5dc ) │ │ │ │ ldr r3, [pc, #40] @ (25d5cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92055,64 +92057,64 @@ │ │ │ │ bne.n 25d5c4 │ │ │ │ ldr r2, [pc, #44] @ (25d5e0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a79fc │ │ │ │ + b.w 6a7a2c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bpl.n 25d4e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 25d69c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r6, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bmi.n 25d5cc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vmla.i32 d16, d4, d9[0] │ │ │ │ + ands.w r0, r4, #73 @ 0x49 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 21e620 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5486d8 │ │ │ │ + bl 548708 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 25d674 │ │ │ │ mov r0, r4 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r3, [pc, #92] @ (25d67c ) │ │ │ │ ldr r1, [pc, #92] @ (25d680 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #80] @ (25d684 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ ldr r1, [pc, #68] @ (25d688 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 21d27c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 25d666 │ │ │ │ @@ -92129,36 +92131,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21be90 │ │ │ │ ldr.w r8, [pc, #20] @ 25d68c │ │ │ │ add r8, pc │ │ │ │ b.n 25d618 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dbd0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92192,20 +92194,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (25d79c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 25d782 │ │ │ │ mov r1, sp │ │ │ │ - bl 607210 │ │ │ │ + bl 607240 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 25d75c │ │ │ │ mov r0, r5 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #104] @ (25d7a0 ) │ │ │ │ ldr r3, [pc, #96] @ (25d798 ) │ │ │ │ @@ -92228,40 +92230,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (25d7a4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25d764 │ │ │ │ mov r0, r7 │ │ │ │ - bl 655764 │ │ │ │ + bl 655794 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 25d72e │ │ │ │ ldr r1, [pc, #36] @ (25d7a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 25d734 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 25d6bc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #0] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bcc.n 25d864 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #62 @ 0x3e │ │ │ │ + cmp r5, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d7ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92275,42 +92277,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681370 │ │ │ │ + bl 6813a0 │ │ │ │ ldr r1, [pc, #188] @ (25d89c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #180] @ (25d8a0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #172] @ (25d8a4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 25d850 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5496d0 │ │ │ │ + bl 549700 │ │ │ │ cbz r0, 25d86c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 54857c │ │ │ │ + bl 5485ac │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #128] @ (25d8a8 ) │ │ │ │ ldr r3, [pc, #104] @ (25d894 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92324,59 +92326,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 6822e0 │ │ │ │ + bl 682310 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 25d820 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6073d0 │ │ │ │ + bl 607400 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 25d820 │ │ │ │ ldr r2, [pc, #60] @ (25d8ac ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (25d8b0 ) │ │ │ │ ldr r1, [pc, #64] @ (25d8b4 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 25d820 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bcs.n 25d83c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #252 @ 0xfc │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r3, #29] │ │ │ │ + strb r0, [r1, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r1, #4 │ │ │ │ + adds r4, r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ bcs.n 25d988 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 25d91a │ │ │ │ + cbnz r4, 25d926 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d8b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92389,26 +92391,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #168] @ (25d990 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 607444 │ │ │ │ + bl 607474 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 25d94a │ │ │ │ cbz r4, 25d912 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25d96e │ │ │ │ subs r3, #1 │ │ │ │ @@ -92431,25 +92433,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 682534 │ │ │ │ + bl 682564 │ │ │ │ b.n 25d912 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6824d4 │ │ │ │ + bl 682504 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (25d998 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf70 │ │ │ │ b.n 25d906 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (25d99c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -92461,27 +92463,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 25d91c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bne.n 25da8c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 25d8d0 │ │ │ │ + b.n 25d930 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025d9a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92493,21 +92495,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (25da50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 25da22 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5496d0 │ │ │ │ + bl 549700 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 25da36 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 25da2a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -92525,40 +92527,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ mov r1, r0 │ │ │ │ b.n 25d9f2 │ │ │ │ ldr r1, [pc, #44] @ (25da58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 25d9fa │ │ │ │ ldr r1, [pc, #36] @ (25da5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 25d9fa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 25da00 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ beq.n 25d98c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025da60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92570,19 +92572,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (25dad4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 54aa60 │ │ │ │ + bl 54aa90 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #56] @ (25dad8 ) │ │ │ │ ldr r3, [pc, #44] @ (25dad0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92601,15 +92603,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ beq.n 25db14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r3, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025dadc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92623,19 +92625,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (25db50 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 54ab50 │ │ │ │ + bl 54ab80 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #56] @ (25db54 ) │ │ │ │ ldr r3, [pc, #44] @ (25db4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92654,15 +92656,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #168 @ 0xa8 │ │ │ │ + adds r5, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025db58 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25db6a │ │ │ │ @@ -92681,43 +92683,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 21d7b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7a44 │ │ │ │ + bl 6a7a74 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546970 │ │ │ │ + bl 5469a0 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 25dbc8 │ │ │ │ mov r4, r0 │ │ │ │ b.n 25dba6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 25dbc8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25dba2 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a79fc │ │ │ │ + bl 6a7a2c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25dba6 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21d4a0 │ │ │ │ nop │ │ │ │ - cmp r1, #224 @ 0xe0 │ │ │ │ + cmp r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025dbd8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 25dbea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -92732,19 +92734,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 21d7b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a7a44 │ │ │ │ + bl 6a7a74 │ │ │ │ ldr r0, [pc, #68] @ (25dc54 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 607210 │ │ │ │ + bl 607240 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 25dc48 │ │ │ │ ldr r6, [pc, #56] @ (25dc58 ) │ │ │ │ add r6, pc │ │ │ │ b.n 25dc28 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -92755,29 +92757,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 21c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25dc24 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a79fc │ │ │ │ + bl 6a7a2c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 25dc28 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 655764 │ │ │ │ + b.w 655794 │ │ │ │ nop │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (25dc64 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adds r5, #190 @ 0xbe │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -92786,48 +92788,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (25dccc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (25dcd0 ) │ │ │ │ ldr r1, [pc, #64] @ (25dcd4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (25dcd8 ) │ │ │ │ ldr r3, [pc, #52] @ (25dcdc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r2!, {r4, r7} │ │ │ │ + ldmia r2!, {r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #70 @ 0x46 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #48 @ 0x30 │ │ │ │ + cmp r1, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92840,15 +92842,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (25dd44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 25dd22 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -92859,26 +92861,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (25dd48 ) │ │ │ │ ldr r4, [pc, #32] @ (25dd4c ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25dd0e │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #220 @ 0xdc │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025dd50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -92898,15 +92900,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (25df0c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -92988,15 +92990,15 @@ │ │ │ │ blx 21e614 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (25df1c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25ddf2 │ │ │ │ blx 21d4f8 │ │ │ │ ldr r3, [pc, #160] @ (25df20 ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (25df24 ) │ │ │ │ add r3, pc │ │ │ │ @@ -93004,15 +93006,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 25de1a │ │ │ │ ldr r3, [pc, #136] @ (25df2c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -93020,15 +93022,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (25df18 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25dda8 │ │ │ │ ldr r0, [pc, #112] @ (25df30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 25dda8 │ │ │ │ ldr r3, [pc, #104] @ (25df34 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25de14 │ │ │ │ @@ -93037,52 +93039,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25de14 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (25df38 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25de14 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r5, {r1, r2, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5!, {r1, r2, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #46 @ 0x2e │ │ │ │ + cmp r0, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #230 @ 0xe6 │ │ │ │ + cmp r0, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 25df78 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93091,25 +93093,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (25df80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25dd50 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025df84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93121,15 +93123,15 @@ │ │ │ │ cbz r1, 25dfb0 │ │ │ │ ldr r0, [pc, #40] @ (25dfc8 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 691a90 │ │ │ │ + b.w 691ac0 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (25dfcc ) │ │ │ │ add r0, pc │ │ │ │ bl 3f2afc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -93209,15 +93211,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 25e090 │ │ │ │ ldr r0, [pc, #112] @ (25e0e8 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 25e090 │ │ │ │ ldr r3, [pc, #84] @ (25e0dc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 25e0aa │ │ │ │ movs r3, #1 │ │ │ │ @@ -93244,29 +93246,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 25e08e │ │ │ │ ldr r0, [pc, #40] @ (25e0ec ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25e08e │ │ │ │ ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r1, #34 @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #14 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e0f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93340,15 +93342,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (25e1f4 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ b.n 25e13a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 25e1b4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 25e128 │ │ │ │ ldr r3, [pc, #64] @ (25e1f8 ) │ │ │ │ @@ -93378,25 +93380,25 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r7, #238 @ 0xee │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1!, {r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #184 @ 0xb8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #38 @ 0x26 │ │ │ │ + movs r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #118 @ 0x76 │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + movs r6, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e210 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93462,15 +93464,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 25e2c0 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 25e2a4 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 691aa8 │ │ │ │ + b.w 691ad8 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -93600,19 +93602,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (25e40c ) │ │ │ │ ldr r0, [pc, #20] @ (25e410 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #78 @ 0x4e │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025e414 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93657,15 +93659,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3f274c │ │ │ │ cbz r0, 25e4b0 │ │ │ │ ldr r0, [pc, #120] @ (25e4f8 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ ldr r2, [pc, #112] @ (25e4fc ) │ │ │ │ ldr r3, [pc, #92] @ (25e4e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93692,15 +93694,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (25e508 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e44a │ │ │ │ ldr r0, [pc, #60] @ (25e50c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25e44a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ stmia r6!, {r3, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r5, r6} │ │ │ │ @@ -93719,15 +93721,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #164 @ 0xa4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #84 @ 0x54 │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r1, 25e552 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (25e560 ) │ │ │ │ @@ -93812,21 +93814,21 @@ │ │ │ │ b.n 25e5b4 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (25e5f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cmp r4, #210 @ 0xd2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (25e608 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ nop │ │ │ │ cmp r4, #198 @ 0xc6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93839,51 +93841,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (25e674 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 548bb8 │ │ │ │ + bl 548be8 │ │ │ │ ldr r3, [pc, #60] @ (25e678 ) │ │ │ │ ldr r2, [pc, #64] @ (25e67c ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (25e680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #928] @ (25ea14 ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25e704 │ │ │ │ + bls.n 25e764 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (25e68c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 690a78 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + b.w 690aa8 │ │ │ │ + movs r2, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -93942,25 +93944,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e700 │ │ │ │ ldr r0, [pc, #24] @ (25e740 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25e700 │ │ │ │ stmia r3!, {r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -93998,26 +94000,26 @@ │ │ │ │ bne.n 25e780 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 25e7d4 │ │ │ │ movs r0, #0 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldr r3, [pc, #56] @ (25e810 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25e7ac │ │ │ │ ldr r3, [pc, #48] @ (25e814 ) │ │ │ │ @@ -94029,29 +94031,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25e7ac │ │ │ │ ldr r0, [pc, #36] @ (25e81c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25e7ac │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 25e7a0 │ │ │ │ stmia r3!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + movs r0, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94076,15 +94078,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25e850 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94101,80 +94103,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (25e94c ) │ │ │ │ ldr r2, [pc, #100] @ (25e950 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (25e954 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 25e90a │ │ │ │ bl 25e6e4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 25e91e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 25e938 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - yield │ │ │ │ + sev │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r5, #7 │ │ │ │ + movs r0, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (25eadc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94183,21 +94185,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (25eae4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (25eae8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 25ea9a │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 69e314 │ │ │ │ + bl 69e344 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (25eaec ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 21c0d4 │ │ │ │ add r5, pc │ │ │ │ @@ -94206,45 +94208,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25ea76 │ │ │ │ ldr r6, [pc, #296] @ (25eaf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25ea44 │ │ │ │ movs r0, #5 │ │ │ │ - bl 542f2c │ │ │ │ + bl 542f5c │ │ │ │ cbnz r0, 25ea44 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 25e9f4 │ │ │ │ b.n 25ea00 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 25ea00 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25e9ea │ │ │ │ ldr r1, [pc, #244] @ (25eaf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25eaa6 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94320,27 +94322,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (25eb00 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 25ea28 │ │ │ │ cmp r0, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bkpt 0x008c │ │ │ │ + bkpt 0x00bc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r7, #5 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r6, r2, r2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + subs r4, r5, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r6, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r4, r5, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r2, r4, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94355,28 +94357,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (25eb54 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67ba4c │ │ │ │ + b.w 67ba7c │ │ │ │ nop │ │ │ │ - pop {r1, r5, r6, r7} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r4, #7 │ │ │ │ + subs r0, r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 25ebb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94384,50 +94386,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (25ebb8 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 25eb9a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 546bdc │ │ │ │ + b.w 546c0c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 25ebe4 │ │ │ │ ldr r1, [pc, #56] @ (25ec10 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 25ebf6 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -94437,22 +94439,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (25ec18 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 25ebe4 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 25ec68 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 25ec76 │ │ │ │ push {lr} │ │ │ │ @@ -94467,15 +94469,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 25ec54 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69e484 │ │ │ │ + b.w 69e4b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94484,22 +94486,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69e484 │ │ │ │ + b.w 69e4b4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0025ec80 : │ │ │ │ cbz r0, 25ec8a │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69e484 │ │ │ │ + b.w 69e4b4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0025ec94 : │ │ │ │ cbz r0, 25ece0 │ │ │ │ @@ -94519,15 +94521,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 25eccc │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69e484 │ │ │ │ + b.w 69e4b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94536,40 +94538,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 69e484 │ │ │ │ + b.w 69e4b4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0025ecf8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 69e528 │ │ │ │ + bl 69e558 │ │ │ │ cbnz r0, 25ed20 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69e320 │ │ │ │ - bl 69d6e0 │ │ │ │ + b.w 69e350 │ │ │ │ + bl 69d710 │ │ │ │ ldr r3, [pc, #12] @ (25ed34 ) │ │ │ │ ldr r1, [pc, #16] @ (25ed38 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 69ccc8 │ │ │ │ + bl 69ccf8 │ │ │ │ b.n 25ed10 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 0025ed3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94615,31 +94617,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 25ed72 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldr r3, [pc, #36] @ (25ee08 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (25ee0c ) │ │ │ │ ldr r0, [pc, #40] @ (25ee10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -94650,25 +94652,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (25ee18 ) │ │ │ │ ldr r0, [pc, #32] @ (25ee1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - rev r0, r3 │ │ │ │ + rev16 r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r4, r5 │ │ │ │ + subs r6, r2, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev r4, r0 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025ee20 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0025ee24 : │ │ │ │ @@ -94733,17 +94735,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - cbnz r6, 25eed6 │ │ │ │ + cbnz r6, 25eee2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r4, 25eed4 │ │ │ │ + cbnz r4, 25eee0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0025eeb8 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 25eef0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94792,19 +94794,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (25ef44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + cbnz r4, 25ef40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, r6, r0 │ │ │ │ + subs r4, r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025ef48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94868,15 +94870,15 @@ │ │ │ │ bpl.n 25ef76 │ │ │ │ ldr r0, [pc, #68] @ (25f028 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25ef76 │ │ │ │ ldr r3, [pc, #52] @ (25f02c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (25f030 ) │ │ │ │ ldr r0, [pc, #52] @ (25f034 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -94886,27 +94888,27 @@ │ │ │ │ nop │ │ │ │ cbnz r4, 25f05e │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #1008] @ (25f40c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r0 │ │ │ │ + subs r4, r7, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r6, r4 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f038 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94944,26 +94946,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f058 │ │ │ │ ldr r0, [pc, #28] @ (25f0b8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25f058 │ │ │ │ nop │ │ │ │ rev16 r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, r5 │ │ │ │ + adds r6, r0, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f0bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -94998,25 +95000,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f0e0 │ │ │ │ ldr r0, [pc, #24] @ (25f130 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25f0e0 │ │ │ │ cbnz r2, 25f154 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r3 │ │ │ │ + adds r4, r5, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f134 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -95109,17 +95111,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cbnz r4, 25f246 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x009c │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xb892 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0025f244 : │ │ │ │ cbz r0, 25f24a │ │ │ │ b.w 25e6e4 │ │ │ │ @@ -95243,29 +95245,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (25f3a8 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - push {r1, r4, r7} │ │ │ │ + push {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r0, #23 │ │ │ │ + asrs r2, r6, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f3ac : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95277,34 +95279,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (25f3f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r3, [pc, #28] @ (25f3fc ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (25f400 ) │ │ │ │ ldr r0, [pc, #28] @ (25f404 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r3, r4} │ │ │ │ + push {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r1, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f408 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95391,28 +95393,28 @@ │ │ │ │ beq.w 25f6a6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 25f610 │ │ │ │ ldr r6, [pc, #580] @ (25f724 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 25f5a6 │ │ │ │ ldr r5, [pc, #564] @ (25f728 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (25f72c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 25f52c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 25f51c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 25f51c │ │ │ │ @@ -95449,15 +95451,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (25f738 ) │ │ │ │ ldr r2, [pc, #476] @ (25f73c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r6, [pc, #460] @ (25f740 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 25f6b6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 25f59c │ │ │ │ @@ -95477,27 +95479,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 25e690 │ │ │ │ b.n 25f4de │ │ │ │ ldr r6, [pc, #420] @ (25f74c ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25f52c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (25f750 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (25f754 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 268e28 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 268dc4 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95515,15 +95517,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (25f760 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25f570 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 25f4de │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95558,15 +95560,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (25f76c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 25f570 │ │ │ │ ldr r3, [pc, #248] @ (25f770 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 25f432 │ │ │ │ ldr r3, [pc, #240] @ (25f774 ) │ │ │ │ @@ -95575,15 +95577,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 25f432 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (25f778 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 25f432 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 25f4ae │ │ │ │ b.n 25f5ec │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95632,67 +95634,67 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb67c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 25f76c │ │ │ │ + cbz r6, 25f778 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r6 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, r7, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r6, r4, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r6, r3, r7 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxtb r2, r0 │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r2, 25f792 │ │ │ │ + cbz r2, 25f79e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r3, #11 │ │ │ │ + asrs r0, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r3, #18 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #16 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r0, 25f790 │ │ │ │ + cbz r0, 25f79c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 25f78c │ │ │ │ + cbz r6, 25f798 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 25f790 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r3, #9 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f790 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 25f7a8 │ │ │ │ @@ -95714,15 +95716,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ nop │ │ │ │ │ │ │ │ 0025f7dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95766,26 +95768,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 25f7fe │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (25f860 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 25f7fe │ │ │ │ uxth r6, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f864 : │ │ │ │ cbz r0, 25f870 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -95814,19 +95816,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (25f8b4 ) │ │ │ │ ldr r0, [pc, #20] @ (25f8b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #568 @ 0x238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r2, #2 │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025f8bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 25f950 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -95858,25 +95860,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95982,23 +95984,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (25fa64 ) │ │ │ │ ldr r0, [pc, #28] @ (25fa68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #728 @ 0x2d8 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r4, #5 │ │ │ │ + asrs r2, r2, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fa6c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96179,15 +96181,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (25fc60 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 25fc40 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -96215,19 +96217,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #232 @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r1, #20 │ │ │ │ + lsrs r4, r7, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r4, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fc64 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96239,15 +96241,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 26138c │ │ │ │ mov r0, r6 │ │ │ │ bl 261380 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96277,19 +96279,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r6, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fcf0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fcfa │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96303,19 +96305,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fd24 ) │ │ │ │ ldr r0, [pc, #20] @ (25fd28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r6, #26 │ │ │ │ + lsrs r6, r4, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fd2c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fd36 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -96329,19 +96331,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fd60 ) │ │ │ │ ldr r0, [pc, #20] @ (25fd64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fd68 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 25fd72 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -96355,19 +96357,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (25fd9c ) │ │ │ │ ldr r0, [pc, #20] @ (25fda0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #14 │ │ │ │ + lsrs r4, r3, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0025fda4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96663,19 +96665,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (26003c ) │ │ │ │ ldr r0, [pc, #20] @ (260040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r7, pc, #856 @ (adr r7, 260394 ) │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r1, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260044 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96688,18 +96690,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 21c154 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 549064 │ │ │ │ + bl 549094 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 260062 │ │ │ │ ldr r3, [pc, #28] @ (2600a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96708,17 +96710,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r4, r4, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r7, #13 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xe800004a │ │ │ │ + @ instruction: 0xe830004a │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 002600ac : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -96737,15 +96739,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (26010c ) │ │ │ │ add r5, pc │ │ │ │ b.n 2600da │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2600f2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2600d4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -96756,15 +96758,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r4, r0, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00260114 : │ │ │ │ ldr r3, [pc, #28] @ (260134 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96809,27 +96811,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 26017a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2601ba │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 260174 │ │ │ │ ldr r1, [pc, #80] @ (2601e8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5483e4 │ │ │ │ + bl 548414 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 260174 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -96847,36 +96849,36 @@ │ │ │ │ nop │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r1, sp, #288 @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2605cc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #624 @ (adr r6, 260450 ) │ │ │ │ + add r6, pc, #816 @ (adr r6, 260510 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x000a │ │ │ │ + bkpt 0x003a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002601ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2c1d0c │ │ │ │ mov r1, r4 │ │ │ │ - bl 54269c │ │ │ │ + bl 5426cc │ │ │ │ cbz r0, 26022e │ │ │ │ mov r1, r5 │ │ │ │ bl 260138 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 260254 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -96896,79 +96898,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ b.n 26021a │ │ │ │ ldr r3, [pc, #44] @ (260284 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (260288 ) │ │ │ │ ldr r1, [pc, #48] @ (26028c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26021a │ │ │ │ nop │ │ │ │ - add r5, pc, #800 @ (adr r5, 26059c ) │ │ │ │ + add r5, pc, #992 @ (adr r5, 26065c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 260518 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 2605d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r0, #6 │ │ │ │ + lsrs r6, r6, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2602e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2602cc │ │ │ │ ldr.w ip, [pc, #52] @ 2602e4 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2602e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r2, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, pc, #288 @ (adr r5, 260408 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 2604c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002602ec : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -96979,67 +96981,67 @@ │ │ │ │ cbz r0, 260324 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (260330 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260334 : │ │ │ │ cbz r0, 260360 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (260388 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 26036a │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (26038c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260390 : │ │ │ │ cbz r0, 2603a6 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -97058,56 +97060,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (2603d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2603d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r4, pc, #264 @ (adr r4, 2604d8 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 260598 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r5, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002603d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (260524 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260498 │ │ │ │ ldr r4, [pc, #300] @ (260528 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (26052c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2604f0 │ │ │ │ ldr r2, [pc, #276] @ (260530 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (260534 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #264] @ (260538 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2604ce │ │ │ │ ldr r7, [pc, #256] @ (26053c ) │ │ │ │ @@ -97115,25 +97117,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 26044a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2604ce │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r2, [pc, #236] @ (260540 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 260442 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 260442 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97146,36 +97148,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c150 │ │ │ │ ldr r4, [pc, #172] @ (260548 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2604e0 │ │ │ │ ldr r0, [pc, #164] @ (26054c ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (260550 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 268b9c │ │ │ │ cbz r0, 2604e0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21e754 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2604c4 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ b.n 2604c4 │ │ │ │ ldr r0, [pc, #112] @ (260554 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c150 │ │ │ │ @@ -97191,44 +97193,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 26048a │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r1, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 260924 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 2605e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r3, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbnz r4, 26058a │ │ │ │ + cbnz r4, 260596 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cdp2 0, 0, cr0, cr6, cr6, {3} │ │ │ │ - add r3, pc, #784 @ (adr r3, 260850 ) │ │ │ │ + add r3, pc, #976 @ (adr r3, 260910 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r7, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r4, #30 │ │ │ │ + lsls r4, r2, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r5, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 260698 ) │ │ │ │ + add r3, pc, #520 @ (adr r3, 260758 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0026055c : │ │ │ │ cbz r0, 260562 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -97241,45 +97243,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2605c8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2605a6 │ │ │ │ ldr.w ip, [pc, #64] @ 2605cc │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2605d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #432 @ (adr r2, 260780 ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 260840 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #13 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002605d4 : │ │ │ │ cbz r0, 2605f2 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2605fe │ │ │ │ @@ -97461,28 +97463,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 26078a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26085a │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260782 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 260782 │ │ │ │ ldr r3, [pc, #292] @ (2608c4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2608c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260782 │ │ │ │ ldr r3, [pc, #280] @ (2608cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260876 │ │ │ │ @@ -97500,27 +97502,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2608d8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 260808 │ │ │ │ ldr r3, [pc, #204] @ (2608c4 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2608dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ ldr r2, [pc, #212] @ (2608e0 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 25f134 │ │ │ │ mov r1, r0 │ │ │ │ @@ -97533,15 +97535,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -97551,15 +97553,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 260896 │ │ │ │ ldr r0, [pc, #132] @ (2608e8 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2607d0 │ │ │ │ ldr r3, [pc, #116] @ (2608ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2607bc │ │ │ │ @@ -97567,65 +97569,65 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2607bc │ │ │ │ ldr r0, [pc, #104] @ (2608f4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2607bc │ │ │ │ ldr r3, [pc, #96] @ (2608f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 260862 │ │ │ │ ldr r3, [pc, #76] @ (2608f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 260862 │ │ │ │ ldr r0, [pc, #80] @ (2608fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 260862 │ │ │ │ @ instruction: 0xfad40066 │ │ │ │ add r3, pc, #192 @ (adr r3, 26097c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 260ae0 ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 260ba0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #1008] @ (260cb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d2 │ │ │ │ + @ instruction: 0xb802 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #160 @ (adr r0, 260974 ) │ │ │ │ + add r0, pc, #352 @ (adr r0, 260a34 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r0, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r5, #4 │ │ │ │ + lsls r0, r3, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb776 │ │ │ │ + @ instruction: 0xb7a6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #136 @ (adr r0, 26096c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vshr.u64 d16, d12, #1 │ │ │ │ + vmla.i q8, , d12[0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260900 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -97647,15 +97649,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2609a4 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2609a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2609ac ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -97682,33 +97684,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 260934 │ │ │ │ ldr r0, [pc, #40] @ (2609bc ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 260934 │ │ │ │ add r1, pc, #440 @ (adr r1, 260b58 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #1008] @ (260d98 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + @ instruction: 0xb668 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002609c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97720,15 +97722,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2609e4 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 260a0c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2609de │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2609de │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -97750,15 +97752,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ str??.w r0, [r8, r6, lsl #2] │ │ │ │ - vhadd.u32 q0, q7, │ │ │ │ + vhadd.u16 q8, q7, │ │ │ │ │ │ │ │ 00260a34 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -97768,15 +97770,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 260ab2 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 260a84 │ │ │ │ cbz r7, 260a70 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -97812,19 +97814,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (260ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 11, cr0, cr10, cr5, {2} │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + cdp2 0, 14, cr0, cr10, cr5, {2} │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr10, cr5, {2} │ │ │ │ - lsls r0, r0, #7 │ │ │ │ + cdp2 0, 10, cr0, cr10, cr5, {2} │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260adc : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -97904,18 +97906,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ lsls r2, r0, #24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc2 0, cr0, [r8, #276]! @ 0x114 │ │ │ │ - lsls r2, r1, #4 │ │ │ │ + ldc2l 0, cr0, [r8, #276] @ 0x114 │ │ │ │ + lsls r2, r7, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260bac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -97962,54 +97964,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (260c7c ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (260c80 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 68c528 │ │ │ │ + bl 68c558 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260c52 │ │ │ │ ldr r2, [pc, #64] @ (260c84 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 260bf0 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 260bf4 │ │ │ │ b.n 260be2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 260c40 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #560] @ (260eb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r6, r5, #20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00260c88 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98068,54 +98070,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (260dbc ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (260dc0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 68c528 │ │ │ │ + bl 68c558 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260d66 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (260dc4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260cc4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #124] @ (260dc8 ) │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cbnz r0, 260d72 │ │ │ │ ldr r2, [pc, #120] @ (260dcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (260dd0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 260d28 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #88] @ (260dd4 ) │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 260d52 │ │ │ │ ldr r2, [pc, #80] @ (260dd8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -98139,27 +98141,27 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #560] @ (260ff0 ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q0, q1, d5[0] │ │ │ │ + vmla.i16 q8, q1, d5[0] │ │ │ │ lsls r4, r0, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vhadd.u q8, q0, │ │ │ │ - vmla.i q8, q3, d1[1] │ │ │ │ - vmla.i16 q0, q2, d5[0] │ │ │ │ - vhadd.u16 q8, q4, │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + vmla.i32 q0, q0, d5[0] │ │ │ │ + vmla.i q8, q3, d5[0] │ │ │ │ + vmla.i q8, q2, d1[1] │ │ │ │ + vmla.i q0, q4, d1[1] │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfba00045 │ │ │ │ - vhadd.u16 q8, q1, │ │ │ │ + @ instruction: 0xfbd00045 │ │ │ │ + vmla.i q0, q1, d1[1] │ │ │ │ │ │ │ │ 00260de8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -98198,22 +98200,22 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r5, #13 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb0a0045 │ │ │ │ - cdp2 0, 11, cr0, cr12, cr5, {2} │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + @ instruction: 0xfb3a0045 │ │ │ │ + cdp2 0, 14, cr0, cr12, cr5, {2} │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfaf20045 │ │ │ │ - vhadd.u16 q0, q6, │ │ │ │ + @ instruction: 0xfb220045 │ │ │ │ + vhadd.u8 q8, q6, │ │ │ │ │ │ │ │ 00260e70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ @@ -98252,20 +98254,20 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ lsls r2, r5, #11 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cdp2 0, 14, cr0, cr2, cr5, {2} │ │ │ │ - cdp2 0, 13, cr0, cr2, cr5, {2} │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + vhadd.u16 q0, q1, │ │ │ │ + vhadd.u8 q0, q1, │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa6c0045 │ │ │ │ - cdp2 0, 1, cr0, cr14, cr5, {2} │ │ │ │ + @ instruction: 0xfa9c0045 │ │ │ │ + cdp2 0, 4, cr0, cr14, cr5, {2} │ │ │ │ │ │ │ │ 00260ef0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #160] @ (260fa4 ) │ │ │ │ @@ -98291,30 +98293,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c91c │ │ │ │ ldr r3, [pc, #140] @ (260fc0 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 260f4a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ adds r4, #1 │ │ │ │ blx 21c91c │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 260f76 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260f38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68c528 │ │ │ │ + bl 68c558 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 260f98 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 260f38 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98330,34 +98332,34 @@ │ │ │ │ bne.n 260fa0 │ │ │ │ ldr r0, [pc, #60] @ (260fc8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c918 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 260f6a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 8, cr0, cr2, cr5, {2} │ │ │ │ + cdp2 0, 11, cr0, cr2, cr5, {2} │ │ │ │ ldr r3, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldc2 0, cr0, [r8, #276] @ 0x114 │ │ │ │ - bkpt 0x0060 │ │ │ │ + stc2l 0, cr0, [r8, #276] @ 0x114 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r1, [pc, #560] @ (2611f4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cdp2 0, 2, cr0, cr8, cr5, {2} │ │ │ │ + cdp2 0, 5, cr0, cr8, cr5, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2611f4 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ ldr r6, [pc, #532] @ (2611f8 ) │ │ │ │ @@ -98575,34 +98577,34 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr5, {2} │ │ │ │ - cdp2 0, 7, cr0, cr6, cr5, {2} │ │ │ │ - cdp2 0, 7, cr0, cr8, cr5, {2} │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + cdp2 0, 8, cr0, cr6, cr5, {2} │ │ │ │ + cdp2 0, 10, cr0, cr6, cr5, {2} │ │ │ │ + cdp2 0, 10, cr0, cr8, cr5, {2} │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr6, cr5, {2} │ │ │ │ + cdp2 0, 7, cr0, cr6, cr5, {2} │ │ │ │ ldr r0, [pc, #800] @ (261538 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc2l 0, cr0, [sl, #-276]! @ 0xfffffeec │ │ │ │ - add r6, sp, #840 @ 0x348 │ │ │ │ + ldc2 0, cr0, [sl, #276] @ 0x114 │ │ │ │ + add r7, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r4, #-276]! @ 0xfffffeec │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + stc2 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ - stc2l 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ + stc2l 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ + ldc2l 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ │ │ │ │ 00261238 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2612fc ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2612ec │ │ │ │ @@ -98677,16 +98679,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (261624 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8], {69} @ 0x45 │ │ │ │ - stc2l 0, cr0, [r2], #276 @ 0x114 │ │ │ │ + stc2 0, cr0, [r8, #-276] @ 0xfffffeec │ │ │ │ + ldc2 0, cr0, [r2, #-276] @ 0xfffffeec │ │ │ │ │ │ │ │ 0026130c : │ │ │ │ ldr r0, [pc, #4] @ (261314 ) │ │ │ │ add r0, pc │ │ │ │ b.n 260fcc │ │ │ │ nop │ │ │ │ vhadd.s q0, q1, q11 │ │ │ │ @@ -99050,18 +99052,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (261694 ) │ │ │ │ ldr r0, [pc, #20] @ (261698 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfbb20045 │ │ │ │ - @ instruction: 0xfbbc0045 │ │ │ │ + @ instruction: 0xfbe20045 │ │ │ │ + @ instruction: 0xfbec0045 │ │ │ │ │ │ │ │ 0026169c : │ │ │ │ cbz r0, 2616a2 │ │ │ │ b.w 21c3fc │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -99087,18 +99089,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2616ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb600045 │ │ │ │ - @ instruction: 0xfb9c0045 │ │ │ │ + @ instruction: 0xfb900045 │ │ │ │ + @ instruction: 0xfbcc0045 │ │ │ │ │ │ │ │ 002616f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ cbz r0, 26173a │ │ │ │ @@ -99141,22 +99143,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (261778 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfaf40045 │ │ │ │ - @ instruction: 0xfb300045 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + @ instruction: 0xfb240045 │ │ │ │ + @ instruction: 0xfb600045 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfae00045 │ │ │ │ - @ instruction: 0xfb2c0045 │ │ │ │ + @ instruction: 0xfb100045 │ │ │ │ + @ instruction: 0xfb5c0045 │ │ │ │ │ │ │ │ 0026177c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ cbz r0, 2617be │ │ │ │ @@ -99187,18 +99189,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2617dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa700045 │ │ │ │ - @ instruction: 0xfaac0045 │ │ │ │ + @ instruction: 0xfaa00045 │ │ │ │ + @ instruction: 0xfadc0045 │ │ │ │ │ │ │ │ 002617e0 : │ │ │ │ cbz r0, 2617f0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99214,18 +99216,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (26181c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa300045 │ │ │ │ - @ instruction: 0xfa6c0045 │ │ │ │ + @ instruction: 0xfa600045 │ │ │ │ + @ instruction: 0xfa9c0045 │ │ │ │ │ │ │ │ 00261820 : │ │ │ │ cbz r0, 261830 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99241,18 +99243,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (26185c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #1000 @ (adr r7, 261c40 ) │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [r0, #69] @ 0x45 │ │ │ │ - @ instruction: 0xfa2c0045 │ │ │ │ + @ instruction: 0xfa200045 │ │ │ │ + @ instruction: 0xfa5c0045 │ │ │ │ │ │ │ │ 00261860 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 261884 │ │ │ │ @@ -99270,18 +99272,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (26189c ) │ │ │ │ ldr r0, [pc, #20] @ (2618a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r7, pc, #720 @ (adr r7, 261b6c ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 261c2c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld1.8 {d0[2]}, [sl], r5 │ │ │ │ - vld1.8 {d16[2]}, [r6], r5 │ │ │ │ + ldr??.w r0, [sl, #69] @ 0x45 │ │ │ │ + @ instruction: 0xfa160045 │ │ │ │ │ │ │ │ 002618a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2618c8 │ │ │ │ @@ -99299,18 +99301,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2618e0 ) │ │ │ │ ldr r0, [pc, #20] @ (2618e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r7, pc, #448 @ (adr r7, 261aa0 ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 261b60 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [r6], r5 │ │ │ │ - vld1.8 {d0[2]}, [r2], r5 │ │ │ │ + ldrsb.w r0, [r6, #69] @ 0x45 │ │ │ │ + ldr??.w r0, [r2, #69] @ 0x45 │ │ │ │ │ │ │ │ 002618e8 : │ │ │ │ cbz r0, 2618f8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99326,18 +99328,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (261924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #200 @ (adr r7, 2619e8 ) │ │ │ │ + add r7, pc, #392 @ (adr r7, 261aa8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld4.16 {d0-d3}, [r8], r5 │ │ │ │ - vld4.16 {d16-d19}, [r4], r5 │ │ │ │ + ldr??.w r0, [r8, r5] │ │ │ │ + ldrsb.w r0, [r4, #69] @ 0x45 │ │ │ │ │ │ │ │ 00261928 : │ │ │ │ cbz r0, 261938 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99353,18 +99355,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (261964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #968 @ (adr r6, 261d28 ) │ │ │ │ + add r7, pc, #136 @ (adr r7, 2619e8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str??.w r0, [r8, #69] @ 0x45 │ │ │ │ - vld4.16 {d0-d3}, [r4], r5 │ │ │ │ + ldrsb.w r0, [r8, r5] │ │ │ │ + ldr??.w r0, [r4, r5] │ │ │ │ │ │ │ │ 00261968 : │ │ │ │ cbz r0, 261978 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99379,18 +99381,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2619a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #712 @ (adr r6, 261c68 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 261d28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh.w r0, [r8, #69] @ 0x45 │ │ │ │ - str??.w r0, [r4, #69] @ 0x45 │ │ │ │ + ldr.w r0, [r8, #69] @ 0x45 │ │ │ │ + ldrsb.w r0, [r4, r5] │ │ │ │ │ │ │ │ 002619a8 : │ │ │ │ cbz r0, 2619b8 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99406,18 +99408,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2619e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #456 @ (adr r6, 261ba8 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 261c68 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str??.w r0, [r8, r5] │ │ │ │ - strh.w r0, [r4, #69] @ 0x45 │ │ │ │ + ldrb.w r0, [r8, #69] @ 0x45 │ │ │ │ + ldr.w r0, [r4, #69] @ 0x45 │ │ │ │ │ │ │ │ 002619e8 : │ │ │ │ cbz r0, 2619f8 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99432,18 +99434,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261a20 ) │ │ │ │ ldr r0, [pc, #20] @ (261a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r6, pc, #200 @ (adr r6, 261ae8 ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 261ba8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh.w r0, [r8, r5] │ │ │ │ - str??.w r0, [r2, r5] │ │ │ │ + ldr.w r0, [r8, r5] │ │ │ │ + ldrb.w r0, [r2, #69] @ 0x45 │ │ │ │ │ │ │ │ 00261a28 : │ │ │ │ cbz r0, 261a38 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99458,18 +99460,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261a60 ) │ │ │ │ ldr r0, [pc, #20] @ (261a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r5, pc, #968 @ (adr r5, 261e28 ) │ │ │ │ + add r6, pc, #136 @ (adr r6, 261ae8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7e80045 │ │ │ │ - strh.w r0, [r2, r5] │ │ │ │ + ldrb.w r0, [r8, r5] │ │ │ │ + ldr.w r0, [r2, r5] │ │ │ │ │ │ │ │ 00261a68 : │ │ │ │ cbz r0, 261a78 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99484,18 +99486,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261aa0 ) │ │ │ │ ldr r0, [pc, #20] @ (261aa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r5, pc, #712 @ (adr r5, 261d68 ) │ │ │ │ + add r5, pc, #904 @ (adr r5, 261e28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7a80045 │ │ │ │ - @ instruction: 0xf7e20045 │ │ │ │ + @ instruction: 0xf7d80045 │ │ │ │ + ldrb.w r0, [r2, r5] │ │ │ │ │ │ │ │ 00261aa8 : │ │ │ │ cbz r0, 261ab8 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99510,18 +99512,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261ae0 ) │ │ │ │ ldr r0, [pc, #20] @ (261ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r5, pc, #456 @ (adr r5, 261ca8 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 261d68 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7680045 │ │ │ │ - @ instruction: 0xf7a20045 │ │ │ │ + @ instruction: 0xf7980045 │ │ │ │ + @ instruction: 0xf7d20045 │ │ │ │ │ │ │ │ 00261ae8 : │ │ │ │ cbz r0, 261afa │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99537,18 +99539,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261b28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #192 @ (adr r5, 261be4 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 261ca4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf7260045 │ │ │ │ - @ instruction: 0xf7600045 │ │ │ │ + @ instruction: 0xf7560045 │ │ │ │ + @ instruction: 0xf7900045 │ │ │ │ │ │ │ │ 00261b2c : │ │ │ │ cbz r0, 261b3c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99563,18 +99565,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261b64 ) │ │ │ │ ldr r0, [pc, #20] @ (261b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r4, pc, #952 @ (adr r4, 261f1c ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 261bdc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6e40045 │ │ │ │ - @ instruction: 0xf71e0045 │ │ │ │ + @ instruction: 0xf7140045 │ │ │ │ + @ instruction: 0xf74e0045 │ │ │ │ │ │ │ │ 00261b6c : │ │ │ │ cbz r0, 261b7c │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99589,18 +99591,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (261ba4 ) │ │ │ │ ldr r0, [pc, #20] @ (261ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r4, pc, #696 @ (adr r4, 261e5c ) │ │ │ │ + add r4, pc, #888 @ (adr r4, 261f1c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subw r0, r4, #2117 @ 0x845 │ │ │ │ - @ instruction: 0xf6de0045 │ │ │ │ + @ instruction: 0xf6d40045 │ │ │ │ + @ instruction: 0xf70e0045 │ │ │ │ │ │ │ │ 00261bac : │ │ │ │ cbz r0, 261bbe │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99616,18 +99618,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261bec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #432 @ (adr r4, 261d98 ) │ │ │ │ + add r4, pc, #624 @ (adr r4, 261e58 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6620045 │ │ │ │ - @ instruction: 0xf69c0045 │ │ │ │ + @ instruction: 0xf6920045 │ │ │ │ + movt r0, #51269 @ 0xc845 │ │ │ │ │ │ │ │ 00261bf0 : │ │ │ │ cbz r0, 261c02 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99643,18 +99645,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261c30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #160 @ (adr r4, 261ccc ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 261d8c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf61e0045 │ │ │ │ - @ instruction: 0xf6580045 │ │ │ │ + movw r0, #59461 @ 0xe845 │ │ │ │ + @ instruction: 0xf6880045 │ │ │ │ │ │ │ │ 00261c34 : │ │ │ │ cbz r0, 261c46 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99671,18 +99673,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261c74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #912 @ (adr r3, 262000 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 261cc0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsbs r0, sl, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf6140045 │ │ │ │ + addw r0, sl, #2117 @ 0x845 │ │ │ │ + movw r0, #18501 @ 0x4845 │ │ │ │ │ │ │ │ 00261c78 : │ │ │ │ cbz r0, 261c8a │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99699,18 +99701,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261cb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #640 @ (adr r3, 261f34 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 261ff4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf5960045 │ │ │ │ - rsbs r0, r0, #12910592 @ 0xc50000 │ │ │ │ + rsb r0, r6, #12910592 @ 0xc50000 │ │ │ │ + addw r0, r0, #2117 @ 0x845 │ │ │ │ │ │ │ │ 00261cbc : │ │ │ │ cbz r0, 261cce │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99727,18 +99729,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (261cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #368 @ (adr r3, 261e68 ) │ │ │ │ + add r3, pc, #560 @ (adr r3, 261f28 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf58c0045 │ │ │ │ + @ instruction: 0xf5820045 │ │ │ │ + subs.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 00261d00 : │ │ │ │ cbz r0, 261d14 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99755,33 +99757,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (261d44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #80 @ (adr r3, 261d90 ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 261e50 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ - adc.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf53a0045 │ │ │ │ + sbcs.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 00261d48 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 261d5c │ │ │ │ ldr r3, [pc, #20] @ (261d64 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r5, pc, #400 @ (adr r5, 261ef8 ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 261fb8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261d68 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99808,15 +99810,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 21ed40 │ │ │ │ - add r5, pc, #80 @ (adr r5, 261e0c ) │ │ │ │ + add r5, pc, #272 @ (adr r5, 261ecc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261dbc : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 261dd0 │ │ │ │ ldr r3, [pc, #20] @ (261dd8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -99824,15 +99826,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r4, pc, #968 @ (adr r4, 2621a4 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 261e64 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00261ddc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99862,20 +99864,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (261e3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #712 @ (adr r4, 2620fc ) │ │ │ │ + add r4, pc, #904 @ (adr r4, 2621bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 262088 ) │ │ │ │ + add r4, pc, #784 @ (adr r4, 262148 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eor.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - eors.w r0, r0, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf4b20045 │ │ │ │ + @ instruction: 0xf4c00045 │ │ │ │ │ │ │ │ 00261e40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -99933,15 +99935,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 21ed40 │ │ │ │ nop │ │ │ │ - add r4, pc, #336 @ (adr r4, 262038 ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 2620f8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 261f86 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 261f5e │ │ │ │ cmp r3, #1 │ │ │ │ @@ -100057,17 +100059,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 261f4e │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 261f2e │ │ │ │ nop │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r3, #14] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -100149,24 +100151,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2620d8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2620fc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2620d2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2620d2 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100374,15 +100376,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ b.n 262408 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (262300 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bics.w r0, r2, #93 @ 0x5d │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 262388 │ │ │ │ add lr, pc │ │ │ │ @@ -100446,123 +100448,123 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (262454 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #148] @ (262458 ) │ │ │ │ ldr r3, [pc, #148] @ (26245c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (262460 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (262464 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #140] @ (262468 ) │ │ │ │ ldr r2, [pc, #140] @ (26246c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (262470 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #132] @ (262474 ) │ │ │ │ ldr r2, [pc, #136] @ (262478 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (26247c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #128] @ (262480 ) │ │ │ │ ldr r2, [pc, #128] @ (262484 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (262488 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #120] @ (26248c ) │ │ │ │ ldr r2, [pc, #124] @ (262490 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (262494 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #116] @ (262498 ) │ │ │ │ ldr r2, [pc, #116] @ (26249c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2624a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #108] @ (2624a4 ) │ │ │ │ ldr r2, [pc, #112] @ (2624a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2624ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5498f0 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + b.w 549920 │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 2627f8 │ │ │ │ + b.n 262858 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2627ac │ │ │ │ + b.n 26280c │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r4, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr6, cr5, {2} │ │ │ │ + vhadd.s8 q0, q3, │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 13, cr0, cr0, cr5, {2} │ │ │ │ + vhadd.s8 q0, q0, │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (262598 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100572,61 +100574,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 262564 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (2625a4 ) │ │ │ │ ldr r6, [pc, #188] @ (2625a8 ) │ │ │ │ - bl 552154 │ │ │ │ + bl 552184 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #168] @ (2625ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 55230c │ │ │ │ + bl 55233c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26254e │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ - bl 556874 │ │ │ │ + bl 5568a4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #112] @ (2625b0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -100637,63 +100639,63 @@ │ │ │ │ ldr r2, [pc, #76] @ (2625b8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 2, cr0, cr14, cr5, {2} │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - cdp 0, 3, cr0, cr8, cr5, {2} │ │ │ │ - cdp 0, 4, cr0, cr10, cr5, {2} │ │ │ │ cdp 0, 5, cr0, cr14, cr5, {2} │ │ │ │ - cdp 0, 5, cr0, cr8, cr5, {2} │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + cdp 0, 6, cr0, cr8, cr5, {2} │ │ │ │ + cdp 0, 7, cr0, cr10, cr5, {2} │ │ │ │ + cdp 0, 8, cr0, cr14, cr5, {2} │ │ │ │ + cdp 0, 8, cr0, cr8, cr5, {2} │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc 0, cr0, [sl, #276]! @ 0x114 │ │ │ │ + ldcl 0, cr0, [sl, #276] @ 0x114 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2625fc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (262600 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (262604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (262608 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c150 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ - stc 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + stcl 0, cr0, [ip, #-276] @ 0xfffffeec │ │ │ │ + ldcl 0, cr0, [lr, #-276] @ 0xfffffeec │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26264c │ │ │ │ sub sp, #12 │ │ │ │ @@ -100701,27 +100703,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (262654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (262658 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c150 │ │ │ │ - ldrb r6, [r0, #11] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stcl 0, cr0, [ip], {69} @ 0x45 │ │ │ │ - ldcl 0, cr0, [lr], {69} @ 0x45 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + ldcl 0, cr0, [ip], #276 @ 0x114 │ │ │ │ + stc 0, cr0, [lr, #-276] @ 0xfffffeec │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26269c │ │ │ │ sub sp, #12 │ │ │ │ @@ -100729,27 +100731,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2626a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2626a8 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c150 │ │ │ │ - ldrb r6, [r6, #9] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - stc 0, cr0, [lr], {69} @ 0x45 │ │ │ │ - subs r5, #92 @ 0x5c │ │ │ │ + stc 0, cr0, [ip], #276 @ 0x114 │ │ │ │ + ldc 0, cr0, [lr], #276 @ 0x114 │ │ │ │ + subs r5, #140 @ 0x8c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2626ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -100757,27 +100759,27 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2626f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2626f8 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c150 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [ip], #-276 @ 0xfffffeec │ │ │ │ - ldc 0, cr0, [lr], #-276 @ 0xfffffeec │ │ │ │ - subs r5, #12 │ │ │ │ + mrrc 0, 4, r0, ip, cr5 │ │ │ │ + stcl 0, cr0, [lr], #-276 @ 0xfffffeec │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2627a8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -100794,22 +100796,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2627b4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2627b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26275a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 26277a │ │ │ │ @@ -100820,15 +100822,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2627c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #76] @ (2627c8 ) │ │ │ │ ldr r3, [pc, #48] @ (2627b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100840,26 +100842,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r7, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, r5, lsl #1 │ │ │ │ - rsb r0, r4, r5, lsl #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + stc 0, cr0, [sl], {69} @ 0x45 │ │ │ │ + @ instruction: 0xebf40045 │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [r4], {69} @ 0x45 │ │ │ │ - @ instruction: 0xeb880045 │ │ │ │ + ldc 0, cr0, [r4], #-276 @ 0xfffffeec │ │ │ │ + subs.w r0, r8, r5, lsl #1 │ │ │ │ strh r2, [r3, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 262878 │ │ │ │ @@ -100877,22 +100879,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (262884 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (262888 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26282a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 26284a │ │ │ │ @@ -100903,15 +100905,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (262894 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #76] @ (262898 ) │ │ │ │ ldr r3, [pc, #48] @ (262880 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -100923,26 +100925,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #4] │ │ │ │ + ldrb r0, [r7, #4] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r5, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, sl, r5, lsl #1 │ │ │ │ - @ instruction: 0xeaf40045 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + @ instruction: 0xeb3a0045 │ │ │ │ + @ instruction: 0xeb240045 │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sbc.w r0, r4, r5, lsl #1 │ │ │ │ - @ instruction: 0xeab80045 │ │ │ │ + @ instruction: 0xeb940045 │ │ │ │ + @ instruction: 0xeae80045 │ │ │ │ strh r2, [r1, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 262948 │ │ │ │ @@ -100960,22 +100962,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (262954 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (262958 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2628fa │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 26291a │ │ │ │ @@ -100986,15 +100988,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (262964 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #76] @ (262968 ) │ │ │ │ ldr r3, [pc, #48] @ (262950 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101006,26 +101008,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r3, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, sl, r5, lsl #1 │ │ │ │ - bic.w r0, r4, r5, lsl #1 │ │ │ │ - strb r6, [r4, #31] │ │ │ │ + orn r0, sl, r5, lsl #1 │ │ │ │ + orrs.w r0, r4, r5, lsl #1 │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pkhbt r0, r4, r5, lsl #1 │ │ │ │ - strd r0, r0, [r8, #276]! @ 0x114 │ │ │ │ + @ instruction: 0xeaf40045 │ │ │ │ + ands.w r0, r8, r5, lsl #1 │ │ │ │ strh r2, [r7, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 262a18 │ │ │ │ @@ -101043,22 +101045,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (262a24 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (262a28 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2629ca │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2629ea │ │ │ │ @@ -101069,15 +101071,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (262a34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #76] @ (262a38 ) │ │ │ │ ldr r3, [pc, #48] @ (262a20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101089,26 +101091,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r0, [r1, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [sl, #-276]! @ 0x114 │ │ │ │ - ldrd r0, r0, [r4, #-276] @ 0x114 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + @ instruction: 0xe99a0045 │ │ │ │ + @ instruction: 0xe9840045 │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bic.w r0, r0, r5, lsl #1 │ │ │ │ - ldmdb r8, {r0, r2, r6} │ │ │ │ + orrs.w r0, r0, r5, lsl #1 │ │ │ │ + strd r0, r0, [r8, #-276] @ 0x114 │ │ │ │ strh r2, [r5, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 262a74 │ │ │ │ @@ -101117,69 +101119,69 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - strb r6, [r2, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia.w ip, {r0, r2, r6} │ │ │ │ - stmia.w lr!, {r0, r2, r6} │ │ │ │ + @ instruction: 0xe8cc0045 │ │ │ │ + @ instruction: 0xe8de0045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 262ab8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (262abc ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xe8580045 │ │ │ │ - strd r0, r0, [sl], #-276 @ 0x114 │ │ │ │ + stmia.w r8, {r0, r2, r6} │ │ │ │ + ldmia.w sl, {r0, r2, r6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 262afc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (262b00 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (262b04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xe8140045 │ │ │ │ - @ instruction: 0xe8260045 │ │ │ │ + strex r0, r0, [r4, #276] @ 0x114 │ │ │ │ + @ instruction: 0xe8560045 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 262b58 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -101187,35 +101189,33 @@ │ │ │ │ ldr r1, [pc, #60] @ (262b60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262b00 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ - b.n 262b28 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ + @ instruction: 0xe8000045 │ │ │ │ + @ instruction: 0xe8120045 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 262bb4 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -101223,34 +101223,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (262bbc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262aa4 │ │ │ │ + b.n 262b04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262acc │ │ │ │ + b.n 262b2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (262c3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -101258,58 +101258,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (262c44 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 262c30 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 262c18 │ │ │ │ ldr.w ip, [pc, #84] @ 262c48 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (262c4c ) │ │ │ │ ldr r1, [pc, #84] @ (262c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ - bl 556380 │ │ │ │ + bl 5563b0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ blx 21c754 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 262bec │ │ │ │ nop │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262a7c │ │ │ │ + b.n 262adc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262aa0 │ │ │ │ + b.n 262b00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r4, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262ac0 │ │ │ │ + b.n 262b20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262af0 │ │ │ │ + b.n 262b50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (262cd0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101320,15 +101320,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 262ca6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -101343,30 +101343,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (262cdc ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - b.n 2629ec │ │ │ │ + b.n 262a4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262a00 │ │ │ │ + b.n 262a60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262bd0 │ │ │ │ + b.n 262c30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (262d88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101376,15 +101376,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (262d94 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (262d98 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 262d1c │ │ │ │ ldr r3, [pc, #132] @ (262d9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -101432,29 +101432,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 264a94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 262d1c │ │ │ │ nop │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 26297c │ │ │ │ + b.n 2629dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2629b0 │ │ │ │ + b.n 262a10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r2, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2626a4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 262bd8 │ │ │ │ + b.n 262c38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262bc4 │ │ │ │ + b.n 262c24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ b.n 262a7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101485,19 +101485,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5561f4 │ │ │ │ + bl 556224 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 262e2c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 262e5c │ │ │ │ @@ -101520,20 +101520,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5561f4 │ │ │ │ + bl 556224 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 262e2c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 262f48 │ │ │ │ ldr.w r2, [pc, #1192] @ 26332c │ │ │ │ movs r4, #0 │ │ │ │ @@ -101677,19 +101677,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (263340 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 55628c │ │ │ │ + bl 5562bc │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 262e2c │ │ │ │ movs r0, #1 │ │ │ │ b.n 262e32 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 262e2c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -101989,43 +101989,43 @@ │ │ │ │ b.n 2631de │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #19] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 262dc4 │ │ │ │ + b.n 262e24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + strb r0, [r5, #12] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 262dcc │ │ │ │ + b.n 262e2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r6, [r3, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 262c70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 262d48 │ │ │ │ + b.n 262da8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 262cdc │ │ │ │ + b.n 262d3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + strb r6, [r0, #5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 2639f0 │ │ │ │ + b.n 263a50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 263a20 │ │ │ │ + b.n 263a80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 263b0c │ │ │ │ + b.n 262b6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 263ac4 │ │ │ │ + b.n 263b24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r7, #120] @ 0x78 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 263900 │ │ │ │ + b.n 263960 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #88] @ (2633b4 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26338e │ │ │ │ @@ -102093,15 +102093,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (263420 ) │ │ │ │ add r0, pc │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102133,15 +102133,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (26346c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (263470 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 691ac8 │ │ │ │ + b.w 691af8 │ │ │ │ ldr r0, [pc, #24] @ (263474 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 263430 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 263446 │ │ │ │ @@ -102167,15 +102167,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2634b0 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 691ac8 │ │ │ │ + b.w 691af8 │ │ │ │ ldr r2, [pc, #16] @ (2634b4 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 263482 │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -102197,15 +102197,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [pc, #20] @ (2634f4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 691ac8 │ │ │ │ + b.w 691af8 │ │ │ │ ldr r1, [pc, #12] @ (2634f8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2634d0 │ │ │ │ nop │ │ │ │ bgt.n 263468 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -102250,15 +102250,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 263538 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #21] │ │ │ │ @@ -102287,15 +102287,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #488] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 263776 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -102330,15 +102330,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2635ce │ │ │ │ ldr r3, [pc, #404] @ (2637ac ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #384] @ (2637a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r3, [pc, #384] @ (2637b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102351,24 +102351,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2637b8 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #356] @ (2637bc ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #320] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r2, [pc, #332] @ (2637c0 ) │ │ │ │ @@ -102382,24 +102382,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2637c4 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #264] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #252] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2635cc │ │ │ │ ldr r2, [pc, #272] @ (2637c8 ) │ │ │ │ @@ -102413,24 +102413,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2637cc ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #200] @ (2637a4 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #188] @ (2637a8 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2635cc │ │ │ │ ldr r2, [pc, #212] @ (2637d0 ) │ │ │ │ @@ -102444,25 +102444,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2637d4 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 261dbc │ │ │ │ ldr r3, [pc, #128] @ (2637ac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r2, [pc, #112] @ (2637a8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2635cc │ │ │ │ ldr r3, [pc, #148] @ (2637d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102478,15 +102478,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2637dc ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2635ce │ │ │ │ ldr r2, [pc, #104] @ (2637e0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2635cc │ │ │ │ @@ -102496,47 +102496,47 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2635cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2637e4 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2635cc │ │ │ │ nop │ │ │ │ strb r0, [r1, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa540045 │ │ │ │ + @ instruction: 0xfa840045 │ │ │ │ add r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4a0045 │ │ │ │ + @ instruction: 0xfa7a0045 │ │ │ │ adds r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa340045 │ │ │ │ + @ instruction: 0xfa640045 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa180045 │ │ │ │ + @ instruction: 0xfa480045 │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r4, #69] @ 0x45 │ │ │ │ + vld4.16 {d0-d3}, [r4], r5 │ │ │ │ ldr r0, [pc, #752] @ (263ad4 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 {d16[2]}, [sl], r5 │ │ │ │ + ldr??.w r0, [sl, #69] @ 0x45 │ │ │ │ │ │ │ │ 002637e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -102572,18 +102572,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (263854 ) │ │ │ │ ldr r0, [pc, #16] @ (263858 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [r8], r5 │ │ │ │ - ldr??.w r0, [r2, r5] │ │ │ │ + ldr??.w r0, [r8, r5] │ │ │ │ + vst1.8 {d0[2]}, [r2], r5 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -102615,30 +102615,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2638de │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 263924 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2638ec │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2637e8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 671240 │ │ │ │ + bl 671270 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 263940 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -102693,22 +102693,22 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ bls.n 26399c │ │ │ │ lsls r3, r6, #1 │ │ │ │ bhi.n 26396c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r5, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh.w r0, [r6, #69] @ 0x45 │ │ │ │ - ldrh.w r0, [sl, r5] │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr.w r0, [r6, #69] @ 0x45 │ │ │ │ + str??.w r0, [sl, r5] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh.w r0, [r6, #69] @ 0x45 │ │ │ │ - strh.w r0, [r2, r5] │ │ │ │ + ldr.w r0, [r6, #69] @ 0x45 │ │ │ │ + ldr.w r0, [r2, r5] │ │ │ │ │ │ │ │ 00263998 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2639fc ) │ │ │ │ @@ -102746,27 +102746,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (263a0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2639b2 │ │ │ │ ldr r0, [pc, #28] @ (263a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2639b2 │ │ │ │ strb r6, [r5, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r4, r5] │ │ │ │ + ldr??.w r0, [r4, r5] │ │ │ │ │ │ │ │ 00263a14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3f28e4 │ │ │ │ @@ -102864,15 +102864,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3f274c │ │ │ │ cbz r0, 263b12 │ │ │ │ bl 43fee4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 671240 │ │ │ │ + b.w 671270 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bvc.n 263b54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00263b28 : │ │ │ │ @@ -102927,25 +102927,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (263c94 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (263c98 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #228] @ (263c9c ) │ │ │ │ ldr r1, [pc, #232] @ (263ca0 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #216] @ (263ca4 ) │ │ │ │ ldr r3, [pc, #188] @ (263c8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -102969,26 +102969,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (263cb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 263bca │ │ │ │ bl 3f28e4 │ │ │ │ cbnz r0, 263c28 │ │ │ │ movs r0, #12 │ │ │ │ bl 3f274c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263bca │ │ │ │ bl 43fee4 │ │ │ │ b.n 263bca │ │ │ │ mov r0, r9 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 263bca │ │ │ │ movs r7, #1 │ │ │ │ b.n 263c48 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2637e8 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -103025,24 +103025,24 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #864] @ (263ff8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6b60045 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + @ instruction: 0xf6e60045 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rsbs r0, r2, #12910592 @ 0xc50000 │ │ │ │ + addw r0, r2, #2117 @ 0x845 │ │ │ │ ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movw r0, #10309 @ 0x2845 │ │ │ │ - @ instruction: 0xf5820045 │ │ │ │ + @ instruction: 0xf6720045 │ │ │ │ + subs.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ │ │ │ │ 00263cb4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -103146,26 +103146,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 3f274c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263d3a │ │ │ │ b.n 263d94 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #48] @ (263e18 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -103174,15 +103174,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (263e1c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 263d44 │ │ │ │ bmi.n 263ed0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bmi.n 263ec0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -103358,15 +103358,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -103467,15 +103467,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -103620,15 +103620,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -103671,21 +103671,21 @@ │ │ │ │ str r6, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002642f8 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (264304 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 691a90 │ │ │ │ + b.w 691ac0 │ │ │ │ nop │ │ │ │ ldmia r6!, {r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00264308 : │ │ │ │ - b.w 691aa8 │ │ │ │ + b.w 691ad8 │ │ │ │ │ │ │ │ 0026430c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (264388 ) │ │ │ │ @@ -103760,15 +103760,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2643e0 │ │ │ │ bl 263424 │ │ │ │ ldr r0, [pc, #96] @ (264424 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103781,42 +103781,42 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (264430 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2643ce │ │ │ │ ldr r3, [pc, #48] @ (264434 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (264438 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (26443c ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2643fe │ │ │ │ ittt gt │ │ │ │ lslgt r6, r4, #1 │ │ │ │ ldmiagt r5!, {r1, r2, r4, r6, r7} │ │ │ │ lslgt r3, r6, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrsh r2, [r2, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ - cdp 0, 11, cr0, cr6, cr5, {2} │ │ │ │ - ldrb r2, [r0, r7] │ │ │ │ + ldcl 0, cr0, [r2, #276] @ 0x114 │ │ │ │ + cdp 0, 14, cr0, cr6, cr5, {2} │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stc 0, cr0, [r0, #276] @ 0x114 │ │ │ │ - cdp 0, 7, cr0, cr6, cr5, {2} │ │ │ │ + ldc 0, cr0, [r0, #276]! @ 0x114 │ │ │ │ + cdp 0, 10, cr0, cr6, cr5, {2} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ lsl.w ip, ip, r3 │ │ │ │ @@ -104079,15 +104079,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (26471c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 690a78 │ │ │ │ + b.w 690aa8 │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0d4 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -104110,25 +104110,25 @@ │ │ │ │ bpl.n 2646ae │ │ │ │ ldr r0, [pc, #36] @ (26472c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc 0, cr0, [r0], {69} @ 0x45 │ │ │ │ + ldc 0, cr0, [r0], #-276 @ 0xfffffeec │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebe60045 │ │ │ │ + ldc 0, cr0, [r6], {69} @ 0x45 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2647d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #144] @ (2647d4 ) │ │ │ │ @@ -104397,78 +104397,78 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (264a78 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2649a8 │ │ │ │ ldr r1, [pc, #128] @ (264a7c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (264a80 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (264a84 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2649a2 │ │ │ │ ldr r3, [pc, #112] @ (264a88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26483e │ │ │ │ ldr r3, [pc, #104] @ (264a8c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26483e │ │ │ │ ldr r0, [pc, #96] @ (264a90 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26483e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add.w r0, sl, r5, lsl #1 │ │ │ │ - adds.w r0, r0, r5, lsl #1 │ │ │ │ - ldr r7, [pc, #512] @ (264c60 ) │ │ │ │ + @ instruction: 0xeb3a0045 │ │ │ │ + adc.w r0, r0, r5, lsl #1 │ │ │ │ + ldr r7, [pc, #704] @ (264d20 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - eor.w r0, ip, r5, lsl #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + @ instruction: 0xeabc0045 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orn r0, r2, r5, lsl #1 │ │ │ │ + eors.w r0, r2, r5, lsl #1 │ │ │ │ str r4, [r5, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strd r0, r0, [r8, #-276]! @ 0x114 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + @ instruction: 0xe9980045 │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strd r0, r0, [sl, #-276] @ 0x114 │ │ │ │ - @ instruction: 0xe9820045 │ │ │ │ - ldr r0, [r4, r0] │ │ │ │ + ldrd r0, r0, [sl, #-276]! @ 0x114 │ │ │ │ + @ instruction: 0xe9b20045 │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmdb lr!, {r0, r2, r6} │ │ │ │ + ldrd r0, r0, [lr, #-276] @ 0x114 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2], #276 @ 0x114 │ │ │ │ + stmdb r2!, {r0, r2, r6} │ │ │ │ │ │ │ │ 00264a94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -104582,15 +104582,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (264bec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 264bc6 │ │ │ │ ldr r0, [pc, #52] @ (264bf0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 264b40 │ │ │ │ ldr r3, [pc, #44] @ (264bf4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264bb8 │ │ │ │ @@ -104598,28 +104598,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264bb8 │ │ │ │ ldr r0, [pc, #32] @ (264bfc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 264bb8 │ │ │ │ nop │ │ │ │ ldrsh r6, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8280045 │ │ │ │ + @ instruction: 0xe8580045 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 264bd4 │ │ │ │ - lsls r5, r0, #1 │ │ │ │ + @ instruction: 0xe81a0045 │ │ │ │ │ │ │ │ 00264c00 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ @@ -104654,15 +104653,15 @@ │ │ │ │ blx 21bfa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68b8b0 │ │ │ │ + b.w 68b8e0 │ │ │ │ │ │ │ │ 00264c68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -104799,17 +104798,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (264e04 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 264a1c │ │ │ │ + b.n 264a7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00264e08 : │ │ │ │ cbz r1, 264e18 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 264e30 │ │ │ │ @@ -104836,15 +104835,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strb r6, [r1, r0] │ │ │ │ + strb r6, [r7, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 00264e54 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -105110,19 +105109,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2650fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 265734 │ │ │ │ + b.n 265794 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 265758 │ │ │ │ + b.n 2657b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265100 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105326,15 +105325,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 68b74c │ │ │ │ + bl 68b77c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 26537e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -105344,15 +105343,15 @@ │ │ │ │ cbz r0, 265382 │ │ │ │ ldr r1, [pc, #156] @ (2653d0 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21d004 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #140] @ (2653d4 ) │ │ │ │ ldr r3, [pc, #124] @ (2653c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105381,19 +105380,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2653e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 68b8b0 │ │ │ │ + bl 68b8e0 │ │ │ │ b.n 26537e │ │ │ │ ldr r1, [pc, #64] @ (2653ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2653f0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -105408,27 +105407,27 @@ │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ ldrsb r0, [r2, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [pc, #816] @ (26570c ) │ │ │ │ + ldr r6, [pc, #1008] @ (2657cc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 265544 │ │ │ │ + b.n 2655a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #728] @ (2656bc ) │ │ │ │ + ldr r6, [pc, #920] @ (26577c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 26553c │ │ │ │ + b.n 26559c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2654d4 │ │ │ │ + b.n 265534 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #584] @ (265638 ) │ │ │ │ + ldr r6, [pc, #776] @ (2656f8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 2654c4 │ │ │ │ + b.n 265524 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -105444,25 +105443,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2654b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #128] @ (2654b4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #120] @ (2654b8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21de0c <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105496,33 +105495,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 263e20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 263a14 │ │ │ │ nop │ │ │ │ - b.n 265504 │ │ │ │ + b.n 265564 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 265500 │ │ │ │ + b.n 265560 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 2654fc │ │ │ │ + b.n 26555c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002654bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (26550c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (265510 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2654f6 │ │ │ │ ldr r1, [pc, #48] @ (265514 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -105538,15 +105537,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ pop {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r6, sp, #560 @ 0x230 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105562,15 +105561,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ mov r1, sp │ │ │ │ bl 26438c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #56] @ (265594 ) │ │ │ │ ldr r3, [pc, #44] @ (26558c ) │ │ │ │ @@ -105591,15 +105590,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r5} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r7, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265598 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105632,35 +105631,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2655c6 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 670f34 │ │ │ │ + b.w 670f64 │ │ │ │ ldr r1, [pc, #24] @ (265620 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 607fe8 │ │ │ │ - bcc.n 265648 │ │ │ │ + b.w 608018 │ │ │ │ + bcc.n 2656a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #224 @ 0xe0 │ │ │ │ + svc 16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -105704,15 +105703,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 265800 │ │ │ │ ldr r3, [pc, #480] @ (265888 ) │ │ │ │ ldr r1, [pc, #484] @ (26588c ) │ │ │ │ ldr.w r9, [pc, #484] @ 265890 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -105723,100 +105722,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (265898 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2656e8 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (26589c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2658a0 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2658a4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 265736 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2658a8 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2656c8 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #392] @ (2658ac ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ b.n 2656d2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2657ae │ │ │ │ ldr.w r8, [pc, #364] @ 2658b0 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 26576c │ │ │ │ ldr r1, [pc, #352] @ (2658b4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2657a4 │ │ │ │ ldr r1, [pc, #344] @ (2658b8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2657aa │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2658bc ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 265750 │ │ │ │ ldr r2, [pc, #288] @ (2658c0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 265750 │ │ │ │ ldr r2, [pc, #284] @ (2658c4 ) │ │ │ │ @@ -105828,22 +105827,22 @@ │ │ │ │ cbz r3, 265806 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2657c4 │ │ │ │ ldr r1, [pc, #268] @ (2658c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26568a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 670ebc │ │ │ │ + bl 670eec │ │ │ │ ldr r2, [pc, #244] @ (2658cc ) │ │ │ │ ldr r3, [pc, #152] @ (265874 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -105863,103 +105862,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 265832 │ │ │ │ ldr r3, [pc, #120] @ (265888 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2658d0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2658d4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2657b4 │ │ │ │ ldr r3, [pc, #84] @ (265888 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #108] @ (2658ac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ b.n 265820 │ │ │ │ ldr r2, [pc, #52] @ (26588c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 265740 │ │ │ │ ldr r1, [pc, #120] @ (2658d8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2657d6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r3, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r0, [r2, r1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #98 @ 0x62 │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r5, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 265934 │ │ │ │ + bcs.n 265794 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #16] @ (2658a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2658e4 │ │ │ │ + bcs.n 265944 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #2 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #26 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbnz r2, 2658f6 │ │ │ │ + cbnz r2, 265902 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - udf #28 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 265864 │ │ │ │ + udf #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 265844 │ │ │ │ + ble.n 2658a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 265840 │ │ │ │ + ble.n 2658a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 265850 │ │ │ │ + ble.n 2658b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 265964 │ │ │ │ + ble.n 2657c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r2, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ble.n 2657d8 │ │ │ │ + ble.n 265838 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r7, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bgt.n 265874 │ │ │ │ + bgt.n 2658d4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659b4 │ │ │ │ + bgt.n 265814 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002658dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -105972,51 +105971,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265a68 │ │ │ │ ldr r1, [pc, #380] @ (265a84 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 265a34 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265a16 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 265a10 │ │ │ │ ldr r2, [pc, #356] @ (265a88 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (265a8c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #348] @ (265a90 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #340] @ (265a94 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [pc, #332] @ (265a98 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #324] @ (265a9c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265a52 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 265a52 │ │ │ │ ldr.w r9, [pc, #300] @ 265aa0 │ │ │ │ @@ -106025,47 +106024,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 265992 │ │ │ │ ldr r1, [pc, #296] @ (265aac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 265a5c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (265ab0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (265ab4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (265ab8 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 265abc │ │ │ │ ldr r2, [pc, #212] @ (265ac0 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -106084,90 +106083,90 @@ │ │ │ │ b.n 265926 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (265acc ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 265922 │ │ │ │ b.n 265a10 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (265ad0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26591c │ │ │ │ b.n 265a16 │ │ │ │ ldr r1, [pc, #128] @ (265ad4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 670ca0 │ │ │ │ + b.w 670cd0 │ │ │ │ ldr r1, [pc, #108] @ (265ad8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 670ca0 │ │ │ │ + b.w 670cd0 │ │ │ │ nop │ │ │ │ str r6, [r3, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 265b68 │ │ │ │ + bgt.n 2659c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 265aec │ │ │ │ + bgt.n 265b4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659b4 │ │ │ │ + bgt.n 265a14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659c8 │ │ │ │ + bgt.n 265a28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659dc │ │ │ │ + bgt.n 265a3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2659d8 │ │ │ │ + bgt.n 265a38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659e8 │ │ │ │ + bgt.n 265a48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r6} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 265a68 │ │ │ │ + bgt.n 265ac8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 265a84 │ │ │ │ + ble.n 265ae4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2659bc │ │ │ │ + bgt.n 265a1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 265bac │ │ │ │ + bgt.n 265a0c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 265ba8 │ │ │ │ + bgt.n 265a08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r7, {r2, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #-320]! @ 0xfffffec0 │ │ │ │ - stcl 0, cr0, [ip, #-320] @ 0xfffffec0 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + ldc 0, cr0, [r6, #320] @ 0x140 │ │ │ │ + ldcl 0, cr0, [ip, #-320]! @ 0xfffffec0 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - blt.n 265bc0 │ │ │ │ + blt.n 265a20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 265b58 │ │ │ │ + blt.n 265bb8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 265a44 │ │ │ │ + blt.n 265aa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 265acc │ │ │ │ + blt.n 265b2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -106182,30 +106181,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (265bd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #192] @ (265bd4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #184] @ (265bd8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ ldr r1, [pc, #176] @ (265bdc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (265be0 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -106213,15 +106212,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 67a9e4 │ │ │ │ + bl 67aa14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 265b92 │ │ │ │ mov r0, r7 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #120] @ (265be4 ) │ │ │ │ ldr r3, [pc, #92] @ (265bc8 ) │ │ │ │ @@ -106243,15 +106242,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (265be8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 67a9e4 │ │ │ │ + bl 67aa14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 265b62 │ │ │ │ cbnz r0, 265bb2 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -106261,23 +106260,23 @@ │ │ │ │ b.n 265b62 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [pc, #656] @ (265e58 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r7, [pc, #600] @ (265e2c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - blt.n 265ca8 │ │ │ │ + blt.n 265b08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #176] @ (265c98 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ ... │ │ │ │ @@ -106298,37 +106297,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (265cb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #144] @ (265cb4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #136] @ (265cb8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (265cbc ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 67a9e4 │ │ │ │ + bl 67aa14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 265c8a │ │ │ │ mov r0, r9 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #92] @ (265cc0 ) │ │ │ │ ldr r3, [pc, #68] @ (265ca8 ) │ │ │ │ @@ -106357,21 +106356,21 @@ │ │ │ │ b.n 265c5a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #592] @ (265ef8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #944 @ (adr r7, 266060 ) │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [pc, #536] @ (265ecc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 265d1c │ │ │ │ + bhi.n 265d7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 265d68 │ │ │ │ + bge.n 265bc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (265d94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00265cc4 : │ │ │ │ @@ -106409,15 +106408,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ ldr r1, [pc, #56] @ (265d64 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 424538 │ │ │ │ @@ -106425,30 +106424,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (265d6c ) │ │ │ │ ldr r1, [pc, #40] @ (265d70 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 265d1a │ │ │ │ - bls.n 265d38 │ │ │ │ + bge.n 265d98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r1, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 265c7c │ │ │ │ + bls.n 265cdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r9 │ │ │ │ + cmp lr, pc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 265e54 │ │ │ │ + bls.n 265cb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 127d66 │ │ │ │ - bls.n 265c94 │ │ │ │ + bls.n 265cf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, r9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 265dfc │ │ │ │ + bls.n 265e5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265d74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -106465,38 +106464,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 265efc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 265e1e │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 685f0c │ │ │ │ + bl 685f3c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 265e66 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 265ed6 │ │ │ │ bne.n 265e66 │ │ │ │ @@ -106526,15 +106525,15 @@ │ │ │ │ beq.n 265e5e │ │ │ │ movs r0, #16 │ │ │ │ blx 21c0d4 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 685d48 │ │ │ │ + bl 685d78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265dd8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2620b4 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 265e66 │ │ │ │ @@ -106547,20 +106546,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 265e34 │ │ │ │ ldr r1, [pc, #156] @ (265f04 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 670fe8 │ │ │ │ + bl 671018 │ │ │ │ mov r0, r5 │ │ │ │ - bl 671024 │ │ │ │ + bl 671054 │ │ │ │ ldr r2, [pc, #132] @ (265f08 ) │ │ │ │ ldr r3, [pc, #104] @ (265ef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -106599,31 +106598,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr r5, [pc, #48] @ (265f20 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2662d4 │ │ │ │ + b.n 266334 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 265fbc │ │ │ │ + bls.n 265e1c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 265f78 │ │ │ │ + bls.n 265fd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 265e7c │ │ │ │ + bhi.n 265edc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #72] @ (265f54 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, r0 │ │ │ │ + add r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvc.n 265e70 │ │ │ │ + bvc.n 265ed0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 265f64 │ │ │ │ + bhi.n 265fc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00265f18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -106640,37 +106639,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 21d7b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a7a44 │ │ │ │ + bl 6a7a74 │ │ │ │ ldr r3, [pc, #76] @ (265fa0 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 265f5e │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 265f8a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c4a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265f58 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a7980 │ │ │ │ + bl 6a79b0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 265f5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -106697,44 +106696,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (266088 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #176] @ (26608c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ ldr r1, [pc, #168] @ (266090 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (266094 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ ldr r3, [pc, #148] @ (266098 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 67a9e4 │ │ │ │ + bl 67aa14 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 26604e │ │ │ │ mov r0, r6 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #116] @ (26609c ) │ │ │ │ ldr r3, [pc, #88] @ (266080 ) │ │ │ │ add r2, pc │ │ │ │ @@ -106771,23 +106770,23 @@ │ │ │ │ b.n 26601e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #880] @ (2663f0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r2, [pc, #824] @ (2663c4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + subs r0, #0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #448] @ (266260 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002660a0 : │ │ │ │ @@ -106807,48 +106806,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (266198 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #196] @ (26619c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2661a0 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #128] @ (2661a4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6813cc │ │ │ │ + bl 6813fc │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -106885,22 +106884,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #896] @ (266510 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #224 @ (adr r3, 266278 ) │ │ │ │ + add r3, pc, #416 @ (adr r3, 266338 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc2 0, 7, r0, cr12, cr1, {2} │ │ │ │ - bne.n 266130 │ │ │ │ + vqadd.u32 q0, q6, │ │ │ │ + bne.n 266190 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 26624c │ │ │ │ + bvs.n 2660ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00e6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r1, [pc, #216] @ (266284 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002661ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106936,15 +106935,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2662bc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106973,15 +106972,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2662d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106992,55 +106991,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2662dc ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ b.n 2661dc │ │ │ │ ldr r3, [pc, #68] @ (2662e0 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2662e4 ) │ │ │ │ ldr r0, [pc, #68] @ (2662e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [pc, #856] @ (26660c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r0 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bvs.n 2662c0 │ │ │ │ + bvs.n 266320 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 266244 │ │ │ │ + bpl.n 2662a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 26629c │ │ │ │ + bvs.n 2662fc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 2663a0 │ │ │ │ + bpl.n 266200 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 26632c │ │ │ │ + bpl.n 26638c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 2662e4 │ │ │ │ + bpl.n 266344 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - eors r6, r3 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bpl.n 266328 │ │ │ │ + bpl.n 266388 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bpl.n 26634c │ │ │ │ + bpl.n 2663ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002662ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -107123,27 +107122,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (266474 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 266362 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2663ee │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6863b4 │ │ │ │ + bl 6863e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 266418 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -107160,27 +107159,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (266480 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ b.n 266362 │ │ │ │ ldr r3, [pc, #104] @ (266484 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (266488 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (26648c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 266362 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (266490 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (266494 ) │ │ │ │ ldr r0, [pc, #88] @ (266498 ) │ │ │ │ add r3, pc │ │ │ │ @@ -107188,49 +107187,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ blxns r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2664e4 │ │ │ │ + bpl.n 266544 │ │ │ │ lsls r5, r0, #1 │ │ │ │ blxns r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bpl.n 2664b4 │ │ │ │ + bpl.n 266514 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ bx r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 266434 │ │ │ │ + bpl.n 266494 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 266498 │ │ │ │ + bmi.n 2664f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2663d4 │ │ │ │ + bcc.n 266434 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 26638c │ │ │ │ + bcc.n 2663ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r7, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bmi.n 26650c │ │ │ │ + bmi.n 26656c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2663c8 │ │ │ │ + bcc.n 266428 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 26639c │ │ │ │ + bcc.n 2663fc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2663c0 │ │ │ │ + bcc.n 266420 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026649c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -107255,29 +107254,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (266508 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 2665d0 │ │ │ │ + bcc.n 266430 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 2664d4 │ │ │ │ + bcc.n 266534 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026650c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107314,15 +107313,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2665c0 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107333,33 +107332,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2665cc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26657a │ │ │ │ cmp r2, lr │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26664c │ │ │ │ + bcs.n 2666ac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcs.n 266610 │ │ │ │ + bcs.n 266670 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #152 @ 0x98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcc.n 266600 │ │ │ │ + bcc.n 266660 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 26661c │ │ │ │ + bcs.n 26667c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002665d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107402,15 +107401,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (266670 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 690164 │ │ │ │ + bl 690194 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107418,19 +107417,19 @@ │ │ │ │ nop │ │ │ │ add r8, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcs.n 2665dc │ │ │ │ + bcs.n 26663c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 266598 │ │ │ │ + bcs.n 2665f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266674 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107521,15 +107520,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -107552,63 +107551,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ ldr r1, [pc, #88] @ (266808 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (26680c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (266810 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 690164 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + b.w 690194 │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 26680c │ │ │ │ + bcs.n 26686c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bcs.n 26680c │ │ │ │ + bcs.n 26686c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 2668c4 │ │ │ │ + beq.n 266724 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r3, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 266750 │ │ │ │ + bne.n 2667b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 266870 │ │ │ │ + beq.n 2668d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 2668e4 │ │ │ │ + bne.n 266744 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - beq.n 26685c │ │ │ │ + beq.n 2668bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 266864 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + beq.n 26681c │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266814 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -107646,15 +107645,15 @@ │ │ │ │ beq.w 266b62 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21d8d0 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6857d4 │ │ │ │ + bl 685804 │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 266b9c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -107754,15 +107753,15 @@ │ │ │ │ b.w 265194 │ │ │ │ blx 21c838 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 21ec14 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 550dd4 │ │ │ │ + bl 550e04 │ │ │ │ ldr r3, [pc, #828] @ (266d00 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266c18 │ │ │ │ ldr r0, [pc, #820] @ (266d04 ) │ │ │ │ @@ -107782,23 +107781,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21d7b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 557368 │ │ │ │ + bl 557398 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 266b14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -107818,40 +107817,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 265100 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21c210 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 21bfa8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 557368 │ │ │ │ + bl 557398 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 266a3a │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 266a90 │ │ │ │ mov r0, fp │ │ │ │ bl 265194 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 266aa2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 266b26 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 26698a │ │ │ │ ldr r2, [pc, #612] @ (266d14 ) │ │ │ │ ldr r3, [pc, #572] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ @@ -107896,17 +107895,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 266b58 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 266b26 │ │ │ │ mov r0, r8 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6858a4 │ │ │ │ + bl 6858d4 │ │ │ │ b.n 266984 │ │ │ │ ldr r2, [pc, #504] @ (266d28 ) │ │ │ │ ldr r3, [pc, #440] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -107921,15 +107920,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ ldr r2, [pc, #468] @ (266d38 ) │ │ │ │ ldr r3, [pc, #388] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -107943,15 +107942,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 266a84 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c794 │ │ │ │ ldr r2, [pc, #416] @ (266d48 ) │ │ │ │ @@ -107962,15 +107961,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (266d50 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 266aac │ │ │ │ ldr r2, [pc, #388] @ (266d54 ) │ │ │ │ ldr r3, [pc, #284] @ (266cec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107989,15 +107988,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (266d60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 266b26 │ │ │ │ mov r0, r9 │ │ │ │ bl 265194 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #328] @ (266d64 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -108009,24 +108008,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2669ce │ │ │ │ ldr r0, [pc, #312] @ (266d6c ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2669ce │ │ │ │ cbz r0, 266c5a │ │ │ │ bl 265194 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 266984 │ │ │ │ mov r0, r8 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ b.n 266984 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 266c52 │ │ │ │ b.n 266984 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ @@ -108039,29 +108038,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (266d78 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #232] @ (266d7c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (266d80 ) │ │ │ │ ldr r1, [pc, #232] @ (266d84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c308 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ ldr r3, [pc, #204] @ (266d88 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -108069,108 +108068,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (266d90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c308 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 21bf3c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 266c10 │ │ │ │ b.n 266b26 │ │ │ │ negs r6, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add lr, r7 │ │ │ │ + add lr, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 266d80 │ │ │ │ + bne.n 266de0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r2, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 266d14 │ │ │ │ + bne.n 266d74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #520 @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #44 @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #102 @ 0x66 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #178 @ 0xb2 │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r7, #50 @ 0x32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r4, {r2, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r6, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r6!, {r3, r5, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #46 @ 0x2e │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #336] @ (266eb8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #102 @ 0x66 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3!, {r1, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #112 @ 0x70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r5, {r3, r5, r7} │ │ │ │ + ldmia r5!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -108182,23 +108181,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #120] @ (266e40 ) │ │ │ │ ldr r1, [pc, #120] @ (266e44 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 266de6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 266d94 │ │ │ │ mov r0, r6 │ │ │ │ blx 21d7b8 │ │ │ │ @@ -108227,25 +108226,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r4, #15 │ │ │ │ + lsrs r2, r2, #16 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r3, r3] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r5!, {r4} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00266e4c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108258,26 +108257,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (266f10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (266f14 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #140] @ (266f18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 266ec0 │ │ │ │ ldr r1, [pc, #132] @ (266f1c ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21cf5c │ │ │ │ @@ -108297,15 +108296,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (266f24 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108314,52 +108313,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (266f2c ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 266ed6 │ │ │ │ nop │ │ │ │ subs r4, #54 @ 0x36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2672fc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r2, #12 │ │ │ │ + lsrs r4, r0, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4!, {r3, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r4, r6, r7} │ │ │ │ + ldmia r5!, {} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r2, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4, {r3, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (266f40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ hlt 0x002a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (266f50 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ nop │ │ │ │ hlt 0x001e │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -108463,29 +108462,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r1, pc, #880 @ (adr r1, 2673e8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r2, #164 @ 0xa4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #52 @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (267148 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -108493,39 +108492,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6042dc │ │ │ │ + bl 60430c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 68fc80 │ │ │ │ + bl 68fcb0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 26711a │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 68fb24 │ │ │ │ + bl 68fb54 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60432c │ │ │ │ + bl 60435c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 6042dc │ │ │ │ + bl 60430c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108568,74 +108567,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 21c0d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 604c5c │ │ │ │ + bl 604c8c │ │ │ │ ldr r1, [pc, #124] @ (2671fc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ cbz r0, 267196 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (267200 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ cbz r0, 2671b0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (267204 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ cbz r0, 2671cc │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (267208 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ cbz r0, 2671e8 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r7, #32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 26726c │ │ │ │ sub sp, #12 │ │ │ │ @@ -108643,15 +108642,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (267274 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #60] @ 267278 │ │ │ │ ldr r3, [pc, #60] @ (26727c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (267280 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (267284 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -108665,19 +108664,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r3, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -108708,15 +108707,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -108742,31 +108741,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (267358 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 267394 │ │ │ │ sub sp, #12 │ │ │ │ @@ -108774,24 +108773,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (26739c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 267090 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (267400 ) │ │ │ │ add r4, pc │ │ │ │ @@ -108805,24 +108804,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (267480 ) │ │ │ │ @@ -108832,56 +108831,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (267488 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 68f8cc │ │ │ │ + bl 68f8fc │ │ │ │ ldr r1, [pc, #80] @ (26748c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #56] @ (267490 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [sp, #784] @ 0x310 │ │ │ │ + str r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #2 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #208] @ 0xd0 │ │ │ │ + str r7, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #744] @ 0x2e8 │ │ │ │ + str r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r1, r3, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -108894,15 +108893,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (267520 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 2602ec │ │ │ │ cbz r0, 267502 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -108926,19 +108925,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #114 @ 0x72 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (267694 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -108947,15 +108946,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (26769c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 267680 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 21c838 │ │ │ │ @@ -109065,23 +109064,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2676a0 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2676a4 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -109102,15 +109101,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 267762 │ │ │ │ @@ -109131,15 +109130,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -109154,33 +109153,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #242 @ 0xf2 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -109214,15 +109213,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2679a4 ) │ │ │ │ ldr r7, [pc, #404] @ (2679a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 267938 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -109241,37 +109240,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 267954 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26790e │ │ │ │ ldr r0, [pc, #348] @ (2679b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #344] @ (2679b4 ) │ │ │ │ ldr r2, [pc, #344] @ (2679b8 ) │ │ │ │ ldr r1, [pc, #348] @ (2679bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2679c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2679c4 ) │ │ │ │ ldr r1, [pc, #332] @ (2679c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 25f038 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -109293,15 +109292,15 @@ │ │ │ │ blx 21c154 │ │ │ │ mov r4, r0 │ │ │ │ blx 21d7b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6041d4 │ │ │ │ + bl 604204 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -109316,24 +109315,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26797a │ │ │ │ ldr r4, [pc, #192] @ (2679d0 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #176] @ (2679d4 ) │ │ │ │ ldr r2, [pc, #180] @ (2679d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ b.n 267872 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26782a │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -109353,71 +109352,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26784e │ │ │ │ ldr r0, [pc, #116] @ (2679e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26784e │ │ │ │ ldr r3, [pc, #96] @ (2679dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26790e │ │ │ │ ldr r3, [pc, #88] @ (2679e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26790e │ │ │ │ ldr r0, [pc, #88] @ (2679e8 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26790e │ │ │ │ nop │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r3!, {r6, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #496] @ 0x1f0 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #166 @ 0xa6 │ │ │ │ + cmp r3, #214 @ 0xd6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r7} │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r6, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (267b1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -109426,15 +109425,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (267b24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 267ac6 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 267a86 │ │ │ │ @@ -109478,15 +109477,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (267b30 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 25fb24 │ │ │ │ @@ -109511,45 +109510,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (267b3c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 25fad4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r3, #54] @ 0x36 │ │ │ │ + ldrh r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r2, #50] @ 0x32 │ │ │ │ + ldrh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (267c78 ) │ │ │ │ @@ -109570,15 +109569,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -109601,15 +109600,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (267c8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 266f54 │ │ │ │ ldr r2, [pc, #152] @ (267c90 ) │ │ │ │ @@ -109652,15 +109651,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 266f54 │ │ │ │ b.n 267bf4 │ │ │ │ @@ -109668,29 +109667,29 @@ │ │ │ │ nop │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r0, #78 @ 0x4e │ │ │ │ + cmp r0, #126 @ 0x7e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r6, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r6, #126 @ 0x7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (267e78 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -109708,15 +109707,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 260adc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 267e66 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -109729,15 +109728,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21c838 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21ec14 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -109783,15 +109782,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 266f54 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -109817,15 +109816,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (267ea0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21c838 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 21ec14 │ │ │ │ movs r2, #0 │ │ │ │ @@ -109860,37 +109859,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #74 @ 0x4a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r0, [r3, #22] │ │ │ │ + ldrh r0, [r1, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r3, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - pop {r3, r4, r6, pc} │ │ │ │ + pop {r3, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r2, r5, r6, pc} │ │ │ │ + pop {r1, r2, r4, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (267f0c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -109900,42 +109899,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #60] @ (267f18 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 267ef2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 267ca4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 267524 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 267ca4 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r5, #86 @ 0x56 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (26810c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -109970,15 +109969,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 267fcc │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -110037,15 +110036,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 260adc │ │ │ │ @@ -110067,15 +110066,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 21d0c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -110117,23 +110116,23 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r3, #250 @ 0xfa │ │ │ │ + movs r4, #42 @ 0x2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r7, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r4, r0 │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r2, r2 │ │ │ │ + cbnz r2, 26816c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 268b60 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -110147,15 +110146,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 268b6c │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -110372,15 +110371,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2684ba │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110464,15 +110463,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 268b7c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 260644 │ │ │ │ mov r0, r9 │ │ │ │ @@ -110504,15 +110503,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2681ba │ │ │ │ ldr.w r0, [pc, #1676] @ 268b88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2681ba │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -110646,15 +110645,15 @@ │ │ │ │ blx 21c154 │ │ │ │ mov r6, r0 │ │ │ │ blx 21d7b8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 60432c │ │ │ │ + bl 60435c │ │ │ │ b.n 2681bc │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -110917,22 +110916,22 @@ │ │ │ │ bpl.w 2682f0 │ │ │ │ ldr r0, [pc, #536] @ (268b94 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2682f0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (268b98 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60432c │ │ │ │ + bl 60435c │ │ │ │ b.n 2681ba │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2681ba │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -110988,15 +110987,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -111029,15 +111028,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -111095,43 +111094,43 @@ │ │ │ │ bgt.w 2681ba │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 268b3c │ │ │ │ b.w 2681ba │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r3, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - hlt 0x0028 │ │ │ │ + revsh r0, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rev16 r6, r5 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #6 │ │ │ │ + subs r6, r1, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r3, #34] @ 0x22 │ │ │ │ + strh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r2 │ │ │ │ + cbz r4, 268bd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxtb r6, r7 │ │ │ │ + cbz r6, 268be6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268b9c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 268ba4 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -111177,22 +111176,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 268d78 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68fc74 │ │ │ │ + bl 68fca4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 68f96c │ │ │ │ + bl 68f99c │ │ │ │ mov r0, r4 │ │ │ │ bl 267090 │ │ │ │ b.n 268c5e │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 268c58 │ │ │ │ @@ -111311,40 +111310,40 @@ │ │ │ │ beq.n 268d8e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6041d4 │ │ │ │ + bl 604204 │ │ │ │ b.n 268c16 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 268c16 │ │ │ │ ldr r1, [pc, #48] @ (268dc0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 6041d4 │ │ │ │ + bl 604204 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 268c10 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r2, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - vmla.i q8, q0, d2[3] │ │ │ │ + vrev64.8 q8, q7 │ │ │ │ │ │ │ │ 00268dc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (268e24 ) │ │ │ │ @@ -111359,24 +111358,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ strh r0, [r3, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 00268e28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -111388,47 +111387,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (268e6c ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25fb88 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #23 │ │ │ │ + asrs r0, r2, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r0, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268e70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (268ea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ cbz r0, 268e96 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (268ea8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 545fd8 │ │ │ │ - add r5, sp, #496 @ 0x1f0 │ │ │ │ + b.w 546008 │ │ │ │ + add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111438,29 +111437,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (268ef0 ) │ │ │ │ ldr r1, [pc, #44] @ (268ef4 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #272 @ 0x110 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -111474,18 +111473,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (268f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00268f3c : │ │ │ │ ldr r3, [pc, #48] @ (268f70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 268f46 │ │ │ │ @@ -111505,15 +111504,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r4, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (268f7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 268fec │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 268fde │ │ │ │ @@ -111601,15 +111600,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 263f8c │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 268fc2 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -111618,41 +111617,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 604c5c │ │ │ │ + bl 604c8c │ │ │ │ ldr r1, [pc, #52] @ (2690cc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldr r1, [pc, #40] @ (2690d0 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #400 @ 0x190 │ │ │ │ + add r7, sp, #592 @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 269134 │ │ │ │ sub sp, #12 │ │ │ │ @@ -111660,15 +111659,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (26913c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #60] @ 269140 │ │ │ │ ldr r3, [pc, #60] @ (269144 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (269148 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (26914c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -111683,19 +111682,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #122 @ 0x7a │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, sp, #944 @ 0x3b0 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, pc, #392 @ (adr r4, 2692c8 ) │ │ │ │ + add r4, pc, #584 @ (adr r4, 269388 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -111753,26 +111752,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2691fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269170 │ │ │ │ ldr r0, [pc, #24] @ (269200 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 269170 │ │ │ │ nop │ │ │ │ adds r0, r6, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269294 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -111790,33 +111789,33 @@ │ │ │ │ b.n 26925c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 60432c │ │ │ │ + bl 60435c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 21d60c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 26927e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ - bl 6042dc │ │ │ │ + bl 546448 │ │ │ │ + bl 60430c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 269232 │ │ │ │ @@ -111831,19 +111830,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 269368 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 269428 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -111939,19 +111938,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2693e0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269304 │ │ │ │ ldr r0, [pc, #64] @ (2693e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 269304 │ │ │ │ ldr r0, [pc, #56] @ (2693e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 269356 │ │ │ │ ldr r1, [pc, #52] @ (2693ec ) │ │ │ │ add r1, pc │ │ │ │ b.n 2692fa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r1, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -111961,25 +111960,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r7, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r1, sp, #784 @ 0x310 │ │ │ │ + add r1, sp, #976 @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #592] @ (269630 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #768 @ 0x300 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112307,15 +112306,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2696a8 │ │ │ │ ldr r0, [pc, #804] @ (269a68 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2696a8 │ │ │ │ ldr r3, [pc, #792] @ (269a6c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112324,15 +112323,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 269612 │ │ │ │ ldr r0, [pc, #772] @ (269a70 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 269612 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2698e2 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -112511,15 +112510,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 269878 │ │ │ │ ldr r1, [pc, #316] @ (269a98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (269a9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 269898 │ │ │ │ ldr r2, [pc, #296] @ (269a94 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 269898 │ │ │ │ @@ -112537,15 +112536,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (269a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 269812 │ │ │ │ ldr r0, [pc, #264] @ (269aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 269812 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 25e320 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -112572,15 +112571,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 269930 │ │ │ │ ldr r0, [pc, #192] @ (269aac ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 269930 │ │ │ │ bl 25e0f0 │ │ │ │ b.n 269930 │ │ │ │ ldr.w sl, [pc, #180] @ 269ab0 │ │ │ │ add sl, pc │ │ │ │ b.n 2699ce │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -112598,79 +112597,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (269a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2699b6 │ │ │ │ ldr r0, [pc, #132] @ (269ab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2699b6 │ │ │ │ nop │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 269d38 ) │ │ │ │ + add r6, pc, #936 @ (adr r6, 269df8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r6, pc, #768 @ (adr r6, 269d54 ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 269e14 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - add r6, pc, #168 @ (adr r6, 269b08 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 269bc8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bxns r8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #400 @ (adr r6, 269bfc ) │ │ │ │ + add r6, pc, #592 @ (adr r6, 269cbc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r2, [pc, #784] @ (269d80 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #96 @ (adr r6, 269ad4 ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 269b94 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 269d08 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 269dc8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #872 @ (adr r4, 269dec ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 269aac ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r7, #1 │ │ │ │ + adds r4, r5, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r5, pc, #496 @ (adr r5, 269c7c ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 269d3c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #216 @ (adr r4, 269b6c ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 269c2c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #944 @ (adr r3, 269e4c ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 269b0c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, pc, #816 @ (adr r4, 269dd0 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 269e90 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #200 @ (adr r4, 269b70 ) │ │ │ │ + add r4, pc, #392 @ (adr r4, 269c30 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #16] @ (269abc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #32 @ (adr r4, 269ad0 ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 269b90 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #296 @ (adr r3, 269bdc ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 269c9c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #104 @ (adr r4, 269b24 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 269be4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -112691,19 +112690,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (269c38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 604178 │ │ │ │ + b.w 6041a8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -112808,19 +112807,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 269b7a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 269c04 │ │ │ │ b.n 269bae │ │ │ │ - subs r4, r6, r1 │ │ │ │ + subs r4, r4, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #920 @ (adr r0, 269fd0 ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 269c90 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (269df4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -112832,15 +112831,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 269e00 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 269cea │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -112955,86 +112954,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (269e08 ) │ │ │ │ ldr r0, [pc, #132] @ (269e0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 269d5a │ │ │ │ b.n 269d5e │ │ │ │ ldr r1, [pc, #112] @ (269e10 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (269e14 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 269d64 │ │ │ │ ldr r3, [pc, #100] @ (269e18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 269d0c │ │ │ │ ldr r3, [pc, #92] @ (269e1c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 269d0c │ │ │ │ ldr r0, [pc, #84] @ (269e20 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 269d0c │ │ │ │ mov r0, r5 │ │ │ │ bl 2695b0 │ │ │ │ b.n 269d64 │ │ │ │ ldr r3, [pc, #68] @ (269e24 ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (269e28 ) │ │ │ │ ldr r0, [pc, #68] @ (269e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r2, r2, r4 │ │ │ │ + adds r2, r0, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r2, pc, #48 @ (adr r2, 269e2c ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 269eec ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, pc, #104 @ (adr r2, 269e68 ) │ │ │ │ + add r2, pc, #296 @ (adr r2, 269f28 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #31 │ │ │ │ + adds r0, r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #360 @ (adr r1, 269f78 ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 26a038 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r0, #31 │ │ │ │ + asrs r4, r6, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 269e88 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 269f48 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #880 @ (adr r0, 26a194 ) │ │ │ │ + add r1, pc, #48 @ (adr r1, 269e54 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r0, #30 │ │ │ │ + asrs r0, r6, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #520 @ (adr r0, 26a034 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 26a0f4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #664 @ (adr r0, 26a0c8 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 26a188 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269e68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -113042,24 +113041,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (269e70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 269204 │ │ │ │ nop │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 269ee0 ) │ │ │ │ + add r0, pc, #304 @ (adr r0, 269fa0 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, pc, #168 @ (adr r0, 269f1c ) │ │ │ │ + add r0, pc, #360 @ (adr r0, 269fdc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 269ed8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -113067,15 +113066,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (269ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 21dfe4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (269ee4 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -113089,19 +113088,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + add r0, pc, #32 @ (adr r0, 269f00 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #72 @ (adr r0, 269f2c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r2, [r5, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113111,15 +113110,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (269f50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ bl 269154 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 269f22 │ │ │ │ bl 2634b8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -113132,19 +113131,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r6, r4, #25 │ │ │ │ + asrs r6, r2, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #400] @ 0x190 │ │ │ │ + ldr r7, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 26a000 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113154,15 +113153,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (26a004 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (26a008 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 269fce │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -113204,19 +113203,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r4, r7, #23 │ │ │ │ + asrs r4, r5, #24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r6, [r6, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -113226,15 +113225,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (26a0ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 26a04a │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 26a070 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -113267,24 +113266,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 25df84 │ │ │ │ b.n 26a05c │ │ │ │ nop │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r5, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #256] @ 0x100 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 62a0ba │ │ │ │ + bl 62a0ba │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 26a190 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (26a194 ) │ │ │ │ @@ -113294,15 +113293,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (26a19c ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #176] @ (26a1a0 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 26a140 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -113319,15 +113318,15 @@ │ │ │ │ cbnz r2, 26a16c │ │ │ │ mov r0, r3 │ │ │ │ bl 269154 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 604178 │ │ │ │ + b.w 6041a8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113344,15 +113343,15 @@ │ │ │ │ bpl.n 26a0f8 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (26a1ac ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 26a0f8 │ │ │ │ ldr r2, [pc, #64] @ (26a1b0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26a118 │ │ │ │ @@ -113360,37 +113359,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a118 │ │ │ │ ldr r0, [pc, #48] @ (26a1b4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 26a118 │ │ │ │ nop │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r0, r5, #6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #624] @ 0x270 │ │ │ │ + ldr r5, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #592] @ 0x250 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 26a290 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -113408,15 +113407,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 21dfcc │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 26a23a │ │ │ │ @@ -113434,15 +113433,15 @@ │ │ │ │ bne.n 26a218 │ │ │ │ ldr r1, [pc, #120] @ (26a2a4 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 54df18 │ │ │ │ + bl 54df48 │ │ │ │ ldr r2, [pc, #108] @ (26a2a8 ) │ │ │ │ ldr r3, [pc, #84] @ (26a294 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -113466,23 +113465,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 26a222 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r5, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -113503,15 +113502,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (26a3c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 21dfcc │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 26a302 │ │ │ │ @@ -113540,15 +113539,15 @@ │ │ │ │ cbz r3, 26a38c │ │ │ │ ldr r1, [pc, #148] @ (26a3c8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 54cf28 │ │ │ │ + bl 54cf58 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26a304 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26a302 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -113585,37 +113584,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (26a3d4 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 25df84 │ │ │ │ b.n 26a332 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 18e3d2 │ │ │ │ bl 3223d6 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26a3e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113624,44 +113623,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (26a48c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #128] @ (26a490 ) │ │ │ │ ldr r3, [pc, #128] @ (26a494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (26a498 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (26a49c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (26a4a0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r3, [pc, #120] @ (26a4a4 ) │ │ │ │ ldr r2, [pc, #124] @ (26a4a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (26a4ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r3, [pc, #112] @ (26a4b0 ) │ │ │ │ ldr r2, [pc, #116] @ (26a4b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (26a4b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #108] @ (26a4bc ) │ │ │ │ ldr r3, [pc, #108] @ (26a4c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (26a4c4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -113669,60 +113668,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (26a4c8 ) │ │ │ │ ldr r2, [pc, #104] @ (26a4cc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 549ac0 │ │ │ │ + bl 549af0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [r0, #24] │ │ │ │ + str r6, [r6, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r3, #20] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #64 @ 0x40 │ │ │ │ + add r1, sp, #256 @ 0x100 │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -113788,15 +113787,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -113872,28 +113871,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (26a8ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26a7ce │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (26a8f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r2, [pc, #600] @ (26a8f4 ) │ │ │ │ ldr r3, [pc, #564] @ (26a8d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -113913,15 +113912,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6902fc │ │ │ │ + bl 69032c │ │ │ │ b.n 26a69a │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 26a732 │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -113973,15 +113972,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (26a8f8 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26a69a │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -113995,24 +113994,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (26a904 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21ce60 │ │ │ │ b.n 26a69a │ │ │ │ ldr r1, [pc, #304] @ (26a908 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 26a838 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (26a90c ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -114030,15 +114029,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (26a910 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26a7ce │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 26a840 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 26a616 │ │ │ │ mov r0, r5 │ │ │ │ @@ -114077,75 +114076,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (26a91c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26a7ce │ │ │ │ ldr r2, [pc, #112] @ (26a920 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (26a924 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (26a928 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26a7ce │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r4, [sp, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r2, r7, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r0, #25 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r5, #21 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r1, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (26ac98 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114334,15 +114333,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21ce5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26a9d2 │ │ │ │ b.n 26ab08 │ │ │ │ @@ -114462,17 +114461,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 263e20 │ │ │ │ b.n 26a94c │ │ │ │ lsls r4, r2, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (26afc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #11 │ │ │ │ + lsrs r2, r0, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 26acf0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -114481,30 +114480,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (26acf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #568] @ 0x238 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ad40 │ │ │ │ sub sp, #12 │ │ │ │ @@ -114512,29 +114511,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (26ad48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ad90 │ │ │ │ sub sp, #8 │ │ │ │ @@ -114543,29 +114542,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (26ad98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26addc │ │ │ │ sub sp, #12 │ │ │ │ @@ -114573,28 +114572,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (26ade4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r2, #1 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #544] @ 0x220 │ │ │ │ + str r4, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #616] @ 0x268 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 26ae2c │ │ │ │ sub sp, #8 │ │ │ │ @@ -114603,29 +114602,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (26ae34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsrs r6, r6, #32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 26ae78 │ │ │ │ sub sp, #12 │ │ │ │ @@ -114633,28 +114632,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (26ae80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #1016] @ 0x3f8 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 26aebc │ │ │ │ sub sp, #12 │ │ │ │ @@ -114662,24 +114661,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (26aec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #640] @ 0x280 │ │ │ │ + str r3, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (26af30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -114687,44 +114686,44 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (26af38 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 26af1c │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 26af28 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 21ce60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r1, [pc, #16] @ (26af3c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 26af04 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r6, [r2, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -114737,15 +114736,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 26af92 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -114760,30 +114759,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (26afc8 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #968] @ 0x3c8 │ │ │ │ + str r3, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + str r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026afcc : │ │ │ │ ldr r3, [pc, #124] @ (26b04c ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 26afe6 │ │ │ │ @@ -114821,33 +114820,33 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c794 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (26b05c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r7, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r6, [r4, #92] @ 0x5c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r3, [sp, #512] @ 0x200 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 26b0de │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 26b0a2 │ │ │ │ @@ -115026,53 +115025,53 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (26b240 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r0, #2 │ │ │ │ + adds r6, r6, #2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #552] @ 0x228 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #304 @ 0x130 │ │ │ │ + add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r1, #2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r6, r1, #0 │ │ │ │ + adds r6, r7, #0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 26b104 │ │ │ │ + b.n 26b164 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #72] @ 0x48 │ │ │ │ + str r2, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #648] @ 0x288 │ │ │ │ + str r2, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r2, [sp, #720] @ 0x2d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 26b262 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -115265,26 +115264,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 26b48e │ │ │ │ ldr r2, [pc, #152] @ (26b498 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #144] @ (26b49c ) │ │ │ │ ldr r3, [pc, #144] @ (26b4a0 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (26b4a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115326,19 +115325,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ subw r0, lr, #2149 @ 0x865 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #480] @ 0x1e0 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (26b558 ) │ │ │ │ @@ -115350,32 +115349,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ cbz r0, 26b506 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 21c0d4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 26b530 │ │ │ │ mov r0, r5 │ │ │ │ - bl 670e08 │ │ │ │ + bl 670e38 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (26b560 ) │ │ │ │ ldr r3, [pc, #80] @ (26b55c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115469,24 +115468,24 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (26b63c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26b5cc │ │ │ │ adds.w r0, sl, #15007744 @ 0xe50000 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (26b700 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -115511,22 +115510,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26b6e2 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ cbz r0, 26b69e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 26b3d4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ mov r0, r5 │ │ │ │ bl 26b0ec │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 26b6d2 │ │ │ │ ldr r2, [pc, #88] @ (26b708 ) │ │ │ │ @@ -115542,40 +115541,40 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 670d18 │ │ │ │ + bl 670d48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ movs r4, #0 │ │ │ │ b.n 26b6ae │ │ │ │ ldr r3, [pc, #40] @ (26b70c ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (26b710 ) │ │ │ │ ldr r1, [pc, #40] @ (26b714 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26b69e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ orr.w r0, r2, #15007744 @ 0xe50000 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3e60065 │ │ │ │ - vmov.i32 q0, #229 @ 0x000000e5 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + vshr.u32 q0, , #10 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -115606,20 +115605,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (26b800 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r1, [pc, #136] @ (26b804 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 26b7d6 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 26b7a0 │ │ │ │ cbz r5, 26b7ac │ │ │ │ @@ -115641,108 +115640,108 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 26b74a │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 26b74a │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r3, [pc, #40] @ (26b808 ) │ │ │ │ ldr r2, [pc, #44] @ (26b80c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (26b810 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 26b74c │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mcr2 0, 4, r0, cr12, cr5, {2} │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + mrc2 0, 5, r0, cr12, cr5, {2} │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 26b85e │ │ │ │ mov r4, r1 │ │ │ │ - bl 557b9c │ │ │ │ + bl 557bcc │ │ │ │ ldr r1, [pc, #128] @ (26b8b4 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 557bf0 │ │ │ │ + bl 557c20 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 557d1c │ │ │ │ + bl 557d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26b8a0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26b83a │ │ │ │ ldr r1, [pc, #100] @ (26b8b8 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 557ef8 │ │ │ │ + bl 557f28 │ │ │ │ cbz r5, 26b892 │ │ │ │ - bl 557b9c │ │ │ │ + bl 557bcc │ │ │ │ ldr r1, [pc, #84] @ (26b8bc ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 557bf0 │ │ │ │ + bl 557c20 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 557d1c │ │ │ │ + bl 557d4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26b8a0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 26b86e │ │ │ │ ldr r1, [pc, #56] @ (26b8c0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 557ef8 │ │ │ │ + bl 557f28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -115827,15 +115826,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 686c18 │ │ │ │ + bl 686c48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 26bb0e │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -115902,18 +115901,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (26bb50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ b.n 26b934 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 26bad6 │ │ │ │ ldr r0, [pc, #220] @ (26bb54 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -115936,151 +115935,151 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (26bb60 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #168] @ (26bb64 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (26bb68 ) │ │ │ │ ldr r1, [pc, #168] @ (26bb6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #152] @ (26bb70 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (26bb74 ) │ │ │ │ ldr r1, [pc, #152] @ (26bb78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r3, [pc, #136] @ (26bb7c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (26bb80 ) │ │ │ │ ldr r1, [pc, #136] @ (26bb84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26ba64 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (26bb88 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (26bb8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (26bb90 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26ba64 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs.w r0, r0, #101 @ 0x65 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ sbc.w r0, r0, #101 @ 0x65 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #320 @ 0x140 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [lr], {85} @ 0x55 │ │ │ │ - ldrh r0, [r5, #26] │ │ │ │ + mcrr2 0, 5, r0, lr, cr5 │ │ │ │ + ldrh r0, [r3, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfbcc0055 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + @ instruction: 0xfbfc0055 │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfbae0055 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + @ instruction: 0xfbde0055 │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb920055 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + @ instruction: 0xfbc20055 │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r2, #12] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb760055 │ │ │ │ - ldrh r0, [r5, #22] │ │ │ │ + @ instruction: 0xfba60055 │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb580055 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + @ instruction: 0xfb880055 │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r3, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 26bbb2 │ │ │ │ - bl 5580dc │ │ │ │ + bl 55810c │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 26bbc4 │ │ │ │ - bl 5580dc │ │ │ │ + bl 55810c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 26bbe8 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 26bbf8 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 26bc3a │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 26bc1a │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -116094,15 +116093,15 @@ │ │ │ │ bl 262284 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 26bc0a │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26bc50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 691690 │ │ │ │ + b.w 6916c0 │ │ │ │ @ instruction: 0x47aa │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 26bc64 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116133,18 +116132,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (26bcbc ) │ │ │ │ ldr r0, [pc, #20] @ (26bcc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - vst1.8 @ instruction: 0xf9c40055 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + ldr??.w r0, [r4, #85] @ 0x55 │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (26bda8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116161,15 +116160,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 26bd28 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 26bd08 │ │ │ │ - bl 563ac4 │ │ │ │ + bl 563af4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 26bd1a │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 26bd1a │ │ │ │ blx 21e758 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -116183,30 +116182,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 21c0d4 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 552144 │ │ │ │ + bl 552174 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 26bd58 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26bcf2 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 670d54 │ │ │ │ + bl 670d84 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26bd28 │ │ │ │ ldr r2, [pc, #52] @ (26bdb0 ) │ │ │ │ ldr r3, [pc, #44] @ (26bdac ) │ │ │ │ add r2, pc │ │ │ │ @@ -116293,15 +116292,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 68ed58 │ │ │ │ + bl 68ed88 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 26be5e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116420,15 +116419,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 26bffe │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 556380 │ │ │ │ + bl 5563b0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -116462,25 +116461,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bfa2 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (26c048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26bfa2 │ │ │ │ nop │ │ │ │ add.w r0, r0, r5, asr #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (26c100 ) │ │ │ │ @@ -116492,26 +116491,26 @@ │ │ │ │ beq.n 26c08e │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26c0d4 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (26c104 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26c0da │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 26c08e │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -116531,15 +116530,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26c084 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (26c110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c084 │ │ │ │ ldr r0, [pc, #60] @ (26c114 ) │ │ │ │ add r0, pc │ │ │ │ b.n 26c07c │ │ │ │ ldr r3, [pc, #60] @ (26c118 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -116551,31 +116550,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26c084 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (26c11c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c084 │ │ │ │ nop │ │ │ │ bics.w r0, r6, r5, asr #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r0, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (26c294 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -116597,15 +116596,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c1f2 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 55628c │ │ │ │ + bl 5562bc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 26c218 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 26c188 │ │ │ │ @@ -116614,15 +116613,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 6a3520 │ │ │ │ + bl 6a3550 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 26c1ae │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 26c224 │ │ │ │ cbnz r3, 26c1ca │ │ │ │ @@ -116632,15 +116631,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (26c2a0 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (26c2a4 ) │ │ │ │ ldr r3, [pc, #204] @ (26c29c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -116657,15 +116656,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 26c160 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 55628c │ │ │ │ + bl 5562bc │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 26c218 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 26c176 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -116688,15 +116687,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26c1ae │ │ │ │ ldr r0, [pc, #112] @ (26c2b4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26c1ca │ │ │ │ b.n 26c1b0 │ │ │ │ blx 21c754 │ │ │ │ b.n 26c1b6 │ │ │ │ ldr r2, [pc, #72] @ (26c2a8 ) │ │ │ │ @@ -116715,15 +116714,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 26c186 │ │ │ │ ldr r0, [pc, #60] @ (26c2bc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 26c186 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r0, #-404]! @ 0x194 │ │ │ │ ldrd r0, r0, [r8, #-404] @ 0x194 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -116733,19 +116732,19 @@ │ │ │ │ @ instruction: 0xe8ca0065 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 26c828 │ │ │ │ @@ -116771,28 +116770,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2644a8 │ │ │ │ ldr.w r7, [pc, #1308] @ 26c82c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c4e0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 26c830 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 26c834 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 264478 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -117238,15 +117237,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c5dc │ │ │ │ ldr r0, [pc, #188] @ (26c844 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c5dc │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 264478 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26c578 │ │ │ │ @@ -117264,69 +117263,69 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 26c642 │ │ │ │ ldr r0, [pc, #128] @ (26c84c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c642 │ │ │ │ ldr r3, [pc, #100] @ (26c83c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c5dc │ │ │ │ ldr r3, [pc, #88] @ (26c840 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 26c5dc │ │ │ │ ldr r0, [pc, #92] @ (26c850 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c5dc │ │ │ │ ldr r3, [pc, #72] @ (26c848 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26c642 │ │ │ │ ldr r3, [pc, #48] @ (26c840 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26c642 │ │ │ │ ldr r0, [pc, #56] @ (26c854 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c642 │ │ │ │ nop │ │ │ │ b.n 26c7a4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #264] @ (26c938 ) │ │ │ │ + ldr r0, [pc, #456] @ (26c9f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, fp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf3380055 │ │ │ │ + bfi r0, r8, #1, #21 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #192] @ (26c900 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r5, #31] │ │ │ │ + strh r2, [r3, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (26c904 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -117351,15 +117350,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 261dbc │ │ │ │ ldr r2, [pc, #100] @ (26c908 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r2, [pc, #92] @ (26c90c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 26c8de │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -117386,27 +117385,27 @@ │ │ │ │ bpl.n 26c8b6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (26c918 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26c8b6 │ │ │ │ b.n 26cd54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #29] │ │ │ │ + ldrb r4, [r6, #29] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026c91c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117426,15 +117425,15 @@ │ │ │ │ cbz r3, 26c94e │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 26c96e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117447,46 +117446,46 @@ │ │ │ │ bl 26bcc4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26c9c8 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 26ca02 │ │ │ │ bls.n 26c9d8 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 26ca1e │ │ │ │ ldr r3, [pc, #136] @ (26ca2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #128] @ (26ca30 ) │ │ │ │ ldr r2, [pc, #132] @ (26ca34 ) │ │ │ │ ldr r1, [pc, #132] @ (26ca38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r5 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 670dcc │ │ │ │ + bl 670dfc │ │ │ │ movs r4, #0 │ │ │ │ b.n 26c95a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -117518,18 +117517,18 @@ │ │ │ │ nop │ │ │ │ b.n 26ccf4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], #340 @ 0x154 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + stcl 0, cr0, [lr], #340 @ 0x154 │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026ca3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117570,21 +117569,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 26cade │ │ │ │ ldr r3, [pc, #200] @ (26cb80 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ ldr r2, [pc, #188] @ (26cb84 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 26cb08 │ │ │ │ @@ -117644,19 +117643,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 26cbfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc 0, cr0, [r2], {85} @ 0x55 │ │ │ │ - add.w r0, r4, #13303808 @ 0xcb0000 │ │ │ │ + ldc 0, cr0, [r2], #-340 @ 0xfffffeac │ │ │ │ + @ instruction: 0xf534004b │ │ │ │ ldr r1, [pc, #1008] @ (26cf74 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #800 @ 0x320 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0026cb88 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -117677,24 +117676,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26cbaa │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 26cc08 │ │ │ │ ldr r5, [pc, #172] @ (26cc78 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #168] @ (26cc7c ) │ │ │ │ ldr r1, [pc, #172] @ (26cc80 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 26cc52 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -117710,15 +117709,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (26cc8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117729,49 +117728,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (26cc98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26cc22 │ │ │ │ mov r0, r2 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r2, [pc, #64] @ (26cc9c ) │ │ │ │ ldr r1, [pc, #68] @ (26cca0 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 26cc22 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - eors.w r0, ip, r5, lsr #1 │ │ │ │ - subs r2, #6 │ │ │ │ + @ instruction: 0xeacc0055 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - orn r0, r0, r5, lsr #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + eors.w r0, r0, r5, lsr #1 │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r4, #1] │ │ │ │ + ldrb r4, [r2, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bic.w r0, lr, r5, lsr #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + orrs.w r0, lr, r5, lsr #1 │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r6, #0] │ │ │ │ + ldrb r4, [r4, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026cca4 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 21bfa4 │ │ │ │ │ │ │ │ @@ -117936,24 +117935,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 26ce86 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 26ce86 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 676d48 │ │ │ │ + bl 676d78 │ │ │ │ mov r0, r6 │ │ │ │ - bl 670d18 │ │ │ │ + bl 670d48 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 670d54 │ │ │ │ + bl 670d84 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2730f4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 276ba0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27bd90 │ │ │ │ mov r0, r4 │ │ │ │ @@ -117984,32 +117983,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 26cf74 │ │ │ │ ldr r1, [pc, #156] @ (26cfb0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 26cf2e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 25e28c │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 26cf40 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21c3fc │ │ │ │ @@ -118028,31 +118027,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26ce46 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (26cfbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26ce46 │ │ │ │ bgt.n 26d060 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 26da18 │ │ │ │ @@ -118187,15 +118186,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 68f57c │ │ │ │ + bl 68f5ac │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 26d350 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -118373,25 +118372,25 @@ │ │ │ │ b.n 26d0f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 68f57c │ │ │ │ + bl 68f5ac │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 26d1ea │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 265194 │ │ │ │ ldr.w r1, [pc, #1756] @ 26da30 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26d654 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -118543,35 +118542,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 68f57c │ │ │ │ + bl 68f5ac │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 26d5c2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 68f634 │ │ │ │ + bl 68f664 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 68eef4 │ │ │ │ + bl 68ef24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 26d5a0 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -118579,15 +118578,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 26d596 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 68eef4 │ │ │ │ + bl 68ef24 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 26d5a0 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 26d584 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -118654,15 +118653,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26d3be │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (26da44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26d3be │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -118788,21 +118787,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 6b7268 │ │ │ │ + bl 6b7298 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 6b7268 │ │ │ │ + bl 6b7298 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -118905,15 +118904,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 68ed58 │ │ │ │ + bl 68ed88 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 26d93e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26d90e │ │ │ │ @@ -118965,15 +118964,15 @@ │ │ │ │ bpl.w 26d3be │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (26da50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26d3be │ │ │ │ ldr r3, [pc, #92] @ (26da54 ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (26da58 ) │ │ │ │ ldr r0, [pc, #92] @ (26da5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -118990,41 +118989,41 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ bge.n 26d988 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ bvc.n 26d97c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 26db30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ bmi.n 26da74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 26db3c │ │ │ │ + bgt.n 26d99c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026da60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -119086,24 +119085,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26db9a │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6a3440 │ │ │ │ + bl 6a3470 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5561f4 │ │ │ │ + bl 556224 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 26dc40 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119126,15 +119125,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dc4a │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26db56 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a3520 │ │ │ │ + bl 6a3550 │ │ │ │ b.n 26db5a │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26dace │ │ │ │ mov r0, r4 │ │ │ │ bl 26bf84 │ │ │ │ b.n 26dace │ │ │ │ @@ -119173,22 +119172,22 @@ │ │ │ │ cbnz r3, 26dc52 │ │ │ │ ldr r2, [pc, #184] @ (26dca8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (26dcac ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ b.n 26dabe │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 26dc2a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 26dc2a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 26dc2a │ │ │ │ @@ -119240,30 +119239,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26dcac │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r7, {r1, r2, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #84] @ 0x54 │ │ │ │ + ldr r6, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldr r0, [r4, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bge.n 26dcc0 │ │ │ │ + bge.n 26dd20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r2, #0] │ │ │ │ + ldr r0, [r0, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bls.n 26dca0 │ │ │ │ + bge.n 26dd00 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0026dcc8 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 26dcda │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -119298,15 +119297,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55628c │ │ │ │ + bl 5562bc │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 26dd50 │ │ │ │ ldr r2, [pc, #64] @ (26dd6c ) │ │ │ │ ldr r3, [pc, #56] @ (26dd68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119358,15 +119357,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5561f4 │ │ │ │ + bl 556224 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 26dddc │ │ │ │ ldr r2, [pc, #64] @ (26ddf8 ) │ │ │ │ ldr r3, [pc, #56] @ (26ddf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119428,53 +119427,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 26ded0 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 26de8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a3434 │ │ │ │ + bl 6a3464 │ │ │ │ cbz r0, 26de8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26dee6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (26df08 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a34e4 │ │ │ │ + b.w 6a3514 │ │ │ │ ldr r2, [pc, #108] @ (26df0c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 26deda │ │ │ │ ldr r2, [pc, #104] @ (26df10 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26deda │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (26df14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 26deda │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -119503,23 +119502,23 @@ │ │ │ │ ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ ldr r3, [pc, #592] @ (26e160 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 26e014 │ │ │ │ + bvc.n 26de74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (26dfa8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -119960,15 +119959,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (26e4dc ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ ldr r3, [pc, #228] @ (26e4d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 26e4e0 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -120050,21 +120049,21 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #92] @ 0x5c │ │ │ │ + str r6, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r5, #80] @ 0x50 │ │ │ │ + str r2, [r3, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r6!, {r1, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -120279,15 +120278,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (26e750 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 26e72c │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 26e72c │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 26e73a │ │ │ │ mov r0, r4 │ │ │ │ @@ -120299,17 +120298,17 @@ │ │ │ │ bl 27e5e4 │ │ │ │ b.n 26e6fa │ │ │ │ nop │ │ │ │ stmia r3!, {r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (26ea08 ) │ │ │ │ @@ -120449,15 +120448,15 @@ │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 26e944 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 26e97c │ │ │ │ - bl 563ac4 │ │ │ │ + bl 563af4 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 26e928 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 26e928 │ │ │ │ blx 21e758 │ │ │ │ @@ -120465,17 +120464,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 26e944 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26e944 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 676bfc │ │ │ │ + bl 676c2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 670d18 │ │ │ │ + bl 670d48 │ │ │ │ ldr r3, [pc, #216] @ (26ea20 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 26e7c6 │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ @@ -120554,31 +120553,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r4, {r4, r7} │ │ │ │ + ldmia r4!, {r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r3, r2] │ │ │ │ + ldrh r2, [r1, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r1, #8] │ │ │ │ + str r0, [r7, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (26eb60 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -120669,30 +120668,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 26e130 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r7 │ │ │ │ bl 26e6c4 │ │ │ │ b.n 26ea8c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r0!, {r2} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (26ec4c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -120747,15 +120746,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #52] @ (26ec60 ) │ │ │ │ ldr r3, [pc, #36] @ (26ec50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -120770,15 +120769,15 @@ │ │ │ │ lsleq r5, r4, #1 │ │ │ │ cmpne r4, r6 │ │ │ │ moveq r0, r0 │ │ │ │ itt eq │ │ │ │ lsleq r5, r4, #1 │ │ │ │ addeq r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ bkpt 0x006c │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120823,25 +120822,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 26ec82 │ │ │ │ ldr r0, [pc, #36] @ (26ecf4 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26ec82 │ │ │ │ bkpt 0x001e │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (26edb0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -120887,15 +120886,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #56] @ (26edc4 ) │ │ │ │ ldr r3, [pc, #36] @ (26edb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -120911,15 +120910,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r7, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ pop {r1, r3, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -120993,15 +120992,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ ldr r1, [pc, #180] @ (26ef4c ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #168] @ (26ef50 ) │ │ │ │ ldr r3, [pc, #144] @ (26ef38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121024,15 +121023,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26ee94 │ │ │ │ ldr r0, [pc, #120] @ (26ef5c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26ee94 │ │ │ │ ldr r3, [pc, #112] @ (26ef60 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ee22 │ │ │ │ ldr r3, [pc, #92] @ (26ef58 ) │ │ │ │ @@ -121042,15 +121041,15 @@ │ │ │ │ bpl.n 26ee22 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (26ef64 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26ee22 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (26ef68 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (26ef6c ) │ │ │ │ ldr r0, [pc, #76] @ (26ef70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121065,35 +121064,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r3] │ │ │ │ + ldrh r6, [r4, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, r2] │ │ │ │ + ldrh r2, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r0, 26efd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, r3] │ │ │ │ + ldrb r2, [r1, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r1] │ │ │ │ + ldrb r6, [r1, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r2, r5] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 26f154 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121153,15 +121152,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #316] @ (26f16c ) │ │ │ │ ldr r3, [pc, #296] @ (26f158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121221,15 +121220,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #164] @ (26f178 ) │ │ │ │ ldr r3, [pc, #128] @ (26f158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121247,15 +121246,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26f07a │ │ │ │ ldr r0, [pc, #132] @ (26f184 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 26f07a │ │ │ │ ldr r2, [pc, #116] @ (26f188 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26efd6 │ │ │ │ @@ -121265,15 +121264,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26efd6 │ │ │ │ ldr r0, [pc, #96] @ (26f18c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 26efd6 │ │ │ │ ldr r3, [pc, #84] @ (26f190 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (26f194 ) │ │ │ │ ldr r0, [pc, #84] @ (26f198 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121288,39 +121287,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ revsh r6, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ rev16 r0, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r3, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ cbnz r2, 26f1ac │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r3] │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r5, r4] │ │ │ │ + strb r0, [r3, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (26f348 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -121435,15 +121434,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #112] @ (26f360 ) │ │ │ │ ldr r3, [pc, #88] @ (26f34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121468,36 +121467,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (26f36c ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26f1d6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8de │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xb7a6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [pc, #32] @ (26f388 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r5] │ │ │ │ + ldr r0, [r2, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (26f564 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121581,15 +121580,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 26e130 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [pc, #248] @ (26f57c ) │ │ │ │ ldr r3, [pc, #228] @ (26f568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121634,15 +121633,15 @@ │ │ │ │ bpl.n 26f40e │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (26f58c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 26f40e │ │ │ │ ldr r2, [pc, #136] @ (26f590 ) │ │ │ │ ldr r3, [pc, #92] @ (26f568 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -121682,39 +121681,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb704 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xb614 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r2, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r1!, {r1, r4, r5} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #240] @ (26f68c ) │ │ │ │ + ldr r7, [pc, #432] @ (26f74c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r7, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #144] @ (26f638 ) │ │ │ │ + ldr r7, [pc, #336] @ (26f6f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r2, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2701c4 │ │ │ │ @@ -121772,15 +121771,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2707b6 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2704d2 │ │ │ │ ldr.w r0, [pc, #2940] @ 2701d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27034c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -121811,15 +121810,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2706c0 │ │ │ │ ldr.w r0, [pc, #2828] @ 2701d8 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 26fa3e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2700b2 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -121895,15 +121894,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 6b75d0 │ │ │ │ + bl 6b7600 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -121911,18 +121910,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6b75d0 │ │ │ │ + bl 6b7600 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6b75d0 │ │ │ │ + bl 6b7600 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 26f7fa │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -122295,15 +122294,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 26e130 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 26f93c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 26fc1a │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -122523,15 +122522,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2701fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -122690,15 +122689,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 26f874 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (270214 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 26f874 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 26fc02 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -122708,15 +122707,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 26fc02 │ │ │ │ movs r0, #8 │ │ │ │ b.n 26fa52 │ │ │ │ ldr r0, [pc, #352] @ (270218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 270352 │ │ │ │ ldr r3, [pc, #256] @ (2701d0 ) │ │ │ │ @@ -122732,15 +122731,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 26fc1a │ │ │ │ ldr r0, [pc, #284] @ (27021c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -122812,49 +122811,49 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 26feea │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vshr.u32 d27, d30, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #696] @ (2704a8 ) │ │ │ │ + ldr r5, [pc, #888] @ (270568 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r4, r2, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [pc, #144] @ (270294 ) │ │ │ │ + ldr r2, [pc, #336] @ (270354 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #384] @ (270398 ) │ │ │ │ + ldr r7, [pc, #576] @ (270458 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r4, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27021e │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -122929,45 +122928,45 @@ │ │ │ │ bl 26ddfc │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 270280 │ │ │ │ ldr.w r1, [pc, #1560] @ 27091c │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ b.w 26f87e │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 26f19c │ │ │ │ b.w 26fa3e │ │ │ │ movs r0, #4 │ │ │ │ b.w 26fa52 │ │ │ │ ldr.w r0, [pc, #1528] @ 270920 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ ldr.w r0, [pc, #1512] @ 270924 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ movs r0, #2 │ │ │ │ b.w 26fa52 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 26fa52 │ │ │ │ ldr.w r0, [pc, #1484] @ 270928 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ b.n 26fc44 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 26f808 │ │ │ │ @@ -122983,15 +122982,15 @@ │ │ │ │ bpl.w 26faec │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 270934 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -123033,15 +123032,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -123065,28 +123064,28 @@ │ │ │ │ bpl.w 26fa32 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 270948 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 26fa32 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 261dbc │ │ │ │ ldr.w r3, [pc, #1188] @ 27094c │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270878 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -123162,15 +123161,15 @@ │ │ │ │ bpl.w 26fa3e │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (27095c ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 26fa3e │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 270554 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 270554 │ │ │ │ @@ -123209,15 +123208,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (270964 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 26fcd8 │ │ │ │ ldr r2, [pc, #812] @ (270968 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26fdbe │ │ │ │ ldr r2, [pc, #740] @ (270930 ) │ │ │ │ @@ -123226,15 +123225,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 26fdbe │ │ │ │ ldr r0, [pc, #788] @ (27096c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 26fdbe │ │ │ │ ldr r3, [pc, #768] @ (270970 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123246,15 +123245,15 @@ │ │ │ │ bpl.w 27013e │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (270974 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -123284,15 +123283,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 3c0230 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26fa3e │ │ │ │ ldr r0, [pc, #652] @ (270984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.w 26fa3e │ │ │ │ ldr r2, [pc, #592] @ (270954 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 27050a │ │ │ │ @@ -123327,34 +123326,34 @@ │ │ │ │ bpl.w 26f71a │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (27098c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 26f71a │ │ │ │ ldr r0, [pc, #516] @ (270990 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27050a │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (270994 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 26f746 │ │ │ │ ldr r3, [pc, #480] @ (270998 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -123367,22 +123366,22 @@ │ │ │ │ bpl.w 26f64e │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (27099c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 26f64e │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2709a0 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -123390,15 +123389,15 @@ │ │ │ │ bne.w 270032 │ │ │ │ b.w 26f874 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2709a4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -123408,15 +123407,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2709a8 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -123437,15 +123436,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2709b0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2704c2 │ │ │ │ ldr r3, [pc, #264] @ (2709b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26f6b4 │ │ │ │ ldr r3, [pc, #116] @ (270930 ) │ │ │ │ @@ -123453,15 +123452,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 26f6b4 │ │ │ │ ldr r0, [pc, #240] @ (2709b8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 26f6b4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2709bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2705ee │ │ │ │ @@ -123470,106 +123469,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2705ee │ │ │ │ ldr r0, [pc, #200] @ (2709c0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2705ee │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 270554 │ │ │ │ mov r0, r5 │ │ │ │ bl 26bf84 │ │ │ │ b.n 270554 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mov r0, r4 │ │ │ │ + mov r0, sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [pc, #224] @ (270a04 ) │ │ │ │ + ldr r7, [pc, #416] @ (270ac4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #976] @ (270cf8 ) │ │ │ │ + ldr r7, [pc, #144] @ (2709b8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r7, r4] │ │ │ │ + str r0, [r5, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #872] @ (270ca0 ) │ │ │ │ + ldr r6, [pc, #40] @ (270960 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov ip, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #896] @ (270cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #848] @ (270c94 ) │ │ │ │ + ldr r2, [pc, #16] @ (270954 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #616] @ (270bb4 ) │ │ │ │ + ldr r4, [pc, #808] @ (270c74 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #368] @ (270ac4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #896] @ (270ce0 ) │ │ │ │ + str r0, [r2, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #768] @ (270c68 ) │ │ │ │ + ldr r7, [pc, #960] @ (270d28 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ orrs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #728] @ (270c48 ) │ │ │ │ + ldr r4, [pc, #920] @ (270d08 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #128] @ (2709f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #400] @ (270b08 ) │ │ │ │ + ldr r5, [pc, #592] @ (270bc8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff4e2e │ │ │ │ + vcvt.f32.u32 q10, q7, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r0, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #264] @ (270a98 ) │ │ │ │ + ldr r3, [pc, #456] @ (270b58 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [pc, #760] @ (270c8c ) │ │ │ │ + ldr r0, [pc, #952] @ (270d4c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #672] @ (270c40 ) │ │ │ │ + ldr r3, [pc, #864] @ (270d00 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bxns r2 │ │ │ │ + bxns r8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bx sl │ │ │ │ + blx r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mov r6, fp │ │ │ │ + mov lr, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bx r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #760] @ (270cac ) │ │ │ │ + ldr r3, [pc, #952] @ (270d6c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #976] @ (270d8c ) │ │ │ │ + ldr r4, [pc, #144] @ (270a4c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #272] @ (270ad4 ) │ │ │ │ + ldr r4, [pc, #464] @ (270b94 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 270a80 │ │ │ │ @@ -123643,15 +123642,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #520 @ (adr r0, 270c94 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, pc, #360 @ (adr r0, 270bf8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, sp, #8 │ │ │ │ + add r4, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (270e68 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -123691,15 +123690,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 270aee │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 270b86 │ │ │ │ mov r0, r4 │ │ │ │ @@ -123727,15 +123726,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 270b42 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 265194 │ │ │ │ @@ -123811,15 +123810,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 26e130 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dfb8 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r4 │ │ │ │ bl 26e6c4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 270c98 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 270c98 │ │ │ │ @@ -123962,15 +123961,15 @@ │ │ │ │ bpl.w 270be0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (270e9c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 270be0 │ │ │ │ ldr r3, [pc, #100] @ (270ea0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270d62 │ │ │ │ ldr r3, [pc, #80] @ (270e98 ) │ │ │ │ @@ -123980,47 +123979,47 @@ │ │ │ │ bpl.n 270d62 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (270ea4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 270d62 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 270e72 │ │ │ │ @ instruction: 0xffff9d0e │ │ │ │ lsls r5, r4, #1 │ │ │ │ bne.n 270e8a │ │ │ │ vmla.i , , d4[0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #464] @ (271070 ) │ │ │ │ + ldr r0, [pc, #656] @ (271130 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47fe │ │ │ │ + ldr r0, [pc, #184] @ (270f60 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2711a8 ) │ │ │ │ @@ -124092,23 +124091,23 @@ │ │ │ │ bne.n 270f5a │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 55e37c │ │ │ │ + bl 55e3ac │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271046 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 55e9a4 │ │ │ │ + bl 55e9d4 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2710a2 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 21df28 │ │ │ │ @@ -124127,15 +124126,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 26e6c4 │ │ │ │ ldr r3, [pc, #460] @ (2711b8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 55e9e0 │ │ │ │ + bl 55ea10 │ │ │ │ ldr r2, [pc, #448] @ (2711bc ) │ │ │ │ ldr r3, [pc, #432] @ (2711ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -124150,33 +124149,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271116 │ │ │ │ mov r0, r7 │ │ │ │ bl 2709c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55e9e0 │ │ │ │ + bl 55ea10 │ │ │ │ b.n 270ff8 │ │ │ │ ldr r3, [pc, #380] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2710e4 │ │ │ │ movs r6, #0 │ │ │ │ b.n 271028 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #352] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271148 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ b.n 271042 │ │ │ │ ldr r3, [pc, #332] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271042 │ │ │ │ ldr r3, [pc, #332] @ (2711c0 ) │ │ │ │ @@ -124194,25 +124193,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2711cc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2711d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271042 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #264] @ (2711b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 271176 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ b.n 271028 │ │ │ │ ldr r3, [pc, #276] @ (2711d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270fd4 │ │ │ │ ldr r3, [pc, #248] @ (2711c4 ) │ │ │ │ @@ -124220,15 +124219,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 270fd4 │ │ │ │ ldr r0, [pc, #256] @ (2711d8 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 270fd4 │ │ │ │ ldr r3, [pc, #216] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271042 │ │ │ │ ldr r3, [pc, #208] @ (2711c4 ) │ │ │ │ @@ -124241,15 +124240,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2711e0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2711e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271042 │ │ │ │ ldr r3, [pc, #168] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271028 │ │ │ │ ldr r3, [pc, #160] @ (2711c4 ) │ │ │ │ @@ -124262,15 +124261,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2711ec ) │ │ │ │ ldr r0, [pc, #184] @ (2711f0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271028 │ │ │ │ ldr r3, [pc, #116] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27105c │ │ │ │ ldr r3, [pc, #108] @ (2711c4 ) │ │ │ │ @@ -124281,15 +124280,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2711f4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2711f8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27105c │ │ │ │ ldr r3, [pc, #72] @ (2711c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2710b4 │ │ │ │ ldr r3, [pc, #64] @ (2711c4 ) │ │ │ │ @@ -124300,15 +124299,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2711fc ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (271200 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2710b4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124319,43 +124318,43 @@ │ │ │ │ bvc.n 271282 │ │ │ │ @ instruction: 0xffff9a9c │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, r1 │ │ │ │ + adds r0, r7, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r8, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r2, #31 │ │ │ │ + adds r4, r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, pc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + asrs r0, r2, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, lr │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, pc │ │ │ │ + mov r4, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, r8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, sp │ │ │ │ + cmp sl, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -124383,107 +124382,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2715d8 │ │ │ │ add r3, pc, #944 @ (adr r3, 271608 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr r3, [pc, #952] @ (271620 ) │ │ │ │ ldr r2, [pc, #952] @ (271624 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (271628 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr r1, [pc, #928] @ (27162c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #904] @ (271630 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #896] @ (271634 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #884] @ (271638 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #876] @ (27163c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #864] @ (271640 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #852] @ (271644 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #840] @ (271648 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #832] @ (27164c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #820] @ (271650 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #812] @ (271654 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r1, [pc, #800] @ (271658 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2714d8 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f790 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 556324 │ │ │ │ + bl 556354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27159a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 271540 │ │ │ │ @@ -124497,75 +124496,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c0d4 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 552144 │ │ │ │ + bl 552174 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2713d2 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 26b3d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2713f4 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 670d54 │ │ │ │ + bl 670d84 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 271414 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 26b640 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 271414 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 676ab0 │ │ │ │ + bl 676ae0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 670d18 │ │ │ │ + bl 670d48 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26b060 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr r2, [pc, #536] @ (271660 ) │ │ │ │ ldr r0, [pc, #536] @ (271664 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -124620,15 +124619,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f790 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 556324 │ │ │ │ + bl 556354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27137e │ │ │ │ blx 21c754 │ │ │ │ b.n 27137e │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -124638,34 +124637,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 25f790 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 556324 │ │ │ │ + bl 556354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2715ca │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (27166c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ b.n 2713a6 │ │ │ │ ldr r2, [pc, #280] @ (271670 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ b.n 2713a6 │ │ │ │ ldr r1, [pc, #264] @ (271674 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r4 │ │ │ │ @@ -124714,81 +124713,81 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 271254 │ │ │ │ ldr r0, [pc, #148] @ (27168c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271254 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 271682 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #8 @ (adr r4, 27162c ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 2716ec ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, r3 │ │ │ │ + cmp ip, r9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r3 │ │ │ │ + cmp lr, r9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, r4 │ │ │ │ + cmp ip, sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r8, r7 │ │ │ │ + cmp r8, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp lr, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp ip, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, sp │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r4, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r8 │ │ │ │ + add r8, lr │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ @ instruction: 0xffff95e8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vsli.32 q9, q8, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bics r2, r5 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2715de │ │ │ │ vmls.i , , d24[0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [pc, #272] @ (271798 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r0 │ │ │ │ + tst r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (27170c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -124801,56 +124800,56 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 271706 │ │ │ │ ldr r1, [pc, #76] @ (271718 ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r1, [pc, #72] @ (27171c ) │ │ │ │ ldr r2, [pc, #76] @ (271720 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (271724 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ - bl 556874 │ │ │ │ + bl 5568a4 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 271204 │ │ │ │ ldr r1, [pc, #32] @ (271728 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2716cc │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6], {68} @ 0x44 │ │ │ │ - stc2 0, cr0, [r2], {68} @ 0x44 │ │ │ │ - negs r6, r5 │ │ │ │ + stc2l 0, cr0, [r6], {68} @ 0x44 │ │ │ │ + ldc2 0, cr0, [r2], #272 @ 0x110 │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, r6, cr4 │ │ │ │ - stc2l 0, cr0, [ip], #-272 @ 0xfffffef0 │ │ │ │ - tst r0, r4 │ │ │ │ + stc2 0, cr0, [r6], {68} @ 0x44 │ │ │ │ + ldc2 0, cr0, [ip], {68} @ 0x44 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027172c : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -124898,15 +124897,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6ac5f4 │ │ │ │ + bl 6ac624 │ │ │ │ cbnz r0, 2717ec │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r4 │ │ │ │ bl 26e6c4 │ │ │ │ @@ -124929,21 +124928,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #84] @ (27184c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27180c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r4 │ │ │ │ bl 2709c4 │ │ │ │ b.n 2717c4 │ │ │ │ ldr r3, [pc, #64] @ (271850 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -124956,15 +124955,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (271858 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (27185c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2717fe │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -124974,17 +124973,17 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3 │ │ │ │ + adcs r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r7, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (271a40 ) │ │ │ │ @@ -125054,15 +125053,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (271a60 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (271a64 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 26ddfc │ │ │ │ mov r0, r5 │ │ │ │ @@ -125152,15 +125151,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2718e6 │ │ │ │ ldr r0, [pc, #112] @ (271a78 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2718e6 │ │ │ │ ldr r3, [pc, #96] @ (271a7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125170,49 +125169,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2719e0 │ │ │ │ ldr r0, [pc, #80] @ (271a80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2719e0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r6, r6 │ │ │ │ + lsrs r6, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r7, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsrs r0, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r6, #34 @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ vsri.32 d20, d24, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #146 @ 0x92 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #192 @ 0xc0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (271d00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -125316,15 +125315,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 271ac4 │ │ │ │ ldr r0, [pc, #388] @ (271d20 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271ac4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26ddfc │ │ │ │ @@ -125401,15 +125400,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (271d30 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (271d34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271ac4 │ │ │ │ ldr r3, [pc, #208] @ (271d38 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 271b7a │ │ │ │ ldr r3, [pc, #168] @ (271d1c ) │ │ │ │ @@ -125417,20 +125416,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 271b7a │ │ │ │ ldr r0, [pc, #188] @ (271d3c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 271b7a │ │ │ │ ldr r0, [pc, #176] @ (271d40 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 271c30 │ │ │ │ add r1, pc, #8 @ (adr r1, 271cac ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -125468,31 +125467,31 @@ │ │ │ │ ldrh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vrshr.u64 d21, d0, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #46 @ 0x2e │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r5, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00271d44 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -125626,15 +125625,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2642f8 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #180 @ 0xb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x271ed2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00271ed4 : │ │ │ │ @@ -125710,15 +125709,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 271f12 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ bl 27d104 │ │ │ │ ldr r2, [pc, #132] @ (272034 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 25f408 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -125753,15 +125752,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (272048 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 271f8a │ │ │ │ ldr r0, [pc, #60] @ (27204c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 271f8a │ │ │ │ nop │ │ │ │ b.n 271a34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r2, [r5, #28] │ │ │ │ @@ -125773,23 +125772,23 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - @ instruction: 0xffff3a5e │ │ │ │ + vtbl.8 d19, {d31-: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -125825,24 +125824,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2720c4 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 272088 │ │ │ │ ldr r0, [pc, #24] @ (2720d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 608240 │ │ │ │ + bl 608270 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ b.n 2727fc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #198 @ 0xc6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002720dc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -125905,17 +125904,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2721a8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 272196 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5580dc │ │ │ │ + bl 55810c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -125935,25 +125934,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2721e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2721a8 │ │ │ │ nop │ │ │ │ b.n 2726e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r6, #188 @ 0xbc │ │ │ │ + movs r6, #236 @ 0xec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r2, #180 @ 0xb4 │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002721e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -125985,94 +125984,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27222e │ │ │ │ ldr.w r0, [pc, #2364] @ 272b88 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 692f58 │ │ │ │ + bl 692f88 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 27244a │ │ │ │ ldr.w r1, [pc, #2340] @ 272b8c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 272b90 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 272b94 │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldr.w r1, [pc, #2328] @ 272b98 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldr.w r1, [pc, #2252] @ 272b9c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2728be │ │ │ │ ldr.w r1, [pc, #2232] @ 272ba0 │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27247a │ │ │ │ ldr.w r1, [pc, #2220] @ 272ba4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ cbz r0, 27230e │ │ │ │ movs r0, #1 │ │ │ │ - bl 56423c │ │ │ │ + bl 56426c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27293e │ │ │ │ ldr.w r2, [pc, #2200] @ 272ba8 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 692910 │ │ │ │ + bl 692940 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 272374 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -126092,15 +126091,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 692924 │ │ │ │ + bl 692954 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27233c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 272392 │ │ │ │ @@ -126110,15 +126109,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 272bac │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 692910 │ │ │ │ + bl 692940 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 272406 │ │ │ │ @@ -126150,37 +126149,37 @@ │ │ │ │ bne.w 2729b6 │ │ │ │ movs r0, #8 │ │ │ │ blx 21c0d4 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 692924 │ │ │ │ + bl 692954 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2723ba │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 27247e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 692f58 │ │ │ │ + bl 692f88 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 272258 │ │ │ │ ldr.w r3, [pc, #1924] @ 272bb0 │ │ │ │ ldr.w r2, [pc, #1924] @ 272bb4 │ │ │ │ ldr.w r1, [pc, #1924] @ 272bb8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r2, [pc, #1904] @ 272bbc │ │ │ │ ldr.w r3, [pc, #1844] @ 272b84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126195,39 +126194,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 272bc0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27287a │ │ │ │ ldr.w r1, [pc, #1840] @ 272bc4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ cbz r0, 2724fc │ │ │ │ ldr.w r3, [pc, #1828] @ 272bc8 │ │ │ │ ldr.w r2, [pc, #1828] @ 272bcc │ │ │ │ ldr.w r1, [pc, #1828] @ 272bd0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cbz r7, 2724d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27244a │ │ │ │ ldr.w r2, [pc, #1788] @ 272bd4 │ │ │ │ ldr.w r3, [pc, #1704] @ 272b84 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126235,98 +126234,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2728ee │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 65ed64 │ │ │ │ + b.w 65ed94 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 560504 │ │ │ │ + bl 560534 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2724c2 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 55e36c │ │ │ │ + bl 55e39c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272998 │ │ │ │ ldr.w r1, [pc, #1716] @ 272bd8 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 272bdc │ │ │ │ add r1, pc │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldr.w r1, [pc, #1708] @ 272be0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ ldr.w r1, [pc, #1692] @ 272be4 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 27259c │ │ │ │ - bl 549248 │ │ │ │ + bl 549278 │ │ │ │ mov r1, r5 │ │ │ │ - bl 54901c │ │ │ │ + bl 54904c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2729ce │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2729ee │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5610d0 │ │ │ │ + bl 561100 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2724c2 │ │ │ │ ldr.w r1, [pc, #1608] @ 272be8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2725ba │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 272a0e │ │ │ │ ldr.w r1, [pc, #1584] @ 272bec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 27297a │ │ │ │ ldr.w r1, [pc, #1556] @ 272bf0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272908 │ │ │ │ ldr.w r1, [pc, #1540] @ 272bf4 │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -126346,37 +126345,37 @@ │ │ │ │ bne.w 272aee │ │ │ │ ldr.w r1, [pc, #1496] @ 272c00 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ ldr.w r1, [pc, #1484] @ 272c04 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldr.w r1, [pc, #1468] @ 272c08 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 272c0c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 272688 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -126426,35 +126425,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272a3a │ │ │ │ ldr.w r1, [pc, #1280] @ 272c14 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3c0f00 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2724c2 │ │ │ │ ldr.w r1, [pc, #1248] @ 272c18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a52 │ │ │ │ ldr.w r1, [pc, #1232] @ 272c1c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2601ec │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -126484,100 +126483,100 @@ │ │ │ │ beq.w 272a5a │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272b20 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 272b58 │ │ │ │ - bl 552154 │ │ │ │ + bl 552184 │ │ │ │ ldr.w r3, [pc, #1116] @ 272c20 │ │ │ │ ldr.w r2, [pc, #1116] @ 272c24 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 272c28 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1096] @ 272c2c │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 55230c │ │ │ │ + bl 55233c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272b4a │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 271204 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr.w r1, [pc, #1052] @ 272c30 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ cbz r0, 272856 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 272856 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 272856 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 272a76 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 27284a │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (272c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 608240 │ │ │ │ + bl 608270 │ │ │ │ mov r0, r4 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ cbz r7, 272856 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ ldr r2, [pc, #992] @ (272c38 ) │ │ │ │ ldr r3, [pc, #808] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2724f0 │ │ │ │ b.n 2728ee │ │ │ │ ldr r0, [pc, #972] @ (272c3c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 692f58 │ │ │ │ + bl 692f88 │ │ │ │ b.n 272428 │ │ │ │ ldr r1, [pc, #964] @ (272c40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692a54 │ │ │ │ + bl 692a84 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 272510 │ │ │ │ b.n 272520 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2728f2 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ ldr r2, [pc, #932] @ (272c44 ) │ │ │ │ ldr r3, [pc, #736] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126589,20 +126588,20 @@ │ │ │ │ b.w 26bb94 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 27247e │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272896 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27289e │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ ldr r2, [pc, #876] @ (272c48 ) │ │ │ │ ldr r3, [pc, #676] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126635,64 +126634,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (272c58 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2726fe │ │ │ │ ldr r3, [pc, #796] @ (272c5c ) │ │ │ │ ldr r2, [pc, #796] @ (272c60 ) │ │ │ │ ldr r1, [pc, #800] @ (272c64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #780] @ (272c68 ) │ │ │ │ ldr r3, [pc, #548] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2728b2 │ │ │ │ b.n 2728ee │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 692f58 │ │ │ │ + bl 692f88 │ │ │ │ b.n 272428 │ │ │ │ ldr r3, [pc, #752] @ (272c6c ) │ │ │ │ ldr r2, [pc, #752] @ (272c70 ) │ │ │ │ ldr r1, [pc, #756] @ (272c74 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #732] @ (272c78 ) │ │ │ │ ldr r2, [pc, #736] @ (272c7c ) │ │ │ │ ldr r1, [pc, #736] @ (272c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21e758 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2723fa │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -126707,40 +126706,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (272c8c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #672] @ (272c90 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (272c94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (272c98 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #652] @ (272c9c ) │ │ │ │ ldr r2, [pc, #652] @ (272ca0 ) │ │ │ │ ldr r1, [pc, #656] @ (272ca4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27e518 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 272706 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r0, [pc, #620] @ (272ca8 ) │ │ │ │ @@ -126761,30 +126760,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26b814 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 272b0c │ │ │ │ ldr r1, [pc, #576] @ (272cac ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ cbnz r0, 272a7e │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272850 │ │ │ │ b.n 272856 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 272a76 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 272826 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 272850 │ │ │ │ b.n 272856 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2724c2 │ │ │ │ ldr r3, [pc, #432] @ (272c50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2726d0 │ │ │ │ ldr r3, [pc, #424] @ (272c54 ) │ │ │ │ @@ -126795,15 +126794,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (272cb0 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2726d0 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 27244a │ │ │ │ ldr r2, [pc, #480] @ (272cb4 ) │ │ │ │ ldr r3, [pc, #172] @ (272b84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126821,230 +126820,230 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2724c2 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2724d6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ b.n 2724d6 │ │ │ │ ldr r3, [pc, #416] @ (272cc4 ) │ │ │ │ ldr r2, [pc, #420] @ (272cc8 ) │ │ │ │ ldr r1, [pc, #420] @ (272ccc ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed64 │ │ │ │ + bl 65ed94 │ │ │ │ b.n 2724d6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ mov r0, r4 │ │ │ │ bl 26bb94 │ │ │ │ b.n 2724d6 │ │ │ │ ldr r3, [pc, #372] @ (272cd0 ) │ │ │ │ ldr r2, [pc, #376] @ (272cd4 ) │ │ │ │ ldr r1, [pc, #376] @ (272cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 272b50 │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 272f58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r4, [r0, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 272ed4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r3, #10 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #110 @ 0x6e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrd r0, r0, [r4, #304]! @ 0x130 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + bic.w r0, r4, ip, lsl #1 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r2, sp, #656 @ 0x290 │ │ │ │ + add r2, sp, #848 @ 0x350 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + subs r0, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #544 @ 0x220 │ │ │ │ + add r2, sp, #736 @ 0x2e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #64 @ 0x40 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #784] @ 0x310 │ │ │ │ + str r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 272d58 │ │ │ │ + b.n 272db8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #144 @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #88 @ 0x58 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #254 @ 0xfe │ │ │ │ + adds r6, #46 @ 0x2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r6, r0] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r4, #52] @ 0x34 │ │ │ │ + ldrh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sbc.w r0, r6, r4, lsl #1 │ │ │ │ - sbcs.w r0, r8, r4, lsl #1 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + @ instruction: 0xeb960044 │ │ │ │ + sub.w r0, r8, r4, lsl #1 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 272500 │ │ │ │ + b.n 272560 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #66 @ 0x42 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r6, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ blt.n 272b44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r6, [r6, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r2, [r7, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r2, [r4, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r4, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r3, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r7, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r6, r3 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r2, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - vsubl.u q15, d15, d14 │ │ │ │ + vrshr.u32 d30, d30, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r2, [r0, #31] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r7, #26] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #244 @ 0xf4 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #236 @ 0xec │ │ │ │ + adds r2, #28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r7, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127064,78 +127063,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272d02 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 552288 │ │ │ │ + bl 5522b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 272d62 │ │ │ │ ldr r3, [pc, #80] @ (272d78 ) │ │ │ │ ldr r2, [pc, #80] @ (272d7c ) │ │ │ │ ldr r1, [pc, #84] @ (272d80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #68] @ (272d84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 271204 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 546bdc │ │ │ │ + b.w 546c0c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 272d1a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ bvc.n 272d78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r0, #10] │ │ │ │ + ldrh r4, [r6, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 272994 │ │ │ │ + b.n 2729f4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2729bc │ │ │ │ + b.n 272a1c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272d88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (272de8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 6914b4 │ │ │ │ + bl 6914e4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 272dcc │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 272dcc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 693514 │ │ │ │ + bl 693544 │ │ │ │ cbz r0, 272de2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127149,17 +127148,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 272dae │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ - add r0, pc, #32 @ (adr r0, 272e0c ) │ │ │ │ + add r0, pc, #224 @ (adr r0, 272ecc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 272eec │ │ │ │ + bcc.n 272d4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00272df0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -127172,15 +127171,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (272ecc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 693280 │ │ │ │ + bl 6932b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 272e68 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 271ed4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -127207,15 +127206,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (272ed4 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (272ed8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6914b4 │ │ │ │ + bl 6914e4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 21e9a0 │ │ │ │ ldr r3, [pc, #92] @ (272edc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -127229,38 +127228,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 21c154 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 692f58 │ │ │ │ + bl 692f88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 272e8e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 693284 │ │ │ │ + bl 6932b4 │ │ │ │ b.n 272e24 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 272e40 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r1, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #17] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00272ee0 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 21c0d0 │ │ │ │ @@ -127299,15 +127298,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 26e54c │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -127363,15 +127362,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -127437,21 +127436,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2730aa │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r5, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (273410 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002730f4 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 273126 │ │ │ │ push {lr} │ │ │ │ @@ -127462,17 +127461,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21e4c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a3454 │ │ │ │ + b.w 6a3484 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 6a3454 │ │ │ │ + b.w 6a3484 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -128034,19 +128033,19 @@ │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r0, [r6, #27] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #70 @ 0x46 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -128575,19 +128574,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ strb r0, [r3, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r1, #158 @ 0x9e │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r1, #186 @ 0xba │ │ │ │ + movs r1, #234 @ 0xea │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273c84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -128706,15 +128705,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 5fddba │ │ │ │ + bl 5fddba │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -128845,28 +128844,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129192,15 +129191,15 @@ │ │ │ │ bl 2740fc │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 21eb98 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 21c210 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129220,15 +129219,15 @@ │ │ │ │ blx 21dd84 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 21eb98 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2650b0 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 21c210 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129282,15 +129281,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 273fc0 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 26ddfc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (27445c ) │ │ │ │ ldr r3, [pc, #108] @ (27443c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -129330,16 +129329,16 @@ │ │ │ │ b.n 2743ca │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r5, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb.w r0, [r4, #68] @ 0x44 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + ldrh.w r0, [r4, #68] @ 0x44 │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -129352,15 +129351,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 21c1a8 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 21cf10 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -129405,15 +129404,15 @@ │ │ │ │ blx 21c520 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27460a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -129441,15 +129440,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 273fc0 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26ddfc │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129512,21 +129511,21 @@ │ │ │ │ nop │ │ │ │ str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #31 │ │ │ │ + adds r6, r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (27495c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r4, r4, #30 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (274840 ) │ │ │ │ @@ -129660,15 +129659,15 @@ │ │ │ │ bgt.n 2746d6 │ │ │ │ cbz r5, 274810 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 274810 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129685,15 +129684,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2747f4 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ b.n 274812 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274848 ) │ │ │ │ ldr r3, [pc, #44] @ (274844 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -129849,15 +129848,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 274a18 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 274a18 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -129874,15 +129873,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2749fc │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ b.n 274a1a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274a50 ) │ │ │ │ ldr r3, [pc, #44] @ (274a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130003,15 +130002,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 274ace │ │ │ │ cbz r6, 274bbc │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 274bbc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130029,15 +130028,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 274b9c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ b.n 274bbe │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (274bf4 ) │ │ │ │ ldr r3, [pc, #44] @ (274bf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130065,15 +130064,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -130211,23 +130210,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 274c76 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r7, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (274ea8 ) │ │ │ │ @@ -130312,15 +130311,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 273dc0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 274e00 │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -130367,15 +130366,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 275052 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 21dea0 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 21de64 │ │ │ │ @@ -130448,15 +130447,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 273fc0 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 26ddfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (275080 ) │ │ │ │ ldr r3, [pc, #68] @ (275070 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -130685,15 +130684,15 @@ │ │ │ │ b.n 275184 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r3, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ ldr r2, [r3, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -131228,15 +131227,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2757f8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r4, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r0, [r1, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -131270,15 +131269,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 26e130 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -131330,15 +131329,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (275bc4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 275b30 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -131528,17 +131527,17 @@ │ │ │ │ b.n 275a56 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r6, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2752bc │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 27600c │ │ │ │ ldr.w r3, [pc, #1064] @ 276010 │ │ │ │ @@ -131649,15 +131648,15 @@ │ │ │ │ bl 26e690 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2761a8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -131757,15 +131756,15 @@ │ │ │ │ blx 21e9a0 │ │ │ │ ldr r3, [pc, #456] @ (276008 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (276024 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 68b210 │ │ │ │ + bl 68b240 │ │ │ │ b.n 2758e2 │ │ │ │ mov r3, r4 │ │ │ │ b.n 275a92 │ │ │ │ mov r2, r4 │ │ │ │ b.n 275a08 │ │ │ │ mov r2, r4 │ │ │ │ b.n 275b6a │ │ │ │ @@ -131931,28 +131930,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #696] @ (2762c8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [pc, #208] @ (2760ec ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 2762a2 │ │ │ │ vtbl.8 d20, {d15-d18}, d16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx 21dfcc │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -132038,15 +132037,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 275da0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -132234,15 +132233,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2763da │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -132301,15 +132300,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r5, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -132361,15 +132360,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132684,15 +132683,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 26e130 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -133045,17 +133044,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26cca4 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 276b5c │ │ │ │ b.n 2765b0 │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strb r6, [r6, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00276b84 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 276404 │ │ │ │ nop │ │ │ │ @@ -133079,24 +133078,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 276bc2 │ │ │ │ blx 21e4c0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 276bb8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a3454 │ │ │ │ + b.w 6a3484 │ │ │ │ │ │ │ │ 00276bf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133370,23 +133369,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -133496,15 +133495,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 276f7e │ │ │ │ - ldr r4, [pc, #280] @ (277114 ) │ │ │ │ + ldr r4, [pc, #472] @ (2771d4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -133809,22 +133808,22 @@ │ │ │ │ nop │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #800] @ (277664 ) │ │ │ │ + ldr r1, [pc, #992] @ (277724 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #198 @ 0xc6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #952] @ (277704 ) │ │ │ │ + ldr r1, [pc, #120] @ (2773c4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adcs.w r0, r8, r4, lsl #1 │ │ │ │ - sbc.w r0, ip, r4, lsl #1 │ │ │ │ + @ instruction: 0xeb880044 │ │ │ │ + @ instruction: 0xeb9c0044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r0 │ │ │ │ @@ -134041,23 +134040,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2776c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 277670 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -134101,15 +134100,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2776c0 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2775e2 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 277646 │ │ │ │ @@ -134890,25 +134889,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r7, #94 @ 0x5e │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #88 @ 0x58 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r5, #48 @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r5, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r5, #124 @ 0x7c │ │ │ │ + subs r5, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 277eec │ │ │ │ lsls r4, r0, #1 │ │ │ │ - svc 250 @ 0xfa │ │ │ │ + b.n 277f18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135241,23 +135240,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #176 @ 0xb0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r2, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 2782e8 │ │ │ │ + bgt.n 278348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 278314 │ │ │ │ + bgt.n 278174 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135590,23 +135589,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r0, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r6, #34 @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #64 @ 0x40 │ │ │ │ + adds r6, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bhi.n 27854c │ │ │ │ + bhi.n 2785ac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 278578 │ │ │ │ + bhi.n 2785d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -136328,25 +136327,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ movs r0, #102 @ 0x66 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r7, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r0, r1, #0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #132 @ 0x84 │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 278d94 │ │ │ │ + bne.n 278df4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 278dc0 │ │ │ │ + bne.n 278e20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -136679,23 +136678,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r7, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r1, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -137028,23 +137027,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ adds r0, r3, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r5, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -137761,25 +137760,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r6, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #36 @ 0x24 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r6, r5, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r2, r7, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138496,25 +138495,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r4, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r4 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r2, r4, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r6, r5, #27 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r0, 27a530 │ │ │ │ + cbnz r0, 27a53c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r4, 27a538 │ │ │ │ + cbnz r4, 27a544 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139233,23 +139232,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ vhadd.u16 q0, q0, q10 │ │ │ │ cdp2 0, 13, cr0, cr12, cr4, {3} │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r2, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 27ad3e │ │ │ │ + cbz r6, 27ad4a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r0, 27ad48 │ │ │ │ + cbz r0, 27ad54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139967,23 +139966,23 @@ │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r6, #-400] @ 0xfffffe70 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xf6fc0064 │ │ │ │ movt r0, #34916 @ 0x8864 │ │ │ │ - lsls r0, r2, #28 │ │ │ │ + lsls r0, r0, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -140004,15 +140003,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 27b89c │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -140093,15 +140092,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 27b6cc │ │ │ │ ldr.w r3, [pc, #1660] @ 27bd08 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -140123,15 +140122,15 @@ │ │ │ │ blx 21d848 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27bcee │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -140747,21 +140746,21 @@ │ │ │ │ blx 21be04 │ │ │ │ b.n 27bce8 │ │ │ │ @ instruction: 0xf53a0064 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #40 @ (adr r7, 27bd3c ) │ │ │ │ + add r7, pc, #232 @ (adr r7, 27bdfc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (27c038 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #856 @ (adr r1, 27c074 ) │ │ │ │ + add r2, pc, #24 @ (adr r2, 27bd34 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #784 @ (adr r0, 27c030 ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 27c0f0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027bd20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -140811,20 +140810,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 27bdae │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 21e4c0 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a3454 │ │ │ │ + b.w 6a3484 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (27bec8 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -140892,15 +140891,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (27bedc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 27be90 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 27be38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -140921,34 +140920,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (27bee8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (27beec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27bdf8 │ │ │ │ ldc 0, cr0, [r4], #400 @ 0x190 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #352 @ (adr r0, 27c040 ) │ │ │ │ + add r0, pc, #544 @ (adr r0, 27c100 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #456 @ (adr r0, 27c0b4 ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 27c174 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (27c104 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -141011,55 +141010,55 @@ │ │ │ │ bne.n 27c00c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 553854 │ │ │ │ + bl 553884 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27c068 │ │ │ │ ldr r2, [pc, #356] @ (27c118 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (27c11c ) │ │ │ │ ldr r7, [pc, #360] @ (27c120 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #344] @ (27c124 ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c0b2 │ │ │ │ mov r0, sl │ │ │ │ - bl 553bb4 │ │ │ │ + bl 553be4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (27c128 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 553a8c │ │ │ │ + bl 553abc │ │ │ │ b.n 27bf4e │ │ │ │ blx 21c754 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 27bf92 │ │ │ │ ldr r3, [pc, #276] @ (27c12c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -141090,33 +141089,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (27c13c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (27c140 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27bf3a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c0d8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ b.n 27bf4e │ │ │ │ ldr r0, [pc, #184] @ (27c144 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 27bf7a │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141134,15 +141133,15 @@ │ │ │ │ bpl.n 27bfee │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (27c14c ) │ │ │ │ ldr r0, [pc, #132] @ (27c150 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27bfee │ │ │ │ ldr r3, [pc, #88] @ (27c134 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c07a │ │ │ │ ldr r3, [pc, #76] @ (27c130 ) │ │ │ │ @@ -141153,57 +141152,57 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (27c154 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (27c158 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c07a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xeb900064 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb860064 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, r6, r4, asr #1 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + add r0, pc, #184 @ (adr r0, 27c1e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #8] │ │ │ │ + ldr r0, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #656] @ 0x290 │ │ │ │ + str r6, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (27c2cc ) │ │ │ │ @@ -141215,28 +141214,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (27c2d4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 558624 │ │ │ │ + bl 558654 │ │ │ │ cbnz r0, 27c1cc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27c1c6 │ │ │ │ ldr r2, [pc, #324] @ (27c2d8 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 27c238 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -141245,24 +141244,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 21c754 │ │ │ │ b.n 27c192 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #256] @ (27c2dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27c270 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ ldr r2, [pc, #236] @ (27c2e0 ) │ │ │ │ ldr r3, [pc, #224] @ (27c2d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141324,15 +141323,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (27c2f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (27c2f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c1e4 │ │ │ │ ldr r3, [pc, #76] @ (27c2e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c240 │ │ │ │ ldr r3, [pc, #72] @ (27c2ec ) │ │ │ │ @@ -141345,41 +141344,41 @@ │ │ │ │ ldr r0, [pc, #76] @ (27c300 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c240 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmdb r6!, {r2, r5, r6} │ │ │ │ ldmdb ip, {r2, r5, r6} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ stmia.w r4!, {r2, r5, r6} │ │ │ │ - mrc2 0, 7, r0, cr2, cr4, {2} │ │ │ │ + vqadd.u32 q0, q1, q2 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r4, #96] @ 0x60 │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027c304 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141409,26 +141408,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 558624 │ │ │ │ + bl 558654 │ │ │ │ cbnz r0, 27c3b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27c3aa │ │ │ │ ldr r2, [pc, #92] @ (27c3cc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (27c3d0 ) │ │ │ │ ldr r3, [pc, #64] @ (27c3c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -141444,15 +141443,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c754 │ │ │ │ b.n 27c36e │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ b.n 27c382 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27c258 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141474,20 +141473,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (27c470 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 558624 │ │ │ │ + bl 558654 │ │ │ │ cbz r0, 27c43a │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ ldr r2, [pc, #96] @ (27c474 ) │ │ │ │ ldr r3, [pc, #88] @ (27c470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141509,15 +141508,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 27c412 │ │ │ │ blx 21c754 │ │ │ │ b.n 27c444 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 27c1c8 │ │ │ │ @@ -141543,49 +141542,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27c528 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 27c50c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 555bbc │ │ │ │ + bl 555bec │ │ │ │ ldr r6, [pc, #176] @ (27c55c ) │ │ │ │ ldr r2, [pc, #180] @ (27c560 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (27c564 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #164] @ (27c568 ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (27c56c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27c532 │ │ │ │ ldr r1, [pc, #132] @ (27c570 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 555c94 │ │ │ │ + bl 555cc4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141616,35 +141615,35 @@ │ │ │ │ bpl.n 27c4e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (27c57c ) │ │ │ │ ldr r0, [pc, #52] @ (27c580 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c4e8 │ │ │ │ b.n 27c160 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldc2l 0, cr0, [r4], {84} @ 0x54 │ │ │ │ - ldr r6, [pc, #536] @ (27c77c ) │ │ │ │ + stc2 0, cr0, [r4, #-336] @ 0xfffffeb0 │ │ │ │ + ldr r6, [pc, #728] @ (27c83c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #616] @ (27c7d0 ) │ │ │ │ + ldr r6, [pc, #808] @ (27c890 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #544] @ 0x220 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, lr} │ │ │ │ + push {r1, r2, r6, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027c584 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -141670,58 +141669,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 553854 │ │ │ │ + bl 553884 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27c668 │ │ │ │ ldr r2, [pc, #208] @ (27c6b4 ) │ │ │ │ ldr r1, [pc, #212] @ (27c6b8 ) │ │ │ │ ldr r3, [pc, #212] @ (27c6bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #196] @ (27c6c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 555f10 │ │ │ │ + bl 555f40 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #168] @ (27c6c4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27c67e │ │ │ │ mov r0, r5 │ │ │ │ - bl 553bb4 │ │ │ │ + bl 553be4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (27c6c8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 553a8c │ │ │ │ + bl 553abc │ │ │ │ ldr r2, [pc, #140] @ (27c6cc ) │ │ │ │ ldr r3, [pc, #104] @ (27c6ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141732,15 +141731,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r4 │ │ │ │ bl 26dce0 │ │ │ │ b.n 27c63e │ │ │ │ blx 21c754 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 27c5b8 │ │ │ │ ldr r3, [pc, #80] @ (27c6d0 ) │ │ │ │ @@ -141755,42 +141754,42 @@ │ │ │ │ bpl.n 27c622 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (27c6d8 ) │ │ │ │ ldr r0, [pc, #68] @ (27c6dc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c622 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ b.n 27c09c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27c090 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [pc, #328] @ (27c800 ) │ │ │ │ + ldr r5, [pc, #520] @ (27c8c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #416] @ (27c85c ) │ │ │ │ + ldr r5, [pc, #608] @ (27c91c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfb980054 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + @ instruction: 0xfbc80054 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ b.n 27bf7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -141850,15 +141849,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c76c │ │ │ │ ldr.w r4, [pc, #1152] @ 27cc14 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27cce6 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -141884,15 +141883,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27c87c │ │ │ │ ldr.w r1, [pc, #1064] @ 27cc1c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 27cc20 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -141904,17 +141903,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (27cc24 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r5 │ │ │ │ - bl 68ace8 │ │ │ │ + bl 68ad18 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (27cc28 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (27cbfc ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -141931,36 +141930,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6a3434 │ │ │ │ + bl 6a3464 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27cc58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (27cc2c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (27cc30 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6a32a0 │ │ │ │ + bl 6a32d0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 27cbf0 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -142080,15 +142079,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (27cc40 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27c9a8 │ │ │ │ mov r7, r3 │ │ │ │ b.n 27c790 │ │ │ │ ldr.w lr, [pc, #512] @ 27cc44 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -142101,15 +142100,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (27cc48 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -142146,21 +142145,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 27c804 │ │ │ │ mov r5, sl │ │ │ │ @@ -142176,15 +142175,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 27cc50 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -142203,41 +142202,41 @@ │ │ │ │ cbz r3, 27cbca │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a3618 │ │ │ │ + bl 6a3648 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 69cd08 │ │ │ │ + bl 69cd38 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (27cc54 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ b.n 27c804 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a344c │ │ │ │ + bl 6a347c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6a3454 │ │ │ │ + bl 6a3484 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 27cbb6 │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 27cc6a │ │ │ │ @@ -142246,62 +142245,62 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27d2c8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #112] @ 0x70 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #64] @ 0x40 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r7, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #304] @ 0x130 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 27d0b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r1, #4] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 6a3550 │ │ │ │ + bl 6a3580 │ │ │ │ b.n 27c890 │ │ │ │ ldr.w ip, [pc, #140] @ 27cd00 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 27c990 │ │ │ │ ldr.w ip, [pc, #124] @ 27cd04 │ │ │ │ @@ -142312,15 +142311,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (27cd08 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 27c990 │ │ │ │ ldr r3, [pc, #84] @ (27cd0c ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 27cb2a │ │ │ │ @@ -142335,15 +142334,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 27cb34 │ │ │ │ ldr r0, [pc, #60] @ (27cd14 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27cb34 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27c846 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (27cd18 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (27cd1c ) │ │ │ │ @@ -142351,43 +142350,43 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - eors.w r0, r8, #13893632 @ 0xd40000 │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + @ instruction: 0xf4c80054 │ │ │ │ + str r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 68b4fc │ │ │ │ + bl 68b52c │ │ │ │ mov r0, r4 │ │ │ │ bl 27c6e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27cd36 │ │ │ │ ldr r5, [pc, #36] @ (27cd68 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 68ac60 │ │ │ │ + bl 68ac90 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142430,15 +142429,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -142453,20 +142452,20 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ble.n 27cdfc │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [pc, #96] @ (27ce5c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - usat r0, #20, r8, asr #1 │ │ │ │ - str r2, [sp, #568] @ 0x238 │ │ │ │ + @ instruction: 0xf3d80054 │ │ │ │ + str r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027ce10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142509,15 +142508,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (27cee4 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142536,36 +142535,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (27cef0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27ce3e │ │ │ │ nop │ │ │ │ bgt.n 27cf98 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bx pc │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bxns r9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r1, [sp, #1016] @ 0x3f8 │ │ │ │ + str r2, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027cef4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -142590,39 +142589,39 @@ │ │ │ │ cbz r2, 27cf3e │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 68ace8 │ │ │ │ + bl 68ad18 │ │ │ │ b.n 27cf44 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [pc, #36] @ (27cf6c ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (27cf70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ nop │ │ │ │ blt.n 27ce7c │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov ip, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov r6, lr │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027cf74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142643,19 +142642,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 27cfe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 27cfc0 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6a3434 │ │ │ │ + bl 6a3464 │ │ │ │ cbnz r0, 27d014 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a3618 │ │ │ │ + bl 6a3648 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -142663,53 +142662,53 @@ │ │ │ │ cbz r3, 27d002 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 27d002 │ │ │ │ ldr r1, [pc, #92] @ (27d048 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 26e6c4 │ │ │ │ ldr r1, [pc, #72] @ (27d04c ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 27d034 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27cfc0 │ │ │ │ ldr r2, [pc, #48] @ (27d050 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 27cfc0 │ │ │ │ blx 21c754 │ │ │ │ b.n 27d018 │ │ │ │ nop │ │ │ │ blt.n 27d058 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #6] │ │ │ │ + ldrb r0, [r7, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r7, #4] │ │ │ │ + ldrb r0, [r5, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ ... │ │ │ │ │ │ │ │ 0027d054 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -142760,34 +142759,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27d09e │ │ │ │ ldr r1, [pc, #48] @ (27d100 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 27cf74 │ │ │ │ nop │ │ │ │ bge.n 27d140 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, sl │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027d104 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -142803,45 +142802,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 21c0d4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 68abb0 │ │ │ │ + bl 68abe0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (27d180 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (27d184 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 68b228 │ │ │ │ + bl 68b258 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add sl, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (27d318 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -142936,15 +142935,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26ddfc │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r5 │ │ │ │ bl 26e6c4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #128] @ (27d330 ) │ │ │ │ ldr r3, [pc, #108] @ (27d31c ) │ │ │ │ add r2, pc │ │ │ │ @@ -142989,19 +142988,19 @@ │ │ │ │ b.n 27d218 │ │ │ │ bhi.n 27d30c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 27d2fc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #27] │ │ │ │ + strb r6, [r1, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvc.n 27d304 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bvc.n 27d2a4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143043,25 +143042,25 @@ │ │ │ │ bl 26e5b8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 27d390 │ │ │ │ ldr r1, [pc, #32] @ (27d3c0 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 26e6c4 │ │ │ │ bvc.n 27d44c │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (27d428 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143408,15 +143407,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 27d818 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 27d75c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ bmi.n 27d7d8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bcc.n 27d720 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bcc.n 27d6ac │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -143522,15 +143521,15 @@ │ │ │ │ bcs.n 27d83c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 27d80c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - @ instruction: 0xf59e004d │ │ │ │ + rsb r0, lr, #13434880 @ 0xcd0000 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bcs.n 27d768 │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143598,15 +143597,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 27d8d4 │ │ │ │ ldr r0, [pc, #48] @ (27d92c ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 27d8d4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bcs.n 27d95c │ │ │ │ lsls r4, r4, #1 │ │ │ │ bcs.n 27d94c │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -143616,15 +143615,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r5, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (27da2c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -143699,15 +143698,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 27d960 │ │ │ │ ldr r0, [pc, #76] @ (27da40 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27d960 │ │ │ │ ldr r3, [pc, #64] @ (27da44 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27d9cc │ │ │ │ ldr r3, [pc, #48] @ (27da3c ) │ │ │ │ @@ -143718,34 +143717,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (27da48 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (27da4c ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27d9cc │ │ │ │ nop │ │ │ │ bne.n 27dabc │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #4] │ │ │ │ + ldrh r0, [r6, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + ldrh r6, [r1, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r2, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (27db18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143800,15 +143799,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (27db34 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27da9e │ │ │ │ ldr r3, [pc, #60] @ (27db24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27da9e │ │ │ │ ldr r3, [pc, #52] @ (27db28 ) │ │ │ │ @@ -143822,36 +143821,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (27db40 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27da9e │ │ │ │ beq.n 27db80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #24] @ (27db48 ) │ │ │ │ + ldr r6, [pc, #216] @ (27dc08 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r4, #16] │ │ │ │ + ldrb r6, [r2, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #848] @ (27de8c ) │ │ │ │ + ldr r6, [pc, #16] @ (27db4c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r4, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -143885,15 +143884,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27dbf4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 27dbc8 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 564a60 │ │ │ │ + bl 564a90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27dc7c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dc5a │ │ │ │ @@ -143924,15 +143923,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 27dc28 │ │ │ │ ldr r0, [pc, #344] @ (27dd60 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27dcd8 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 27dbb2 │ │ │ │ @@ -143951,15 +143950,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 27dbc8 │ │ │ │ ldr r0, [pc, #280] @ (27dd68 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27dbc8 │ │ │ │ ldr r3, [pc, #264] @ (27dd64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dbc6 │ │ │ │ ldr r3, [pc, #244] @ (27dd5c ) │ │ │ │ @@ -143967,24 +143966,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27dbc6 │ │ │ │ ldr r0, [pc, #252] @ (27dd6c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27dbc6 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dd18 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 27dbc8 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 21d230 │ │ │ │ ldr r3, [pc, #168] @ (27dd50 ) │ │ │ │ @@ -144006,15 +144005,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (27dd74 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (27dd78 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27dc92 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27dc38 │ │ │ │ b.n 27dbc8 │ │ │ │ ldr r3, [pc, #108] @ (27dd50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -144036,15 +144035,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (27dd80 ) │ │ │ │ ldr r0, [pc, #124] @ (27dd84 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27dc92 │ │ │ │ ldr r3, [pc, #84] @ (27dd70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dc8c │ │ │ │ ldr r3, [pc, #56] @ (27dd5c ) │ │ │ │ @@ -144055,15 +144054,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (27dd88 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (27dd8c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27dc8c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r3, r5} │ │ │ │ @@ -144072,37 +144071,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r6, #8] │ │ │ │ + ldrb r4, [r4, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #840] @ (27e0c8 ) │ │ │ │ + ldr r4, [pc, #8] @ (27dd88 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r1, #7] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144225,15 +144224,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (27e044 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27ddf8 │ │ │ │ ldr r3, [pc, #364] @ (27e048 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27de54 │ │ │ │ ldr r3, [pc, #348] @ (27e040 ) │ │ │ │ @@ -144241,15 +144240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27de54 │ │ │ │ ldr r0, [pc, #348] @ (27e04c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27de54 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 27df2c │ │ │ │ ldr r3, [pc, #332] @ (27e050 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27df2c │ │ │ │ @@ -144263,15 +144262,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (27e058 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (27e05c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ ldr r1, [pc, #288] @ (27e060 ) │ │ │ │ @@ -144315,15 +144314,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (27e06c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27df6c │ │ │ │ ldr r3, [pc, #116] @ (27e030 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27dff2 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 27df6c │ │ │ │ @@ -144340,15 +144339,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (27e070 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (27e074 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27df6c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (27e050 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27dfc0 │ │ │ │ @@ -144363,15 +144362,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (27e07c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (27e080 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27df6c │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -144381,45 +144380,45 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #832] @ (27e380 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #3] │ │ │ │ + ldrb r0, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #760] @ (27e350 ) │ │ │ │ + ldr r1, [pc, #952] @ (27e410 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r1, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r3, #31] │ │ │ │ + ldrb r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #208] @ (27e138 ) │ │ │ │ + ldr r1, [pc, #400] @ (27e1f8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r2, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (27e120 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144475,30 +144474,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (27e13c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e0e2 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blxns r9 │ │ │ │ + blxns pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r5, #23] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144623,15 +144622,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (27e41c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e1a4 │ │ │ │ ldr r3, [pc, #388] @ (27e420 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e200 │ │ │ │ ldr r3, [pc, #368] @ (27e418 ) │ │ │ │ @@ -144639,15 +144638,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27e200 │ │ │ │ ldr r0, [pc, #368] @ (27e424 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e200 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 27e2f4 │ │ │ │ ldr r3, [pc, #352] @ (27e428 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27e2f4 │ │ │ │ @@ -144661,15 +144660,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (27e430 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (27e434 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 26e5b8 │ │ │ │ ldr r1, [pc, #304] @ (27e438 ) │ │ │ │ @@ -144713,15 +144712,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (27e444 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e334 │ │ │ │ ldr r3, [pc, #128] @ (27e408 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 27e3c4 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 27e334 │ │ │ │ @@ -144738,15 +144737,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (27e448 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (27e44c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e334 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (27e428 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e38e │ │ │ │ @@ -144761,15 +144760,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (27e454 ) │ │ │ │ ldr r0, [pc, #112] @ (27e458 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e334 │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldmia r1, {r1, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -144780,45 +144779,45 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #976] @ (27e7e8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + strb r4, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r0, #14] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r2, #16] │ │ │ │ + strb r6, [r0, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + strb r4, [r7, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (27e4f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144874,30 +144873,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (27e514 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27e4ba │ │ │ │ stmia r6!, {r1, r2, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144925,31 +144924,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (27e58c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 27e638 │ │ │ │ + bgt.n 27e498 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e590 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145012,15 +145011,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5564d8 │ │ │ │ + bl 556508 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145037,15 +145036,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 27e730 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 6a3520 │ │ │ │ + bl 6a3550 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 27e6ac │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 27e6fa │ │ │ │ movs r2, #0 │ │ │ │ @@ -145087,15 +145086,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27e6ac │ │ │ │ ldr r0, [pc, #92] @ (27e77c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 27e6ac │ │ │ │ ldr r3, [pc, #60] @ (27e770 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27e68c │ │ │ │ @@ -145109,33 +145108,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 27e68c │ │ │ │ ldr r0, [pc, #44] @ (27e784 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 27e68c │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027e788 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -145190,19 +145189,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 21d968 │ │ │ │ cbnz r0, 27e83e │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 6a3418 │ │ │ │ + bl 6a3448 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 6a34e4 │ │ │ │ + bl 6a3514 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 27e7d8 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 26dcc8 │ │ │ │ b.n 27e7d8 │ │ │ │ @@ -145236,43 +145235,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 27ed3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27ea2e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 27e8c4 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 27ed40 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 552144 │ │ │ │ + bl 552174 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27eac2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ea24 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 27ed44 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 27ed48 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -145297,30 +145296,30 @@ │ │ │ │ bne.n 27e94a │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 27eb40 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 27e95e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 552134 │ │ │ │ + bl 552164 │ │ │ │ cbz r0, 27e982 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 27eaf6 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 27eae6 │ │ │ │ @@ -145377,29 +145376,29 @@ │ │ │ │ bl 26e6c4 │ │ │ │ ldr r1, [pc, #832] @ (27ed58 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 26dd70 │ │ │ │ b.n 27ea56 │ │ │ │ - bl 65ed28 │ │ │ │ + bl 65ed58 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 27e8f6 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #788] @ (27ed54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ebae │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ mov r0, r6 │ │ │ │ bl 26dce0 │ │ │ │ ldr r2, [pc, #772] @ (27ed5c ) │ │ │ │ ldr r3, [pc, #732] @ (27ed38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -145437,15 +145436,15 @@ │ │ │ │ bne.w 27ec34 │ │ │ │ mov r0, fp │ │ │ │ blx 21e5f0 │ │ │ │ b.n 27ea98 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #640] @ (27ed54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27ecac │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ @@ -145479,20 +145478,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (27ed68 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (27ed6c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eaba │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 563a64 │ │ │ │ + bl 563a94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 27ec64 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -145521,15 +145520,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (27ed70 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (27ed74 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eaba │ │ │ │ ldr r3, [pc, #432] @ (27ed60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27ea4a │ │ │ │ ldr r3, [pc, #420] @ (27ed64 ) │ │ │ │ @@ -145540,15 +145539,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (27ed78 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (27ed7c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27ea4a │ │ │ │ ldr r3, [pc, #416] @ (27ed80 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 27ebf6 │ │ │ │ ldr r3, [pc, #376] @ (27ed64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145573,15 +145572,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (27ed88 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (27ed8c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eaba │ │ │ │ ldr r3, [pc, #296] @ (27ed60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eaba │ │ │ │ ldr r3, [pc, #288] @ (27ed64 ) │ │ │ │ @@ -145592,19 +145591,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (27ed90 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (27ed94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eaba │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 68ff24 │ │ │ │ + bl 68ff54 │ │ │ │ ldr r3, [pc, #228] @ (27ed54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eaba │ │ │ │ ldr r3, [pc, #224] @ (27ed60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145619,15 +145618,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (27ed98 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (27ed9c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eaba │ │ │ │ ldr r3, [pc, #176] @ (27ed60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27eade │ │ │ │ ldr r3, [pc, #168] @ (27ed64 ) │ │ │ │ @@ -145638,15 +145637,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (27eda0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (27eda4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27eade │ │ │ │ ldr r3, [pc, #128] @ (27ed60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27ea98 │ │ │ │ ldr r3, [pc, #120] @ (27ed64 ) │ │ │ │ @@ -145657,21 +145656,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (27eda8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (27edac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27ea98 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (27edb0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 27e9ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145680,70 +145679,70 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + ldrb r0, [r4, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 27e668 │ │ │ │ + b.n 27e6c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bl 2b0d5a │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r0, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #10] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r1, #8] │ │ │ │ + ldrb r4, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #180 @ 0xb4 │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r1, #4] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r2, #6] │ │ │ │ + ldrb r2, [r0, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -145802,15 +145801,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 27ee9e │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 686200 │ │ │ │ + bl 686230 │ │ │ │ cbnz r0, 27eeb2 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 27eec2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -145837,15 +145836,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 686200 │ │ │ │ + bl 686230 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 27eeb6 │ │ │ │ movs r0, #3 │ │ │ │ b.n 27ee78 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -145927,15 +145926,15 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 27efde │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 27efd6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcs.n 27f078 │ │ │ │ + bcs.n 27eed8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 27ef96 │ │ │ │ @@ -145962,15 +145961,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 27efe6 │ │ │ │ ldr r3, [pc, #52] @ (27f004 ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 536610 │ │ │ │ + bl 536640 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2832ec │ │ │ │ ldr r3, [pc, #32] @ (27f008 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -146317,15 +146316,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 27f38c │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 27f346 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 6863b4 │ │ │ │ + bl 6863e4 │ │ │ │ cbz r0, 27f386 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 21e1ec │ │ │ │ b.n 27f308 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -146343,15 +146342,15 @@ │ │ │ │ b.n 27f2ce │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 27f2ce │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 686200 │ │ │ │ + bl 686230 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27f346 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 27f2ce │ │ │ │ bl 27eed8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -146385,25 +146384,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb78c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r7, #13] │ │ │ │ + strb r0, [r5, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f3f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146448,19 +146447,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ movs r1, #198 @ 0xc6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r4, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r3, #10] │ │ │ │ + strb r0, [r1, #11] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146811,15 +146810,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27f7e8 │ │ │ │ ldr r0, [pc, #100] @ (27f870 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27f7e8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -146841,23 +146840,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - itee lt │ │ │ │ - lsllt r3, r0, #1 │ │ │ │ - cbz r4, 27f8c0 @ unpredictable │ │ │ │ - lslge r4, r4, #1 │ │ │ │ + ittt al │ │ │ │ + lslal r3, r0, #1 │ │ │ │ + cbz r4, 27f8c0 @ unpredictable │ │ │ │ + lslal r4, r4, #1 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0027f874 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -146884,50 +146883,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27f890 │ │ │ │ ldr r0, [pc, #24] @ (27f8d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 27f890 │ │ │ │ sxth r0, r2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #512] @ (27fad0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (27f908 ) │ │ │ │ add r0, pc │ │ │ │ bl 27f874 │ │ │ │ ldr r0, [pc, #28] @ (27f90c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #0 │ │ │ │ bl 282f44 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 283038 │ │ │ │ nop │ │ │ │ - cbnz r0, 27f932 │ │ │ │ + cbnz r0, 27f93e │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (27f918 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ - ldr r2, [r6, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 28313c │ │ │ │ @@ -146956,19 +146955,19 @@ │ │ │ │ bl 4414c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27f94a │ │ │ │ ldr r0, [pc, #16] @ (27f984 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, #100] @ 0x64 │ │ │ │ + ldr r4, [r4, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147022,19 +147021,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (27fa24 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f874 │ │ │ │ adds r6, r1, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb8c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #92] @ 0x5c │ │ │ │ + ldr r4, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 27faa0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -147082,17 +147081,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ subs r6, r7, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (27fb58 ) │ │ │ │ ldr r1, [pc, #132] @ (27fb5c ) │ │ │ │ @@ -147143,23 +147142,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21d9f8 │ │ │ │ b.n 27fb22 │ │ │ │ nop │ │ │ │ subs r2, r7, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r5, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (27fddc ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -147391,53 +147390,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21d9f8 │ │ │ │ b.n 27fc56 │ │ │ │ nop │ │ │ │ subs r6, r0, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r7, sp, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r6, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r1, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r6, #60] @ 0x3c │ │ │ │ + ldr r4, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r4, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r3, r5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r7, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r6, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r2, r0, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r7, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, #36] @ 0x24 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (27fe68 ) │ │ │ │ add r4, pc │ │ │ │ @@ -147453,17 +147452,17 @@ │ │ │ │ blx 21cfec │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 27f874 │ │ │ │ asrs r0, r2, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (27fea4 ) │ │ │ │ ldr r1, [pc, #32] @ (27fea8 ) │ │ │ │ @@ -147476,15 +147475,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ asrs r2, r1, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r3, #76] @ 0x4c │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (27ff14 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -147521,23 +147520,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 21cb84 │ │ │ │ b.n 27fed8 │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r2, #28] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r6, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [r6, #24] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r1, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 27ff3e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147595,15 +147594,15 @@ │ │ │ │ b.w 27f874 │ │ │ │ orrs r0, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rors r0, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r2, r2, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 27ffda │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147663,15 +147662,15 @@ │ │ │ │ nop │ │ │ │ cmp r4, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r0, #136 @ 0x88 │ │ │ │ + cmp r0, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147699,19 +147698,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2800c8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ asrs r0, r2, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r0, 2800fe │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147739,19 +147738,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28012c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ asrs r4, r5, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r4, 280148 │ │ │ │ + cbz r4, 280154 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28015a │ │ │ │ ldr r3, [pc, #48] @ (280168 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -147770,17 +147769,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ asrs r0, r3, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r4, 28017c │ │ │ │ + cbz r4, 280188 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 280194 │ │ │ │ @@ -147801,15 +147800,15 @@ │ │ │ │ bne.n 280186 │ │ │ │ ldr r0, [pc, #12] @ (2801b8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ lsrs r2, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #42 @ 0x2a │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002801bc : │ │ │ │ ldr r3, [pc, #12] @ (2801cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -148144,23 +148143,23 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r7, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r2, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r2, r5, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r6, sp, #56 @ 0x38 │ │ │ │ + add r6, sp, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r6, r3, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (280710 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -148357,39 +148356,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ add r5, pc, #456 @ (adr r5, 2808dc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r1, #52] @ 0x34 │ │ │ │ + str r6, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r6, r7, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r6, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r3, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #704] @ 0x2c0 │ │ │ │ + str r7, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #36] @ 0x24 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (280820 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -148524,27 +148523,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2808c0 ) │ │ │ │ ldr r0, [pc, #36] @ (2808c4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 27f874 │ │ │ │ - ldrsh r2, [r5, r5] │ │ │ │ + ldrsh r2, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r0, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r2, r6, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r1, sp, #896 @ 0x380 │ │ │ │ + add r2, sp, #64 @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2808f8 │ │ │ │ @@ -148559,17 +148558,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ ldr r0, [pc, #12] @ (280908 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (280a20 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -148595,19 +148594,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2809b8 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2809b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ - bl 54668c │ │ │ │ + bl 5466ac │ │ │ │ + bl 5466bc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2809fa │ │ │ │ ldr r1, [pc, #172] @ (280a28 ) │ │ │ │ add r1, pc │ │ │ │ @@ -148672,44 +148671,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (280a50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2809da │ │ │ │ ldr r0, [pc, #60] @ (280a54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2809da │ │ │ │ add r1, pc, #472 @ (adr r1, 280bfc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r6, r0, #18 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r3, r7] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r6, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (280cd8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -148856,15 +148855,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 686200 │ │ │ │ + bl 686230 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 280cae │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 283498 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -148974,21 +148973,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r6, r1, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r2, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r2, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r6, r6, #0 │ │ │ │ + adds r6, r4, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00280d0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149045,15 +149044,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280dac : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -149152,17 +149151,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 280dac │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r5, r6] │ │ │ │ + ldrh r0, [r3, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280eb0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -149208,15 +149207,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrh r4, [r3, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280f30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149251,17 +149250,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 21c0ec │ │ │ │ ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r2 │ │ │ │ + uxth r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r7, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00280f98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149434,19 +149433,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 21c0ec │ │ │ │ lsls r6, r0, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r0, r0, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + sub sp, #280 @ 0x118 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -149478,15 +149477,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 27f874 │ │ │ │ nop │ │ │ │ lsls r4, r3, #17 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r2, [r5, r0] │ │ │ │ + ldrsb r2, [r3, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002811c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -149582,15 +149581,15 @@ │ │ │ │ bne.n 281282 │ │ │ │ ldr r0, [pc, #12] @ (2812bc ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ lsls r4, r0, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #824] @ 0x338 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2812ce │ │ │ │ ldr r0, [pc, #84] @ (28131c ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ @@ -149620,19 +149619,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2811c4 │ │ │ │ ldr r0, [pc, #20] @ (281324 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 27f874 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r5, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00281328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149720,17 +149719,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, sp, #896 @ 0x380 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, r4] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00281418 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149807,25 +149806,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2814f8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 690a0c │ │ │ │ + b.w 690a3c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r5, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002814fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149882,17 +149881,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21cb80 │ │ │ │ nop │ │ │ │ lsls r4, r1, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (281634 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -149944,15 +149943,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 281608 │ │ │ │ nop │ │ │ │ movs r6, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r0, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r0, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ vmvn.i32 q8, #225 @ 0x000000e1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #224] @ (281734 ) │ │ │ │ @@ -150044,18 +150043,18 @@ │ │ │ │ b.n 281698 │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 21e01c │ │ │ │ b.n 281700 │ │ │ │ nop │ │ │ │ vqadd.u64 q8, q4, │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ vqadd.u32 q0, q2, │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mcr2 0, 6, r0, cr12, cr1, {3} │ │ │ │ mcr2 0, 6, r0, cr0, cr1, {3} │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150084,17 +150083,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2817ac ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ mrc2 0, 3, r0, cr4, cr1, {3} │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r6, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2817f4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -150144,15 +150143,15 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ bl 281530 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 27f874 │ │ │ │ stc2l 0, cr0, [r0, #452] @ 0x1c4 │ │ │ │ - strh r2, [r2, r3] │ │ │ │ + strh r2, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028184c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150395,15 +150394,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 281a2a │ │ │ │ ldr.w r0, [pc, #1460] @ 282080 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281a2a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 21c354 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -150522,15 +150521,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2819e6 │ │ │ │ ldr.w r0, [pc, #1148] @ 2820a0 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2819e6 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 281d0a │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 281f80 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 281b64 │ │ │ │ @@ -150585,15 +150584,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2819e2 │ │ │ │ ldr r0, [pc, #1012] @ (2820b4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2819e2 │ │ │ │ ldr r3, [pc, #1000] @ (2820b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281a3a │ │ │ │ @@ -150601,15 +150600,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 281a3a │ │ │ │ ldr r0, [pc, #980] @ (2820bc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 281a3a │ │ │ │ ldr r3, [pc, #884] @ (28206c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150681,15 +150680,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 281b54 │ │ │ │ ldr r0, [pc, #812] @ (2820d0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281b54 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 281b54 │ │ │ │ b.n 281d8a │ │ │ │ ldr r3, [pc, #792] @ (2820d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -150700,15 +150699,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 281a9e │ │ │ │ ldr r0, [pc, #772] @ (2820d8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 281a9e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -150815,15 +150814,15 @@ │ │ │ │ b.n 281e74 │ │ │ │ ldr r4, [pc, #556] @ (282100 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 281e74 │ │ │ │ ldr r0, [pc, #548] @ (282104 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #0 │ │ │ │ bl 282f44 │ │ │ │ movs r0, #0 │ │ │ │ bl 283038 │ │ │ │ b.n 281d00 │ │ │ │ ldr r4, [pc, #532] @ (282108 ) │ │ │ │ add r4, pc │ │ │ │ @@ -150907,74 +150906,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (28207c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 281b54 │ │ │ │ ldr r0, [pc, #400] @ (28214c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281b54 │ │ │ │ ldr r2, [pc, #396] @ (282150 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 281b54 │ │ │ │ ldr r2, [pc, #172] @ (28207c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 281b54 │ │ │ │ ldr r0, [pc, #376] @ (282154 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281b54 │ │ │ │ ldr r3, [pc, #368] @ (282158 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281bd0 │ │ │ │ ldr r3, [pc, #136] @ (28207c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 281bd0 │ │ │ │ ldr r0, [pc, #348] @ (28215c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281bd0 │ │ │ │ ldr r3, [pc, #340] @ (282160 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281d00 │ │ │ │ ldr r3, [pc, #100] @ (28207c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 281d00 │ │ │ │ ldr r0, [pc, #320] @ (282164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281d00 │ │ │ │ ldr r3, [pc, #312] @ (282168 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 281dfa │ │ │ │ ldr r3, [pc, #64] @ (28207c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 281dfa │ │ │ │ ldr r0, [pc, #292] @ (28216c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 281dfa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stc2 0, cr0, [lr], #-452 @ 0xfffffe3c │ │ │ │ @@ -150987,67 +150986,67 @@ │ │ │ │ str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfb6e0071 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r2] │ │ │ │ + str r4, [r5, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfad60071 │ │ │ │ @ instruction: 0xfaa00071 │ │ │ │ @ instruction: 0xfa760071 │ │ │ │ @ instruction: 0xfa660071 │ │ │ │ @ instruction: 0xfa1e0071 │ │ │ │ vld1.8 @ instruction: 0xf9ea0071 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #728] @ (28237c ) │ │ │ │ + ldr r7, [pc, #920] @ (28243c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ vst1.8 @ instruction: 0xf98c0071 │ │ │ │ vld4.16 {d16-d19}, [r8 :256], r1 │ │ │ │ ldrsh.w r0, [ip, r1, lsl #3] │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #552] @ (2822e0 ) │ │ │ │ + ldr r6, [pc, #744] @ (2823a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [pc, #384] @ (28223c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #288] @ (2821e0 ) │ │ │ │ + ldr r6, [pc, #480] @ (2822a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str.w r0, [ip, #113] @ 0x71 │ │ │ │ str.w r0, [r2, #113] @ 0x71 │ │ │ │ ldrb.w r0, [r6, #113] @ 0x71 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #152] @ (28216c ) │ │ │ │ + ldr r7, [pc, #344] @ (28222c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #176] @ (28218c ) │ │ │ │ + ldr r5, [pc, #368] @ (28224c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf7d40071 │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf7580071 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r3, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #186 @ 0xba │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #792] @ (282420 ) │ │ │ │ + ldr r0, [pc, #984] @ (2824e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -151065,40 +151064,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r3, [sp, #96] @ 0x60 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movw r0, #51313 @ 0xc871 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #888] @ (2824c8 ) │ │ │ │ + ldr r5, [pc, #56] @ (282188 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #504] @ (282350 ) │ │ │ │ + ldr r4, [pc, #696] @ (282410 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #88] @ (2821b8 ) │ │ │ │ + ldr r5, [pc, #280] @ (282278 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #992] @ (282548 ) │ │ │ │ + ldr r4, [pc, #160] @ (282208 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #248] @ (282268 ) │ │ │ │ + ldr r5, [pc, #440] @ (282328 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282170 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151146,19 +151145,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ orr.w r0, ip, #15794176 @ 0xf10000 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #104 @ (adr r0, 282260 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #784] @ (282510 ) │ │ │ │ + ldr r3, [pc, #976] @ (2825d0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282200 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -151312,15 +151311,15 @@ │ │ │ │ beq.n 2823a4 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (282470 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 282342 │ │ │ │ ldr r0, [pc, #260] @ (282474 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -151421,30 +151420,30 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #11 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [pc, #720] @ (282744 ) │ │ │ │ + ldr r3, [pc, #912] @ (282804 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r4, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r3, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r4, r4, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb.w r0, [sl, r8] │ │ │ │ + str.w r0, [sl, r8] │ │ │ │ lsls r2, r6, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [pc, #864] @ (2827f4 ) │ │ │ │ + ldr r3, [pc, #32] @ (2824b4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282494 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151549,15 +151548,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r4, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [pc, #848] @ (2828e0 ) │ │ │ │ + ldr r2, [pc, #16] @ (2825a0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -151605,15 +151604,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (282614 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ subs r6, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -151621,15 +151620,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (28266c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (282670 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (282674 ) │ │ │ │ ldr r3, [pc, #52] @ (282678 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -151639,19 +151638,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 28268e │ │ │ │ movs r0, #0 │ │ │ │ @@ -151712,28 +151711,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2827c0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 282798 │ │ │ │ ldr r3, [pc, #136] @ (2827c4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2827c8 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 21c144 │ │ │ │ @@ -151761,33 +151760,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2827cc ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 546960 │ │ │ │ + b.w 546990 │ │ │ │ ldr r1, [pc, #36] @ (2827d0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2827d4 ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #72] @ (28280c ) │ │ │ │ + ldr r0, [pc, #264] @ (2828cc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #24] @ (2827e4 ) │ │ │ │ + ldr r0, [pc, #216] @ (2828a4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blxns r8 │ │ │ │ + blxns lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (282820 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -151808,15 +151807,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r6] │ │ │ │ + ldrsb r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (282b38 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -151920,15 +151919,15 @@ │ │ │ │ blx 21cfec │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 27f874 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 536610 │ │ │ │ + bl 536640 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 21bf70 │ │ │ │ b.n 28286a │ │ │ │ ldr r3, [pc, #504] @ (282b40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -151993,15 +151992,15 @@ │ │ │ │ str.w r4, [r7, #652] @ 0x28c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 27f874 │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 536610 │ │ │ │ + bl 536640 │ │ │ │ b.n 28293a │ │ │ │ movs r4, #24 │ │ │ │ b.n 28290e │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282b16 │ │ │ │ ldr r3, [pc, #348] @ (282b50 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -152027,85 +152026,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 28290c │ │ │ │ ldr r0, [pc, #312] @ (282b64 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28290c │ │ │ │ ldr r3, [pc, #304] @ (282b68 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28294e │ │ │ │ ldr r3, [pc, #284] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 28294e │ │ │ │ ldr r0, [pc, #288] @ (282b6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28294e │ │ │ │ ldr r3, [pc, #280] @ (282b70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28295c │ │ │ │ ldr r3, [pc, #252] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 28295c │ │ │ │ ldr r0, [pc, #260] @ (282b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28295c │ │ │ │ ldr r3, [pc, #256] @ (282b78 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28297a │ │ │ │ ldr r3, [pc, #220] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 28297a │ │ │ │ ldr r0, [pc, #236] @ (282b7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28297a │ │ │ │ ldr r3, [pc, #228] @ (282b80 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28296c │ │ │ │ ldr r3, [pc, #184] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 28296c │ │ │ │ ldr r0, [pc, #208] @ (282b84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28296c │ │ │ │ ldr r3, [pc, #204] @ (282b88 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28298a │ │ │ │ ldr r3, [pc, #152] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 28298a │ │ │ │ ldr r0, [pc, #184] @ (282b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28298a │ │ │ │ ldr r3, [pc, #176] @ (282b90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2829b6 │ │ │ │ ldr r3, [pc, #116] @ (282b60 ) │ │ │ │ @@ -152118,15 +152117,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2829b6 │ │ │ │ ldr r3, [pc, #128] @ (282b98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -152135,65 +152134,65 @@ │ │ │ │ ldr r3, [pc, #60] @ (282b60 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2829f2 │ │ │ │ ldr r0, [pc, #108] @ (282b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2829f2 │ │ │ │ strh r4, [r3, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #112] @ (282bb8 ) │ │ │ │ + ldr r0, [pc, #304] @ (282c78 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - vhadd.u32 q0, q6, q5 │ │ │ │ - mov r4, r4 │ │ │ │ + vhadd.u16 q8, q6, q5 │ │ │ │ + mov r4, sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #944] @ (282f04 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf7820043 │ │ │ │ + @ instruction: 0xf7b20043 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, fp │ │ │ │ + bx r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, fp │ │ │ │ + mov ip, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, ip │ │ │ │ + mov r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, lr │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, fp │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r4 │ │ │ │ + add sl, sl │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282ba0 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -152202,15 +152201,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00282bac : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (282bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5fcbac │ │ │ │ + b.w 5fcbdc │ │ │ │ @ instruction: 0xfb6e0071 │ │ │ │ │ │ │ │ 00282bbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -152293,24 +152292,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (282ecc ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 604f3c │ │ │ │ + bl 604f6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 424a84 │ │ │ │ - bl 5486d8 │ │ │ │ + bl 548708 │ │ │ │ ldr r1, [pc, #556] @ (282ed0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 282cc0 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (282ed4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -152323,29 +152322,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (282ed8 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fd0dc │ │ │ │ + bl 5fd10c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (282edc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (282ee0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (282ee4 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ ldr r3, [pc, #484] @ (282ee8 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 282294 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152357,15 +152356,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (282ef4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 282de2 │ │ │ │ ldr r2, [pc, #444] @ (282ef8 ) │ │ │ │ ldr r3, [pc, #364] @ (282eac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152388,15 +152387,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (282f04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 282d34 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 282e94 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 21d7b8 │ │ │ │ @@ -152415,49 +152414,49 @@ │ │ │ │ beq.n 282e52 │ │ │ │ ldr r0, [pc, #348] @ (282f0c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 605344 │ │ │ │ + bl 605374 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282c62 │ │ │ │ ldr r3, [pc, #324] @ (282f10 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (282f14 ) │ │ │ │ ldr r1, [pc, #328] @ (282f18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r6, #0 │ │ │ │ b.n 282d10 │ │ │ │ ldr r3, [pc, #308] @ (282f1c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (282f20 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (282f24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 282d10 │ │ │ │ ldr r0, [pc, #288] @ (282f28 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5fd478 │ │ │ │ + bl 5fd4a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -152501,15 +152500,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 282c50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (282f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 282c50 │ │ │ │ ldr r1, [pc, #168] @ (282f40 ) │ │ │ │ add r1, pc │ │ │ │ blx 21da10 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 282d9e │ │ │ │ @@ -152521,71 +152520,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #26] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #232 @ (adr r1, 282fa8 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 283068 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ ldr r1, [pc, #1008] @ (2832bc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ @ instruction: 0xfa480071 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 281ee9 │ │ │ │ @ instruction: 0xfa1a0071 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp │ │ │ │ + add r8, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [sp, #984] @ 0x3d8 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r0, r3 │ │ │ │ + add r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - rors r2, r6 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + ldr r6, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, lr │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, pc │ │ │ │ + add sl, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sbcs r0, r2 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r3 │ │ │ │ + add r2, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsb.w r0, [r8, r1, lsl #3] │ │ │ │ - mvns r2, r4 │ │ │ │ + add r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - muls r6, r4 │ │ │ │ + bics r6, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bics r6, r1 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00282f44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152629,15 +152628,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 282fbe │ │ │ │ ldr r0, [pc, #112] @ (283024 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 5fd478 │ │ │ │ + bl 5fd4a8 │ │ │ │ b.n 282f78 │ │ │ │ ldr r1, [pc, #104] @ (283028 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -152660,15 +152659,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 282fa6 │ │ │ │ ldr r0, [pc, #56] @ (283034 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 282fa6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrb r6, [r6, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -152677,21 +152676,21 @@ │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf76a0071 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - negs r6, r7 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283038 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 3f3334 │ │ │ │ │ │ │ │ @@ -152761,39 +152760,39 @@ │ │ │ │ │ │ │ │ 002830e8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr.w ip, [pc, #48] @ 283130 │ │ │ │ ldr r2, [pc, #48] @ (283134 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (283138 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #352] @ (283298 ) │ │ │ │ + ldr r0, [pc, #544] @ (283358 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #952] @ (2834f4 ) │ │ │ │ + ldr r6, [pc, #120] @ (2831b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028313c : │ │ │ │ ldr r3, [pc, #24] @ (283158 ) │ │ │ │ ldr r2, [pc, #28] @ (28315c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -152831,15 +152830,15 @@ │ │ │ │ b.w 2801bc │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r8, #15794176 @ 0xf10000 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002831a4 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2831c0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2831c8 ) │ │ │ │ @@ -152852,17 +152851,17 @@ │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 27f874 │ │ │ │ ldr r0, [pc, #12] @ (2831d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ sbcs.w r0, r0, #15794176 @ 0xf10000 │ │ │ │ - strh r6, [r1, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002831d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -152904,15 +152903,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 21d168 │ │ │ │ ldr r3, [pc, #128] @ (2832c0 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 60432c │ │ │ │ + bl 60435c │ │ │ │ ldr r0, [pc, #116] @ (2832c4 ) │ │ │ │ add r0, pc │ │ │ │ bl 27f874 │ │ │ │ ldr r2, [pc, #112] @ (2832c8 ) │ │ │ │ ldr r3, [pc, #96] @ (2832b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152955,34 +152954,34 @@ │ │ │ │ ldrb r0, [r5, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4e00071 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r0, [r0, #1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands r6, r3 │ │ │ │ + eors r6, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #196 @ 0xc4 │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002832e0 : │ │ │ │ ldr r0, [pc, #4] @ (2832e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 27f874 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002832ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -153011,25 +153010,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (283350 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28331e │ │ │ │ ldr r0, [pc, #24] @ (283354 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28331e │ │ │ │ strb r4, [r3, #30] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283358 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153087,28 +153086,28 @@ │ │ │ │ cbnz r2, 28342e │ │ │ │ ldr r2, [pc, #156] @ (283480 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 536610 │ │ │ │ + bl 536640 │ │ │ │ mov r0, r4 │ │ │ │ bl 3d45f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #628] @ 0x274 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2833c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 283376 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 283376 │ │ │ │ ldr r2, [pc, #96] @ (28347c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 283450 │ │ │ │ mov r0, r4 │ │ │ │ @@ -153126,15 +153125,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2833e2 │ │ │ │ ldr r0, [pc, #72] @ (28348c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2833e2 │ │ │ │ ldr r2, [pc, #60] @ (283490 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 283420 │ │ │ │ @@ -153142,15 +153141,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 283420 │ │ │ │ ldr r0, [pc, #44] @ (283494 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 283420 │ │ │ │ nop │ │ │ │ strb r4, [r5, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153158,19 +153157,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r8, ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283498 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2834a4 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -153446,21 +153445,21 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r6, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #198 @ 0xc6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #40 @ 0x28 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -153555,25 +153554,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ ldr r1, [pc, #604] @ (283ad4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ ldr r1, [pc, #596] @ (283ad8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 283a4a │ │ │ │ ldr r1, [pc, #580] @ (283adc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ @@ -153642,30 +153641,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2839b2 │ │ │ │ ldr r1, [pc, #428] @ (283af8 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ ldr r1, [pc, #416] @ (283afc ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 692a64 │ │ │ │ + bl 692a94 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #372] @ (283b00 ) │ │ │ │ ldr r3, [pc, #312] @ (283ac4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -153678,32 +153677,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (283b04 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69285c │ │ │ │ + bl 69288c │ │ │ │ cbnz r0, 283a16 │ │ │ │ ldr r1, [pc, #328] @ (283b08 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69285c │ │ │ │ + bl 69288c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 283978 │ │ │ │ ldr r2, [pc, #316] @ (283b0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (283b10 ) │ │ │ │ ldr r1, [pc, #320] @ (283b14 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 283980 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 283924 │ │ │ │ ldr r1, [pc, #288] @ (283b18 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -153713,167 +153712,167 @@ │ │ │ │ bne.n 283a98 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2838a6 │ │ │ │ ldr r1, [pc, #272] @ (283b1c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68fd94 │ │ │ │ + bl 68fdc4 │ │ │ │ b.n 2839e4 │ │ │ │ ldr r2, [pc, #264] @ (283b20 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (283b24 ) │ │ │ │ ldr r1, [pc, #264] @ (283b28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2839e4 │ │ │ │ ldr r4, [pc, #248] @ (283b2c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (283b30 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (283b34 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2839e4 │ │ │ │ ldr r2, [pc, #236] @ (283b38 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (283b3c ) │ │ │ │ ldr r1, [pc, #236] @ (283b40 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [pc, #224] @ (283b44 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 2839e4 │ │ │ │ ldr r2, [pc, #216] @ (283b48 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (283b4c ) │ │ │ │ ldr r1, [pc, #216] @ (283b50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [pc, #200] @ (283b54 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 2839e4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (283b58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (283b5c ) │ │ │ │ ldr r1, [pc, #192] @ (283b60 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [pc, #176] @ (283b64 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 2839e4 │ │ │ │ nop │ │ │ │ strb r4, [r2, #9] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #9] │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #70 @ 0x46 │ │ │ │ + subs r3, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r3, #50 @ 0x32 │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr??.w r0, [lr, lr] │ │ │ │ - subs r3, #226 @ 0xe2 │ │ │ │ + vst1.8 {d0[2]}, [lr], lr │ │ │ │ + subs r4, #18 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r1, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r3, #114 @ 0x72 │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #110 @ 0x6e │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #160 @ 0xa0 │ │ │ │ + subs r1, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #160 @ (adr r2, 283bd0 ) │ │ │ │ + add r2, pc, #352 @ (adr r2, 283c90 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r4, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #108 @ 0x6c │ │ │ │ + subs r1, #156 @ 0x9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #58 @ 0x3a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r1, #2] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (283c64 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -153978,21 +153977,21 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #104 @ 0x68 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (283ddc ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -154101,15 +154100,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (283e04 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 283d18 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -154122,15 +154121,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (283e10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21ce60 │ │ │ │ b.n 283d9a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -154144,25 +154143,25 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #50 @ 0x32 │ │ │ │ + subs r0, #98 @ 0x62 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #54 @ 0x36 │ │ │ │ + adds r6, #102 @ 0x66 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, #18 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -154292,37 +154291,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (283f7c ) │ │ │ │ ldr r0, [pc, #56] @ (283f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #234 @ 0xea │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #164 @ 0xa4 │ │ │ │ + adds r7, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r7, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r7, #26] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #202 @ 0xca │ │ │ │ + adds r6, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 283f90 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 21e8a8 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -154364,29 +154363,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21e84c │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 284010 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 28400c │ │ │ │ - b.w 685a88 │ │ │ │ + b.w 685ab8 │ │ │ │ b.w 21e4f0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 21e1f8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 284036 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 685a88 │ │ │ │ + b.w 685ab8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e4f0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154428,17 +154427,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - adds r5, #144 @ 0x90 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #162 @ 0xa2 │ │ │ │ + adds r5, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -154516,17 +154515,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2840e8 │ │ │ │ b.n 284148 │ │ │ │ nop │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2842a4 ) │ │ │ │ @@ -154609,30 +154608,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2835c0 │ │ │ │ b.n 2841f0 │ │ │ │ ldr r1, [pc, #44] @ (2842b0 ) │ │ │ │ ldr r0, [pc, #44] @ (2842b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21ce60 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2841f0 │ │ │ │ bl 21ed9c │ │ │ │ nop │ │ │ │ ldr r6, [r2, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #222 @ 0xde │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 283c38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -154928,61 +154927,61 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [r4, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #244 @ 0xf4 │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #106 @ 0x6a │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #166 @ 0xa6 │ │ │ │ + adds r2, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #160 @ 0xa0 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #252 @ 0xfc │ │ │ │ + adds r1, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r4, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #62 @ 0x3e │ │ │ │ + adds r1, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (28470c ) │ │ │ │ @@ -155076,15 +155075,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028471c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155164,15 +155163,15 @@ │ │ │ │ beq.n 28483c │ │ │ │ mov r5, r9 │ │ │ │ b.n 284772 │ │ │ │ ldr r1, [pc, #220] @ (2848cc ) │ │ │ │ ldr r0, [pc, #224] @ (2848d0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21ce60 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -155251,31 +155250,31 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21ed9c │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + cmp r6, #116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ svc 86 @ 0x56 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #36 @ 0x24 │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #184 @ 0xb8 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r0, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r3, #64 @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -155458,17 +155457,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -155624,21 +155623,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 21ce60 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 284b34 │ │ │ │ nop │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + cmp r3, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #90 @ 0x5a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (284d60 ) │ │ │ │ @@ -155833,17 +155832,17 @@ │ │ │ │ b.n 284e10 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 284e4e │ │ │ │ nop │ │ │ │ - cmp r0, #92 @ 0x5c │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #66 @ 0x42 │ │ │ │ + cmp r0, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (285154 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -156063,15 +156062,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 28501c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (285168 ) │ │ │ │ ldr r0, [pc, #88] @ (28516c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21ce60 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -156090,25 +156089,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 285116 │ │ │ │ bl 21ed9c │ │ │ │ ldrh r0, [r0, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh r2, [r0, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r5, #34 @ 0x22 │ │ │ │ + movs r5, #82 @ 0x52 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 2851d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r5, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bpl.n 285170 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156300,21 +156299,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 21ce60 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 285214 │ │ │ │ nop │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + movs r4, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r3, #8 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2855cc ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -156501,15 +156500,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 285564 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2855e0 ) │ │ │ │ ldr r0, [pc, #80] @ (2855e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21ce60 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -156523,21 +156522,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 28545a │ │ │ │ bl 21ed9c │ │ │ │ ldrsb r4, [r5, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #30 │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsb r2, [r6, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #162 @ 0xa2 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bne.n 285550 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -156792,17 +156791,17 @@ │ │ │ │ b.n 2857ec │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 285830 │ │ │ │ ... │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r2, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -157282,63 +157281,63 @@ │ │ │ │ ... │ │ │ │ ldr r7, [pc, #480] @ (285f5c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #32] @ (285da4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r4, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #568] @ (285fd0 ) │ │ │ │ + ldr r6, [pc, #760] @ (286090 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r4, r0 │ │ │ │ + subs r0, r2, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r5, r0 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r1, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r7, r2 │ │ │ │ + adds r0, r5, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [pc, #664] @ (28604c ) │ │ │ │ + ldr r5, [pc, #856] @ (28610c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00285db4 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 28471c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (285dc8 ) │ │ │ │ add r2, pc │ │ │ │ b.w 287620 │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285dd4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 287620 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + adds r2, r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285de0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28759c │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (285dec ) │ │ │ │ add r2, pc │ │ │ │ b.w 28759c │ │ │ │ - adds r2, r5, r6 │ │ │ │ + adds r2, r3, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (285e34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157359,15 +157358,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 285e8e │ │ │ │ mov lr, r3 │ │ │ │ @@ -157401,15 +157400,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 285e80 │ │ │ │ - adds r6, r0, r5 │ │ │ │ + adds r6, r6, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (285ef4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157430,15 +157429,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r3, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 285f46 │ │ │ │ mov lr, r3 │ │ │ │ @@ -157470,15 +157469,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 285f38 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r2, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 285fb8 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -157558,17 +157557,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (286050 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ nop │ │ │ │ - subs r4, r5, #5 │ │ │ │ + subs r4, r3, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (286068 ) │ │ │ │ ldr r2, [pc, #20] @ (28606c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (286070 ) │ │ │ │ @@ -157576,15 +157575,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #256] @ (28616c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -157649,15 +157648,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28614e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -158103,15 +158102,15 @@ │ │ │ │ beq.n 286696 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2866f6 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2866b0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28664a │ │ │ │ ldr r3, [pc, #224] @ (286720 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158125,15 +158124,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 286666 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 286652 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 286710 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 286688 │ │ │ │ dmb ish │ │ │ │ @@ -158194,15 +158193,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 28662e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (28672c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ b.n 286688 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bl 21edcc │ │ │ │ add sl, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -158349,15 +158348,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2869c4 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2868de │ │ │ │ ldr r3, [pc, #244] @ (2869c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158371,15 +158370,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2868f6 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2868e6 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2869c0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 28696a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -158425,15 +158424,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 286906 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2869cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28690a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -158455,19 +158454,19 @@ │ │ │ │ bl 21edcc │ │ │ │ rors r2, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002869dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158563,21 +158562,21 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsls r2, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r5, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r7, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r0, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #680 @ (adr r0, 286d8c ) │ │ │ │ + add r0, pc, #872 @ (adr r0, 286e4c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ pop {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00286aec : │ │ │ │ @@ -158659,15 +158658,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 286bd8 │ │ │ │ adds r4, #4 │ │ │ │ @@ -158686,15 +158685,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r7, #146 @ 0x92 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r3, r4} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r4, 286c84 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbnz r4, 286c7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -158716,15 +158715,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (286e1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -158903,70 +158902,70 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cbnz r4, 286e5c │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r6, #90 @ 0x5a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r7, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bl 5dce32 │ │ │ │ - @ instruction: 0xf3d20044 │ │ │ │ + bl 5dce32 │ │ │ │ + and.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + lsrs r2, r0, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #62 @ 0x3e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r6, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #9 │ │ │ │ + lsrs r4, r1, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #32 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r6, r6] │ │ │ │ + strb r0, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r6, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r4, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r5, r5] │ │ │ │ + strb r6, [r3, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r0, r0, #31 │ │ │ │ + lsls r0, r6, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #7 │ │ │ │ + lsrs r6, r3, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r5, #30 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286e94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -159149,83 +159148,83 @@ │ │ │ │ bne.n 286f5a │ │ │ │ ldr r0, [pc, #144] @ (2870dc ) │ │ │ │ add r0, pc │ │ │ │ b.n 286f5e │ │ │ │ ldr.w lr, [pc, #140] @ 2870e0 │ │ │ │ add lr, pc │ │ │ │ b.n 286eba │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r7, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r0, 2870ba │ │ │ │ + cbnz r0, 2870c6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r5, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 2870ac │ │ │ │ + cbnz r6, 2870b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r6, 2870ae │ │ │ │ + cbnz r6, 2870ba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 2870b0 │ │ │ │ + cbnz r4, 2870bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 2870b2 │ │ │ │ + cbnz r2, 2870be │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 2870b4 │ │ │ │ + cbnz r0, 2870c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 2870c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8ee │ │ │ │ + cbnz r6, 2870c2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + cbnz r4, 2870c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + cbnz r4, 2870c6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + cbnz r4, 2870c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8b4 │ │ │ │ + @ instruction: 0xb8e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r3, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb88c │ │ │ │ + @ instruction: 0xb8bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r7, #32 │ │ │ │ + lsrs r0, r5, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -159265,17 +159264,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 287136 │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159303,15 +159302,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159339,15 +159338,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (287264 ) │ │ │ │ @@ -159369,15 +159368,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00287268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159981,15 +159980,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r2, #158 @ 0x9e │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #504] @ (287a5c ) │ │ │ │ + ldr r3, [pc, #696] @ (287b1c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #100 @ 0x64 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -160255,18 +160254,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (287b0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #552] @ (287d30 ) │ │ │ │ + ldr r0, [pc, #744] @ (287df0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr8, cr3, {2} │ │ │ │ - cdp2 0, 8, cr0, cr4, cr3, {2} │ │ │ │ + cdp2 0, 10, cr0, cr8, cr3, {2} │ │ │ │ + cdp2 0, 11, cr0, cr4, cr3, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (287bb8 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -160294,23 +160293,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a697c │ │ │ │ + bl 6a69ac │ │ │ │ ldr r2, [pc, #56] @ (287bc0 ) │ │ │ │ ldr r3, [pc, #48] @ (287bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160462,18 +160461,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (287d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ - stc2 0, cr0, [r4], {67} @ 0x43 │ │ │ │ + ldc2 0, cr0, [r8], {67} @ 0x43 │ │ │ │ + ldc2 0, cr0, [r4], #268 @ 0x10c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #236] @ (287e24 ) │ │ │ │ @@ -160762,19 +160761,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (28804c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3c5b10 │ │ │ │ b.n 287fae │ │ │ │ nop │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r4, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ + ldr??.w r0, [r8, #67] @ 0x43 │ │ │ │ vld1.8 {d0[2]}, [r8], r3 │ │ │ │ - ldr??.w r0, [r8, r3] │ │ │ │ - vst1.8 {d0[2]}, [r6], r3 │ │ │ │ + ldrsh.w r0, [r6, #67] @ 0x43 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -160884,21 +160883,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 21e028 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28820a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28821a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160912,34 +160911,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (288240 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 69e534 │ │ │ │ + bl 69e564 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2881d0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 69e534 │ │ │ │ + bl 69e564 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7700043 │ │ │ │ - @ instruction: 0xf77c0043 │ │ │ │ + @ instruction: 0xf7a00043 │ │ │ │ + @ instruction: 0xf7ac0043 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2882c4 ) │ │ │ │ ldr r3, [pc, #112] @ (2882c8 ) │ │ │ │ @@ -160962,15 +160961,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 288298 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 288298 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2882cc ) │ │ │ │ ldr r2, [pc, #44] @ (2882c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -161025,15 +161024,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 28874e │ │ │ │ ldr.w r0, [pc, #1116] @ 288780 │ │ │ │ ldr.w r1, [pc, #1116] @ 288784 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -161075,15 +161074,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 697188 │ │ │ │ + bl 6971b8 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 288610 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -161148,15 +161147,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 697188 │ │ │ │ + bl 6971b8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2884e6 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -161197,23 +161196,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 288050 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 697190 │ │ │ │ + bl 6971c0 │ │ │ │ b.n 2884b8 │ │ │ │ ldr r3, [pc, #576] @ (28878c ) │ │ │ │ ldr r1, [pc, #580] @ (288790 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -161255,15 +161254,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 697188 │ │ │ │ + bl 6971b8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 288664 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 288342 │ │ │ │ movs r0, #16 │ │ │ │ blx 21c0d4 │ │ │ │ @@ -161281,15 +161280,15 @@ │ │ │ │ bl 288050 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 697190 │ │ │ │ + bl 6971c0 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -161364,48 +161363,48 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 697190 │ │ │ │ + bl 6971c0 │ │ │ │ b.n 288606 │ │ │ │ ldr r0, [pc, #68] @ (288794 ) │ │ │ │ ldr r1, [pc, #68] @ (288798 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 288378 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (28879c ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 288378 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #288 @ (adr r4, 2888a4 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7c20043 │ │ │ │ + @ instruction: 0xf7f20043 │ │ │ │ movs r7, #26 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r2, pc, #144 @ (adr r2, 288820 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - orns r0, r4, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf4a40043 │ │ │ │ add r0, pc, #120 @ (adr r0, 288810 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf2f00043 │ │ │ │ - @ instruction: 0xf2900043 │ │ │ │ + ssat r0, #4, r0, asr #1 │ │ │ │ + movt r0, #67 @ 0x43 │ │ │ │ │ │ │ │ 002887a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ @@ -161705,17 +161704,17 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ movs r1, #120 @ 0x78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #26 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [pc, #72] @ (288b10 ) │ │ │ │ + ldr r5, [pc, #264] @ (288bd0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00288acc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161841,30 +161840,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 288ca8 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 288cc6 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 288bda │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #244] @ (288d14 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (288d18 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 288cf6 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -161881,15 +161880,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 288c52 │ │ │ │ mov r5, r1 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r2, [pc, #156] @ (288d1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -161927,35 +161926,35 @@ │ │ │ │ b.n 288c12 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 288c6a │ │ │ │ ldr r0, [pc, #48] @ (288d20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 288c6c │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ b.n 288c9e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r2, r6, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r4, r4, #4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r3, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r6, [pc, #144] @ (288da8 ) │ │ │ │ movs r0, r0 │ │ │ │ - vext.8 q0, q0, , #0 │ │ │ │ + vmla.i32 d16, d0, d3[0] │ │ │ │ ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vhadd.s8 q0, q1, │ │ │ │ + vhadd.s q0, q1, │ │ │ │ │ │ │ │ 00288d24 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 288d5c │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 288d34 │ │ │ │ @@ -162024,18 +162023,18 @@ │ │ │ │ ldr r1, [pc, #24] @ (288dd8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0ec │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 6, cr0, cr10, cr3, {2} │ │ │ │ - sub.w r0, sl, r3, lsl #1 │ │ │ │ + cdp 0, 9, cr0, cr10, cr3, {2} │ │ │ │ + rsbs r0, sl, r3, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (288f78 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #392] @ (288f7c ) │ │ │ │ @@ -162120,15 +162119,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 69e440 │ │ │ │ + bl 69e470 │ │ │ │ cbz r0, 288ee8 │ │ │ │ ldr r2, [pc, #216] @ (288f94 ) │ │ │ │ ldr r3, [pc, #192] @ (288f7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -162181,15 +162180,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 288e86 │ │ │ │ ldr r0, [pc, #104] @ (288fa4 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 288e86 │ │ │ │ ldr r3, [pc, #92] @ (288fa8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 288f1c │ │ │ │ @@ -162198,44 +162197,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 288f1c │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (288fac ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 288f1c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r4, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itte ne │ │ │ │ - lslne r0, r1, #1 │ │ │ │ - cmpne r3, #168 @ 0xa8 │ │ │ │ - moveq r0, r0 │ │ │ │ - stcl 0, cr0, [ip, #268]! @ 0x10c │ │ │ │ + itet mi │ │ │ │ + lslmi r0, r1, #1 │ │ │ │ + cmppl r3, #168 @ 0xa8 │ │ │ │ + movmi r0, r0 │ │ │ │ + cdp 0, 1, cr0, cr12, cr3, {2} │ │ │ │ subs r4, r3, r7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r4, r5, r6 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8, #-268] @ 0xfffffef4 │ │ │ │ + stcl 0, cr0, [r8, #-268] @ 0xfffffef4 │ │ │ │ adds r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [r4, #-268] @ 0xfffffef4 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 288ddc │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 288ddc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -162516,15 +162515,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 289044 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2892d8 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2891c8 │ │ │ │ @@ -162552,38 +162551,38 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28932e │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2890e0 │ │ │ │ b.n 289100 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 289300 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28931a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r0, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, r2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stcl 0, cr0, [sl], #-268 @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [sl], {67} @ 0x43 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r5 │ │ │ │ lsls r4, r4, #1 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #268] @ 0x10c │ │ │ │ + ldrd r0, r0, [r8, #268]! @ 0x10c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #404] @ (289510 ) │ │ │ │ @@ -162723,15 +162722,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2893ca │ │ │ │ ldr r0, [pc, #108] @ (289534 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2893ca │ │ │ │ ldr r3, [pc, #92] @ (289538 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289488 │ │ │ │ @@ -162745,40 +162744,38 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (28953c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 289488 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r2, #28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cbnz r4, 289552 │ │ │ │ + cbnz r4, 28955e │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #25 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrd r0, r0, [r8], #-268 @ 0x10c │ │ │ │ + stmia.w r8!, {r0, r1, r6} │ │ │ │ str r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28952c │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + @ instruction: 0xe82a0043 │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 289514 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + @ instruction: 0xe81a0043 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 289650 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #252] @ (289654 ) │ │ │ │ @@ -162879,35 +162876,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 28958a │ │ │ │ ldr r0, [pc, #48] @ (289670 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 28958a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r0, #21 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb81c │ │ │ │ + @ instruction: 0xb84c │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #18 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r0, pc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 289460 │ │ │ │ + b.n 2894c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 28974c │ │ │ │ sub sp, #16 │ │ │ │ @@ -162985,35 +162982,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2896be │ │ │ │ ldr r0, [pc, #48] @ (28976c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2896be │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r1, #16 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6e8 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bx r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2893ac │ │ │ │ + b.n 28940c │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 289a18 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -163074,15 +163071,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 289912 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 287bc4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 288ddc │ │ │ │ ldr r2, [pc, #504] @ (289a2c ) │ │ │ │ ldr r3, [pc, #484] @ (289a1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -163101,50 +163098,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 289818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ b.n 28988c │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2898cc │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a697c │ │ │ │ + bl 6a69ac │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 28ef18 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 289872 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2898c4 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2898a2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 28981c │ │ │ │ ldr r2, [pc, #352] @ (289a30 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2878f4 │ │ │ │ @@ -163166,15 +163163,15 @@ │ │ │ │ bpl.n 2898c4 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (289a3c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2898c4 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -163257,48 +163254,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (289a48 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 289800 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 28981c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r6, r1, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2895a8 │ │ │ │ + b.n 289608 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r2, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2893a4 │ │ │ │ + b.n 289404 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a168 │ │ │ │ + b.n 28a1c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (289d60 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -163415,15 +163412,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 3c52f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 289adc │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -163515,15 +163512,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 289ecc │ │ │ │ ldr r1, [pc, #268] @ (289d8c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -163566,15 +163563,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 289d94 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 289efe │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 3c5ae4 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 3c5ae4 │ │ │ │ @@ -163589,46 +163586,46 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 289c06 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69e54c │ │ │ │ + bl 69e57c │ │ │ │ b.n 289c28 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ asrs r2, r6, #32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 28a354 │ │ │ │ + b.n 28a3b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 28a29c │ │ │ │ + b.n 28a2fc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 28a28c │ │ │ │ + b.n 28a2ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28a18c │ │ │ │ + b.n 28a1ec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub sp, #304 @ 0x130 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69e7d4 │ │ │ │ + bl 69e804 │ │ │ │ b.n 289d10 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -163640,15 +163637,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 287b10 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ b.n 289df0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -163656,38 +163653,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 289ed8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a697c │ │ │ │ + bl 6a69ac │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 28efb8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 289dd4 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 289e28 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289e06 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 289adc │ │ │ │ ldr r3, [pc, #336] @ (289f88 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289ab6 │ │ │ │ ldr r3, [pc, #324] @ (289f8c ) │ │ │ │ @@ -163700,24 +163697,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (289f90 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 289ab6 │ │ │ │ ldr r0, [pc, #288] @ (289f94 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (289f98 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ b.n 289ae8 │ │ │ │ ldr r3, [pc, #276] @ (289f9c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289ae6 │ │ │ │ ldr r3, [pc, #244] @ (289f8c ) │ │ │ │ @@ -163728,26 +163725,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (289fa0 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 289ae8 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 289b50 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69e7d4 │ │ │ │ + bl 69e804 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 289c8e │ │ │ │ ldr r2, [pc, #200] @ (289fa4 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -163784,15 +163781,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 289f7a │ │ │ │ ldr r1, [pc, #108] @ (289fa8 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 28e3b0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 3c5ae4 │ │ │ │ @@ -163804,34 +163801,34 @@ │ │ │ │ bl 3c5ae4 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 3c5ae4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21c400 │ │ │ │ b.n 289ca2 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 69e7d4 │ │ │ │ + bl 69e804 │ │ │ │ b.n 289f48 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - svc 140 @ 0x8c │ │ │ │ + svc 188 @ 0xbc │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r6, [r6, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 220 @ 0xdc │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - svc 230 @ 0xe6 │ │ │ │ + b.n 289fd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 28a3e8 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -164058,15 +164055,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (28a40c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 28a054 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -164239,29 +164236,29 @@ │ │ │ │ ... │ │ │ │ lsrs r0, r2, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ble.n 28a4c4 │ │ │ │ + ble.n 28a324 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 28a390 │ │ │ │ + bgt.n 28a3f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 28a484 │ │ │ │ + bvs.n 28a4e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 28a42c │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -164317,43 +164314,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 28a188 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28a188 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28a164 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28a27e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28a25a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 28a1c2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28a340 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28a31c │ │ │ │ ldr r3, [pc, #76] @ (28a568 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28a1c2 │ │ │ │ ldr r3, [pc, #68] @ (28a56c ) │ │ │ │ @@ -164367,27 +164364,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (28a570 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28a1c2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28a4aa │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 28a500 │ │ │ │ + bls.n 28a560 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 28ad9c │ │ │ │ @@ -164569,30 +164566,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 21e78c │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr.w r2, [pc, #1592] @ 28adb8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 28adbc │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 28a8ec │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -164709,15 +164706,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 28a73e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 28a6b8 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 287bc4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 21c400 │ │ │ │ @@ -164763,24 +164760,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 28adcc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28a6c8 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 28a8f4 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 28aaea │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -164894,15 +164891,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 28aa14 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28aa6e │ │ │ │ b.n 28aa14 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 28a8f0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 287bc4 │ │ │ │ b.n 28a8fc │ │ │ │ @@ -165039,15 +165036,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (28ade0 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28abd4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 288170 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 28ac8c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -165127,15 +165124,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 28a73e │ │ │ │ mov r5, r7 │ │ │ │ b.n 28abce │ │ │ │ ldr r2, [pc, #180] @ (28adec ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -165145,82 +165142,82 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (28adf0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 28a73e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 28ab40 │ │ │ │ b.n 28a8f4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28ab82 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28ab60 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 28a9a4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r0, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r6, #19 │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 28ae78 │ │ │ │ + bls.n 28acd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf2f8004c │ │ │ │ + ssat r0, #13, r8, asr #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28ae4c ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 28ae54 │ │ │ │ + bmi.n 28aeb4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28aea8 │ │ │ │ + bvs.n 28ad08 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 28adb0 │ │ │ │ + bvs.n 28ae10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xfb600042 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + @ instruction: 0xfb900042 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 28aeac │ │ │ │ + bcc.n 28ad0c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 28acfc │ │ │ │ + bcs.n 28ad5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 28ae88 │ │ │ │ + bcs.n 28aee8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 28ae30 │ │ │ │ + bcs.n 28ae90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (28b084 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -165376,15 +165373,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (28b0ac ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 4087f8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -165420,15 +165417,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (28b0b8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 28ae88 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 21e278 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165458,45 +165455,45 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (28b0c4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28af08 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [ip], {99} @ 0x63 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r6], #-396 @ 0xfffffe74 │ │ │ │ - bne.n 28afa8 │ │ │ │ + bne.n 28b008 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [lr, fp] │ │ │ │ - strh.w r0, [r4, r2] │ │ │ │ + ldr??.w r0, [lr, fp] │ │ │ │ + ldr.w r0, [r4, r2] │ │ │ │ @ instruction: 0xfb700063 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r4, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 28afc0 │ │ │ │ + beq.n 28b020 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ + beq.n 28b0c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 28b0e8 │ │ │ │ + beq.n 28b148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (28b248 ) │ │ │ │ @@ -165590,22 +165587,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 28b150 │ │ │ │ ldr r0, [pc, #172] @ (28b26c ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 28b178 │ │ │ │ ldr r0, [pc, #164] @ (28b270 ) │ │ │ │ ldr r1, [pc, #164] @ (28b274 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 28b15c │ │ │ │ ldr r1, [pc, #152] @ (28b278 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3c5b10 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -165623,15 +165620,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (28b284 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28b122 │ │ │ │ ldr r3, [pc, #112] @ (28b288 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28b178 │ │ │ │ ldr r3, [pc, #92] @ (28b280 ) │ │ │ │ @@ -165642,50 +165639,50 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (28b28c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28b178 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh.w r0, [r8, #99] @ 0x63 │ │ │ │ vld1.8 {d0[3]}, [r4], r3 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #680 @ (adr r6, 28b500 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 28b5c0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #320 @ (adr r6, 28b3a8 ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 28b468 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ vst4.16 {d0-d3}, [lr :128], r3 │ │ │ │ - ldmia r7!, {r1, r2, r6} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r2, [r4, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r7, {r1, r2, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #176] @ (28b33c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 28b2a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 28b3d4 │ │ │ │ @@ -165807,15 +165804,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 28b2ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7ee0063 │ │ │ │ - ldmia r7, {r2, r3, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf79a0063 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -166004,15 +166001,15 @@ │ │ │ │ bl 287bc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 28b55a │ │ │ │ b.n 28b54e │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28b4ea │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 287bc4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -166020,15 +166017,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 28b448 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 28b562 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -166124,28 +166121,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 287bc4 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 28b444 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28b444 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 28b444 │ │ │ │ b.n 28b704 │ │ │ │ @ instruction: 0xf6800063 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r4} │ │ │ │ + ldmia r6, {r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf6380063 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166284,15 +166281,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (28b91c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 287bc4 │ │ │ │ b.n 28b7bc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28b81a │ │ │ │ @@ -166316,38 +166313,38 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (28b924 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 28b7b4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3460063 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3340063 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #41059 @ 0xa063 │ │ │ │ - cdp 0, 10, cr0, cr12, cr2, {2} │ │ │ │ + cdp 0, 13, cr0, cr12, cr2, {2} │ │ │ │ strh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 28ba64 │ │ │ │ @@ -166467,33 +166464,33 @@ │ │ │ │ bpl.n 28b984 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (28ba84 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 28b984 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs.w r0, r8, #99 @ 0x63 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf1260063 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0fa0063 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (28bc0c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166614,15 +166611,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (28bc30 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 28bafe │ │ │ │ ldr r3, [pc, #100] @ (28bc34 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28bb50 │ │ │ │ @@ -166638,38 +166635,38 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (28bc38 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28bb50 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vext.8 q8, q4, , #0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i32 d16, d10, d3[1] │ │ │ │ - ldmia r0!, {r1, r3, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ vhadd.s32 q0, q7, │ │ │ │ ldr r5, [pc, #864] @ (28bf8c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (28bda0 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166791,15 +166788,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28bcb6 │ │ │ │ ldr r3, [pc, #76] @ (28bdc8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28bd34 │ │ │ │ ldr r3, [pc, #60] @ (28bdc0 ) │ │ │ │ @@ -166808,37 +166805,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28bd34 │ │ │ │ ldr r0, [pc, #60] @ (28bdcc ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28bd34 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cdp 0, 4, cr0, cr4, cr3, {3} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 3, cr0, cr4, cr3, {3} │ │ │ │ - stmia r7!, {r2, r4, r5} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r4, #396] @ 0x18c │ │ │ │ - b.n 28bfc0 │ │ │ │ + b.n 28c020 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 28beb0 │ │ │ │ @@ -166917,33 +166914,33 @@ │ │ │ │ bpl.n 28be26 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (28bed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 28be26 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [lr], #396 @ 0x18c │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r2], {99} @ 0x63 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [sl], #-396 @ 0xfffffe74 │ │ │ │ asrs r0, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (28c1b8 ) │ │ │ │ @@ -167086,15 +167083,15 @@ │ │ │ │ b.n 28bfee │ │ │ │ ldr r0, [pc, #376] @ (28c1d4 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (28c1d8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 287bc4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 288ddc │ │ │ │ ldr r2, [pc, #348] @ (28c1dc ) │ │ │ │ @@ -167117,23 +167114,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (28c1e0 ) │ │ │ │ ldr r1, [pc, #308] @ (28c1e4 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ b.n 28bf4c │ │ │ │ ldr r0, [pc, #296] @ (28c1e8 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (28c1ec ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 690d28 │ │ │ │ + bl 690d58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 287bc4 │ │ │ │ b.n 28c074 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -167179,15 +167176,15 @@ │ │ │ │ bpl.n 28c06c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (28c1fc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28c06c │ │ │ │ ldr r3, [pc, #168] @ (28c200 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28bf42 │ │ │ │ ldr r3, [pc, #148] @ (28c1f8 ) │ │ │ │ @@ -167199,15 +167196,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (28c204 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 28bf42 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 28c0e6 │ │ │ │ @@ -167222,47 +167219,47 @@ │ │ │ │ b.n 28c06c │ │ │ │ mov r7, r5 │ │ │ │ b.n 28c10c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ sub.w r0, r8, r3, asr #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xeb8a0063 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #36 @ 0x24 │ │ │ │ + adds r1, #84 @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r6, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ands.w r0, r8, r3, asr #1 │ │ │ │ str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r4!, {r2, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #34] @ 0x22 │ │ │ │ + ldrh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 28c368 │ │ │ │ @@ -167386,34 +167383,34 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (28c388 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 28c270 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ ldrd r0, r0, [r8], #-396 @ 0x18c │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strex r0, r0, [r2, #396] @ 0x18c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28c360 │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (28c644 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -167630,15 +167627,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (28c66c ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 28c3ee │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21e278 │ │ │ │ @@ -167670,47 +167667,47 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (28c674 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 287bc4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 28c4b6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ b.n 28c430 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28c3f4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - itee eq │ │ │ │ - lsleq r3, r0, #1 │ │ │ │ - cmpne r3, #168 @ 0xa8 │ │ │ │ - movne r0, r0 │ │ │ │ - @ instruction: 0xf7f40042 │ │ │ │ + ittt cc │ │ │ │ + lslcc r3, r0, #1 │ │ │ │ + cmpcc r3, #168 @ 0xa8 │ │ │ │ + movcc r0, r0 │ │ │ │ + strh.w r0, [r4, r2] │ │ │ │ b.n 28c1e8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf72e0042 │ │ │ │ + @ instruction: 0xf75e0042 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ittt al │ │ │ │ - lslal r3, r0, #1 │ │ │ │ - stmdbal sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #568] @ (28c8c8 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #568] @ (28c8cc ) │ │ │ │ @@ -167914,15 +167911,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (28c8e8 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 28c6d4 │ │ │ │ ldr r3, [pc, #76] @ (28c8ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28c7ae │ │ │ │ @@ -167931,39 +167928,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 28c7ae │ │ │ │ ldr r0, [pc, #56] @ (28c8f0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28c7ae │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 28c0d4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28d0c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - it hi │ │ │ │ - lslhi r3, r0, #1 │ │ │ │ + it lt │ │ │ │ + lsllt r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce80 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [pc, #64] @ (28c930 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -168046,15 +168043,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 28c9ec │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -168154,15 +168151,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (28cb7c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 28c970 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 28ca60 │ │ │ │ ldr r2, [pc, #120] @ (28cb80 ) │ │ │ │ @@ -168182,15 +168179,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (28cb84 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 28ca7c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -168199,31 +168196,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce68 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28ce4c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 28ca88 │ │ │ │ + bvc.n 28cae8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 28cb7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r4, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 28cbfa │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ sbcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 28cbfe │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 28ccac │ │ │ │ @@ -168315,15 +168312,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 28cbda │ │ │ │ ldr r0, [pc, #92] @ (28ccd0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 28cbda │ │ │ │ ldr r3, [pc, #80] @ (28ccd4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28cc1c │ │ │ │ @@ -168333,41 +168330,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28cc1c │ │ │ │ ldr r0, [pc, #64] @ (28ccd8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28cc1c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #246 @ 0xf6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + strh r2, [r0, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ udf #228 @ 0xe4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ udf #98 @ 0x62 │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 28cd1a │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #608] @ (28cf38 ) │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 28cd22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 28ce24 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -168482,29 +168479,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 28cdb8 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 28cdb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 28cdf0 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 28cdd8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ble.n 28cd6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb606 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ble.n 28cecc │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -168663,15 +168660,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (28d054 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 287bc4 │ │ │ │ b.n 28cec8 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28cf26 │ │ │ │ @@ -168696,41 +168693,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (28d05c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28cebe │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 28d0c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 28d080 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cbnz r4, 28d048 │ │ │ │ + cbnz r4, 28d054 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 28cfc4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bvc.n 28d130 │ │ │ │ + bvc.n 28cf90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb798 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -168870,15 +168867,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (28d250 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 287bc4 │ │ │ │ b.n 28d0f0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 28d154 │ │ │ │ @@ -168902,41 +168899,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (28d258 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 28d0e8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bge.n 28d264 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 28d238 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb7b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 28d164 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bpl.n 28d330 │ │ │ │ + bpl.n 28d190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -169063,15 +169060,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (28d484 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28d2d6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2877e0 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -169139,41 +169136,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (28d490 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28d356 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 28d4a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 28d484 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + setend le │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 28d3c8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #992 @ 0x3e0 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (28d724 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -169338,15 +169335,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (28d748 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 28d538 │ │ │ │ ldr r2, [pc, #228] @ (28d74c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -169384,15 +169381,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (28d754 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 28d522 │ │ │ │ mov r0, r4 │ │ │ │ bl 2877e0 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 28d5c0 │ │ │ │ @@ -169422,35 +169419,35 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bpl.n 28d700 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 28d6d0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 28d7c8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r0, sp, #984 @ 0x3d8 │ │ │ │ + add r1, sp, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 28d796 │ │ │ │ + cbz r0, 28d7a2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + mov sl, fp │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r0 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169488,15 +169485,15 @@ │ │ │ │ bl 28f15c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 28d840 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28d87e │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -169505,25 +169502,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (28d898 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -169564,17 +169561,17 @@ │ │ │ │ b.n 28d7d8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 28d8d0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #23] │ │ │ │ + strb r0, [r3, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 28d8c4 │ │ │ │ + cbz r0, 28d8d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bcs.n 28d920 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169619,17 +169616,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69e320 │ │ │ │ + bl 69e350 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69e440 │ │ │ │ + bl 69e470 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 28d95e │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 288ddc │ │ │ │ ldr r2, [pc, #160] @ (28d9d8 ) │ │ │ │ ldr r3, [pc, #140] @ (28d9c8 ) │ │ │ │ @@ -169665,15 +169662,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 28d930 │ │ │ │ ldr r0, [pc, #80] @ (28d9dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ movs r1, #7 │ │ │ │ b.n 28d930 │ │ │ │ ldr r3, [pc, #72] @ (28d9e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d8fc │ │ │ │ @@ -169682,39 +169679,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28d8fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (28d9e8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 28d8fc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 28d984 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ bne.n 28d968 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 28da98 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #176 @ 0xb0 │ │ │ │ + add sp, #368 @ 0x170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028d9ec : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -169758,20 +169755,20 @@ │ │ │ │ bmi.n 28da52 │ │ │ │ ldr r5, [pc, #108] @ (28dab8 ) │ │ │ │ add r5, pc │ │ │ │ b.n 28da52 │ │ │ │ ldr r5, [pc, #108] @ (28dabc ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 69e314 │ │ │ │ + bl 69e344 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69ddcc │ │ │ │ + bl 69ddfc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69e170 │ │ │ │ + b.w 69e1a0 │ │ │ │ ldr r5, [pc, #84] @ (28dac0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 28da52 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -169842,38 +169839,38 @@ │ │ │ │ cbz r3, 28db32 │ │ │ │ ldr r1, [pc, #96] @ (28db7c ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6974ec │ │ │ │ + bl 69751c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 696f1c │ │ │ │ + bl 696f4c │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 28db4e │ │ │ │ ldr r1, [pc, #68] @ (28db80 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6974ec │ │ │ │ + bl 69751c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 696f1c │ │ │ │ + bl 696f4c │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 28db6e │ │ │ │ ldr r1, [pc, #44] @ (28db84 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6974ec │ │ │ │ + bl 69751c │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 696f1c │ │ │ │ + bl 696f4c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -169977,15 +169974,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 21d9a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea04 │ │ │ │ + bl 69ea34 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -170019,29 +170016,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (28debc ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 696e5c │ │ │ │ + bl 696e8c │ │ │ │ ldr r1, [pc, #452] @ (28dec0 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 696e5c │ │ │ │ + bl 696e8c │ │ │ │ ldr r1, [pc, #432] @ (28dec4 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 696e5c │ │ │ │ + bl 696e8c │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 28de98 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 28dea0 │ │ │ │ @@ -170052,15 +170049,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #356] @ (28dec8 ) │ │ │ │ ldr r3, [pc, #328] @ (28deac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170081,15 +170078,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (28ded4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 28dad8 │ │ │ │ b.n 28dd4a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21c794 │ │ │ │ @@ -170100,15 +170097,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 28ddac │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28de78 │ │ │ │ ldr r3, [pc, #252] @ (28dee4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -170116,62 +170113,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (28deec ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 28ddac │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (28def0 ) │ │ │ │ ldr r3, [pc, #232] @ (28def4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (28def8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 28ddac │ │ │ │ ldr r2, [pc, #208] @ (28defc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (28df00 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (28df04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 28ddac │ │ │ │ ldr r1, [pc, #188] @ (28df08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 68fd94 │ │ │ │ + bl 68fdc4 │ │ │ │ b.n 28ddac │ │ │ │ ldr r2, [pc, #176] @ (28df0c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (28df10 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (28df14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 28ddac │ │ │ │ ldr r1, [pc, #156] @ (28df18 ) │ │ │ │ add r1, pc │ │ │ │ b.n 28dde6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (28df1c ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -170191,66 +170188,66 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vcvt.u16.f16 d28, d20, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28da90 │ │ │ │ + b.n 28daf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28da4c │ │ │ │ + b.n 28daac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #232 @ 0xe8 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #624] @ 0x270 │ │ │ │ + ldr r3, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28da0c │ │ │ │ + b.n 28da6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28d9d0 │ │ │ │ + b.n 28da30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28d988 │ │ │ │ + b.n 28d9e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #112 @ 0x70 │ │ │ │ + add r4, sp, #304 @ 0x130 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28d93c │ │ │ │ + b.n 28d99c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 28d908 │ │ │ │ + b.n 28d968 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028df28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170266,30 +170263,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfcc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 28df6e │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r1, #1 │ │ │ │ - bl 687b4c │ │ │ │ + bl 687b7c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28df5e │ │ │ │ ldr r0, [pc, #88] @ (28dfc8 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 69ddcc │ │ │ │ - bl 69e170 │ │ │ │ + bl 69ddfc │ │ │ │ + bl 69e1a0 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 28df94 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r1, #1 │ │ │ │ - bl 687b4c │ │ │ │ + bl 687b7c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28df82 │ │ │ │ ldr r2, [pc, #52] @ (28dfcc ) │ │ │ │ ldr r3, [pc, #44] @ (28dfc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170325,42 +170322,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (28e064 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 28e05c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #112] @ (28e068 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (28e06c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 28e04e │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170374,15 +170371,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e03c │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e0fc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #896] @ 0x380 │ │ │ │ + ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e070 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -170401,29 +170398,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 28e2ea │ │ │ │ mov r9, r0 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #588] @ (28e304 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (28e308 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -170573,23 +170570,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28e2c6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (28e318 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 68a8ec │ │ │ │ + bl 68a91c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 288854 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r2, [pc, #156] @ (28e31c ) │ │ │ │ ldr r3, [pc, #116] @ (28e2f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170614,19 +170611,19 @@ │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 28e1bc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 69e7d4 │ │ │ │ + bl 69e804 │ │ │ │ b.n 28e268 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 69e54c │ │ │ │ + bl 69e57c │ │ │ │ b.n 28e124 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e242 │ │ │ │ movs r4, #0 │ │ │ │ b.n 28e242 │ │ │ │ @@ -170639,23 +170636,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldmia r2, {r1, r2} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e398 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028e320 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170665,42 +170662,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (28e3a4 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 28e398 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #100] @ (28e3a8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28e3ac ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 28e384 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -170708,15 +170705,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 28e388 │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e43c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #560] @ 0x230 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e3b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -170734,44 +170731,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #68] @ (28e434 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (28e438 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 69e1c8 │ │ │ │ + b.w 69e1f8 │ │ │ │ nop │ │ │ │ stmia r6!, {r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e4c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r0, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e43c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (28e4ac ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 28e452 │ │ │ │ @@ -170785,43 +170782,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (28e4b0 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (28e4b4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69e1c8 │ │ │ │ + b.w 69e1f8 │ │ │ │ stmia r6!, {r3, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e544 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e4b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -170857,42 +170854,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e5da │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #232] @ (28e608 ) │ │ │ │ ldr r2, [pc, #232] @ (28e60c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28e594 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e5ce │ │ │ │ ldr r2, [pc, #160] @ (28e610 ) │ │ │ │ ldr r3, [pc, #140] @ (28e600 ) │ │ │ │ add r2, pc │ │ │ │ @@ -170924,25 +170921,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28e5e6 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 288854 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28e56e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28e56e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28e51a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28e5be │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e56e │ │ │ │ @@ -170952,15 +170949,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e69c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r5!, {r1, r2, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028e614 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170974,38 +170971,38 @@ │ │ │ │ bne.n 28e6fa │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 28e6ce │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #196] @ (28e704 ) │ │ │ │ ldr r2, [pc, #196] @ (28e708 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 28e6a6 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e6da │ │ │ │ ldr r3, [pc, #136] @ (28e70c ) │ │ │ │ ldr r2, [pc, #136] @ (28e710 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171020,15 +171017,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e6e6 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 28e682 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -171036,34 +171033,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28e63a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28e682 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28e6b6 │ │ │ │ mov r0, r6 │ │ │ │ bl 288b4c │ │ │ │ b.n 28e696 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 28e698 │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e798 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ ... │ │ │ │ │ │ │ │ 0028e714 : │ │ │ │ @@ -171075,40 +171072,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (28e7ac ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28e7a6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #120] @ (28e7b0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (28e7b4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28e772 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ cbnz r4, 28e792 │ │ │ │ ldr r3, [pc, #60] @ (28e7b8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171120,27 +171117,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28e778 │ │ │ │ ldr r0, [pc, #28] @ (28e7bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 28e782 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e782 │ │ │ │ stmia r3!, {r4, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e844 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #968 @ (adr r3, 28eb88 ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 28e848 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e7c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171156,51 +171153,51 @@ │ │ │ │ beq.n 28e85c │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e870 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #176] @ (28e8a8 ) │ │ │ │ ldr r2, [pc, #180] @ (28e8ac ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 28e848 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 28e87c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 28e836 │ │ │ │ b.n 28e87c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171208,19 +171205,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28e7f0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171228,15 +171225,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 28e836 │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e93c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #904] @ 0x388 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e8b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171248,58 +171245,58 @@ │ │ │ │ bne.n 28e95c │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28e932 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #140] @ (28e968 ) │ │ │ │ ldr r2, [pc, #140] @ (28e96c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28e918 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28e93e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28e8d6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171307,15 +171304,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28e922 │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28e9fc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #1008] @ 0x3f0 │ │ │ │ + str r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028e970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171326,48 +171323,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28ea10 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #128] @ (28ea1c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (28ea20 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 28e9e8 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 28e9d6 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -171380,15 +171377,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 28e9d6 │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28eab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #216] @ 0xd8 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ea24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171401,41 +171398,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 28eaf8 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #208] @ (28eb24 ) │ │ │ │ ldr r2, [pc, #208] @ (28eb28 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 28eace │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28eac2 │ │ │ │ ldr r3, [pc, #140] @ (28eb2c ) │ │ │ │ ldr r2, [pc, #144] @ (28eb30 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171450,19 +171447,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28ea9c │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28eb04 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 28ea9c │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -171470,31 +171467,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28ea4e │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28eade │ │ │ │ mov r0, r6 │ │ │ │ bl 288b4c │ │ │ │ b.n 28eab0 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 28eab2 │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28ebb8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ ... │ │ │ │ │ │ │ │ 0028eb34 : │ │ │ │ @@ -171538,29 +171535,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 28eca8 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #336] @ (28ed00 ) │ │ │ │ ldr r2, [pc, #340] @ (28ed04 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov fp, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, fp │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -171571,15 +171568,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28ec60 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28ec4e │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 28ec28 │ │ │ │ ldr r3, [pc, #240] @ (28ed08 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -171605,15 +171602,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 28ec14 │ │ │ │ b.n 28ec28 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 288848 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -171640,29 +171637,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 288854 │ │ │ │ b.n 28ec04 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ebdc │ │ │ │ + bl 69ec0c │ │ │ │ b.n 28eba8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 288854 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 28ec28 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28ec28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 288b4c │ │ │ │ b.n 28ec28 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 288acc │ │ │ │ @@ -171674,15 +171671,15 @@ │ │ │ │ lslmi r3, r4, #1 │ │ │ │ cmpmi r4, r6 │ │ │ │ movpl r0, r0 │ │ │ │ itet cc │ │ │ │ lslcc r3, r4, #1 │ │ │ │ ldrcs r6, [pc, #144] @ (28ed94 ) │ │ │ │ movcc r0, r0 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x006c │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -171696,40 +171693,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (28edac ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28eda6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #120] @ (28edb0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (28edb4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ed72 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ cbnz r4, 28ed92 │ │ │ │ ldr r3, [pc, #60] @ (28edb8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171741,27 +171738,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28ed78 │ │ │ │ ldr r0, [pc, #28] @ (28edbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 28ed82 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ed82 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28ee44 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #152] @ 0x98 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028edc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171770,56 +171767,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (28ee40 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28ee38 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #92] @ (28ee44 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (28ee48 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ee24 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ee28 │ │ │ │ nop │ │ │ │ pop {r2, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28eed8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ee4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171832,74 +171829,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28eeda │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #148] @ (28ef10 ) │ │ │ │ ldr r2, [pc, #148] @ (28ef14 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28eebe │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28eee6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28ee76 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28eec8 │ │ │ │ pop {r1, r2, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28efa4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #42] @ 0x2a │ │ │ │ + ldrh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ef18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171912,57 +171909,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3c5158 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #100] @ (28efb0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (28efb4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ef90 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ef94 │ │ │ │ cbnz r2, 28f00a │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f044 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028efb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -171975,57 +171972,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 3c5158 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #100] @ (28f050 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (28f054 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f030 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f034 │ │ │ │ revsh r2, r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f0e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #30] │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -172037,30 +172034,30 @@ │ │ │ │ bne.n 28f14a │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f12e │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #204] @ (28f154 ) │ │ │ │ ldr r2, [pc, #208] @ (28f158 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 21e9a0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -172071,15 +172068,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 28f0f2 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 28f13a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f10e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172088,47 +172085,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28f0e0 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f080 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e9a0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 28f0b6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f0e0 │ │ │ │ rev r2, r5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f1e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f15c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172140,58 +172137,58 @@ │ │ │ │ bne.n 28f208 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f1de │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #140] @ (28f214 ) │ │ │ │ ldr r2, [pc, #140] @ (28f218 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f1c4 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f1ea │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f182 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172199,15 +172196,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f1ce │ │ │ │ nop │ │ │ │ cbnz r0, 28f21e │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f2a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #18] │ │ │ │ + ldrh r0, [r0, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f21c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -172234,41 +172231,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 288828 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f2da │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #152] @ (28f308 ) │ │ │ │ ldr r2, [pc, #152] @ (28f30c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f2ac │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f2e6 │ │ │ │ ldr r2, [pc, #88] @ (28f310 ) │ │ │ │ ldr r3, [pc, #72] @ (28f304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172282,32 +172279,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f26a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28f2b6 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f2b6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb860 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @ instruction: 0xb85a │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #144] @ (28f39c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f314 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172321,58 +172318,58 @@ │ │ │ │ bne.n 28f3c0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f396 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #140] @ (28f3cc ) │ │ │ │ ldr r2, [pc, #140] @ (28f3d0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f37c │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f3a2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f33a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172380,15 +172377,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f386 │ │ │ │ nop │ │ │ │ @ instruction: 0xb770 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f460 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f3d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172397,56 +172394,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (28f454 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28f44c │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #92] @ (28f458 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (28f45c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f438 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f43c │ │ │ │ nop │ │ │ │ @ instruction: 0xb6b0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f4ec ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f460 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -172475,41 +172472,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f524 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #152] @ (28f554 ) │ │ │ │ ldr r2, [pc, #156] @ (28f558 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f4f6 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f530 │ │ │ │ ldr r2, [pc, #88] @ (28f55c ) │ │ │ │ ldr r3, [pc, #72] @ (28f54c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172523,33 +172520,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f4b4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28f500 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f500 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb622 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb61a │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f5e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r2, r4, r7, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172565,59 +172562,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f5ec │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #144] @ (28f624 ) │ │ │ │ ldr r2, [pc, #148] @ (28f628 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f5d0 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f5f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f58c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172625,15 +172622,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f5da │ │ │ │ nop │ │ │ │ push {r5, lr} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f6b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f62c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -172642,57 +172639,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (28f6b8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 28f6b0 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #100] @ (28f6bc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28f6c0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f69a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f69e │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f750 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f6c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -172729,42 +172726,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f7ee │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #232] @ (28f81c ) │ │ │ │ ldr r2, [pc, #232] @ (28f820 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r7, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28f7a8 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f7e2 │ │ │ │ ldr r2, [pc, #160] @ (28f824 ) │ │ │ │ ldr r3, [pc, #140] @ (28f814 ) │ │ │ │ add r2, pc │ │ │ │ @@ -172796,25 +172793,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28f7fa │ │ │ │ add r0, sp, #8 │ │ │ │ bl 288854 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28f782 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28f782 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f72e │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28f7d2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f782 │ │ │ │ @@ -172824,15 +172821,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 28f888 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f8b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r2, 28f86c │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028f828 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -172845,57 +172842,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28f8d0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f8a6 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #136] @ (28f8dc ) │ │ │ │ ldr r2, [pc, #140] @ (28f8e0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f88c │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f8b2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f84c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172903,15 +172900,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f896 │ │ │ │ nop │ │ │ │ sxtb r4, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28f970 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #28] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f8e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172924,59 +172921,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28f970 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #148] @ (28f9a8 ) │ │ │ │ ldr r2, [pc, #148] @ (28f9ac ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28f954 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28f97c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28f90e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172984,15 +172981,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28f95e │ │ │ │ nop │ │ │ │ cbz r6, 28f9ce │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fa3c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028f9b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173001,55 +172998,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (28fa2c ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 28fa26 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #88] @ (28fa30 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (28fa34 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fa12 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fa16 │ │ │ │ sub sp, #336 @ 0x150 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fac4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fa38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173059,29 +173056,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28fabe │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #100] @ (28fac8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (28facc ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -173089,29 +173086,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28faa8 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28faac │ │ │ │ add sp, #296 @ 0x128 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fb5c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -173148,43 +173145,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28fbfc │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #232] @ (28fc28 ) │ │ │ │ ldr r2, [pc, #232] @ (28fc2c ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r9, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 28fbb6 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28fbf0 │ │ │ │ ldr r2, [pc, #156] @ (28fc30 ) │ │ │ │ ldr r3, [pc, #140] @ (28fc20 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173216,25 +173213,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 28fc08 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 288854 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 28fb90 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ b.n 28fb90 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28fb3a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 28fbe0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fb90 │ │ │ │ @@ -173243,15 +173240,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #656 @ 0x290 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fcbc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r0, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r7, sp, #16 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0028fc34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173280,42 +173277,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28fd00 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r2, [pc, #132] @ (28fd0c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (28fd10 ) │ │ │ │ add r2, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r5, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fcc8 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173334,36 +173331,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fc62 │ │ │ │ nop │ │ │ │ add r6, sp, #304 @ 0x130 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fda0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.w 69e170 │ │ │ │ + b.w 69e1a0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 69e170 │ │ │ │ + bl 69e1a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 0028fd38 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (28fd48 ) │ │ │ │ ldr r0, [pc, #12] @ (28fd4c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 69f64c │ │ │ │ + b.w 69f67c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 0028fd50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173377,59 +173374,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28fddc │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #148] @ (28fe14 ) │ │ │ │ ldr r2, [pc, #148] @ (28fe18 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fdc0 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28fde8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28fd7a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173437,15 +173434,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fdca │ │ │ │ nop │ │ │ │ add r5, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28fea8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fe1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173458,61 +173455,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28feac │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #152] @ (28fee4 ) │ │ │ │ ldr r2, [pc, #152] @ (28fee8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28fe90 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28feb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28fe46 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173520,15 +173517,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28fe9a │ │ │ │ nop │ │ │ │ add r4, sp, #408 @ 0x198 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (28ff78 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #22] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028feec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173541,29 +173538,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 28ff80 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #156] @ (28ffb8 ) │ │ │ │ ldr r2, [pc, #156] @ (28ffbc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -173572,32 +173569,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 28ff64 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 28ff8c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28ff16 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173605,15 +173602,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 28ff6e │ │ │ │ nop │ │ │ │ add r3, sp, #600 @ 0x258 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (29004c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028ffc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173625,73 +173622,73 @@ │ │ │ │ bne.n 29006e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 290044 │ │ │ │ - bl 69f168 │ │ │ │ + bl 69f198 │ │ │ │ ldr r3, [pc, #140] @ (290078 ) │ │ │ │ ldr r2, [pc, #140] @ (29007c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69cd08 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69cd38 │ │ │ │ + bl 69e1f8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29002a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 69e1c8 │ │ │ │ + bl 69e1f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 290050 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69ea28 │ │ │ │ + bl 69ea58 │ │ │ │ b.n 28ffe6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eb04 │ │ │ │ + bl 69eb34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 290034 │ │ │ │ add r2, sp, #784 @ 0x310 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r6, [pc, #144] @ (29010c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290080 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173715,15 +173712,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002900cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -173747,15 +173744,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290118 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173775,15 +173772,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029015c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173809,15 +173806,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002901ac : │ │ │ │ b.w 21dcbc │ │ │ │ │ │ │ │ 002901b0 : │ │ │ │ bx lr │ │ │ │ @@ -173825,72 +173822,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2901d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r8, pc │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002901dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (290244 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #80] @ (290248 ) │ │ │ │ ldr r2, [pc, #80] @ (29024c ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 29022e │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (290250 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r1, #16] │ │ │ │ + ldrh r4, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173908,60 +173905,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2902fc ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2902d8 │ │ │ │ ldr r6, [pc, #92] @ (290300 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2902d8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29027e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -174138,25 +174135,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2904e8 ) │ │ │ │ ldr r0, [pc, #28] @ (2904ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - itee │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - strhal r0, [r3, #62] @ 0x3e │ │ │ │ - lslal r3, r0, #1 │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -174183,21 +174180,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (29054c ) │ │ │ │ ldr r0, [pc, #24] @ (290550 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - it hi │ │ │ │ - lslhi r3, r2, #1 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + it lt │ │ │ │ + lsllt r3, r2, #1 │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -174317,23 +174314,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r5, pc, #160 @ (adr r5, 290738 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #22 │ │ │ │ + lsls r6, r3, #23 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, pc, #344 @ (adr r4, 2907fc ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0068 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 290710 │ │ │ │ @@ -174368,15 +174365,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #824 @ (adr r3, 290a4c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r8, r2, lsl #1 │ │ │ │ + orr.w r0, r8, r2, lsl #1 │ │ │ │ add r3, pc, #712 @ (adr r3, 2909e8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -174441,19 +174438,19 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #376 @ (adr r3, 290938 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #120 @ (adr r3, 290840 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2908d0 ) │ │ │ │ @@ -175200,19 +175197,19 @@ │ │ │ │ nop │ │ │ │ ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r0, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #22] │ │ │ │ + ldrb r0, [r6, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00290fc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175249,19 +175246,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ asrs r0, r6, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029103c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -175282,15 +175279,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ asrs r0, r7, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bl 58507e │ │ │ │ + bl 58507e │ │ │ │ │ │ │ │ 00291080 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2911e4 ) │ │ │ │ @@ -175423,17 +175420,17 @@ │ │ │ │ blx 21c0ec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - uxtb r0, r5 │ │ │ │ + cbz r0, 29123a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r1, #11] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -176304,15 +176301,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsrs r6, r3, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 291b38 │ │ │ │ + bvs.n 291b98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00291af4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176351,19 +176348,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r6, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r5, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00291b6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177180,15 +177177,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r4, r0, #19 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292300 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177220,15 +177217,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r5, #17 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5, {r4, r5, r7} │ │ │ │ + ldmia r5, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292360 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177265,15 +177262,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ lsls r2, r1, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002923cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177315,15 +177312,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r3, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00292444 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177368,15 +177365,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r4, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002924c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177424,15 +177421,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r4, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029254c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177483,15 +177480,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r3, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002925dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -177780,23 +177777,23 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ strh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r6, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178040,19 +178037,19 @@ │ │ │ │ strh r4, [r2, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [sl], {112} @ 0x70 │ │ │ │ ldrb r2, [r6, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #16] │ │ │ │ + str r4, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292bc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178230,19 +178227,19 @@ │ │ │ │ ldrb r6, [r4, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa7e0070 │ │ │ │ ldrb r2, [r7, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r5, r7] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00292db8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178608,23 +178605,23 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #8] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf6d60070 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r0, [r4, #6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293158 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178952,15 +178949,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r1, #27] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf39c0070 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r7, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00293498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179153,15 +179150,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r4, #18] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, r8, #112 @ 0x70 │ │ │ │ - hlt 0x0038 │ │ │ │ + revsh r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r0, #17] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00293690 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179238,15 +179235,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r5, #15] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0c40070 │ │ │ │ - cbnz r2, 293792 │ │ │ │ + cbnz r2, 29379e │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r6, #13] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00293764 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179288,15 +179285,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ and.w r0, r6, #112 @ 0x70 │ │ │ │ - cbnz r0, 2937e4 │ │ │ │ + cbnz r0, 2937f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002937d8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179336,15 +179333,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ vshr.s16 q0, q8, #14 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029384c : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179455,19 +179452,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 3, r0, cr10, cr0, {3} │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r6, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293974 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179721,19 +179718,19 @@ │ │ │ │ ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r6], {112} @ 0x70 │ │ │ │ ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r0, [r5, #6] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, r7] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293c0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179951,19 +179948,19 @@ │ │ │ │ ldr r4, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r6, #448] @ 0x1c0 │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r0, [r1, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #440] @ (294014 ) │ │ │ │ + ldr r6, [pc, #632] @ (2940d4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r7, [pc, #520] @ (294068 ) │ │ │ │ + ldr r7, [pc, #712] @ (294128 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00293e60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180303,43 +180300,43 @@ │ │ │ │ ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8220070 │ │ │ │ ldr r0, [r6, #16] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strh r6, [r4, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #48] @ (294250 ) │ │ │ │ + ldr r3, [pc, #240] @ (294310 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #440] @ (2943dc ) │ │ │ │ + ldr r4, [pc, #632] @ (29449c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r7, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #976] @ (2945fc ) │ │ │ │ + ldr r3, [pc, #144] @ (2942bc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #280] @ (294348 ) │ │ │ │ + ldr r4, [pc, #472] @ (294408 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #880] @ (2945a8 ) │ │ │ │ + ldr r3, [pc, #48] @ (294268 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [pc, #120] @ (2942b4 ) │ │ │ │ + ldr r4, [pc, #312] @ (294374 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #784] @ (294554 ) │ │ │ │ + ldr r2, [pc, #976] @ (294614 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #984] @ (294620 ) │ │ │ │ + ldr r4, [pc, #152] @ (2942e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r0, #22] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #688] @ (294500 ) │ │ │ │ + ldr r2, [pc, #880] @ (2945c0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #808] @ (29457c ) │ │ │ │ + ldr r3, [pc, #1000] @ (29463c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180608,23 +180605,23 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 294b68 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, sp, #368 @ 0x170 │ │ │ │ + add r4, sp, #560 @ 0x230 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r2, [r4, #31] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blx r9 │ │ │ │ + blx pc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r1, [pc, #232] @ (2945f4 ) │ │ │ │ + ldr r1, [pc, #424] @ (2946b4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029450c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180825,15 +180822,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ b.n 2948a8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029471c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -180987,23 +180984,23 @@ │ │ │ │ blx 21c0ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, r9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002948bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181023,15 +181020,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r6, lr │ │ │ │ + cmp lr, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294904 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181070,19 +181067,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29497c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, #13] │ │ │ │ + ldrb r4, [r1, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - muls r2, r0 │ │ │ │ + muls r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294980 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181383,47 +181380,47 @@ │ │ │ │ blx 21c0ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r4 │ │ │ │ + add r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mvns r2, r4 │ │ │ │ + add r2, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmn r4, r7 │ │ │ │ + orrs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - muls r2, r3 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + orrs r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, r1 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmn r4, r0 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsh r2, [r0, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r4, [r6, #1] │ │ │ │ + ldrb r4, [r4, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r6, r0 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eors r2, r2 │ │ │ │ + lsls r2, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ands r2, r7 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + ldrb r2, [r6, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r0, r6 │ │ │ │ + negs r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands r0, r4 │ │ │ │ + eors r0, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00294ce4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -181508,17 +181505,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - rors r4, r1 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r2 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r7, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00294ddc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181605,17 +181602,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r4, r3 │ │ │ │ + asrs r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands r6, r3 │ │ │ │ + eors r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r4, [r0, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00294ed4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182027,19 +182024,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr r0, [r2, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r7, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r3, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #84 @ 0x54 │ │ │ │ + subs r1, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r3, #158 @ 0x9e │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00295378 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -182144,23 +182141,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrsb r0, [r0, r4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r6, [r0, r1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #32 │ │ │ │ + subs r0, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002954b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182437,15 +182434,15 @@ │ │ │ │ b.n 2956e4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r0, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #74 @ 0x4a │ │ │ │ + subs r2, #122 @ 0x7a │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r5, r6] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002957e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182464,25 +182461,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #516] @ (295a24 ) │ │ │ │ ldr r2, [pc, #520] @ (295a28 ) │ │ │ │ ldr r1, [pc, #520] @ (295a2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (295a30 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -182666,41 +182663,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, r2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r3, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00295a5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183301,31 +183298,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ str r0, [r4, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #46 @ 0x2e │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #166 @ 0xa6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29604c │ │ │ │ + bge.n 2960ac │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #872] @ (2964b8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #132 @ 0x84 │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029615c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -183347,24 +183344,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ ldr r3, [pc, #488] @ (29638c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (296390 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #472] @ (296394 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -183398,15 +183395,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 21db7c │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 29620e │ │ │ │ ldr r1, [pc, #368] @ (296398 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 296332 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -183497,25 +183494,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2963ac ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 296234 │ │ │ │ ldr r1, [pc, #104] @ (2963b0 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29623c │ │ │ │ ldr r3, [pc, #80] @ (2963b4 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2963b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183525,41 +183522,41 @@ │ │ │ │ blx 21c0ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #144] @ (296410 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #92 @ 0x5c │ │ │ │ + cmp r6, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #48] @ 0x30 │ │ │ │ + str r0, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r6, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #96 @ 0x60 │ │ │ │ + cmp r5, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #100 @ 0x64 │ │ │ │ + cmp r3, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ blxns r1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #60 @ 0x3c │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002963bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -183997,19 +183994,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ stmia r3!, {r1, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vdup.8 d21, d22[7] │ │ │ │ + vcvt.f16.u16 , q3, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002968c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184346,25 +184343,25 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r6, #138 @ 0x8a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r4, [r1, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296c80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -184501,43 +184498,43 @@ │ │ │ │ nop │ │ │ │ subs r6, #0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #96 @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [r4, r4] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #4 │ │ │ │ + movs r3, #52 @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #220 @ 0xdc │ │ │ │ + movs r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r0, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4} │ │ │ │ + ldmia r4!, {r2, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00296e10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -184719,49 +184716,49 @@ │ │ │ │ nop │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #122 @ 0x7a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #232 @ 0xe8 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #44 @ 0x2c │ │ │ │ + movs r2, #92 @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r4, [r3, r3] │ │ │ │ + ldrsb r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r0, r3] │ │ │ │ + ldrsb r6, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #188 @ 0xbc │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -184881,46 +184878,46 @@ │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #76 @ 0x4c │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r1, #178 @ 0xb2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r1, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r7, #4 │ │ │ │ + subs r4, r5, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #120 @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2971a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 691690 │ │ │ │ + b.w 6916c0 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -184954,15 +184951,15 @@ │ │ │ │ beq.n 297216 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 65ded0 │ │ │ │ + bl 65df00 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 3f307c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 3f2eb4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -184996,29 +184993,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2972d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2972d8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -185053,22 +185050,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 6798a0 │ │ │ │ + bl 6798d0 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 666dc4 │ │ │ │ + bl 666df4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67af60 │ │ │ │ + bl 67af90 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 297620 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -185123,23 +185120,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21ce60 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r7 │ │ │ │ blx 21eb8c │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 666b08 │ │ │ │ + bl 666b38 │ │ │ │ ldr r2, [pc, #780] @ (297714 ) │ │ │ │ ldr r3, [pc, #756] @ (297700 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185264,15 +185261,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 29756e │ │ │ │ ldr r0, [pc, #452] @ (297728 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 297582 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -185326,30 +185323,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (297734 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2973f2 │ │ │ │ ldr r3, [pc, #272] @ (297738 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (29773c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (297740 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2973f2 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 21c794 │ │ │ │ ldr r3, [pc, #236] @ (297744 ) │ │ │ │ @@ -185359,28 +185356,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (29774c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2973f2 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2975ca │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2975da │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2975e2 │ │ │ │ ldr r0, [pc, #196] @ (297750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ b.n 2975e2 │ │ │ │ ldr r3, [pc, #188] @ (297754 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 297486 │ │ │ │ @@ -185393,15 +185390,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (297760 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2973f2 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 21c0d4 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2974a2 │ │ │ │ ldr r3, [pc, #140] @ (297764 ) │ │ │ │ @@ -185413,76 +185410,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (29776c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2973f2 │ │ │ │ mov r3, sl │ │ │ │ b.n 297600 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r7, #142 @ 0x8e │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + strh r0, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r6, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #138 @ 0x8a │ │ │ │ lsls r3, r4, #1 │ │ │ │ uxtb r6, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ uxtb r6, r4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ uxth r2, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ sxtb r4, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r6, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, r3] │ │ │ │ + str r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + adds r4, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r6, #0 │ │ │ │ + adds r2, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + adds r4, r2, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r2, #1 │ │ │ │ + adds r4, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + str r4, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00297770 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185588,33 +185585,33 @@ │ │ │ │ 00297854 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2978d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2978d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -185725,15 +185722,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r6, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002979e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185746,59 +185743,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 297a40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 297a40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 00297a48 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 297ab0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 297ab0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -185870,15 +185867,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3dd2cc │ │ │ │ vldr d7, [pc, #64] @ 297bb8 │ │ │ │ ldr r2, [pc, #72] @ (297bc4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (297bc8 ) │ │ │ │ @@ -185908,23 +185905,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl e3bc2 │ │ │ │ ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297bcc : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 297be0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 00297be8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 297c14 │ │ │ │ cbz r1, 297c06 │ │ │ │ @@ -186044,19 +186041,19 @@ │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 5dd2a │ │ │ │ ldmia r2!, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #360] @ (297ea0 ) │ │ │ │ + ldr r2, [pc, #552] @ (297f60 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r4, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #174 @ 0xae │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 00297d40 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -186166,15 +186163,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297e2c │ │ │ │ ldr r0, [pc, #72] @ (297ea0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297e2c │ │ │ │ ldr r3, [pc, #60] @ (297ea4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297dfc │ │ │ │ @@ -186182,31 +186179,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 297dfc │ │ │ │ ldr r0, [pc, #40] @ (297ea8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297dfc │ │ │ │ blx 21e3b8 │ │ │ │ cmp r4, #182 @ 0xb6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #24 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #23 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297eac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186254,15 +186251,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 297ee0 │ │ │ │ ldr r0, [pc, #72] @ (297f70 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297ee0 │ │ │ │ ldr r3, [pc, #60] @ (297f74 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297ee0 │ │ │ │ @@ -186270,32 +186267,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 297ee0 │ │ │ │ ldr r0, [pc, #40] @ (297f78 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 297ee0 │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ cmp r3, #210 @ 0xd2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r7, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #21 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297f7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186312,15 +186309,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -186414,29 +186411,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2980d8 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r1, #20 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mov ip, r7 │ │ │ │ + mov ip, sp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mov sl, r5 │ │ │ │ + mov sl, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #18 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002980dc : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002980e0 : │ │ │ │ @@ -186502,17 +186499,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - mov lr, r5 │ │ │ │ + mov lr, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298140 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186537,15 +186534,15 @@ │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (298190 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ stmia r6!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (2981d0 ) │ │ │ │ @@ -186553,28 +186550,28 @@ │ │ │ │ ldr.w ip, [pc, #44] @ 2981d4 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (2981d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 547dec │ │ │ │ + bl 547e1c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2985c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.w 2ec418 │ │ │ │ ldr.w r1, [r0, #1004] @ 0x3ec │ │ │ │ b.w 297f7c │ │ │ │ subw r0, r0, #1028 @ 0x404 │ │ │ │ b.w 29791c │ │ │ │ push {r4, lr} │ │ │ │ @@ -186616,45 +186613,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #236] @ (298350 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #220] @ (298354 ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #216] @ (298358 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #208] @ (29835c ) │ │ │ │ ldr r1, [pc, #212] @ (298360 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #192] @ (298364 ) │ │ │ │ ldr r1, [pc, #196] @ (298368 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #180] @ (29836c ) │ │ │ │ ldr r1, [pc, #180] @ (298370 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ (298374 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -186664,27 +186661,27 @@ │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #28947 @ 0x7113 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ movs r3, #3 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ strh.w r3, [r7, #114] @ 0x72 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #144] @ (298378 ) │ │ │ │ ldr r2, [pc, #144] @ (29837c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #144] @ (298380 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ movs r2, #11 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #128] @ (298384 ) │ │ │ │ ldr r3, [pc, #132] @ (298388 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r6, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (29838c ) │ │ │ │ @@ -186706,40 +186703,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7300041 │ │ │ │ - subs r5, #12 │ │ │ │ + @ instruction: 0xf7600041 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb892 │ │ │ │ + @ instruction: 0xb8c2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #12 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #5 │ │ │ │ + lsrs r6, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r2, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ittt ls │ │ │ │ lslls r0, r4, #1 │ │ │ │ lsrls r7, r1, #13 │ │ │ │ movls r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -186764,15 +186761,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (298414 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #1936] @ 0x790 │ │ │ │ bl 3dcacc │ │ │ │ @@ -186786,19 +186783,19 @@ │ │ │ │ ldr.w r2, [r4, #1936] @ 0x790 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3e16b4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3df61c │ │ │ │ - add r6, r6 │ │ │ │ + add r6, ip │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #7 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb752 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 298488 │ │ │ │ sub sp, #16 │ │ │ │ @@ -186807,15 +186804,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (298490 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r3, #144] @ 0x90 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #3112] @ 0xc28 │ │ │ │ bl 3dcacc │ │ │ │ @@ -186830,19 +186827,19 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3e16b4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3df61c │ │ │ │ nop │ │ │ │ - bics r6, r7 │ │ │ │ + mvns r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb70a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -186941,15 +186938,15 @@ │ │ │ │ ldr r1, [pc, #816] @ (2988d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #800] @ (2988d4 ) │ │ │ │ add.w r1, r0, #2688 @ 0xa80 │ │ │ │ mov.w r3, #640 @ 0x280 │ │ │ │ add r2, pc │ │ │ │ strh r3, [r5, #6] │ │ │ │ @@ -186982,15 +186979,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ strb.w r3, [r5, #210] @ 0xd2 │ │ │ │ ldr r3, [pc, #720] @ (2988e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r4, #2872 @ 0xb38 │ │ │ │ bl 2ec470 │ │ │ │ ldrb.w r1, [r5, #210] @ 0xd2 │ │ │ │ add.w r5, r4, #2880 @ 0xb40 │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -187076,24 +187073,24 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #476] @ (298908 ) │ │ │ │ ldr r1, [pc, #476] @ (29890c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r6, r4, #1944 @ 0x798 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #380] @ 2988c0 │ │ │ │ ldr r2, [pc, #456] @ (298910 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #456] @ (298914 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ @@ -187119,15 +187116,15 @@ │ │ │ │ strb.w r2, [r5, #2324] @ 0x914 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #400] @ (29891c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #400] @ (298920 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 549958 │ │ │ │ + bl 549988 │ │ │ │ add.w r2, r4, #6400 @ 0x1900 │ │ │ │ mov.w r3, #44800 @ 0xaf00 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2980e0 │ │ │ │ ldrb.w r3, [r5, #2720] @ 0xaa0 │ │ │ │ @@ -187136,98 +187133,98 @@ │ │ │ │ ldr r5, [pc, #368] @ (298924 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (298928 ) │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 549bf0 │ │ │ │ + bl 549c20 │ │ │ │ ldr r1, [pc, #356] @ (29892c ) │ │ │ │ add.w r2, r5, #129 @ 0x81 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 549bf0 │ │ │ │ + bl 549c20 │ │ │ │ ldr r1, [pc, #344] @ (298930 ) │ │ │ │ add.w r2, r5, #132 @ 0x84 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 549d80 │ │ │ │ + bl 549db0 │ │ │ │ ldr r1, [pc, #332] @ (298934 ) │ │ │ │ add.w r2, r5, #136 @ 0x88 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 549d80 │ │ │ │ + bl 549db0 │ │ │ │ ldr r1, [pc, #320] @ (298938 ) │ │ │ │ add.w r2, r5, #140 @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 549cb8 │ │ │ │ + bl 549ce8 │ │ │ │ ldr r1, [pc, #308] @ (29893c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r2, r4, #1936 @ 0x790 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 549d80 │ │ │ │ + b.w 549db0 │ │ │ │ ldr r3, [pc, #292] @ (298940 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #288] @ (298944 ) │ │ │ │ ldr.w r9, [pc, #292] @ 298948 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #284] @ (29894c ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #3152 @ 0xc50 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #44544 @ 0xae00 │ │ │ │ bl 299250 │ │ │ │ ldr r2, [pc, #260] @ (298950 ) │ │ │ │ ldr r1, [pc, #264] @ (298954 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #248] @ (298958 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #228] @ (29895c ) │ │ │ │ ldr r1, [pc, #232] @ (298960 ) │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53fb2c │ │ │ │ + bl 53fb5c │ │ │ │ b.n 29877e │ │ │ │ movs r1, #0 │ │ │ │ b.n 2986c0 │ │ │ │ mov.w r6, #2560 @ 0xa00 │ │ │ │ movs r7, #0 │ │ │ │ add.w r2, r4, #6816 @ 0x1aa0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -187236,85 +187233,85 @@ │ │ │ │ bl 2980fc │ │ │ │ b.n 2987b0 │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - negs r2, r2 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf39c0041 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + ubfx r0, ip, #1, #2 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rors r6, r3 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfb77ffff │ │ │ │ @ instruction: 0xfb0bffff │ │ │ │ lsls r7, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2800041 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf2b00041 │ │ │ │ + subs r0, #138 @ 0x8a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r6, 29897a │ │ │ │ + cbz r6, 298986 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r7, #26 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands r0, r7 │ │ │ │ + eors r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r3, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #1008] @ (298d34 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbc.w r0, sl, #65 @ 0x41 │ │ │ │ - bics.w r0, r0, #67 @ 0x43 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + @ instruction: 0xf19a0041 │ │ │ │ + orn r0, r0, #67 @ 0x43 │ │ │ │ + lsrs r0, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #14 │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #48 @ 0x30 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (2989e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187325,15 +187322,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ sub.w r2, r4, #240 @ 0xf0 │ │ │ │ sub.w r1, r4, #241 @ 0xf1 │ │ │ │ clz r2, r2 │ │ │ │ clz r1, r1 │ │ │ │ mov r6, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ @@ -187347,29 +187344,29 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2989d2 │ │ │ │ ldr.w r0, [r5, #3120] @ 0xc30 │ │ │ │ cbz r0, 2989d2 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r6, 298a16 │ │ │ │ + cbz r6, 298a22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 298a88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187378,15 +187375,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (298a90 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ subw r0, r0, #3128 @ 0xc38 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ bl 33aa2c │ │ │ │ mov.w r2, #888 @ 0x378 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ bl 3e1a24 │ │ │ │ @@ -187415,19 +187412,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r5, #226 @ 0xe2 │ │ │ │ + subs r6, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 298a9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 298adc │ │ │ │ sub sp, #12 │ │ │ │ @@ -187435,30 +187432,30 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (298ae4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #12 │ │ │ │ + lsrs r0, r3, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r0, #13 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 298b28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187467,26 +187464,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (298b30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #3152 @ 0xc50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 299268 │ │ │ │ nop │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r5, #11 │ │ │ │ + lsrs r6, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 298b78 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187495,27 +187492,27 @@ │ │ │ │ ldr r1, [pc, #48] @ (298b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r0, #2112 @ 0x840 │ │ │ │ ldr.w r1, [r3, #3116] @ 0xc2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 297fd8 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r4, #10 │ │ │ │ + lsrs r2, r2, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 298bd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187523,32 +187520,32 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #60] @ (298bdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r3, #2316] @ 0x90c │ │ │ │ cbz r0, 298bc2 │ │ │ │ ldrb.w r0, [r3, #2320] @ 0x910 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r4, #82 @ 0x52 │ │ │ │ + subs r4, #130 @ 0x82 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r7, #8 │ │ │ │ + lsrs r0, r5, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 298c48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187557,15 +187554,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (298c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #6816 @ 0x1aa0 │ │ │ │ bl 298100 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 298c36 │ │ │ │ @@ -187579,19 +187576,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r4, #6624 @ 0x19e0 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2980e8 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r3, #7 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (298ce8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -187600,15 +187597,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (298cf0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cbnz r5, 298cd2 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r4, #2324] @ 0x914 │ │ │ │ cbnz r2, 298ca4 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ @@ -187639,23 +187636,23 @@ │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #28] @ (298cf8 ) │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r5, #5 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r0, #6 │ │ │ │ + lsrs r2, r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (298d70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187668,50 +187665,50 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (298d80 ) │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ addw r1, r7, #3116 @ 0xc2c │ │ │ │ movs r2, #1 │ │ │ │ bl 2b3dd4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #40] @ (298d84 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r7, #3120 @ 0xc30 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b3ce0 │ │ │ │ nop │ │ │ │ - subs r2, #220 @ 0xdc │ │ │ │ + subs r3, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldcl 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + stc 0, cr0, [r0], #260 @ 0x104 │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (298e44 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -187719,24 +187716,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #172] @ (298e4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #156] @ (298e50 ) │ │ │ │ ldr r1, [pc, #160] @ (298e54 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ strb.w r1, [r2, #64] @ 0x40 │ │ │ │ strb.w r3, [r2, #128] @ 0x80 │ │ │ │ @@ -187769,23 +187766,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #32 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r2, #1 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r3, #31 │ │ │ │ + lsrs r2, r1, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #360 @ 0x168 │ │ │ │ + add r5, sp, #552 @ 0x228 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ (298f24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187796,94 +187793,94 @@ │ │ │ │ ldr r2, [pc, #180] @ (298f2c ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #164] @ (298f30 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 298ea6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299258 │ │ │ │ ldr r1, [pc, #140] @ (298f34 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 298ef4 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2720] @ 0xaa0 │ │ │ │ cbz r3, 298ed2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #96] @ (298f38 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #96] @ (298f3c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 298ebc │ │ │ │ ldr r1, [pc, #72] @ (298f40 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 298ebc │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #60] @ (298f44 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #60] @ (298f48 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 298ebc │ │ │ │ - subs r1, #126 @ 0x7e │ │ │ │ + subs r1, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r7, #29 │ │ │ │ + lsls r6, r5, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #29 │ │ │ │ + lsls r6, r1, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r4, #31 │ │ │ │ + lsrs r6, r2, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #30 │ │ │ │ + lsls r0, r0, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r6, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 299028 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187894,63 +187891,63 @@ │ │ │ │ ldr r2, [pc, #196] @ (299030 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 298fa8 │ │ │ │ ldr r1, [pc, #168] @ (299034 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 298fa8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r5, #6816 @ 0x1aa0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298108 │ │ │ │ ldr r1, [pc, #140] @ (299038 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 298fc8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29925c │ │ │ │ ldr r1, [pc, #112] @ (29903c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 298fda │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 299012 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (299040 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r3, [pc, #96] @ (299044 ) │ │ │ │ ldr r1, [pc, #96] @ (299048 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #400 @ 0x190 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -187959,31 +187956,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2980f4 │ │ │ │ nop │ │ │ │ - subs r0, #136 @ 0x88 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r4, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + lsls r2, r6, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #416 @ 0x1a0 │ │ │ │ + add r3, sp, #608 @ 0x260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r6, #3] │ │ │ │ + ldrb r0, [r4, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #8 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r6, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 29912c │ │ │ │ sub sp, #8 │ │ │ │ @@ -187994,64 +187991,64 @@ │ │ │ │ ldr r2, [pc, #200] @ (299134 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2990aa │ │ │ │ ldr r1, [pc, #172] @ (299138 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2990aa │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #6816 @ 0x1aa0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29810c │ │ │ │ ldr r1, [pc, #144] @ (29913c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2990ca │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299260 │ │ │ │ ldr r1, [pc, #116] @ (299140 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2990dc │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 299114 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #100] @ (299144 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r3, [pc, #96] @ (299148 ) │ │ │ │ ldr r1, [pc, #100] @ (29914c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188061,31 +188058,31 @@ │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2980f8 │ │ │ │ nop │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r6, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (299230 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188096,25 +188093,25 @@ │ │ │ │ ldr r2, [pc, #200] @ (299238 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #184] @ (29923c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2991bc │ │ │ │ ldr r1, [pc, #176] @ (299240 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2991a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298110 │ │ │ │ mov r3, r8 │ │ │ │ @@ -188123,27 +188120,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 298104 │ │ │ │ ldr r1, [pc, #132] @ (299244 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2991dc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #3152 @ 0xc50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 299254 │ │ │ │ ldr r1, [pc, #104] @ (299248 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 29921e │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 299208 │ │ │ │ add.w r1, r7, #6400 @ 0x1900 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -188162,29 +188159,29 @@ │ │ │ │ b.w 2980ec │ │ │ │ ldr r1, [pc, #44] @ (29924c ) │ │ │ │ add.w r3, r5, #260 @ 0x104 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 21c0ec │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r6, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299250 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00299254 : │ │ │ │ @@ -188222,15 +188219,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (299388 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (29938c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #244] @ (299390 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2992da │ │ │ │ @@ -188280,20 +188277,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2992c6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2993a0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2993a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 299378 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188304,33 +188301,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 299312 │ │ │ │ b.n 2992c6 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r6, #186 @ 0xba │ │ │ │ + adds r6, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #28 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r6, r7, #31 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r2, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2994a4 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188408,34 +188405,34 @@ │ │ │ │ bpl.n 2993d6 │ │ │ │ ldr r0, [pc, #48] @ (2994b4 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2993d6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 299430 │ │ │ │ nop │ │ │ │ asrs r6, r2, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #22 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2994c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188464,15 +188461,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #760] @ (299814 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2996b8 │ │ │ │ @@ -188485,20 +188482,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 3f7654 │ │ │ │ ldr r1, [pc, #720] @ (299818 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 547fc4 │ │ │ │ + bl 547ff4 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2995b6 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #692] @ (29981c ) │ │ │ │ ldr r3, [pc, #664] @ (299804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188509,27 +188506,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ ldr r3, [pc, #644] @ (299820 ) │ │ │ │ ldr r2, [pc, #648] @ (299824 ) │ │ │ │ ldr r1, [pc, #648] @ (299828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 29955e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 3e0e4c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188551,15 +188548,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (299834 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29955e │ │ │ │ vldr d7, [pc, #484] @ 2997f0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (299838 ) │ │ │ │ @@ -188610,41 +188607,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29955e │ │ │ │ ldr r0, [pc, #444] @ (29984c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 29955e │ │ │ │ ldr r3, [pc, #432] @ (299850 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (299854 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (299858 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 29955e │ │ │ │ ldr r3, [pc, #416] @ (29985c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29952a │ │ │ │ ldr r3, [pc, #384] @ (299848 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 29952a │ │ │ │ ldr r0, [pc, #396] @ (299860 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 29952a │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -188652,30 +188649,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2997b2 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2997b2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2997b2 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2997b2 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -188687,15 +188684,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (29986c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 299600 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -188710,20 +188707,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2995d8 │ │ │ │ ldr r3, [pc, #188] @ (299870 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -188731,15 +188728,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (299878 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 299600 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (29987c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (299880 ) │ │ │ │ ldr r1, [pc, #168] @ (299884 ) │ │ │ │ add r3, pc │ │ │ │ @@ -188758,77 +188755,77 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r5, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r2, 299884 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #14 │ │ │ │ + lsls r2, r4, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #496] @ (299a38 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #20 │ │ │ │ + lsls r0, r6, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (299a60 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #246 @ 0xf6 │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + adds r1, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #7 │ │ │ │ + lsls r6, r1, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (29997c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188837,26 +188834,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (299984 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #212] @ (299988 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (29998c ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (299990 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #200] @ (299994 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 29993c │ │ │ │ ldr r3, [pc, #192] @ (299998 ) │ │ │ │ @@ -188868,26 +188865,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #160] @ (2999a0 ) │ │ │ │ ldr r1, [pc, #164] @ (2999a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2999a8 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -188908,15 +188905,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2999b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2998d6 │ │ │ │ ldr r0, [pc, #96] @ (2999b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2998d6 │ │ │ │ ldr r3, [pc, #92] @ (2999b8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 299928 │ │ │ │ ldr r3, [pc, #72] @ (2999b0 ) │ │ │ │ @@ -188924,45 +188921,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 299928 │ │ │ │ ldr r0, [pc, #76] @ (2999bc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 695b7c │ │ │ │ - adds r0, #160 @ 0xa0 │ │ │ │ + b.w 695bac │ │ │ │ + adds r0, #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 299b60 │ │ │ │ + b.n 299bc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r6, #204 @ 0xcc │ │ │ │ + movs r6, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc2l 0, cr0, [lr], {66} @ 0x42 │ │ │ │ - add r2, pc, #320 @ (adr r2, 299ad0 ) │ │ │ │ + ldc2l 0, cr0, [lr], #264 @ 0x108 │ │ │ │ + add r2, pc, #512 @ (adr r2, 299b90 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ add sp, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sub sp, #352 @ 0x160 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r4, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #10 │ │ │ │ + lsls r0, r3, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2999f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188973,19 +188970,20 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0ec │ │ │ │ nop │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r0, #10 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + movs r6, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vmla.i16 q8, q7, d2[0] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -189136,27 +189134,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 299b70 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (299bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 299b70 │ │ │ │ bl 2999c0 │ │ │ │ nop │ │ │ │ lsrs r4, r0, #29 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #2 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 29a0c8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189238,15 +189236,15 @@ │ │ │ │ bpl.n 299bec │ │ │ │ ldr.w r0, [pc, #1072] @ 29a0d8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 299bec │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 299c78 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 299c78 │ │ │ │ @@ -189305,15 +189303,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (29a0e4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #1 │ │ │ │ bl 338bb0 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 299c78 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -189634,19 +189632,20 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #128] @ (29a154 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 q8, q1, d2[0] │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + movs r2, r0 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh.w r0, [lr, r2] │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr.w r0, [lr, r2] │ │ │ │ + ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0029a0e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -189675,15 +189674,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (29a434 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ bl 338bb0 │ │ │ │ vldr d7, [pc, #724] @ 29a418 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (29a438 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -189945,15 +189944,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29a218 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (29a44c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 29a218 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (29a450 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (29a454 ) │ │ │ │ ldr r1, [pc, #80] @ (29a458 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189967,35 +189966,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r4, #12713984 @ 0xc20000 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + eors.w r0, r4, #12713984 @ 0xc20000 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r0, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xfb6c0042 │ │ │ │ + @ instruction: 0xfb9c0042 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #27 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r6, #66] @ 0x42 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + vst4.16 {d0-d3}, [r6], r2 │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str??.w r0, [r8, #66] @ 0x42 │ │ │ │ - subs.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + ldrsb.w r0, [r8, r2] │ │ │ │ + @ instruction: 0xf5e20042 │ │ │ │ │ │ │ │ 0029a45c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029a460 : │ │ │ │ movs r0, #0 │ │ │ │ @@ -190022,15 +190021,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 29ad30 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ cbnz r0, 29a4de │ │ │ │ ldr.w r2, [pc, #2180] @ 29ad34 │ │ │ │ ldr.w r3, [pc, #2160] @ 29ad24 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -190817,36 +190816,36 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (29b120 ) │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [lr, #66] @ 0x42 │ │ │ │ + ldrsb.w r0, [lr, r2] │ │ │ │ lsls r2, r4, #23 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb.w r0, [sl, #66] @ 0x42 │ │ │ │ - ldr??.w r0, [ip, r2] │ │ │ │ - ldr.w r0, [r2, r2] │ │ │ │ + str.w r0, [sl, #66] @ 0x42 │ │ │ │ + strh.w r0, [ip, #66] @ 0x42 │ │ │ │ + strb.w r0, [r2, #66] @ 0x42 │ │ │ │ + ldrb.w r0, [r8, #66] @ 0x42 │ │ │ │ + ldr??.w r0, [r4, r2] │ │ │ │ str??.w r0, [r8, r2] │ │ │ │ - str.w r0, [r4, r2] │ │ │ │ - ldrh.w r0, [r8, r2] │ │ │ │ - ldrb.w r0, [r8, r2] │ │ │ │ - @ instruction: 0xf7f80042 │ │ │ │ - @ instruction: 0xf7c40042 │ │ │ │ - @ instruction: 0xf7ac0042 │ │ │ │ - @ instruction: 0xf7600042 │ │ │ │ - @ instruction: 0xf7560042 │ │ │ │ - ldrd r0, r0, [ip], #264 @ 0x108 │ │ │ │ - @ instruction: 0xf6b40042 │ │ │ │ - ldr r0, [pc, #528] @ (29af84 ) │ │ │ │ - lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf6580042 │ │ │ │ - @ instruction: 0xf6220042 │ │ │ │ - @ instruction: 0xf1e80042 │ │ │ │ + str.w r0, [r8, r2] │ │ │ │ + strh.w r0, [r8, r2] │ │ │ │ + @ instruction: 0xf7f40042 │ │ │ │ + @ instruction: 0xf7dc0042 │ │ │ │ + @ instruction: 0xf7900042 │ │ │ │ + @ instruction: 0xf7860042 │ │ │ │ + stmdb ip!, {r1, r6} │ │ │ │ + @ instruction: 0xf6e40042 │ │ │ │ + ldr r0, [pc, #720] @ (29b044 ) │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + @ instruction: 0xf6880042 │ │ │ │ + @ instruction: 0xf6520042 │ │ │ │ + @ instruction: 0xf2180042 │ │ │ │ ldc2 0, cr0, [r4, #392]! @ 0x188 │ │ │ │ │ │ │ │ 0029ad84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -190866,35 +190865,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ cbz r0, 29ae24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (29ae54 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #132] @ (29ae58 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (29ae5c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (29ae60 ) │ │ │ │ ldr r3, [pc, #72] @ (29ae48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -190917,35 +190916,35 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (29ae6c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 29adfc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [ip], #392 @ 0x188 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r5, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orn r0, r4, #66 @ 0x42 │ │ │ │ + eors.w r0, r4, #66 @ 0x42 │ │ │ │ ldc2 0, cr0, [r8], {98} @ 0x62 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bics.w r0, r8, #66 @ 0x42 │ │ │ │ - ands.w r0, ip, #66 @ 0x42 │ │ │ │ + orn r0, r8, #66 @ 0x42 │ │ │ │ + orr.w r0, ip, #66 @ 0x42 │ │ │ │ │ │ │ │ 0029ae70 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #72] @ 29aec8 │ │ │ │ @@ -190974,18 +190973,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmla.i16 d16, d10, d2[0] │ │ │ │ - vmla.i32 d16, d12, d2[0] │ │ │ │ + and.w r0, sl, #66 @ 0x42 │ │ │ │ + ands.w r0, ip, #66 @ 0x42 │ │ │ │ │ │ │ │ 0029aed8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (29af2c ) │ │ │ │ @@ -191012,18 +191011,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r4, r3 │ │ │ │ + subs r4, r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vhadd.s q8, q3, q1 │ │ │ │ - vmla.i d0, d6, d2[0] │ │ │ │ + vmla.i32 d0, d6, d2[0] │ │ │ │ + vext.8 q0, q3, q1, #0 │ │ │ │ │ │ │ │ 0029af3c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (29af94 ) │ │ │ │ @@ -191054,17 +191053,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (29afa0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 21c918 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vmla.i d0, d0, d2[0] │ │ │ │ - vmla.i16 d0, d14, d2[0] │ │ │ │ - vhadd.s q8, q7, q1 │ │ │ │ + vext.8 q0, q0, q1, #0 │ │ │ │ + vmla.i d16, d14, d2[0] │ │ │ │ + vmla.i32 d0, d14, d2[0] │ │ │ │ │ │ │ │ 0029afa4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (29b014 ) │ │ │ │ @@ -191092,29 +191091,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (29b01c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ bl 29af3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #24] @ (29b020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ strb r0, [r4, #31] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r2, [r7, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vmla.i32 d0, d2, d2[0] │ │ │ │ - vhadd.s32 q8, q6, q1 │ │ │ │ + vmla.i16 d16, d2, d2[0] │ │ │ │ + vmla.i16 d0, d12, d2[0] │ │ │ │ │ │ │ │ 0029b024 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #264] @ (29b13c ) │ │ │ │ @@ -191126,21 +191125,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (29b148 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ ldr r1, [pc, #248] @ (29b14c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 29b0f4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 29b0b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29b118 │ │ │ │ @@ -191149,47 +191148,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (29b158 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 29b0dc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r3, [pc, #200] @ (29b15c ) │ │ │ │ ldr r1, [pc, #204] @ (29b160 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ ldr r3, [pc, #192] @ (29b164 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54252c │ │ │ │ + b.w 54255c │ │ │ │ cbz r6, 29b108 │ │ │ │ ldr r3, [pc, #172] @ (29b168 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (29b16c ) │ │ │ │ ldr r1, [pc, #172] @ (29b170 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29b08c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 29b128 │ │ │ │ ldr r3, [pc, #144] @ (29b174 ) │ │ │ │ @@ -191207,66 +191206,66 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (29b178 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #96] @ (29b17c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r3, [pc, #84] @ (29b180 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (29b184 ) │ │ │ │ ldr r0, [pc, #88] @ (29b188 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ strb r2, [r3, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa560062 │ │ │ │ - vhadd.s q8, q1, q1 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + vmla.i32 d0, d2, d2[0] │ │ │ │ + asrs r6, r0, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r7, #27] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r4, sp, #512 @ 0x200 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r6, [r5, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cdp 0, 11, cr0, cr0, cr2, {2} │ │ │ │ - cdp 0, 12, cr0, cr0, cr2, {2} │ │ │ │ - adds r4, r2, r3 │ │ │ │ + cdp 0, 14, cr0, cr0, cr2, {2} │ │ │ │ + cdp 0, 15, cr0, cr0, cr2, {2} │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stcl 0, cr0, [r6, #-264]! @ 0xfffffef8 │ │ │ │ - cdp 0, 12, cr0, cr6, cr2, {2} │ │ │ │ + ldc 0, cr0, [r6, #264] @ 0x108 │ │ │ │ + cdp 0, 15, cr0, cr6, cr2, {2} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -191277,15 +191276,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29b1d4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29b2bc │ │ │ │ cmp r3, #4 │ │ │ │ @@ -191558,29 +191557,29 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29b4d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (29b4d8 ) │ │ │ │ ldr r1, [pc, #24] @ (29b4dc ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (29b4e0 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29aed8 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xeb3e0042 │ │ │ │ - adc.w r0, r0, r2, lsl #1 │ │ │ │ - adcs.w r0, sl, r2, lsl #1 │ │ │ │ + sbc.w r0, lr, r2, lsl #1 │ │ │ │ + sbcs.w r0, r0, r2, lsl #1 │ │ │ │ + @ instruction: 0xeb8a0042 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #256] @ (29b5fc ) │ │ │ │ @@ -191683,15 +191682,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 29b584 │ │ │ │ b.n 29b5ce │ │ │ │ @ instruction: 0xf5980062 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r4, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf53e0062 │ │ │ │ @ instruction: 0xf4e60062 │ │ │ │ @ instruction: 0xf4c60062 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -191803,22 +191802,22 @@ │ │ │ │ b.n 29b67e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ orn r0, ip, #14811136 @ 0xe20000 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8, #264] @ 0x108 │ │ │ │ + and.w r0, r8, r2, lsl #1 │ │ │ │ ands.w r0, r6, #14811136 @ 0xe20000 │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8, #-264] @ 0x108 │ │ │ │ + @ instruction: 0xe9880042 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb ip!, {r1, r6} │ │ │ │ + strd r0, r0, [ip, #-264]! @ 0x108 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1922] @ 0x782 │ │ │ │ @@ -191854,27 +191853,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (29b85c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (29b860 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (29b864 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #92] @ (29b868 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (29b86c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -191890,54 +191889,53 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #52] @ (29b87c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + b.w 542918 │ │ │ │ + asrs r4, r4, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 29b7a0 │ │ │ │ + ble.n 29b800 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #24] │ │ │ │ + strh r6, [r1, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 29b830 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xe80c0042 │ │ │ │ str r4, [sp, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29b8b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29b8e6 │ │ │ │ @@ -191997,17 +191995,17 @@ │ │ │ │ b.w 3bfd28 │ │ │ │ ldr r1, [pc, #12] @ (29b954 ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (29b958 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 3bd544 │ │ │ │ - b.n 29b750 │ │ │ │ + b.n 29b7b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29b710 │ │ │ │ + b.n 29b770 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192113,15 +192111,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29bad2 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 29bae4 │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 29bb20 │ │ │ │ @@ -192725,17 +192723,17 @@ │ │ │ │ b.n 29c0a2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r6, r2, asr #1 │ │ │ │ @ instruction: 0xeaba0062 │ │ │ │ @ instruction: 0xe9be0062 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 54 @ 0x36 │ │ │ │ + svc 102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrd r0, r0, [ip, #-392]! @ 0x188 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 29bf0c │ │ │ │ nop │ │ │ │ mov r2, r1 │ │ │ │ @@ -192810,15 +192808,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (29c2a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 3bf478 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3be360 │ │ │ │ @@ -192826,19 +192824,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 3bf478 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3c0214 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #76 @ 0x4c │ │ │ │ + udf #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 29c1f4 │ │ │ │ + ble.n 29c254 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (29c37c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -192924,34 +192922,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (29c3e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 29b95c │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 29b95c │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 29b95c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 29c2a8 │ │ │ │ nop │ │ │ │ - lsls r4, r5, #26 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 29c3ec │ │ │ │ + ble.n 29c44c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29c4a0 │ │ │ │ + bgt.n 29c300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (29c4e0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -192960,15 +192958,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (29c4e8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (29c4ec ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c01a8 │ │ │ │ @@ -193027,45 +193025,45 @@ │ │ │ │ ldr r2, [pc, #72] @ (29c4fc ) │ │ │ │ ldr r1, [pc, #76] @ (29c500 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 29c388 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 29c438 │ │ │ │ + bgt.n 29c498 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 29c4e8 │ │ │ │ + bgt.n 29c548 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29c50c │ │ │ │ + bgt.n 29c56c │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 29c58c │ │ │ │ + bgt.n 29c5ec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29c56c │ │ │ │ + bgt.n 29c5cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfaba0048 │ │ │ │ + @ instruction: 0xfaea0048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (29c5ec ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #216] @ (29c5f0 ) │ │ │ │ @@ -193157,15 +193155,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 29c648 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 29c67a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -193465,21 +193463,21 @@ │ │ │ │ b.n 29d028 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29cf1c │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29cee0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ pli [pc, #-4095] @ 29b965 │ │ │ │ - bvc.n 29c93c │ │ │ │ + bhi.n 29c99c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 29d96b │ │ │ │ - bvc.n 29c8b4 │ │ │ │ + bvc.n 29c914 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - bvc.n 29ca70 │ │ │ │ + bvc.n 29c8d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 29cce8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ b.n 29cca0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -193995,29 +193993,29 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 29ca64 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vshr.u32 q0, q1, #6 │ │ │ │ - mcr2 0, 5, r0, cr12, cr2, {2} │ │ │ │ + vshr.u32 q8, q1, #22 │ │ │ │ + mrc2 0, 6, r0, cr12, cr2, {2} │ │ │ │ ldrb r0, [r7, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc2 0, 2, r0, cr6, cr2, {2} │ │ │ │ + mcr2 0, 4, r0, cr6, cr2, {2} │ │ │ │ ldrh r2, [r6, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc2l 0, cr0, [r0, #328]! @ 0x148 │ │ │ │ + mrc2 0, 0, r0, cr0, cr2, {2} │ │ │ │ ldrh r0, [r0, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r6, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ + stc2l 0, cr0, [ip, #-328] @ 0xfffffeb8 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [r5, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r3, r2, #8 │ │ │ │ @@ -195889,29 +195887,29 @@ │ │ │ │ b.n 29e470 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29e544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (29e548 ) │ │ │ │ ldr r1, [pc, #24] @ (29e54c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29aed8 │ │ │ │ nop │ │ │ │ str r4, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r3, r4} │ │ │ │ + pop {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r3, r4} │ │ │ │ + pop {r1, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 29e574 │ │ │ │ adds r1, #32 │ │ │ │ movs r3, #0 │ │ │ │ @@ -195933,15 +195931,15 @@ │ │ │ │ add.w r3, r1, #19 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str.w r1, [r2, r0, lsl #2] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 6b76f8 │ │ │ │ + bl 6b7728 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r2, #168] @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -196050,15 +196048,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 3bf8f4 │ │ │ │ cbz r0, 29e70a │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #180] @ 0xb4 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 29e6e0 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196096,15 +196094,15 @@ │ │ │ │ b.n 29e794 │ │ │ │ ldrd r2, r7, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cbz r5, 29e798 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e6c4 │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -196126,15 +196124,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e6c4 │ │ │ │ cbz r0, 29e7e6 │ │ │ │ ldrd r3, r1, [r4, #176] @ 0xb0 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ str.w r1, [r4, #176] @ 0xb0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 29e7b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196172,15 +196170,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r8, r0, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -196263,15 +196261,15 @@ │ │ │ │ add.w r3, fp, #8 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ mov r1, sl │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 29e85c │ │ │ │ ldr.w r0, [r4, #192] @ 0xc0 │ │ │ │ cbz r0, 29e946 │ │ │ │ bl 29e364 │ │ │ │ str.w r6, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx 21c400 │ │ │ │ @@ -196286,40 +196284,40 @@ │ │ │ │ ldr r1, [pc, #72] @ (29e9ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 29e85c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - b.n 29e470 │ │ │ │ + b.n 29e4d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cbnz r2, 29e99a │ │ │ │ + cbnz r2, 29e9a6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 29e998 │ │ │ │ + cbnz r4, 29e9a4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ movs r0, #44 @ 0x2c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xb85a │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 29e1f8 │ │ │ │ + b.n 29e258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 29ea08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -196327,38 +196325,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (29ea10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #52] @ 29ea14 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 29ea18 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (29ea1c ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - b.n 29f190 │ │ │ │ + b.w 5415e4 │ │ │ │ + b.n 29f1f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r0, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 29e950 │ │ │ │ + bpl.n 29e9b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 0, pc, cr1, cr15, {7} │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb794 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str.w r1, [r0, #412] @ 0x19c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -196403,51 +196401,51 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29eabc ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (29eac0 ) │ │ │ │ ldr r1, [pc, #24] @ (29eac4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29aed8 │ │ │ │ nop │ │ │ │ str r0, [r6, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb74c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb71e │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 29eb30 │ │ │ │ ldr r2, [pc, #84] @ (29eb34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (29eb38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #72] @ (29eb3c ) │ │ │ │ ldr r1, [pc, #76] @ (29eb40 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (29eb44 ) │ │ │ │ ldr.w ip, [pc, #64] @ 29eb48 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (29eb4c ) │ │ │ │ add ip, pc │ │ │ │ @@ -196456,29 +196454,29 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - b.n 29f0d8 │ │ │ │ + b.n 29f138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 29ea50 │ │ │ │ + bmi.n 29eab0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -196489,15 +196487,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (29ebc0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #48] @ 29ebb0 │ │ │ │ ldr r2, [pc, #64] @ (29ebc4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -196514,19 +196512,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29f054 │ │ │ │ + b.n 29f0b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb686 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + @ instruction: 0xb684 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrsh r2, [r1, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196536,15 +196534,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (29ec4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #292] @ 0x124 │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -196562,19 +196560,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 29efec │ │ │ │ + b.n 29f04c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - setpan #0 │ │ │ │ + @ instruction: 0xb640 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -196597,27 +196595,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #232] @ (29ed98 ) │ │ │ │ ldr r2, [pc, #236] @ (29ed9c ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (29eda0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -196655,15 +196653,15 @@ │ │ │ │ bl 3bf8f4 │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 29ed44 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29ecce │ │ │ │ ldr r2, [pc, #92] @ (29eda4 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (29ed94 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -196691,19 +196689,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 29ed20 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0016 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29ef98 │ │ │ │ + b.n 29eff8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ pop {r1, r3, r6, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -196750,15 +196748,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 29ec50 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r3, [r4, #428] @ 0x1ac │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #412] @ 0x19c │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -196783,15 +196781,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #416] @ 0x1a0 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #300] @ 0x12c │ │ │ │ strb.w r3, [r4, #380] @ 0x17c │ │ │ │ ldr.w r0, [r4, #288] @ 0x120 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 29ee0a │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196804,25 +196802,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #72] @ 29ef1c │ │ │ │ ldr r2, [pc, #72] @ (29ef20 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (29ef24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #424] @ 0x1a8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -196832,19 +196830,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - udf #218 @ 0xda │ │ │ │ + svc 10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 29ef6e │ │ │ │ + cbz r4, 29ef7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r6, 29ef76 │ │ │ │ + cbz r6, 29ef82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #456] @ (29f104 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196860,23 +196858,23 @@ │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #416] @ (29f110 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #416] @ (29f114 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -197013,40 +197011,40 @@ │ │ │ │ adcs r2, r3 │ │ │ │ b.n 29efde │ │ │ │ nop │ │ │ │ cbnz r6, 29f15c │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxth r4, r5 │ │ │ │ + uxtb r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfa39ffff │ │ │ │ - cbz r0, 29f156 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rev16 r2, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cbz r0, 29f162 │ │ │ │ + sxth r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 29f142 │ │ │ │ + cbz r2, 29f14e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 29f12c │ │ │ │ + ble.n 29f18c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 29f100 │ │ │ │ + ble.n 29f160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 29f162 │ │ │ │ + cbz r6, 29f16e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #432 @ 0x1b0 │ │ │ │ + cbz r4, 29f142 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 29f150 │ │ │ │ + cbz r2, 29f15c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + cbz r4, 29f146 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r2, [r0, #408] @ 0x198 │ │ │ │ cbz r2, 29f152 │ │ │ │ ldrb.w r2, [r0, #365] @ 0x16d │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 29f160 │ │ │ │ movs r0, #0 │ │ │ │ @@ -197145,15 +197143,15 @@ │ │ │ │ tst.w r3, #24 │ │ │ │ itt ne │ │ │ │ movne r3, #1 │ │ │ │ strne.w r3, [r5, #420] @ 0x1a4 │ │ │ │ b.n 29f1b8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 29f1ec │ │ │ │ add ip, r5 │ │ │ │ strb.w r4, [ip, #356] @ 0x164 │ │ │ │ b.n 29f1c0 │ │ │ │ ldr r1, [pc, #336] @ (29f3c8 ) │ │ │ │ mov r3, ip │ │ │ │ @@ -197231,25 +197229,25 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3bd544 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f1c0 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #148] @ (29f3e8 ) │ │ │ │ ldr r2, [pc, #152] @ (29f3ec ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #144] @ (29f3f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r5, #392] @ 0x188 │ │ │ │ ldr.w r0, [r5, #400] @ 0x190 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #424] @ 0x1a8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -197270,52 +197268,52 @@ │ │ │ │ ldr r1, [pc, #92] @ (29f3fc ) │ │ │ │ ldr r0, [pc, #96] @ (29f400 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd544 │ │ │ │ b.n 29f290 │ │ │ │ ldr.w r0, [r5, #288] @ 0x120 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r5, #300] @ 0x12c │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #300] @ 0x12c │ │ │ │ b.n 29f314 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #168 @ 0xa8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #664 @ 0x298 │ │ │ │ + add r6, sp, #856 @ 0x358 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #840 @ 0x348 │ │ │ │ + add sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #776 @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 29f4a8 │ │ │ │ + bge.n 29f308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #824 @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #192 @ 0xc0 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #344 @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r8, [pc, #276] @ 29f52c │ │ │ │ sub sp, #20 │ │ │ │ @@ -197329,26 +197327,26 @@ │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r6, pc │ │ │ │ mov fp, r0 │ │ │ │ bl 300674 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ bl 300360 │ │ │ │ str.w r0, [r4, #400] @ 0x190 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29f4fe │ │ │ │ @@ -197362,21 +197360,21 @@ │ │ │ │ bhi.n 29f4cc │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r9 │ │ │ │ bl 300178 │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ adds r5, #24 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #164] @ (29f540 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #156] @ (29f544 ) │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #400] @ 0x190 │ │ │ │ blx r5 │ │ │ │ @@ -197391,15 +197389,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (29f548 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197407,40 +197405,40 @@ │ │ │ │ ldr r2, [pc, #76] @ (29f54c ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #944 @ 0x3b0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 29f458 │ │ │ │ + bls.n 29f4b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r5, #4095] @ 0xfff │ │ │ │ - add r7, sp, #408 @ 0x198 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2024] @ 0x7e8 │ │ │ │ ldr r0, [pc, #36] @ (29f580 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -197451,37 +197449,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bgt.n 29f544 │ │ │ │ + ble.n 29f5a4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197491,31 +197489,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (29f60c ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (29f610 ) │ │ │ │ ldr r1, [pc, #24] @ (29f614 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (29f618 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29aed8 │ │ │ │ strb r0, [r7, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #536 @ 0x218 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #632 @ 0x278 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -197718,15 +197716,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 29f744 │ │ │ │ ldr r0, [pc, #136] @ (29f8d4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 29f744 │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 29f6ee │ │ │ │ ldr r2, [pc, #108] @ (29f8d8 ) │ │ │ │ @@ -197753,43 +197751,43 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cbz r4, 29f916 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #464 @ 0x1d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r6, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #344 @ 0x158 │ │ │ │ + add r4, sp, #536 @ 0x218 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -197926,15 +197924,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29f9c8 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (29fb84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 29f9c8 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (29fb78 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -198001,15 +197999,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (29fb80 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29fa82 │ │ │ │ ldr r0, [pc, #96] @ (29fb8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 29fa84 │ │ │ │ ldr r1, [pc, #84] @ (29fb90 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198023,36 +198021,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (29fb94 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 29f9c8 │ │ │ │ nop │ │ │ │ cbz r6, 29fb7c │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #920 @ 0x398 │ │ │ │ + add r3, sp, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #912 @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 29fc40 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198062,15 +198060,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (29fc4c ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c01a8 │ │ │ │ @@ -198110,21 +198108,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29f61c │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 29fb60 │ │ │ │ + bvs.n 29fbc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #976 @ 0x3d0 │ │ │ │ + add r2, sp, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #680] @ (29fefc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -198135,26 +198133,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (29fcf8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #124] @ (29fcfc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (29fd00 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (29fd04 ) │ │ │ │ ldr r3, [pc, #108] @ (29fd08 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -198172,38 +198170,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #56] @ (29fd18 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - bpl.n 29fc9c │ │ │ │ + b.w 5415e4 │ │ │ │ + bvs.n 29fcfc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (2a00a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 2a000c ) │ │ │ │ + add r7, pc, #952 @ (adr r7, 2a00cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198458,15 +198456,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 29ffa2 │ │ │ │ ldr r0, [pc, #124] @ (2a0068 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 29ffa2 │ │ │ │ ldr r1, [pc, #108] @ (2a006c ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198485,15 +198483,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (2a0070 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 29fec8 │ │ │ │ mov r9, r4 │ │ │ │ b.n 29fe62 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #376 @ 0x178 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @@ -198501,27 +198499,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #312 @ 0x138 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #792 @ 0x318 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r6, pc, #224 @ (adr r6, 2a013c ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 2a01fc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2a0188 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 2a0248 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #840 @ (adr r5, 2a03b4 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 2a0074 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #16] @ (2a0080 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #896 @ (adr r5, 2a03f4 ) │ │ │ │ + add r6, pc, #64 @ (adr r6, 2a00b4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2a0188 │ │ │ │ sub sp, #24 │ │ │ │ @@ -198655,24 +198653,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2a01f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29f61c │ │ │ │ nop │ │ │ │ - beq.n 2a02d0 │ │ │ │ + beq.n 2a0130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #848 @ (adr r3, 2a0548 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 2a0208 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #680 @ (adr r2, 2a04a4 ) │ │ │ │ + add r2, pc, #872 @ (adr r2, 2a0564 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 2a025c │ │ │ │ sub sp, #12 │ │ │ │ @@ -198680,15 +198678,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (2a0264 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 3be360 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 3be360 │ │ │ │ @@ -198696,19 +198694,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 3bf478 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3c0214 │ │ │ │ nop │ │ │ │ - beq.n 2a02b4 │ │ │ │ + beq.n 2a0314 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 2a04a4 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 2a0564 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #408 @ (adr r2, 2a0400 ) │ │ │ │ + add r2, pc, #600 @ (adr r2, 2a04c0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2a0558 ) │ │ │ │ @@ -198843,15 +198841,15 @@ │ │ │ │ bpl.n 2a031e │ │ │ │ ldr r0, [pc, #436] @ (2a0568 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -198989,73 +198987,73 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a031e │ │ │ │ ldr r0, [pc, #56] @ (2a0578 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a0484 │ │ │ │ b.n 2a04f6 │ │ │ │ nop │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #152 @ (adr r3, 2a0604 ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2a06c4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r7, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #432 @ (adr r2, 2a0724 ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 2a07e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #440 @ (adr r1, 2a0734 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 2a07f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a05a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (2a05ac ) │ │ │ │ ldr r1, [pc, #24] @ (2a05b0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29aed8 │ │ │ │ nop │ │ │ │ bx sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #784 @ (adr r1, 2a08c0 ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 2a0980 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #776 @ (adr r1, 2a08bc ) │ │ │ │ + add r1, pc, #968 @ (adr r1, 2a097c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a060c │ │ │ │ ldr r2, [pc, #68] @ (2a0610 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a0614 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (2a0618 ) │ │ │ │ ldr r3, [pc, #60] @ (2a061c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a0620 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -199066,26 +199064,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + b.w 5415e4 │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2a063e │ │ │ │ + cbnz r6, 2a064a │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #448 @ (adr r1, 2a07e4 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 2a08a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r6, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2a0b80 │ │ │ │ mov r3, r2 │ │ │ │ @@ -199113,15 +199111,15 @@ │ │ │ │ bl 3bf8f4 │ │ │ │ cbz r0, 2a069c │ │ │ │ ldr.w r7, [r8, #164] @ 0xa4 │ │ │ │ ldr.w r1, [r9, #208] @ 0xd0 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a0664 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -199168,15 +199166,15 @@ │ │ │ │ cbnz r6, 2a073c │ │ │ │ str.w r6, [r5, #160] @ 0xa0 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a17c4 │ │ │ │ ldr.w r3, [r5, #172] @ 0xac │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #148] @ 0x94 │ │ │ │ @@ -199213,30 +199211,30 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r7, [pc, #444] @ (2a0960 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 300674 │ │ │ │ ldr r2, [pc, #436] @ (2a0964 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r6, #28 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w fp, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r9, r0, #132 @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ @@ -199314,21 +199312,21 @@ │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r7, [sp] │ │ │ │ bl 300468 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #164] @ (2a0974 ) │ │ │ │ mov r2, sl │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #156] @ (2a0978 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ blx r5 │ │ │ │ @@ -199349,53 +199347,53 @@ │ │ │ │ b.n 2a07ea │ │ │ │ ldr r4, [pc, #100] @ (2a097c ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a07ea │ │ │ │ ldr r4, [pc, #84] @ (2a0980 ) │ │ │ │ mov r0, r9 │ │ │ │ bl 3c0214 │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a07ea │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #128 @ (adr r3, 2a09d0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #544] @ 0x220 │ │ │ │ + ldr r2, [sp, #736] @ 0x2e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r2, pc, #680 @ (adr r2, 2a0c14 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ add r0, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -199415,25 +199413,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #192] @ (2a0a94 ) │ │ │ │ ldr r2, [pc, #192] @ (2a0a98 ) │ │ │ │ ldr r1, [pc, #196] @ (2a0a9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #228] @ 0xe4 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2a0a42 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -199491,19 +199489,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #968 @ (adr r0, 2a0e58 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, pc, #240 @ (adr r0, 2a0b94 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002a0aa4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -199512,15 +199510,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199537,15 +199535,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199558,38 +199556,38 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #40] @ (2a0b74 ) │ │ │ │ ldr r2, [pc, #40] @ (2a0b78 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2a0b7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #228] @ 0xe4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a0b80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200428,35 +200426,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -200691,15 +200689,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2a1930 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -200727,15 +200725,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2a1908 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -200826,38 +200824,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2a19b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r2, [pc, #20] @ (2a19b4 ) │ │ │ │ ldr r1, [pc, #24] @ (2a19b8 ) │ │ │ │ ldr r0, [pc, #24] @ (2a19bc ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29ae70 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r2, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2a1a40 ) │ │ │ │ @@ -200865,59 +200863,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2a1a48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (2a1a4c ) │ │ │ │ ldr r1, [pc, #100] @ (2a1a50 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #84] @ (2a1a54 ) │ │ │ │ ldr r3, [pc, #88] @ (2a1a58 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2a1a5c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #60] @ (2a1a60 ) │ │ │ │ ldr r1, [pc, #60] @ (2a1a64 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + cbnz r0, 2a1a4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #600 @ (adr r5, 2a1ca4 ) │ │ │ │ + add r5, pc, #792 @ (adr r5, 2a1d64 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201062,59 +201060,59 @@ │ │ │ │ b.n 2a1b32 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2a1b1a │ │ │ │ str r0, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a1ee8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #32] │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, #32] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a1a68 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -201139,20 +201137,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2a1cf6 │ │ │ │ @@ -201174,15 +201172,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a1dea │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2a1cf2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a1e1e │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2a1e54 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -201233,22 +201231,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #208] @ (2a1e70 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r2, [pc, #192] @ (2a1e74 ) │ │ │ │ ldr r3, [pc, #196] @ (2a1e78 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2a1e7c ) │ │ │ │ @@ -201270,18 +201268,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a1ce4 │ │ │ │ ldr r1, [pc, #136] @ (2a1e80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2a1dc0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2a1e84 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -201297,51 +201295,51 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb67a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #904 @ (adr r1, 2a21f8 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 2a1eb8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r7, #16] │ │ │ │ + ldrh r0, [r5, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a1a68 │ │ │ │ nop │ │ │ │ b.n 2a1a68 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -201362,23 +201360,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2a1ef0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 542460 │ │ │ │ - cbz r4, 2a1f68 │ │ │ │ + b.w 542490 │ │ │ │ + push {r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, r3] │ │ │ │ + ldrh r2, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #640 @ (adr r0, 2a2174 ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 2a2234 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a1f2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -201386,24 +201384,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2a1f34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 335154 │ │ │ │ nop │ │ │ │ - cbz r2, 2a1f9c │ │ │ │ + cbz r2, 2a1fa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r3, #6] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -201557,15 +201555,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a2068 │ │ │ │ ldr r0, [pc, #160] @ (2a2188 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2a205e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -201606,37 +201604,37 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #244 @ 0xf4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #800] @ (2a2490 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r3, #58] @ 0x3a │ │ │ │ + strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, #2] │ │ │ │ + ldrh r0, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r1, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 2a21b2 │ │ │ │ + cbz r4, 2a21be │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (2a2214 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -201651,53 +201649,53 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2a2224 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a2228 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #68] @ (2a222c ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ ldr r3, [pc, #60] @ (2a2230 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r0, [r2, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 2a222a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r4, [r0, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #46 @ 0x2e │ │ │ │ + subs r3, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -201885,29 +201883,29 @@ │ │ │ │ b.n 2a22bc │ │ │ │ ldrh r4, [r1, #2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, #252 @ 0xfc │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a2760 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #50] @ 0x32 │ │ │ │ + strh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #34] @ 0x22 │ │ │ │ + strh r0, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #30] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r6, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a24fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -201915,15 +201913,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2a2504 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #124] @ (2a2508 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2a24a0 │ │ │ │ @@ -201931,15 +201929,15 @@ │ │ │ │ cbz r2, 2a24a0 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2a2494 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2a24ee │ │ │ │ ldr r6, [pc, #80] @ (2a250c ) │ │ │ │ ldr.w r8, [pc, #80] @ 2a2510 │ │ │ │ ldr r7, [pc, #80] @ (2a2514 ) │ │ │ │ @@ -201948,57 +201946,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a24ca │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a1a68 │ │ │ │ nop │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #472 @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #1016 @ 0x3f8 │ │ │ │ + add r6, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2a256c │ │ │ │ ldr r2, [pc, #64] @ (2a2570 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2a2574 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #52] @ (2a2578 ) │ │ │ │ ldr r3, [pc, #56] @ (2a257c ) │ │ │ │ ldr r1, [pc, #56] @ (2a2580 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -202008,28 +202006,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - add r5, sp, #568 @ 0x238 │ │ │ │ + b.w 5415e4 │ │ │ │ + add r5, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r4, r1] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #12 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r6, #26] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a25f4 ) │ │ │ │ @@ -202037,25 +202035,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a25fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #80] @ (2a2600 ) │ │ │ │ ldr r1, [pc, #80] @ (2a2604 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a2608 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202066,25 +202064,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, #124] @ 0x7c │ │ │ │ + strb r2, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a2678 ) │ │ │ │ @@ -202092,25 +202090,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a2680 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #80] @ (2a2684 ) │ │ │ │ ldr r1, [pc, #80] @ (2a2688 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a268c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202121,25 +202119,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #19 │ │ │ │ + asrs r0, r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -202294,17 +202292,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r6, [r4, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r3, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r6, #22] │ │ │ │ + strh r6, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a2b58 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202357,19 +202355,19 @@ │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a2856 │ │ │ │ nop │ │ │ │ strh r6, [r0, #18] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a2be4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a2956 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -202386,23 +202384,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a296c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2a293a │ │ │ │ @@ -202420,19 +202418,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r2, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r3, #4] │ │ │ │ + strh r4, [r1, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2a2aa4 ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -202546,25 +202544,25 @@ │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a29fe │ │ │ │ nop │ │ │ │ strh r6, [r1, #8] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a2dcc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r1, #31] │ │ │ │ + ldrb r6, [r7, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r6, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2a2b28 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202573,22 +202571,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2a2b12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -202596,19 +202594,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #920 @ (adr r7, 2a2ec4 ) │ │ │ │ + add r0, sp, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r5, #26] │ │ │ │ + ldrb r4, [r3, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -202637,15 +202635,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2a2e24 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a2b98 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -202884,33 +202882,33 @@ │ │ │ │ b.n 2a2d58 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r0, [r6, #21] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r1, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #312 @ (adr r7, 2a2f5c ) │ │ │ │ + add r7, pc, #504 @ (adr r7, 2a301c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r4, [r4, #27] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r4, [r6, #15] │ │ │ │ + ldrb r4, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a3158 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r1, #20] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2a2ef0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -202922,33 +202920,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #136] @ (2a2efc ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -202967,37 +202965,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2a2f08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #416 @ (adr r4, 2a3094 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 2a3154 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #984 @ (adr r3, 2a32dc ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 2a2f9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r6, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -203020,15 +203018,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2a313c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2a30f4 │ │ │ │ @@ -203307,59 +203305,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a1a68 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #600 @ (adr r3, 2a34e4 ) │ │ │ │ + add r3, pc, #792 @ (adr r3, 2a35a4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r3, #6] │ │ │ │ + ldrb r6, [r1, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #13] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a35c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #29] │ │ │ │ + strb r0, [r3, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #144 @ (adr r2, 2a333c ) │ │ │ │ + add r2, pc, #336 @ (adr r2, 2a33fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r1, #7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r0, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r2, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 2a36c8 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 2a3388 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #6] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r5, #2] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 2a34f8 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 2a35b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r6, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203385,26 +203383,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2a336a │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2a3326 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -203454,33 +203452,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2a3404 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2a33a2 │ │ │ │ nop │ │ │ │ strb r4, [r3, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, #25] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r6, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a3710 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #17] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r4, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r3, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2a3638 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -203681,47 +203679,47 @@ │ │ │ │ nop │ │ │ │ strb r0, [r7, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a396c ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #28] │ │ │ │ + strb r6, [r0, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r5, #21] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + strb r4, [r3, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #8] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r4, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, #7] │ │ │ │ + strb r0, [r0, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r6, #22] │ │ │ │ + strb r6, [r4, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2a369a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -203768,27 +203766,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2a372c ) │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a3730 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203807,15 +203805,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2a3786 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2a375a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203825,19 +203823,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r4, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r1, #9] │ │ │ │ + strb r2, [r7, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a37a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203851,29 +203849,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2a37f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r0, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #4] │ │ │ │ + strb r0, [r6, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a37f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -203889,31 +203887,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2a385c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -203922,22 +203920,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2a3894 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strh r0, [r7, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2a3934 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -204064,21 +204062,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr.w ip, [pc, #96] @ 2a3a5c │ │ │ │ add ip, pc │ │ │ │ b.n 2a39bc │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr.w ip, [pc, #80] @ 2a3a60 │ │ │ │ add ip, pc │ │ │ │ b.n 2a3988 │ │ │ │ ldr r2, [pc, #76] @ (2a3a64 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -204095,15 +204093,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2a3a70 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a397a │ │ │ │ nop │ │ │ │ strb r6, [r7, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -204115,15 +204113,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204264,15 +204262,15 @@ │ │ │ │ b.n 2a3bc2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2a3ca0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204289,15 +204287,15 @@ │ │ │ │ bpl.n 2a3be2 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2a3cac ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #72] @ (2a3cb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3bcc │ │ │ │ ldr r3, [pc, #52] @ (2a3ca8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -204305,34 +204303,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a3bcc │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2a3cb4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a3bcc │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a3bc2 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2a3d34 ) │ │ │ │ @@ -204340,61 +204338,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2a3d3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #96] @ (2a3d40 ) │ │ │ │ ldr r1, [pc, #96] @ (2a3d44 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #80] @ (2a3d48 ) │ │ │ │ ldr r2, [pc, #84] @ (2a3d4c ) │ │ │ │ ldr r3, [pc, #84] @ (2a3d50 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2a3d54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #60] @ (2a3d58 ) │ │ │ │ ldr r1, [pc, #64] @ (2a3d5c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r3, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #72] @ 0x48 │ │ │ │ + ldr r2, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204488,27 +204486,27 @@ │ │ │ │ bne.n 2a3ebe │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 2a3e7a │ │ │ │ cbz r3, 2a3ea6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2a3ee8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 6a029c │ │ │ │ + bl 6a02cc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2a3e8c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3bfd28 │ │ │ │ @@ -204520,15 +204518,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3e8c │ │ │ │ b.n 2a3e82 │ │ │ │ ldr r1, [pc, #56] @ (2a3ef8 ) │ │ │ │ @@ -204542,28 +204540,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a3e38 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2a3f00 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2a3e38 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -204777,19 +204775,19 @@ │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a4092 │ │ │ │ nop │ │ │ │ ldr r6, [r1, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a4458 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r2, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2a4640 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -204800,15 +204798,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2a4648 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 2a464c │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -205269,82 +205267,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2a46b0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a45e0 │ │ │ │ ldr r2, [pc, #120] @ (2a46b4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2a45d8 │ │ │ │ nop │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r0, #6] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #6] │ │ │ │ + strb r6, [r0, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a4974 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #92] @ 0x5c │ │ │ │ + str r6, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r0, #80] @ 0x50 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #848] @ 0x350 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r0, #56] @ 0x38 │ │ │ │ + str r0, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #112] @ 0x70 │ │ │ │ + ldr r0, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #70 @ 0x46 │ │ │ │ + movs r4, #118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [pc, #408] @ (2a482c ) │ │ │ │ + ldr r2, [pc, #600] @ (2a48ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a4c10 │ │ │ │ + b.n 2a4c70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r6, #72] @ 0x48 │ │ │ │ + ldr r2, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205365,22 +205363,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 2a4808 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 2a4808 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2a47c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -205439,28 +205437,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a029c │ │ │ │ + b.w 6a02cc │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205480,22 +205478,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2a4950 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2a4950 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2a490e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -205552,15 +205550,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a029c │ │ │ │ + b.w 6a02cc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -205573,52 +205571,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a49bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (2a49c0 ) │ │ │ │ ldr r1, [pc, #64] @ (2a49c4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (2a49c8 ) │ │ │ │ ldr r3, [pc, #52] @ (2a49cc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #34 @ 0x22 │ │ │ │ + adds r0, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r0, #0] │ │ │ │ + str r2, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2a4a2c ) │ │ │ │ @@ -205626,52 +205624,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a4a34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (2a4a38 ) │ │ │ │ ldr r1, [pc, #64] @ (2a4a3c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (2a4a40 ) │ │ │ │ ldr r3, [pc, #52] @ (2a4a44 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r6, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r1, r6] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2a4aa4 ) │ │ │ │ @@ -205679,52 +205677,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2a4aac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (2a4ab0 ) │ │ │ │ ldr r1, [pc, #64] @ (2a4ab4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (2a4ab8 ) │ │ │ │ ldr r3, [pc, #52] @ (2a4abc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r7, #10] │ │ │ │ + ldrh r4, [r5, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r5, r4] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -205825,30 +205823,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a4bba │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2a4c2c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a4bba │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a4bb0 │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #104] @ 0x68 │ │ │ │ + str r4, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 2a4cbc │ │ │ │ sub sp, #20 │ │ │ │ @@ -205860,15 +205858,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -205896,19 +205894,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r0, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2a4d58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -205916,15 +205914,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2a4d60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2a4d64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2a4d32 │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -205958,27 +205956,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a4d00 │ │ │ │ nop │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #96] @ 0x60 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, #96] @ 0x60 │ │ │ │ + str r2, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r3, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a508c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (2a4e28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -205986,15 +205984,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (2a4e30 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (2a4e34 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2a4e04 │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -206003,15 +206001,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 2a4de8 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2a4dd8 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 2a4dfe │ │ │ │ bl 3be360 │ │ │ │ @@ -206036,27 +206034,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (2a4e40 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a4dae │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r3, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r6, [r5, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2a515c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (2a4fe4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -206066,15 +206064,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (2a4fec ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (2a4ff0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (2a4ff4 ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -206086,15 +206084,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a4fa4 │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -206148,15 +206146,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -206184,15 +206182,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ b.n 2a4f48 │ │ │ │ ldr r2, [pc, #88] @ (2a5000 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (2a5004 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -206213,37 +206211,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (2a5014 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r0, #72] @ 0x48 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 222ffa │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ ldr r0, [pc, #800] @ (2a5324 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2a507c │ │ │ │ sub sp, #12 │ │ │ │ @@ -206253,15 +206251,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a5066 │ │ │ │ ldr r1, [pc, #52] @ (2a5088 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206274,19 +206272,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e44 │ │ │ │ nop │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #40] @ 0x28 │ │ │ │ + str r2, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #124 @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206300,15 +206298,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a50de │ │ │ │ ldr r1, [pc, #52] @ (2a5100 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206321,19 +206319,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e44 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r7, #32] │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206347,15 +206345,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 2a5156 │ │ │ │ ldr r1, [pc, #52] @ (2a5178 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206368,30 +206366,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a4e44 │ │ │ │ nop │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r0, #28] │ │ │ │ + str r2, [r6, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb.w r0, [r0, #2106] @ 0x83a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2a5190 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ subs r7, #74 @ 0x4a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2a5218 │ │ │ │ @@ -206452,47 +206450,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2a5290 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2a5294 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #72] @ (2a5298 ) │ │ │ │ ldr r1, [pc, #76] @ (2a529c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2a52a0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #84 @ 0x54 │ │ │ │ + movs r7, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r6, #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r6, #20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206567,15 +206565,15 @@ │ │ │ │ bgt.n 2a537c │ │ │ │ b.n 2a5398 │ │ │ │ ldr.w r0, [r4, #2100] @ 0x834 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2096] @ 0x830 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2100] @ 0x834 │ │ │ │ ble.n 2a5398 │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2084] @ 0x824 │ │ │ │ @@ -206609,30 +206607,30 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2100] @ 0x834 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2096] @ 0x830 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a5352 │ │ │ │ add r1, pc, #72 @ (adr r1, 2a5450 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -206679,25 +206677,25 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #192] @ (2a5568 ) │ │ │ │ ldr r1, [pc, #192] @ (2a556c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [r4, #272] @ 0x110 │ │ │ │ bl 3003ac │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ cbz r3, 2a54e6 │ │ │ │ @@ -206745,34 +206743,34 @@ │ │ │ │ bne.n 2a54e6 │ │ │ │ ldr r1, [pc, #52] @ (2a557c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3bd544 │ │ │ │ b.n 2a54e6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r6, [r1, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r5, [pc, #504] @ (2a5758 ) │ │ │ │ + ldr r5, [pc, #696] @ (2a5818 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #136] @ (2a55f0 ) │ │ │ │ + ldr r5, [pc, #328] @ (2a56b0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r0, #16] │ │ │ │ + str r6, [r6, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r6, #12] │ │ │ │ + str r4, [r4, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r5, r6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - str r0, [r2, #8] │ │ │ │ + str r0, [r0, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2a5604 │ │ │ │ sub sp, #28 │ │ │ │ @@ -206781,15 +206779,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2a560c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #96] @ (2a5610 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #96] @ (2a5614 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2a5618 ) │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -206810,40 +206808,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ str r1, [sp, #0] │ │ │ │ addw r3, r3, #2088 @ 0x828 │ │ │ │ ldr r2, [pc, #56] @ (2a5620 ) │ │ │ │ ldr r1, [pc, #60] @ (2a5624 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r5, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r3, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r0, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + str r0, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str.w r2, [r0, #592] @ 0x250 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #592] @ 0x250 │ │ │ │ @@ -206859,44 +206857,44 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a567c ) │ │ │ │ add r0, pc │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ ldr r3, [pc, #24] @ (2a5680 ) │ │ │ │ ldr r1, [pc, #24] @ (2a5684 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ b.w 29aed8 │ │ │ │ nop │ │ │ │ subs r3, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r5, r6] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r5, r6] │ │ │ │ + ldrsh r6, [r3, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a56e0 │ │ │ │ ldr r2, [pc, #68] @ (2a56e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a56e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (2a56ec ) │ │ │ │ ldr r3, [pc, #60] @ (2a56f0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a56f4 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -206907,34 +206905,34 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + b.w 5415e4 │ │ │ │ + strh r6, [r3, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #240 @ 0xf0 │ │ │ │ + movs r3, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ str.w r1, [r3, #216] @ 0xd8 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ sub sp, #8 │ │ │ │ @@ -206984,25 +206982,25 @@ │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.n 2a5748 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r2, [r4, #726] @ 0x2d6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2a5748 │ │ │ │ ldrb.w r3, [r0, #726] @ 0x2d6 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2a5746 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2a5746 │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cbz r3, 2a57e8 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #156] @ 0x9c │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r3, [r3, #506] @ 0x1fa │ │ │ │ @@ -207023,21 +207021,21 @@ │ │ │ │ b.n 2a5748 │ │ │ │ ldr r1, [pc, #20] @ (2a580c ) │ │ │ │ ldr r0, [pc, #20] @ (2a5810 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd544 │ │ │ │ b.n 2a57f0 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -207140,30 +207138,30 @@ │ │ │ │ beq.n 2a58f8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (2a59b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2a58f8 │ │ │ │ ldr.w r6, [r4, #132] @ 0x84 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2a592e │ │ │ │ b.n 2a58f8 │ │ │ │ ldr r3, [pc, #72] @ (2a59ac ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2a58f8 │ │ │ │ ldr r0, [pc, #68] @ (2a59b4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ b.n 2a58f8 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #596] @ 0x254 │ │ │ │ b.n 2a58fe │ │ │ │ @@ -207174,25 +207172,25 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2a5980 │ │ │ │ ldr r0, [pc, #32] @ (2a59b8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ str r2, [r5, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, r4] │ │ │ │ + ldrb r2, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2a5a04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207200,30 +207198,30 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #52] @ (2a5a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #204] @ 0xcc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, r0] │ │ │ │ + ldrb r2, [r5, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #144] @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207234,25 +207232,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #72] @ (2a5a90 ) │ │ │ │ ldr r2, [pc, #76] @ (2a5a94 ) │ │ │ │ ldr r1, [pc, #76] @ (2a5a98 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ str.w r7, [r4, #568] @ 0x238 │ │ │ │ cbz r7, 2a5a78 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ @@ -207265,19 +207263,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #584] @ 0x248 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3bfd28 │ │ │ │ - ldrb r6, [r0, #25] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + ldr r0, [pc, #8] @ (2a5aa4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2a5b54 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207347,15 +207345,15 @@ │ │ │ │ ldr r7, [pc, #920] @ (2a5ef0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #688] @ (2a5e10 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb29ffff │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2a5bf8 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207408,15 +207406,15 @@ │ │ │ │ b.n 2a5a10 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #104] @ (2a5c64 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfaa1ffff │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #768] @ (2a5f0c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207440,15 +207438,15 @@ │ │ │ │ beq.n 2a5d02 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2a5d10 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -207496,15 +207494,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2a5c7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2a5d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2a5c7c │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2a5c6c │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -207516,32 +207514,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2a5c7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2a5d50 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2a5c7c │ │ │ │ ldr r0, [pc, #24] @ (2a5d54 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a5cc0 │ │ │ │ ldr r6, [pc, #368] @ (2a5eb8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #228] @ (2a5e4c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207550,15 +207548,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a5e34 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #0 │ │ │ │ movs r7, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -207614,27 +207612,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2a5d8a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #168] @ (2a5ef8 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str??.w pc, [sp, #255]! │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #560] @ (2a6090 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -207661,25 +207659,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #144] @ 0x90 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #164] @ (2a5f60 ) │ │ │ │ ldr r2, [pc, #168] @ (2a5f64 ) │ │ │ │ ldr r1, [pc, #168] @ (2a5f68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2a5f20 │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -207695,15 +207693,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #584] @ 0x248 │ │ │ │ bl 3bf8f4 │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2a5ed2 │ │ │ │ @@ -207728,19 +207726,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #64] @ (2a5f9c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - muls r2, r1 │ │ │ │ + muls r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r6, r3 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #440] @ (2a6128 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -207780,15 +207778,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2a5e60 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r0, [r4, #564] @ 0x234 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #564] @ 0x234 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a6006 │ │ │ │ @@ -207804,15 +207802,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r6, [r4, #176] @ 0xb0 │ │ │ │ cbz r6, 2a6078 │ │ │ │ ldr.w r3, [r4, #564] @ 0x234 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2a5ff6 │ │ │ │ ldr.w r2, [r4, #180] @ 0xb4 │ │ │ │ add r3, r2 │ │ │ │ @@ -207833,15 +207831,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2a5ff6 │ │ │ │ ldr r0, [pc, #48] @ (2a6090 ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a5ff6 │ │ │ │ ldr.w r2, [r4, #564] @ 0x234 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2a5fca │ │ │ │ b.n 2a5fc0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -207850,15 +207848,15 @@ │ │ │ │ str.w r6, [r4, #196] @ 0xc4 │ │ │ │ b.n 2a6028 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #40] @ (2a60b4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #152] @ 0x98 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207905,21 +207903,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #524] @ (2a634c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -207933,27 +207931,27 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ bl 300674 │ │ │ │ ldr r1, [pc, #496] @ (2a635c ) │ │ │ │ ldr r2, [pc, #500] @ (2a6360 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ bl 3c01a8 │ │ │ │ cbnz r0, 2a61a4 │ │ │ │ add sp, #28 │ │ │ │ @@ -208012,15 +208010,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a6326 │ │ │ │ ldr r3, [pc, #288] @ (2a6368 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #288] @ (2a636c ) │ │ │ │ @@ -208029,42 +208027,42 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #852 @ 0x354 │ │ │ │ bl 300468 │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #260] @ (2a6370 ) │ │ │ │ ldr r2, [pc, #260] @ (2a6374 ) │ │ │ │ ldr r1, [pc, #264] @ (2a6378 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #264] @ (2a637c ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r1, [r4, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #148] @ 0x94 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r4, #144] @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -208095,15 +208093,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a638c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1412 @ 0x584 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208114,59 +208112,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (2a6398 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a6246 │ │ │ │ ldr r0, [pc, #88] @ (2a639c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a62ee │ │ │ │ - strb r4, [r1, #29] │ │ │ │ + strb r4, [r7, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r2, r4 │ │ │ │ + lsls r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #264] @ (2a6464 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl fff74366 <__bss_end__@@Base+0xff5ac85e> │ │ │ │ cmp r7, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + adcs r4, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, r0] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, r2] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2864] @ 2a6ee4 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -208330,15 +208328,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2a6548 │ │ │ │ ldr.w r0, [pc, #2488] @ 2a6ef8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ str.w r7, [r4, #204] @ 0xcc │ │ │ │ b.n 2a63e4 │ │ │ │ ldr.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2a656a │ │ │ │ @@ -208627,15 +208625,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a654e │ │ │ │ ldr.w r0, [pc, #1864] @ 2a6f00 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a654e │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #204] @ 0xcc │ │ │ │ b.n 2a63e4 │ │ │ │ ldr.w r2, [pc, #1832] @ 2a6f04 │ │ │ │ @@ -208658,15 +208656,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2a67ce │ │ │ │ ldr.w r0, [pc, #1784] @ 2a6f10 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2a67ce │ │ │ │ ldr.w r2, [pc, #1732] @ 2a6ef4 │ │ │ │ @@ -208683,15 +208681,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2a718a │ │ │ │ ldr.w r0, [pc, #1728] @ 2a6f18 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2a687c │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r1, #0 │ │ │ │ @@ -208760,15 +208758,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ strb.w r3, [r4, #726] @ 0x2d6 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r2, [r4, #188] @ 0xbc │ │ │ │ movs r1, #2 │ │ │ │ @@ -208809,15 +208807,15 @@ │ │ │ │ beq.n 2a69e2 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ mov r1, r5 │ │ │ │ add r1, r6 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ @@ -208919,15 +208917,15 @@ │ │ │ │ ldr r2, [pc, #996] @ (2a6ef4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a67ce │ │ │ │ ldr.w r0, [pc, #1032] @ 2a6f24 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr r2, [pc, #1016] @ (2a6f28 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -208957,36 +208955,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2a67ce │ │ │ │ ldr r0, [pc, #936] @ (2a6f2c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2a6820 │ │ │ │ ldr r0, [pc, #920] @ (2a6f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr r2, [pc, #840] @ (2a6ef4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2a654e │ │ │ │ ldr r0, [pc, #888] @ (2a6f34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2a67ce │ │ │ │ @@ -209039,63 +209037,63 @@ │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2a654e │ │ │ │ ldr r0, [pc, #716] @ (2a6f38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr r2, [pc, #628] @ (2a6ef4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2a654e │ │ │ │ ldr r0, [pc, #684] @ (2a6f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr r2, [pc, #592] @ (2a6ef4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2a67ce │ │ │ │ ldr r0, [pc, #656] @ (2a6f40 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2a6820 │ │ │ │ ldr r0, [pc, #640] @ (2a6f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr r2, [pc, #540] @ (2a6ef4 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2a654e │ │ │ │ ldr r0, [pc, #604] @ (2a6f48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.n 2a654e │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2a687c │ │ │ │ @@ -209127,15 +209125,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (2a6ef4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2a67ce │ │ │ │ ldr r0, [pc, #492] @ (2a6f4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ b.w 2a654e │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2a687c │ │ │ │ @@ -209261,61 +209259,61 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r9 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mov ip, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, r3] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #112] @ (2a6f80 ) │ │ │ │ + ldr r6, [pc, #304] @ (2a7040 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r7] │ │ │ │ + strh r6, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ negs r4, r2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r2, [r0, r1] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #640] @ (2a71a4 ) │ │ │ │ + ldr r3, [pc, #832] @ (2a7264 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [pc, #704] @ (2a71e8 ) │ │ │ │ + ldr r6, [pc, #896] @ (2a72a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #84] @ 0x54 │ │ │ │ + ldr r0, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #848] @ (2a7280 ) │ │ │ │ + ldr r6, [pc, #16] @ (2a6f40 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #384] @ (2a70b8 ) │ │ │ │ + ldr r5, [pc, #576] @ (2a7178 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #520] @ (2a7144 ) │ │ │ │ + ldr r4, [pc, #712] @ (2a7204 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #144] @ (2a6fd0 ) │ │ │ │ + ldr r4, [pc, #336] @ (2a7090 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #888] @ (2a72bc ) │ │ │ │ + ldr r5, [pc, #56] @ (2a6f7c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [pc, #616] @ (2a71b4 ) │ │ │ │ + ldr r3, [pc, #808] @ (2a7274 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #1008] @ (2a7340 ) │ │ │ │ + ldr r3, [pc, #176] @ (2a7000 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + ldr r0, [pc, #72] @ (2a6f9c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #120] @ (2a6fd0 ) │ │ │ │ + ldr r4, [pc, #312] @ (2a7090 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r7, #15 │ │ │ │ str.w r6, [r4, #152] @ 0x98 │ │ │ │ beq.w 2a7172 │ │ │ │ cmp r7, #55 @ 0x37 │ │ │ │ beq.w 2a715a │ │ │ │ @@ -209327,15 +209325,15 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.n 2a67ce │ │ │ │ ldr r0, [pc, #540] @ (2a71a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 2a6a40 │ │ │ │ ldr r1, [pc, #532] @ (2a71ac ) │ │ │ │ ldr r0, [pc, #532] @ (2a71b0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ @@ -209376,40 +209374,40 @@ │ │ │ │ lsls r3, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov.w ip, r3, asr #31 │ │ │ │ umull r7, r3, r3, r0 │ │ │ │ umlal r3, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #0 │ │ │ │ asrs r3, r5, #31 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r5 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, r0, r7 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r6 │ │ │ │ bge.n 2a70f0 │ │ │ │ ldr.w r5, [r4, #588] @ 0x24c │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2a67ce │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r6 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ b.w 2a67ce │ │ │ │ ldr r3, [pc, #340] @ (2a71bc ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209455,15 +209453,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd544 │ │ │ │ strb.w r7, [r5, #227] @ 0xe3 │ │ │ │ b.w 2a67ce │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.w 2a67ce │ │ │ │ ldr r1, [pc, #204] @ (2a71cc ) │ │ │ │ ldr r0, [pc, #208] @ (2a71d0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ bl 3bd544 │ │ │ │ mov r3, r6 │ │ │ │ @@ -209514,51 +209512,51 @@ │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ strb.w r1, [r2, #506] @ 0x1fa │ │ │ │ b.w 2a67ce │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ (2a71e0 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a7128 │ │ │ │ ldr r0, [pc, #68] @ (2a71e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a713a │ │ │ │ nop │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #136] @ (2a7234 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #312] @ (2a72e8 ) │ │ │ │ + ldr r0, [pc, #504] @ (2a73a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r2, pc │ │ │ │ + mov sl, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #224] @ (2a7298 ) │ │ │ │ + ldr r0, [pc, #416] @ (2a7358 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r2, ip │ │ │ │ + mov sl, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a6d62 │ │ │ │ - vabal.u q10, d31, d12 │ │ │ │ + vsli.64 d20, d28, #63 @ 0x3f │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx r1 │ │ │ │ + bx r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r8, fp │ │ │ │ + bx r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2a7246 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2a7206 │ │ │ │ mvn.w r3, #256 @ 0x100 │ │ │ │ add r0, r3 │ │ │ │ @@ -209614,49 +209612,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2a7294 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r2, [pc, #272] @ (2a7380 ) │ │ │ │ + ldr r2, [pc, #464] @ (2a7440 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #864] @ (2a75d4 ) │ │ │ │ + ldr r3, [pc, #32] @ (2a7294 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #736] @ (2a7558 ) │ │ │ │ + ldr r2, [pc, #928] @ (2a7618 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #480] @ (2a745c ) │ │ │ │ + ldr r2, [pc, #672] @ (2a751c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #560] @ (2a74b0 ) │ │ │ │ + ldr r2, [pc, #752] @ (2a7570 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #304] @ (2a73b4 ) │ │ │ │ + ldr r2, [pc, #496] @ (2a7474 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2a7678 ) │ │ │ │ + ldr r2, [pc, #176] @ (2a7338 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #744] @ (2a7574 ) │ │ │ │ + ldr r2, [pc, #936] @ (2a7634 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #808] @ (2a75b8 ) │ │ │ │ + ldr r2, [pc, #1000] @ (2a7678 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #776] @ (2a759c ) │ │ │ │ + ldr r2, [pc, #968] @ (2a765c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #24] @ (2a72b0 ) │ │ │ │ + ldr r2, [pc, #216] @ (2a7370 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2a72a4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ subs r4, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2a72b4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r7, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2a72cc ) │ │ │ │ ldr r2, [pc, #20] @ (2a72d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2a72d4 ) │ │ │ │ @@ -209664,15 +209662,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ adds r7, #220 @ 0xdc │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -209684,15 +209682,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2a7364 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #92] @ (2a7368 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -209715,32 +209713,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2a731c │ │ │ │ ldr r0, [pc, #44] @ (2a7374 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2a731c │ │ │ │ - ldr r2, [pc, #240] @ (2a744c ) │ │ │ │ + ldr r2, [pc, #432] @ (2a750c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #312] @ (2a749c ) │ │ │ │ + ldr r2, [pc, #504] @ (2a755c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r7, #150 @ 0x96 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #64] @ (2a73b8 ) │ │ │ │ + ldr r2, [pc, #256] @ (2a7478 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2a73e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209760,15 +209758,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2a73f4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [pc, #52] @ (2a73f0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a739e │ │ │ │ ldr r1, [pc, #44] @ (2a73f8 ) │ │ │ │ @@ -209779,27 +209777,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a739e │ │ │ │ ldr r0, [pc, #32] @ (2a73fc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ adds r7, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #896] @ (2a7778 ) │ │ │ │ + ldr r2, [pc, #64] @ (2a7438 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #920] @ (2a7798 ) │ │ │ │ + ldr r2, [pc, #88] @ (2a7458 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2a7458 ) │ │ │ │ ldr r3, [pc, #88] @ (2a745c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2a741c │ │ │ │ @@ -209820,41 +209818,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2a7464 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a740e │ │ │ │ ldr r0, [pc, #48] @ (2a7468 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #44] @ (2a746c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a740e │ │ │ │ ldr r3, [pc, #28] @ (2a7464 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a740e │ │ │ │ ldr r0, [pc, #28] @ (2a7470 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #968] @ (2a7834 ) │ │ │ │ + ldr r2, [pc, #136] @ (2a74f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #664] @ (2a770c ) │ │ │ │ + ldr r1, [pc, #856] @ (2a77cc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2a7508 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209865,15 +209863,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2a7514 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #112] @ (2a7518 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a74dc │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -209904,32 +209902,32 @@ │ │ │ │ bpl.n 2a74b0 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2a7524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a74b0 │ │ │ │ nop │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #608] @ (2a7770 ) │ │ │ │ + ldr r0, [pc, #800] @ (2a7830 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #688] @ (2a77c4 ) │ │ │ │ + ldr r0, [pc, #880] @ (2a7884 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r5, #242 @ 0xf2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ blxns r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #360] @ (2a7690 ) │ │ │ │ + ldr r1, [pc, #552] @ (2a7750 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -210082,15 +210080,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -210122,31 +210120,31 @@ │ │ │ │ nop │ │ │ │ adds r5, #86 @ 0x56 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #234 @ 0xea │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #240] @ (2a7834 ) │ │ │ │ + ldr r0, [pc, #432] @ (2a78f4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #88] @ (2a77a4 ) │ │ │ │ + ldr r0, [pc, #280] @ (2a7864 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r6, r1 │ │ │ │ + mov r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (2a77fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -210155,34 +210153,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a7804 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #128] @ (2a7808 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (2a780c ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (2a7810 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #96] @ (2a7814 ) │ │ │ │ ldr r2, [pc, #96] @ (2a7818 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (2a781c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -210207,23 +210205,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r0, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #152] @ (2a78a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r6 │ │ │ │ + bx ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x4782 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfafa005f │ │ │ │ subs r2, r5, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r5, #23 │ │ │ │ @@ -210254,15 +210252,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2a7940 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2a78a2 │ │ │ │ @@ -210283,19 +210281,19 @@ │ │ │ │ cbz r1, 2a78ba │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a78e8 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a788e │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -210304,15 +210302,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2a78c6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr r2, [pc, #108] @ (2a796c ) │ │ │ │ ldr r3, [pc, #96] @ (2a7960 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210342,33 +210340,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r2, #78 @ 0x4e │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r9 │ │ │ │ + add ip, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r8, fp │ │ │ │ + cmp r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + mov r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp sl, r5 │ │ │ │ + cmp sl, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2a7a68 ) │ │ │ │ @@ -210391,31 +210389,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a7a3e │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ ldr r0, [pc, #156] @ (2a7a70 ) │ │ │ │ ldr r2, [pc, #156] @ (2a7a74 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2a7a78 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a7a50 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a79f8 │ │ │ │ @@ -210461,19 +210459,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2a7a06 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r1, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add ip, ip │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #126 @ 0x7e │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210523,15 +210521,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2a7b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210541,47 +210539,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2a7b7c ) │ │ │ │ ldr r1, [pc, #80] @ (2a7b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #64] @ (2a7b84 ) │ │ │ │ add r1, pc │ │ │ │ - bl 52b4bc │ │ │ │ + bl 52b4ec │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2a7b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2a7b10 │ │ │ │ ldr r0, [pc, #32] @ (2a7b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2a7b10 │ │ │ │ - add r2, sp │ │ │ │ + add sl, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bics r6, r1 │ │ │ │ + bics r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bics r0, r5 │ │ │ │ + mvns r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, r6 │ │ │ │ + add r2, ip │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + add r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210599,47 +210597,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2a7be6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2a7be6 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a7c82 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ ldr r0, [pc, #164] @ (2a7ca4 ) │ │ │ │ ldr r2, [pc, #168] @ (2a7ca8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2a7cac ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a7c6e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a7c22 │ │ │ │ @@ -210686,19 +210684,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2a7bf0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #230 @ 0xe6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmn r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r6, #84 @ 0x54 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -210709,15 +210707,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a7d60 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 2a7d64 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2a7d44 │ │ │ │ ldr r3, [pc, #120] @ (2a7d68 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -210754,27 +210752,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 21c0ec │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r6, r0] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r0, r6 │ │ │ │ + lsls r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r5, #176 @ 0xb0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r4, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - negs r0, r5 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2a7e28 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -210795,24 +210793,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7b90 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2a7e1c │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 5289d8 │ │ │ │ + bl 528a08 │ │ │ │ cbz r0, 2a7e1c │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a7da8 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2a7e0a │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -210839,15 +210837,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2a72a8 │ │ │ │ cmp r5, #12 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #8 │ │ │ │ + lsls r4, r1, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -210879,15 +210877,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2a80a0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5289d8 │ │ │ │ + bl 528a08 │ │ │ │ cbz r0, 2a7efa │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a7f22 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -210946,28 +210944,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2a8044 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ ldr r2, [pc, #376] @ (2a80cc ) │ │ │ │ ldr r1, [pc, #380] @ (2a80d0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2a8030 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2a7f72 │ │ │ │ @@ -210993,27 +210991,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2a8064 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ ldr r1, [pc, #268] @ (2a80d4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2a8056 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2a7fe6 │ │ │ │ @@ -211034,15 +211032,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2a7eb8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211095,35 +211093,35 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #154 @ 0x9a │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r7, #108 @ 0x6c │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -211148,15 +211146,15 @@ │ │ │ │ cbz r1, 2a8124 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2a816c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2a8174 │ │ │ │ ldr r3, [pc, #248] @ (2a8230 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -211223,71 +211221,71 @@ │ │ │ │ b.n 2a8144 │ │ │ │ ldr r1, [pc, #116] @ (2a8248 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a8182 │ │ │ │ ldr r0, [pc, #112] @ (2a824c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2a813e │ │ │ │ bl 3bfd28 │ │ │ │ b.n 2a81cc │ │ │ │ ldr r1, [pc, #100] @ (2a8250 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2a8254 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a813e │ │ │ │ ldr r3, [pc, #88] @ (2a8258 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a818c │ │ │ │ ldr r3, [pc, #36] @ (2a8230 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a818c │ │ │ │ ldr r0, [pc, #72] @ (2a825c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2a818c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #144 @ 0x90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r1, #142 @ 0x8e │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr0, {2} │ │ │ │ - subs r3, #4 │ │ │ │ + cdp2 0, 3, cr0, cr4, cr0, {2} │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r3, r4] │ │ │ │ + ldrsb r0, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #10 │ │ │ │ + subs r6, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2a8410 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -211306,20 +211304,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5289d8 │ │ │ │ + bl 528a08 │ │ │ │ cbnz r0, 2a82e0 │ │ │ │ ldr r2, [pc, #368] @ (2a8428 ) │ │ │ │ ldr r3, [pc, #356] @ (2a841c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -211348,29 +211346,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a83c2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2a8326 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a83d2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2a82f2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2a82f2 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -211392,15 +211390,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -211415,15 +211413,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2a72a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a831a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a82b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -211441,44 +211439,44 @@ │ │ │ │ ldr r3, [pc, #84] @ (2a843c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a82ec │ │ │ │ ldr r0, [pc, #72] @ (2a8440 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a82ec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r0, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r2, #160 @ 0xa0 │ │ │ │ + subs r2, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #182 @ 0xb6 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r7, #224 @ 0xe0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 4, r0, r8, cr0 │ │ │ │ + ldc2l 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ ldr r2, [pc, #464] @ (2a860c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2a8b20 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -211549,15 +211547,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a8542 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2a8708 │ │ │ │ ldr.w r3, [pc, #1568] @ 2a8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2a878c │ │ │ │ @@ -211601,28 +211599,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2a8782 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ b.n 2a8532 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -211704,15 +211702,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2a8810 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2a8836 │ │ │ │ ldr.w r3, [pc, #1168] @ 2a8b48 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2a88d6 │ │ │ │ @@ -211760,15 +211758,15 @@ │ │ │ │ bpl.w 2a8558 │ │ │ │ mov r0, r1 │ │ │ │ bl 2a71e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2a8b5c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2a8560 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2a87b6 │ │ │ │ ldr r3, [pc, #1004] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -211782,27 +211780,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2a87ac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a87ac │ │ │ │ ldr r0, [pc, #1000] @ (2a8b64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a87ac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2a85a6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2a8b68 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a8532 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2a87b6 │ │ │ │ ldr r3, [pc, #932] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -211810,41 +211808,41 @@ │ │ │ │ bmi.n 2a888a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2a8586 │ │ │ │ ldr r0, [pc, #948] @ (2a8b6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2a86c4 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2a8878 │ │ │ │ ldr r3, [pc, #880] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2a86c4 │ │ │ │ ldr r1, [pc, #908] @ (2a8b70 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2a8b74 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a86c4 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2a8678 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a8672 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -211866,41 +211864,41 @@ │ │ │ │ bl 2a7a80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2a8586 │ │ │ │ ldr r7, [pc, #808] @ (2a8b78 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [pc, #804] @ (2a8b7c ) │ │ │ │ ldr r2, [pc, #804] @ (2a8b80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2a8b84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 52b4bc │ │ │ │ + bl 52b4ec │ │ │ │ b.n 2a86c4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a85ec │ │ │ │ ldr r0, [pc, #776] @ (2a8b88 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2a8766 │ │ │ │ ldr r0, [pc, #768] @ (2a8b8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a87ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8938 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a8932 │ │ │ │ @@ -211929,45 +211927,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2a8b98 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2a8b9c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a86c4 │ │ │ │ ldr r3, [pc, #688] @ (2a8ba0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a883e │ │ │ │ ldr r3, [pc, #592] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2a883e │ │ │ │ ldr r0, [pc, #672] @ (2a8ba4 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2a883e │ │ │ │ ldr r3, [pc, #664] @ (2a8ba8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a85f4 │ │ │ │ ldr r3, [pc, #556] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a85f4 │ │ │ │ ldr r0, [pc, #644] @ (2a8bac ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2a85f4 │ │ │ │ ldr r7, [pc, #636] @ (2a8bb0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2a88a6 │ │ │ │ ldr r3, [pc, #632] @ (2a8bb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -211978,15 +211976,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2a889a │ │ │ │ ldr r0, [pc, #616] @ (2a8bb8 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a889a │ │ │ │ ldr r2, [pc, #608] @ (2a8bbc ) │ │ │ │ ldr r3, [pc, #456] @ (2a8b24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -212014,45 +212012,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2a89d8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2a89e6 │ │ │ │ ldr r3, [pc, #396] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2a8adc │ │ │ │ ldr r1, [pc, #504] @ (2a8bc0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2a8bc4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a8adc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2a8ac4 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 21c2a8 │ │ │ │ @@ -212111,28 +212109,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ b.n 2a8586 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2a8bcc ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 21c400 │ │ │ │ b.n 2a8586 │ │ │ │ @@ -212144,109 +212142,109 @@ │ │ │ │ ldr r3, [pc, #76] @ (2a8b48 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a8a3a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a8a3a │ │ │ │ ldr r0, [pc, #196] @ (2a8bd4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2a8ade │ │ │ │ nop │ │ │ │ movs r6, #58 @ 0x3a │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #52 @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - @ instruction: 0xfb180040 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + @ instruction: 0xfb480040 │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #250 @ 0xfa │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, r0] │ │ │ │ + strb r4, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb.w r0, [r4, #64] @ 0x40 │ │ │ │ + vst1.8 {d16[2]}, [r4], r0 │ │ │ │ movs r3, #174 @ 0xae │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #688] @ (2a8e0c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #132 @ 0x84 │ │ │ │ + subs r1, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #104 @ 0x68 │ │ │ │ + subs r0, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, r4] │ │ │ │ + str r0, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #14 │ │ │ │ + subs r0, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #2 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r3, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 382b92 │ │ │ │ - @ instruction: 0xf7040040 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + @ instruction: 0xf7340040 │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r7, #24 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #172 @ 0xac │ │ │ │ + subs r0, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + subs r1, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 502bb2 │ │ │ │ + bl 502bb2 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #28 │ │ │ │ + subs r1, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [pc, #248] @ (2a8cbc ) │ │ │ │ + ldr r7, [pc, #440] @ (2a8d7c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #74 @ 0x4a │ │ │ │ + adds r7, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #94 @ 0x5e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (2a8d80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212255,25 +212253,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (2a8d88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #388] @ (2a8d8c ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (2a8d90 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r9, [pc, #372] @ 2a8d94 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 3f2b2c │ │ │ │ ldr r3, [pc, #360] @ (2a8d98 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212327,15 +212325,15 @@ │ │ │ │ bl 2a72a8 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2a8d30 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2a8d42 │ │ │ │ mov r0, r8 │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -212348,27 +212346,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 3c0214 │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 52aa40 │ │ │ │ + b.w 52aa70 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 3be360 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2a8cba │ │ │ │ @@ -212389,41 +212387,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a8c3c │ │ │ │ ldr r0, [pc, #64] @ (2a8db4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a8c3c │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #88] @ (2a8ddc ) │ │ │ │ + ldr r5, [pc, #280] @ (2a8e9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, r5, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - sbfx r0, lr, #1, #1 │ │ │ │ + @ instruction: 0xf37e0040 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #544] @ (2a8fd0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #194 @ 0xc2 │ │ │ │ + adds r5, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -212451,25 +212449,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #656] @ (2a90a8 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (2a90ac ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (2a90b0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212512,51 +212510,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 21c2a8 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 52aa98 │ │ │ │ + bl 52aac8 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (2a90bc ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ ldr r2, [pc, #460] @ (2a90c0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ ldr r2, [pc, #448] @ (2a90c4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ ldr r2, [pc, #436] @ (2a90c8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -212585,33 +212583,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a8bd8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2a8fd2 │ │ │ │ ldr r3, [pc, #296] @ (2a90d8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (2a90dc ) │ │ │ │ ldr r1, [pc, #300] @ (2a90e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #272] @ (2a90e4 ) │ │ │ │ ldr r3, [pc, #192] @ (2a9098 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212631,126 +212629,126 @@ │ │ │ │ ldr r1, [pc, #236] @ (2a90f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a8fca │ │ │ │ ldr r3, [pc, #212] @ (2a90f4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (2a90f8 ) │ │ │ │ ldr r1, [pc, #216] @ (2a90fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a8fca │ │ │ │ ldr r3, [pc, #192] @ (2a9100 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a8e48 │ │ │ │ ldr r3, [pc, #184] @ (2a9104 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a8e48 │ │ │ │ ldr r0, [pc, #172] @ (2a9108 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a8e48 │ │ │ │ ldr r1, [pc, #164] @ (2a910c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (2a9110 ) │ │ │ │ ldr r3, [pc, #168] @ (2a9114 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (2a9118 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a8f9c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r6, r7, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #2 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #144] @ (2a9130 ) │ │ │ │ + ldr r3, [pc, #336] @ (2a91f0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #194 @ 0xc2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2a8bae │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2a89ba │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #528] @ (2a92e0 ) │ │ │ │ + ldr r1, [pc, #720] @ (2a93a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #336] @ (2a922c ) │ │ │ │ + ldr r1, [pc, #528] @ (2a92ec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, r0, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r1, [pc, #16] @ (2a90fc ) │ │ │ │ + ldr r1, [pc, #208] @ (2a91bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #912] @ (2a9488 ) │ │ │ │ + ldr r1, [pc, #80] @ (2a9148 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r3, #122 @ 0x7a │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #976] @ (2a94d4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #194 @ 0xc2 │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #584] @ (2a9360 ) │ │ │ │ + ldr r0, [pc, #776] @ (2a9420 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #176 @ 0xb0 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2a91e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212761,35 +212759,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2a91f4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #168] @ (2a91f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a91c6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5289d8 │ │ │ │ + bl 528a08 │ │ │ │ cbnz r0, 2a9178 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a91ba │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 21c0d4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -212799,15 +212797,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a918a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a8444 │ │ │ │ @@ -212821,31 +212819,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a915a │ │ │ │ ldr r0, [pc, #40] @ (2a9204 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a915a │ │ │ │ - @ instruction: 0x47d2 │ │ │ │ + ldr r0, [pc, #8] @ (2a91f4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r1, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2a9398 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -212864,20 +212862,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5289d8 │ │ │ │ + bl 528a08 │ │ │ │ cbnz r0, 2a9288 │ │ │ │ ldr r2, [pc, #336] @ (2a93b0 ) │ │ │ │ ldr r3, [pc, #324] @ (2a93a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -212906,29 +212904,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9358 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2a92ce │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2a9350 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2a929a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2a929a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -212949,15 +212947,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ adds r0, #24 │ │ │ │ blx 21c0d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2a9390 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -212988,43 +212986,43 @@ │ │ │ │ ldr r3, [pc, #76] @ (2a93c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a9294 │ │ │ │ ldr r0, [pc, #68] @ (2a93c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2a9294 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r5, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r2, #248 @ 0xf8 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r3, r1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, r7, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + stcl 0, cr0, [lr], {64} @ 0x40 │ │ │ │ subs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #82 @ 0x52 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a93f8 ) │ │ │ │ add r0, pc │ │ │ │ @@ -213037,73 +213035,73 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 29ae70 │ │ │ │ nop │ │ │ │ vqadd.u32 q0, q0, │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a99b0 │ │ │ │ + b.n 2a9a10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2a94bc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (2a94c0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a94a8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (2a94c4 ) │ │ │ │ ldr r2, [pc, #144] @ (2a94c8 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (2a94cc ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #132] @ (2a94d0 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #108] @ (2a94d4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ ldr r1, [pc, #100] @ (2a94d8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #88] @ (2a94dc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213113,37 +213111,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a94e4 ) │ │ │ │ ldr r0, [pc, #56] @ (2a94e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #224 @ 0xe0 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r2, r6, #25 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a8f58 │ │ │ │ + b.n 2a8fb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2a9cb0 │ │ │ │ + b.n 2a8d10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, lr │ │ │ │ + mov r8, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, #98 @ 0x62 │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #64] @ (2a952c ) │ │ │ │ + ldr r3, [pc, #256] @ (2a95ec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a9584 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213152,41 +213150,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2a958c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (2a9590 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2a9594 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (2a9598 ) │ │ │ │ ldr r1, [pc, #104] @ (2a959c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #88] @ (2a95a0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #80] @ (2a95a4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2a95a8 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -213198,31 +213196,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - mov r4, r3 │ │ │ │ + mov r4, r9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2a8ea0 │ │ │ │ + b.n 2a8f00 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #856 @ (adr r5, 2a98f8 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 2a95b8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ udf #138 @ 0x8a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213233,31 +213231,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2a95fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #36] @ (2a9600 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 52aa48 │ │ │ │ - cmp r2, fp │ │ │ │ + b.w 52aa78 │ │ │ │ + cmp sl, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #50 @ 0x32 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2a9684 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -213267,58 +213265,58 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #92] @ (2a9690 ) │ │ │ │ ldr r1, [pc, #96] @ (2a9694 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2a9698 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54246c │ │ │ │ + b.w 54249c │ │ │ │ nop │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #242 @ 0xf2 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9d4c │ │ │ │ + b.n 2a9dac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #54 @ 0x36 │ │ │ │ + cmp r1, #102 @ 0x66 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2a9a90 │ │ │ │ + b.n 2a9af0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a969c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -213358,15 +213356,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5faeb4 │ │ │ │ + bl 5faee4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2a985e │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2a9818 │ │ │ │ @@ -213376,15 +213374,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2a988e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2a96d4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -213414,69 +213412,69 @@ │ │ │ │ beq.n 2a96d4 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 5f8488 │ │ │ │ + bl 5f84b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a97d6 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2a976c │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2a976c │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 542ee4 │ │ │ │ + bl 542f14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r3, [pc, #184] @ (2a98b0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2a98b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2a98b8 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2a96da │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 542ee4 │ │ │ │ + bl 542f14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #132] @ (2a98bc ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2a98c0 ) │ │ │ │ ldr r3, [pc, #128] @ (2a98c4 ) │ │ │ │ @@ -213486,34 +213484,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a96da │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2a98c8 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2a98cc ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2a98d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2a96da │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2a98d4 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2a98d8 ) │ │ │ │ ldr r0, [pc, #68] @ (2a98dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -213524,37 +213522,37 @@ │ │ │ │ nop │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #15 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #106 @ 0x6a │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r6, r7 │ │ │ │ + bics r6, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #240 @ 0xf0 │ │ │ │ + cmp r5, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orrs r6, r0 │ │ │ │ + orrs r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmn r2, r6 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #212 @ 0xd4 │ │ │ │ + cmp r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a98e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213584,29 +213582,29 @@ │ │ │ │ cbnz r5, 2a9928 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2a99b0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a99e8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2a9a6c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a9a8c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2a9960 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2a9aa6 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2a9ae4 ) │ │ │ │ ldr r3, [pc, #376] @ (2a9ae0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -213622,15 +213620,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2a9ad6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 598818 │ │ │ │ + bl 598848 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a9a5c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9928 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a9922 │ │ │ │ @@ -213644,46 +213642,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2a9af0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2a9962 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9928 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2a9938 │ │ │ │ ldr r3, [pc, #264] @ (2a9af4 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2a9af8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2a9afc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a99c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 598818 │ │ │ │ + bl 598848 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2a9a4e │ │ │ │ cbnz r5, 2a9a22 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2a9aca │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213726,39 +213724,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a9b08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a99c8 │ │ │ │ ldr r3, [pc, #124] @ (2a9b0c ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2a9b10 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2a9b14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a99c8 │ │ │ │ ldr r3, [pc, #112] @ (2a9b18 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2a9b1c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2a9b20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a99c8 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9a22 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213768,43 +213766,43 @@ │ │ │ │ nop │ │ │ │ asrs r2, r4, #6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r6, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r6, r2 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #132 @ 0x84 │ │ │ │ + cmp r4, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r3, #116 @ 0x74 │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r2 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6 │ │ │ │ + asrs r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #72 @ 0x48 │ │ │ │ + cmp r4, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r3, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r3 │ │ │ │ + asrs r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a9b24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -213827,47 +213825,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 595e54 │ │ │ │ + bl 595e84 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2a9bca │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2a9b88 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2a9b88 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a9bfe │ │ │ │ mov r0, r6 │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2a9bee │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2a9bde │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59715c │ │ │ │ + bl 59718c │ │ │ │ mov r0, r6 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 590580 │ │ │ │ + bl 5905b0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -213879,22 +213877,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2a9b94 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2a9b8e │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ │ │ │ │ 002a9c04 : │ │ │ │ @@ -213947,28 +213945,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (2a9d14 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a9c9e │ │ │ │ ldr r3, [pc, #148] @ (2a9d18 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (2a9d1c ) │ │ │ │ ldr r1, [pc, #148] @ (2a9d20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214004,34 +214002,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2a9c9e │ │ │ │ nop │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #86 @ 0x56 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #252 @ 0xfc │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r2, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r1, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #146 @ 0x92 │ │ │ │ + subs r6, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002a9d30 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2a9e12 │ │ │ │ @@ -214208,25 +214206,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfcc │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a9fc0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2a9fc0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -214241,15 +214239,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2a9fba │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2a9fee │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2a9f90 │ │ │ │ @@ -214292,15 +214290,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2aa00a │ │ │ │ ldr r0, [pc, #44] @ (2aa054 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2aa00a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #13 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #13 │ │ │ │ @@ -214309,15 +214307,15 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa058 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214338,15 +214336,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 59888c │ │ │ │ + bl 5988bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aa120 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -214396,15 +214394,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2aa2b4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2aa0be │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2a9f08 │ │ │ │ adds r0, #1 │ │ │ │ @@ -214419,15 +214417,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2aa0ae │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214475,15 +214473,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2aa0b0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214543,15 +214541,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa2b8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -214806,25 +214804,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2aa550 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2aa504 │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r3, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 6a040c │ │ │ │ + b.w 6a043c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2aa6dc ) │ │ │ │ @@ -214839,23 +214837,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2aa6d0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2aa6d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2aa6d0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r2, [pc, #308] @ (2aa6e4 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -214973,39 +214971,39 @@ │ │ │ │ b.n 2aa65a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r4, #20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r2, r7, #16 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #86 @ 0x56 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #130 @ 0x82 │ │ │ │ + movs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2aa76c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cbnz r0, 2aa742 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215046,18 +215044,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2aa7b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ @ instruction: 0xeb8c0059 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2aa820 │ │ │ │ sub sp, #20 │ │ │ │ @@ -215065,53 +215063,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2aa828 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #72] @ 2aa82c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #13 │ │ │ │ ldr.w lr, [pc, #68] @ 2aa830 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2aa834 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2aa838 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 2aa7a8 │ │ │ │ + bne.n 2aa808 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r4, {r1, r2, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r0, #124 @ 0x7c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2aa8b8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215123,26 +215121,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 595e54 │ │ │ │ + bl 595e84 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2aa6fc │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2a9b24 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -215211,21 +215209,21 @@ │ │ │ │ bne.n 2aa90e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215514,15 +215512,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2aac6e │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -215561,22 +215559,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2aafe4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2aafe8 ) │ │ │ │ @@ -215587,23 +215585,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2aaff0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2aae5e │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2aae92 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -215613,19 +215611,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2aadb6 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2aadea │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aae0c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2aae0e │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -215638,33 +215636,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2aaffc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 595f14 │ │ │ │ + bl 595f44 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aafcc │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a98e0 │ │ │ │ @@ -215681,15 +215679,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2ab008 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215725,15 +215723,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2ab014 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215745,25 +215743,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a9b24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aae48 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2aaef8 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2aafa4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2aaf56 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2ab018 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -215773,15 +215771,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 5960bc │ │ │ │ + bl 5960ec │ │ │ │ ldr.w r3, [r5, #180] @ 0xb4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2aaf74 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #180] @ 0xb4 │ │ │ │ add sp, #20 │ │ │ │ @@ -215795,15 +215793,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2ab024 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2aae48 │ │ │ │ mov r0, r8 │ │ │ │ bl 2aa55c │ │ │ │ cbnz r0, 2aafc2 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -215825,79 +215823,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ab03c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2aae48 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2aaf80 │ │ │ │ ldr r3, [pc, #112] @ (2ab040 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2ab044 ) │ │ │ │ ldr r0, [pc, #112] @ (2ab048 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r5, r7 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, r4, r4 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #38 @ 0x26 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r2, r4 │ │ │ │ + subs r4, r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #180 @ 0xb4 │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r5, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r5, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #76 @ 0x4c │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r2, r6 │ │ │ │ + adds r2, r0, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2aa84c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r4, #138 @ 0x8a │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r6, r7 │ │ │ │ + subs r4, r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, r2, r3 │ │ │ │ + adds r4, r0, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #84 @ 0x54 │ │ │ │ + cmp r4, #132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + subs r6, r2, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r4, #66 @ 0x42 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r3} │ │ │ │ + stmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -215955,51 +215953,51 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab104 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2ab148 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #40] @ (2ab14c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2ab150 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2ab0d0 │ │ │ │ nop │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0e20041 │ │ │ │ - @ instruction: 0xf0f40041 │ │ │ │ + adds.w r0, r2, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf1240041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ @@ -216044,15 +216042,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2aa8f8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2ab1f6 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -216085,21 +216083,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2ab04c │ │ │ │ ldr r0, [pc, #16] @ (2ab260 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ab23e │ │ │ │ nop │ │ │ │ str??.w r0, [r4, r1, lsl #2] │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216130,23 +216128,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2ab30c │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2ab310 │ │ │ │ cbz r0, 2ab2ee │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2ab314 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2ab2f2 │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cbz r0, 2ab2f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -216203,15 +216201,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2ab384 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216254,15 +216252,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab40e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216307,15 +216305,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab49c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216351,15 +216349,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2ab514 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216442,19 +216440,19 @@ │ │ │ │ cbz r3, 2ab644 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cbnz r0, 2ab62a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216532,21 +216530,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ab68c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2ab68c │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -216606,21 +216604,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ab732 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2ab732 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2ab7f4 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216718,15 +216716,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab866 │ │ │ │ ldr r0, [pc, #376] @ (2aba10 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ab866 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2ab85e │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -216784,15 +216782,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ab9b8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -216819,15 +216817,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2ab956 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2ab956 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -216867,27 +216865,27 @@ │ │ │ │ @ instruction: 0xf25c0061 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #2 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r2, #25 │ │ │ │ + lsrs r4, r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aba2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -216896,15 +216894,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2aba52 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -216916,15 +216914,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2ab264 │ │ │ │ @@ -216961,15 +216959,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2abaec │ │ │ │ │ │ │ │ @@ -217148,15 +217146,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2abb44 │ │ │ │ ldr r0, [pc, #540] @ (2abef0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2abb44 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2aba2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -217210,15 +217208,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fb51c │ │ │ │ + bl 5fb54c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2abb90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ab52c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2abb90 │ │ │ │ @@ -217275,15 +217273,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fb51c │ │ │ │ + bl 5fb54c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2abe3e │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2abe6a │ │ │ │ @@ -217359,33 +217357,33 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bvs.n 2abdf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #21 │ │ │ │ + lsrs r0, r2, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r2, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r3, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r1, #5 │ │ │ │ + adds r2, r7, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #12 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002abf18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217401,25 +217399,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2ac15e │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #648] @ (2ac1e0 ) │ │ │ │ ldr r2, [pc, #648] @ (2ac1e4 ) │ │ │ │ ldr r1, [pc, #652] @ (2ac1e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2aa8f8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -217467,15 +217465,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fb51c │ │ │ │ + bl 5fb54c │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2ac1bc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -217510,15 +217508,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ac13c │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2ac00a │ │ │ │ bhi.n 2ac0f6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217660,19 +217658,19 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r4, r1, asr #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #2 │ │ │ │ + adds r4, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2ac744 │ │ │ │ + b.n 2ac7a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ac76c │ │ │ │ + b.n 2ac7cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmdb r4!, {r0, r5, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -217749,15 +217747,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2ac2d4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -217794,25 +217792,25 @@ │ │ │ │ b.n 2ac2a2 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2ac2f4 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2ac2ba │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #96] @ (2ac3a0 ) │ │ │ │ ldr r2, [pc, #100] @ (2ac3a4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2ac3a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2ac378 │ │ │ │ @@ -217835,25 +217833,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2ac3b0 ) │ │ │ │ ldr r0, [pc, #32] @ (2ac3b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + svc 6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r2, r1 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r5, #18 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #27 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002ac3b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -217866,39 +217864,39 @@ │ │ │ │ cbz r3, 2ac42a │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2ac450 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #104] @ (2ac454 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #96] @ (2ac458 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5411bc │ │ │ │ + bl 5411ec │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 595c3c │ │ │ │ + bl 595c6c │ │ │ │ ldr r3, [pc, #84] @ (2ac45c ) │ │ │ │ ldr r1, [pc, #84] @ (2ac460 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2c09ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2ac43a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -217909,23 +217907,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b.n 2ac1d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r6, #26 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ac464 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -217960,15 +217958,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2ac4a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 69a9c8 │ │ │ │ + bl 69a9f8 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 21dfcc │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -217977,29 +217975,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2ac5ac ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -218021,15 +218019,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2ac5b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -218037,25 +218035,25 @@ │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r6!, {r1, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - lsls r4, r4, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r6, #25 │ │ │ │ + asrs r0, r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ac5c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bcs.n 2ac62c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -218064,76 +218062,76 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2ac660 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (2ac664 ) │ │ │ │ ldr r1, [pc, #116] @ (2ac668 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #100] @ (2ac66c ) │ │ │ │ ldr r2, [pc, #104] @ (2ac670 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2ac674 ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2ac678 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #88] @ (2ac67c ) │ │ │ │ ldr r0, [pc, #88] @ (2ac680 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2ac684 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r1, r2 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 2ac6cc │ │ │ │ + cbz r2, 2ac6d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - vst1.8 {d0[2]}, [lr], r7 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + ldrsh.w r0, [lr, #71] @ 0x47 │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ac60c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -218149,26 +218147,26 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2ac6cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2aba2c │ │ │ │ nop │ │ │ │ - asrs r6, r0, #31 │ │ │ │ + asrs r6, r6, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r5, #31 │ │ │ │ + lsrs r2, r3, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2ac764 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218182,36 +218180,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #96] @ (2ac778 ) │ │ │ │ ldr r2, [pc, #96] @ (2ac77c ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 3d36e8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #68] @ (2ac780 ) │ │ │ │ ldr r2, [pc, #72] @ (2ac784 ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -218221,30 +218219,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r7, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxth r6, r3 │ │ │ │ + uxtb r6, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr??.w r0, [sl, r7] │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + strh.w r0, [sl, #71] @ 0x47 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r0, #30 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #29 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2acae8 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -218267,15 +218265,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -218349,23 +218347,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2acb14 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #620] @ (2acb18 ) │ │ │ │ ldr r1, [pc, #624] @ (2acb1c ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2ac930 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -218570,61 +218568,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (2acb40 ) │ │ │ │ ldr r0, [pc, #104] @ (2acb44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - asrs r0, r1, #27 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 2ad0c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ad0c4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #27 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r5, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 2aca14 │ │ │ │ + bls.n 2aca74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2acb48 │ │ │ │ + bls.n 2acba8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r4, #23 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r4, #24 │ │ │ │ + lsls r0, r2, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ace48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r2, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r1, #16 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2acc88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218642,28 +218640,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ bl 300674 │ │ │ │ ldr r2, [pc, #264] @ (2acc9c ) │ │ │ │ ldr r1, [pc, #268] @ (2acca0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #248] @ (2acca4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2acca8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -218686,43 +218684,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2acc26 │ │ │ │ mov r0, r8 │ │ │ │ bl 300360 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2acc6e │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #172] @ (2accb0 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #160] @ (2accb4 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54241c │ │ │ │ + bl 54244c │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ac464 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2acc44 │ │ │ │ mov r0, fp │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #112] @ (2accb8 ) │ │ │ │ ldr r3, [pc, #68] @ (2acc8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -218739,44 +218737,44 @@ │ │ │ │ ldr r4, [pc, #76] @ (2accbc ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2acc44 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ svc 56 @ 0x38 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2acbd4 │ │ │ │ + bvs.n 2acc34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 2acd20 │ │ │ │ + bvs.n 2acd80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r5, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbz r2, 2acd14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r0, r3, #11 │ │ │ │ + lsls r0, r1, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ udf #180 @ 0xb4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvs.n 2accf0 │ │ │ │ + bvs.n 2acd50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ udf #80 @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 2acc08 │ │ │ │ + bvc.n 2acc68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002accc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218787,25 +218785,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2acd04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ac3b8 │ │ │ │ - asrs r6, r1, #6 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002acd08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218816,31 +218814,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2acd5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + lsls r0, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002acd60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218852,29 +218850,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d878c │ │ │ │ nop │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r5, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002acdb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218885,53 +218883,53 @@ │ │ │ │ ldr r1, [pc, #44] @ (2acdfc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3d8744 │ │ │ │ nop │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7, #2 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002ace00 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2ace12 │ │ │ │ ldr r3, [pc, #16] @ (2ace18 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r2, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2ace38 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ ldmia r2!, {r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218951,15 +218949,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5fb51c │ │ │ │ + bl 5fb54c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2acea0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -218968,17 +218966,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 21c794 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2aceb8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 690a0c │ │ │ │ + b.w 690a3c │ │ │ │ nop │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2acf1c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -219006,53 +219004,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2acee6 │ │ │ │ ldr r0, [pc, #28] @ (2acf2c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2acee6 │ │ │ │ nop │ │ │ │ blt.n 2acea0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r5 │ │ │ │ + lsls r6, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2acf94 ) │ │ │ │ ldr r2, [pc, #84] @ (2acf98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2acf9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #72] @ (2acfa0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #68] @ (2acfa4 ) │ │ │ │ ldr r1, [pc, #68] @ (2acfa8 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #56] @ (2acfac ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -219060,19 +219058,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bic.w r0, r6, #71 @ 0x47 │ │ │ │ + orrs.w r0, r6, #71 @ 0x47 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2acfde │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ @@ -219241,15 +219239,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2ad1b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ad0ae │ │ │ │ ldr r0, [pc, #92] @ (2ad1b4 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad06c │ │ │ │ ldr r0, [pc, #72] @ (2ad1ac ) │ │ │ │ @@ -219262,35 +219260,35 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2ad1b8 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2ad06c │ │ │ │ bge.n 2ad098 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r5, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.u8 q8, q6, │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + vhadd.u q8, q6, │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.u q0, q3, │ │ │ │ + vhadd.u32 q8, q3, │ │ │ │ ldr r2, [pc, #208] @ (2ad27c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 12, cr0, cr4, cr1, {2} │ │ │ │ + cdp2 0, 15, cr0, cr4, cr1, {2} │ │ │ │ ldr r2, [pc, #32] @ (2ad1d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 3, cr0, cr4, cr1, {2} │ │ │ │ + cdp2 0, 6, cr0, cr4, cr1, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -219318,15 +219316,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2ad296 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ad476 │ │ │ │ @@ -219346,15 +219344,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2ad51c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 3e26d4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2ad2b0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #692] @ (2ad520 ) │ │ │ │ ldr r3, [pc, #668] @ (2ad50c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219372,46 +219370,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2ad528 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2ad262 │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0e4c │ │ │ │ ldr r2, [pc, #628] @ (2ad52c ) │ │ │ │ ldr r1, [pc, #628] @ (2ad530 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r9 │ │ │ │ bl 2c1924 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ad4aa │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ad4ca │ │ │ │ vldr d7, [pc, #508] @ 2ad4f8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 595e54 │ │ │ │ + bl 595e84 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2ad262 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2ad32a │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -219427,29 +219425,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2ad4c4 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2ad4b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -219509,43 +219507,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 21e9a0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2ad26a │ │ │ │ ldr r2, [pc, #188] @ (2ad534 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2ad538 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2ad262 │ │ │ │ ldr r2, [pc, #168] @ (2ad53c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2ad540 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2ad262 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2ad32a │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2ad384 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2ad364 │ │ │ │ @@ -219558,15 +219556,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2ad54c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 418398 │ │ │ │ b.n 2ad262 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -219577,35 +219575,35 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 2ad478 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r0, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 8, cr0, cr14, cr1, {2} │ │ │ │ - cdp2 0, 6, cr0, cr0, cr1, {2} │ │ │ │ + cdp2 0, 11, cr0, cr14, cr1, {2} │ │ │ │ + cdp2 0, 9, cr0, cr0, cr1, {2} │ │ │ │ stmia r6!, {r1, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ bhi.n 2ad578 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cdp2 0, 1, cr0, cr0, cr1, {2} │ │ │ │ - ldc2l 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ - cdp2 0, 7, cr0, cr2, cr1, {2} │ │ │ │ - cdp2 0, 8, cr0, cr8, cr1, {2} │ │ │ │ - stc2l 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + cdp2 0, 4, cr0, cr0, cr1, {2} │ │ │ │ + cdp2 0, 2, cr0, cr4, cr1, {2} │ │ │ │ + cdp2 0, 10, cr0, cr2, cr1, {2} │ │ │ │ + cdp2 0, 11, cr0, cr8, cr1, {2} │ │ │ │ ldc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ - ldc2l 0, cr0, [sl], #-260 @ 0xfffffefc │ │ │ │ - @ instruction: 0xfbfa0041 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + mcrr2 0, 4, r0, r4, cr1 │ │ │ │ + stc2 0, cr0, [sl], #260 @ 0x104 │ │ │ │ + stc2 0, cr0, [sl], #-260 @ 0xfffffefc │ │ │ │ + lsrs r2, r2, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #736 @ (adr r4, 2ad82c ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 2ad8ec ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors.w r0, r4, r7, lsl #1 │ │ │ │ + pkhbt r0, r4, r7, lsl #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2ad640 │ │ │ │ adds r5, r1, r2 │ │ │ │ @@ -219662,15 +219660,15 @@ │ │ │ │ bpl.n 2ad5ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2ad650 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ad5ac │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2ad5a0 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -219704,21 +219702,21 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6c0041 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + @ instruction: 0xfb9c0041 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa340041 │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + @ instruction: 0xfa640041 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa1e0041 │ │ │ │ + @ instruction: 0xfa4e0041 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2ad6f0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (2ad6f4 ) │ │ │ │ @@ -219727,15 +219725,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2ad6fc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #112] @ (2ad700 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ad6ce │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -219764,29 +219762,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ad698 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2ad70c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ad698 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld1.8 {d16[2]}, [r8], r1 │ │ │ │ - @ instruction: 0xfa020041 │ │ │ │ + @ instruction: 0xfa180041 │ │ │ │ + @ instruction: 0xfa320041 │ │ │ │ bmi.n 2ad720 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfab40041 │ │ │ │ + @ instruction: 0xfae40041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w fp, [pc, #1808] @ 2ade38 │ │ │ │ @@ -219844,15 +219842,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2ad928 │ │ │ │ ldr.w r0, [pc, #1652] @ 2ade48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad91c │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2ad8da │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2adc12 │ │ │ │ @@ -219968,15 +219966,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 2ade50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ad8c4 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2adcae │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -220141,15 +220139,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2adafa │ │ │ │ ldr r0, [pc, #760] @ (2ade58 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2adafa │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2ad96a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2ad96a │ │ │ │ @@ -220286,15 +220284,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2ad928 │ │ │ │ ldr r0, [pc, #372] @ (2ade60 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad91c │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (2ade3c ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -220309,15 +220307,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ad9f4 │ │ │ │ ldr r0, [pc, #320] @ (2ade68 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ad9f4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2ad8ac │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2ad96a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -220336,15 +220334,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ad928 │ │ │ │ ldr r0, [pc, #252] @ (2ade70 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad91c │ │ │ │ ldr r3, [pc, #232] @ (2ade6c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220353,15 +220351,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2adafa │ │ │ │ ldr r0, [pc, #212] @ (2ade74 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2adafa │ │ │ │ ldr r0, [pc, #168] @ (2ade5c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -220371,15 +220369,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2ada42 │ │ │ │ ldr r0, [pc, #172] @ (2ade78 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ada42 │ │ │ │ ldr r2, [pc, #100] @ (2ade3c ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2ad91c │ │ │ │ @@ -220393,61 +220391,61 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2ad8f6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (2ade80 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2ad8f6 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2ad964 │ │ │ │ ldr r0, [pc, #96] @ (2ade84 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2ad91c │ │ │ │ nop │ │ │ │ bcc.n 2adf0c │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #944] @ (2ae1f4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa180041 │ │ │ │ + @ instruction: 0xfa480041 │ │ │ │ asrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d16[2]}, [r0], r1 │ │ │ │ + @ instruction: 0xfa100041 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6ee0041 │ │ │ │ + @ instruction: 0xf71e0041 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r2, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf5920041 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5960041 │ │ │ │ + rsb r0, r6, #12648448 @ 0xc10000 │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ - orns r0, r4, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf4b20041 │ │ │ │ + @ instruction: 0xf4ce0041 │ │ │ │ + @ instruction: 0xf4a40041 │ │ │ │ + @ instruction: 0xf4e20041 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #1, ip, asr #1 │ │ │ │ - orrs.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf3dc0041 │ │ │ │ + eor.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r5, [pc, #2252] @ 2ae76c │ │ │ │ @@ -220587,15 +220585,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2ae77c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2adee6 │ │ │ │ b.n 2adef4 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2ae1d4 │ │ │ │ @@ -220672,15 +220670,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ae086 │ │ │ │ ldr.w r2, [pc, #1592] @ 2ae784 │ │ │ │ ldr.w r0, [pc, #1592] @ 2ae788 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae086 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2ae340 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -220708,15 +220706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2adf64 │ │ │ │ ldr.w r2, [pc, #1480] @ 2ae78c │ │ │ │ ldr.w r0, [pc, #1480] @ 2ae790 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2adf64 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ae5b2 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -220741,15 +220739,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2ae774 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2adf50 │ │ │ │ ldr.w r0, [pc, #1388] @ 2ae79c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2adf50 │ │ │ │ ldr.w r2, [pc, #1336] @ 2ae774 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -220775,15 +220773,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ae210 │ │ │ │ ldr.w r2, [pc, #1296] @ 2ae7a0 │ │ │ │ ldr.w r0, [pc, #1296] @ 2ae7a4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf4a │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2ae32c │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2ae32c │ │ │ │ @@ -220803,15 +220801,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2ae210 │ │ │ │ ldr.w r2, [pc, #1220] @ 2ae7a8 │ │ │ │ ldr.w r0, [pc, #1220] @ 2ae7ac │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf4a │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2adf34 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -220868,15 +220866,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2ae7b4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2adf42 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae086 │ │ │ │ ldr r3, [pc, #948] @ (2ae780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -220888,15 +220886,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2ae086 │ │ │ │ ldr r2, [pc, #980] @ (2ae7b8 ) │ │ │ │ ldr r0, [pc, #984] @ (2ae7bc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae086 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ae5e0 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -220939,15 +220937,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2ae210 │ │ │ │ ldr r2, [pc, #832] @ (2ae7c0 ) │ │ │ │ ldr r0, [pc, #836] @ (2ae7c4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2adf4a │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -220987,15 +220985,15 @@ │ │ │ │ beq.w 2ae24c │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2ae24c │ │ │ │ ldr r0, [pc, #712] @ (2ae7c8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae24c │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 21dfcc │ │ │ │ @@ -221014,15 +221012,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2ae0de │ │ │ │ ldr r0, [pc, #644] @ (2ae7d0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2ae0de │ │ │ │ ldr r2, [pc, #548] @ (2ae780 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae30a │ │ │ │ @@ -221033,15 +221031,15 @@ │ │ │ │ bpl.w 2ae30a │ │ │ │ ldr r2, [pc, #608] @ (2ae7d4 ) │ │ │ │ ldr r0, [pc, #608] @ (2ae7d8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae30a │ │ │ │ ldr r3, [pc, #500] @ (2ae780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae184 │ │ │ │ @@ -221051,15 +221049,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ae184 │ │ │ │ ldr r2, [pc, #568] @ (2ae7dc ) │ │ │ │ ldr r0, [pc, #572] @ (2ae7e0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ae184 │ │ │ │ ldr r3, [pc, #460] @ (2ae780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae1de │ │ │ │ ldr r3, [pc, #436] @ (2ae774 ) │ │ │ │ @@ -221068,15 +221066,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ae1de │ │ │ │ ldr r2, [pc, #536] @ (2ae7e4 ) │ │ │ │ ldr r0, [pc, #536] @ (2ae7e8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae1de │ │ │ │ ldr r3, [pc, #412] @ (2ae780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae400 │ │ │ │ @@ -221086,15 +221084,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2ae400 │ │ │ │ ldr r2, [pc, #496] @ (2ae7ec ) │ │ │ │ ldr r0, [pc, #500] @ (2ae7f0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ae400 │ │ │ │ ldr r3, [pc, #372] @ (2ae780 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2ae622 │ │ │ │ ldr r3, [pc, #348] @ (2ae774 ) │ │ │ │ @@ -221115,15 +221113,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2ae4c2 │ │ │ │ ldr r2, [pc, #432] @ (2ae7f4 ) │ │ │ │ ldr r0, [pc, #436] @ (2ae7f8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ae4c2 │ │ │ │ ldr r2, [pc, #424] @ (2ae7fc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ae428 │ │ │ │ ldr r2, [pc, #276] @ (2ae774 ) │ │ │ │ @@ -221132,15 +221130,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2ae428 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2ae800 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ae428 │ │ │ │ ldr r3, [pc, #256] @ (2ae780 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ae086 │ │ │ │ ldr r3, [pc, #232] @ (2ae774 ) │ │ │ │ @@ -221149,20 +221147,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ae086 │ │ │ │ ldr r2, [pc, #364] @ (2ae804 ) │ │ │ │ ldr r0, [pc, #364] @ (2ae808 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2ae086 │ │ │ │ ldr r0, [pc, #348] @ (2ae80c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2adf4a │ │ │ │ ldr r1, [pc, #328] @ (2ae810 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -221175,23 +221173,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ae350 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2ae814 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ae350 │ │ │ │ ldr r2, [pc, #288] @ (2ae818 ) │ │ │ │ ldr r0, [pc, #288] @ (2ae81c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2adf4a │ │ │ │ ldr r3, [pc, #268] @ (2ae820 ) │ │ │ │ ldr r2, [pc, #268] @ (2ae824 ) │ │ │ │ @@ -221218,78 +221216,78 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ae210 │ │ │ │ ldr r2, [pc, #212] @ (2ae82c ) │ │ │ │ ldr r0, [pc, #216] @ (2ae830 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2adf4a │ │ │ │ ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3380041 │ │ │ │ + bfi r0, r8, #1, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2fe0041 │ │ │ │ - @ instruction: 0xf2880041 │ │ │ │ - @ instruction: 0xf33e0041 │ │ │ │ - @ instruction: 0xf2140041 │ │ │ │ + ssat r0, #2, lr, asr #1 │ │ │ │ + @ instruction: 0xf2b80041 │ │ │ │ + bfi r0, lr, #1, #1 │ │ │ │ + movw r0, #16449 @ 0x4041 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf2300041 │ │ │ │ - adc.w r0, sl, #65 @ 0x41 │ │ │ │ - addw r0, r4, #65 @ 0x41 │ │ │ │ - @ instruction: 0xf0f60041 │ │ │ │ - @ instruction: 0xfb540051 │ │ │ │ - movw r0, #24641 @ 0x6041 │ │ │ │ - vmla.i32 d16, d0, d1[0] │ │ │ │ - vext.8 q8, q3, , #0 │ │ │ │ - bics.w r0, r0, #65 @ 0x41 │ │ │ │ - vhadd.s16 q8, q7, │ │ │ │ - @ instruction: 0xf0b40041 │ │ │ │ + orrs.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf2600041 │ │ │ │ + sbcs.w r0, sl, #65 @ 0x41 │ │ │ │ + @ instruction: 0xf2340041 │ │ │ │ + @ instruction: 0xf1260041 │ │ │ │ + @ instruction: 0xfb840051 │ │ │ │ + @ instruction: 0xf2760041 │ │ │ │ + ands.w r0, r0, #65 @ 0x41 │ │ │ │ + bic.w r0, r6, #65 @ 0x41 │ │ │ │ + orn r0, r0, #65 @ 0x41 │ │ │ │ + vmla.i d0, d14, d1[0] │ │ │ │ + @ instruction: 0xf0e40041 │ │ │ │ ldr r6, [pc, #416] @ (2ae970 ) │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, sl, #65 @ 0x41 │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ - cdp 0, 6, cr0, cr4, cr1, {2} │ │ │ │ - vext.8 q0, q0, , #0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - cdp 0, 12, cr0, cr14, cr1, {2} │ │ │ │ - cdp 0, 0, cr0, cr12, cr1, {2} │ │ │ │ - cdp 0, 7, cr0, cr12, cr1, {2} │ │ │ │ - ldcl 0, cr0, [lr, #260] @ 0x104 │ │ │ │ - cdp 0, 1, cr0, cr12, cr1, {2} │ │ │ │ - ldc 0, cr0, [r6, #260] @ 0x104 │ │ │ │ + orn r0, sl, #65 @ 0x41 │ │ │ │ + vmla.i d0, d10, d1[0] │ │ │ │ + cdp 0, 9, cr0, cr4, cr1, {2} │ │ │ │ + vmla.i32 d16, d0, d1[0] │ │ │ │ + cdp 0, 6, cr0, cr6, cr1, {2} │ │ │ │ + cdp 0, 15, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 3, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 10, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 0, cr0, cr14, cr1, {2} │ │ │ │ + cdp 0, 4, cr0, cr12, cr1, {2} │ │ │ │ + stcl 0, cr0, [r6, #260] @ 0x104 │ │ │ │ ldr r3, [pc, #944] @ (2aebb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2, #260] @ 0x104 │ │ │ │ - ldcl 0, cr0, [r6, #260]! @ 0x104 │ │ │ │ - stcl 0, cr0, [r0, #-260] @ 0xfffffefc │ │ │ │ - vhadd.s8 q0, q5, │ │ │ │ + ldc 0, cr0, [r2, #260]! @ 0x104 │ │ │ │ + cdp 0, 2, cr0, cr6, cr1, {2} │ │ │ │ + ldcl 0, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ + vhadd.s q0, q5, │ │ │ │ adds r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - stcl 0, cr0, [r6, #-260] @ 0xfffffefc │ │ │ │ - stcl 0, cr0, [r4], #260 @ 0x104 │ │ │ │ - @ instruction: 0xf7e40051 │ │ │ │ - cdp 0, 5, cr0, cr6, cr1, {2} │ │ │ │ - ldrd r0, r0, [r8, #-260]! @ 0x104 │ │ │ │ - cdp 0, 9, cr0, cr0, cr1, {2} │ │ │ │ - stc 0, cr0, [r6], {65} @ 0x41 │ │ │ │ + cdp 0, 6, cr0, cr6, cr1, {2} │ │ │ │ + ldcl 0, cr0, [r6, #-260]! @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ + ldrb.w r0, [r4, r1, lsl #1] │ │ │ │ + cdp 0, 8, cr0, cr6, cr1, {2} │ │ │ │ + @ instruction: 0xe9a80041 │ │ │ │ + cdp 0, 12, cr0, cr0, cr1, {2} │ │ │ │ + ldc 0, cr0, [r6], #260 @ 0x104 │ │ │ │ │ │ │ │ 002ae834 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -221309,156 +221307,156 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2ae892 │ │ │ │ ldr r1, [pc, #264] @ (2ae994 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0a14 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ae976 │ │ │ │ ldr r1, [pc, #244] @ (2ae998 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #236] @ (2ae99c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 541160 │ │ │ │ + bl 541190 │ │ │ │ ldr r1, [pc, #224] @ (2ae9a0 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2ae9a4 ) │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2ae9a8 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2ae9ac ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r1, [pc, #208] @ (2ae9b0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5410a0 │ │ │ │ + bl 5410d0 │ │ │ │ ldr r1, [pc, #196] @ (2ae9b4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5410a0 │ │ │ │ + bl 5410d0 │ │ │ │ ldr r1, [pc, #188] @ (2ae9b8 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5410a0 │ │ │ │ + bl 5410d0 │ │ │ │ ldr r1, [pc, #176] @ (2ae9bc ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5410a0 │ │ │ │ + bl 5410d0 │ │ │ │ ldr r1, [pc, #164] @ (2ae9c0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ ldr r2, [pc, #156] @ (2ae9c4 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (2ae9c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2c1670 │ │ │ │ ldr r2, [pc, #108] @ (2ae9cc ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2ae9d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 546418 │ │ │ │ + b.w 546448 │ │ │ │ ldr r3, [pc, #92] @ (2ae9d4 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2ae9d8 ) │ │ │ │ ldr r0, [pc, #92] @ (2ae9dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ stmia r2!, {r4, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xe8200041 │ │ │ │ - orrs.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ - ldcl 0, cr0, [ip, #260]! @ 0x104 │ │ │ │ - ldcl 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ - ldr r1, [pc, #168] @ (2aea4c ) │ │ │ │ + @ instruction: 0xe8500041 │ │ │ │ + eor.w r0, r4, #13107200 @ 0xc80000 │ │ │ │ + cdp 0, 2, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 2, cr0, cr10, cr1, {2} │ │ │ │ + ldr r1, [pc, #360] @ (2aeb0c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strd r0, r0, [r6], #-260 @ 0x104 │ │ │ │ - adds r0, #0 │ │ │ │ + ldmia.w r6, {r0, r6} │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - addw r0, r8, #2129 @ 0x851 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf6380051 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stcl 0, cr0, [r0, #260] @ 0x104 │ │ │ │ - ldc 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldcl 0, cr0, [r0, #260]! @ 0x104 │ │ │ │ + stcl 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe80a0041 │ │ │ │ + @ instruction: 0xe83a0041 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ae7dc │ │ │ │ + b.n 2ae83c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2ae810 │ │ │ │ + b.n 2ae870 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sbcs.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ - b.n 2ae808 │ │ │ │ + sub.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + b.n 2ae868 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldcl 0, cr0, [sl], #260 @ 0x104 │ │ │ │ + stc 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ │ │ │ │ 002ae9e0 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002ae9e8 : │ │ │ │ @@ -221484,44 +221482,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2aea70 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 690868 │ │ │ │ + bl 690898 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 693278 │ │ │ │ + bl 6932a8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2aea98 │ │ │ │ ldr r3, [pc, #120] @ (2aeab4 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2aeab8 ) │ │ │ │ ldr r2, [pc, #124] @ (2aeabc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 595c3c │ │ │ │ + bl 595c6c │ │ │ │ ldr r3, [pc, #100] @ (2aeac0 ) │ │ │ │ ldr r1, [pc, #104] @ (2aeac4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c09ac │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 690880 │ │ │ │ + bl 6908b0 │ │ │ │ ldr r2, [pc, #84] @ (2aeac8 ) │ │ │ │ ldr r3, [pc, #60] @ (2aeab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -221533,35 +221531,35 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2aeacc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ nop │ │ │ │ stmia r0!, {r2, r3, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r0!, {r1, r2, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4bc0051 │ │ │ │ - bpl.n 2aeb20 │ │ │ │ + @ instruction: 0xf4ec0051 │ │ │ │ + bpl.n 2aeb80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2800048 │ │ │ │ + @ instruction: 0xf2b00048 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stc 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ + mrrc 0, 4, r0, lr, cr1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2aeae4 │ │ │ │ ldr r2, [pc, #24] @ (2aeaf0 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -221570,15 +221568,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - @ instruction: 0xf53c0051 │ │ │ │ + sbc.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ @@ -221590,15 +221588,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2aeb24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r6, sp, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2aeb90 │ │ │ │ @@ -221609,15 +221607,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -221627,19 +221625,19 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2aeb84 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4d20051 │ │ │ │ - ldc 0, cr0, [r8], {65} @ 0x41 │ │ │ │ - stc 0, cr0, [lr], #-260 @ 0xfffffefc │ │ │ │ + add.w r0, r2, #13697024 @ 0xd10000 │ │ │ │ + mcrr 0, 4, r0, r8, cr1 │ │ │ │ + mrrc 0, 4, r0, lr, cr1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2aedac │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ @@ -221648,15 +221646,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -221706,15 +221704,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5fcf4c │ │ │ │ + bl 5fcf7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2aeca8 │ │ │ │ @@ -221794,28 +221792,28 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5fcf4c │ │ │ │ + bl 5fcf7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2aeca8 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2aec94 │ │ │ │ - orrs.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ - rsbs r0, r2, r1, lsl #1 │ │ │ │ - @ instruction: 0xebe40041 │ │ │ │ + eor.w r0, ip, #13697024 @ 0xd10000 │ │ │ │ + stc 0, cr0, [r2], {65} @ 0x41 │ │ │ │ + ldc 0, cr0, [r4], {65} @ 0x41 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ adds r7, r5, r2 │ │ │ │ @@ -221888,17 +221886,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2aeea4 ) │ │ │ │ ldr r0, [pc, #20] @ (2aeea8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf1800051 │ │ │ │ - ldrd r0, r0, [r6], #260 @ 0x104 │ │ │ │ - ldmdb r6, {r0, r6} │ │ │ │ + subs.w r0, r0, #81 @ 0x51 │ │ │ │ + stmdb r6!, {r0, r6} │ │ │ │ + strd r0, r0, [r6, #-260] @ 0x104 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2aef68 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #172] @ (2aef6c ) │ │ │ │ @@ -221906,25 +221904,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2aef70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #156] @ (2aef74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2aef78 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #140] @ (2aef7c ) │ │ │ │ ldr r1, [pc, #144] @ (2aef80 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2aef84 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2aef88 ) │ │ │ │ @@ -221956,35 +221954,35 @@ │ │ │ │ ldr r0, [pc, #116] @ (2aefac ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #100] @ (2aefb0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adcs.w r0, r0, #81 @ 0x51 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + @ instruction: 0xf1800051 │ │ │ │ + ldrh r2, [r7, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 2aeec0 │ │ │ │ + beq.n 2aef20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia.w r2, {r0, r6} │ │ │ │ - ldmia.w sl, {r0, r6} │ │ │ │ + ldmia.w r2!, {r0, r6} │ │ │ │ + @ instruction: 0xe8ca0041 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ lsls r1, r3, #7 │ │ │ │ @@ -221995,15 +221993,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia.w r8, {r0, r6} │ │ │ │ + @ instruction: 0xe8c80041 │ │ │ │ add r1, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #188] @ (2af080 ) │ │ │ │ @@ -222092,31 +222090,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2af0dc ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2af0e0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ - b.n 2aeec4 │ │ │ │ + vshr.s32 q0, , #32 │ │ │ │ + b.n 2aef24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aee94 │ │ │ │ + b.n 2aeef4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2af130 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222126,31 +222124,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (2af134 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2af138 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - vqadd.s16 q0, q4, │ │ │ │ - b.n 2aee6c │ │ │ │ + vqadd.s8 q8, q4, │ │ │ │ + b.n 2aeecc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aee3c │ │ │ │ + b.n 2aee9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2af1a8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222159,15 +222157,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2af1b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2af186 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -222184,18 +222182,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mrc 0, 5, r0, cr14, cr1, {2} │ │ │ │ - b.n 2aee10 │ │ │ │ + mcr 0, 7, r0, cr14, cr1, {2} │ │ │ │ + b.n 2aee70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aee40 │ │ │ │ + b.n 2aeea0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2af248 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -222207,56 +222205,56 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2af258 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2af25c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2af1fe │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2af230 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af1f8 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2af1fe │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - mcr 0, 2, r0, cr6, cr1, {2} │ │ │ │ - b.n 2aedb4 │ │ │ │ + mrc 0, 3, r0, cr6, cr1, {2} │ │ │ │ + b.n 2aee14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aede0 │ │ │ │ + b.n 2aee40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2af654 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222277,15 +222275,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2af4dc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2af4e0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -222333,15 +222331,15 @@ │ │ │ │ bpl.n 2af3fe │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 5fcbac │ │ │ │ + bl 5fcbdc │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2af2ec │ │ │ │ b.n 2af2e6 │ │ │ │ @@ -222471,22 +222469,22 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2af436 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2af338 │ │ │ │ - ldc 0, cr0, [sl, #324] @ 0x144 │ │ │ │ + stcl 0, cr0, [sl, #324] @ 0x144 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb80e │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2aeef4 │ │ │ │ + b.n 2aef54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aeec4 │ │ │ │ + b.n 2aef24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xb7a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @ instruction: 0xb696 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002af4ec : │ │ │ │ @@ -222520,20 +222518,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2af5b4 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #108] @ (2af5b8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #100] @ (2af5bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0a80 │ │ │ │ ldr r3, [pc, #92] @ (2af5c0 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -222561,31 +222559,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r4, r7, lr} │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r4, r1, lsr #1 │ │ │ │ - b.n 2afd60 │ │ │ │ + @ instruction: 0xeb840051 │ │ │ │ + b.n 2aedc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #16 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead80051 │ │ │ │ - b.n 2afc38 │ │ │ │ + add.w r0, r8, r1, lsr #1 │ │ │ │ + b.n 2afc98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2afc68 │ │ │ │ + b.n 2afcc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002af5d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222597,28 +222595,28 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3d878c │ │ │ │ nop │ │ │ │ - eor.w r0, r2, r1, lsr #1 │ │ │ │ - b.n 2afc38 │ │ │ │ + @ instruction: 0xeab20051 │ │ │ │ + b.n 2afc98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2afc58 │ │ │ │ + b.n 2afcb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002af624 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222629,25 +222627,25 @@ │ │ │ │ ldr r1, [pc, #44] @ (2af66c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3d8744 │ │ │ │ nop │ │ │ │ - bic.w r0, lr, r1, lsr #1 │ │ │ │ - b.n 2afbfc │ │ │ │ + orrs.w r0, lr, r1, lsr #1 │ │ │ │ + b.n 2afc5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2afbdc │ │ │ │ + b.n 2afc3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -222658,15 +222656,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2af6a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r3, pc, #456 @ (adr r3, 2af870 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -222726,27 +222724,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af70c │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2af70c │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2af70c │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2af70c │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -222757,23 +222755,23 @@ │ │ │ │ beq.n 2af7b6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2af70c │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -222792,15 +222790,15 @@ │ │ │ │ bpl.n 2af6f4 │ │ │ │ ldr r1, [pc, #52] @ (2af828 ) │ │ │ │ ldr r0, [pc, #56] @ (2af82c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2af6f4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 2af886 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -222811,17 +222809,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2af882 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #960] @ (2afbe4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afaa4 │ │ │ │ + b.n 2afb04 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2afaa8 │ │ │ │ + b.n 2afb08 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2af97c ) │ │ │ │ @@ -222868,15 +222866,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r2, [pc, #204] @ (2af988 ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2af884 │ │ │ │ @@ -222891,21 +222889,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2af884 │ │ │ │ ldr r1, [pc, #184] @ (2af998 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2af99c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2af884 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2af918 │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -222923,24 +222921,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2af87a │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ cbz r0, 2af956 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2af87c │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2af87c │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2af93c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @@ -222954,17 +222952,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ sxth r0, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2afa34 │ │ │ │ + b.n 2afa94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2afab4 │ │ │ │ + b.n 2afb14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2afb28 │ │ │ │ sub sp, #24 │ │ │ │ @@ -222980,31 +222978,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #348] @ (2afb3c ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2afb40 ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afae2 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2afa1a │ │ │ │ ldr r3, [pc, #304] @ (2afb44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -223035,19 +223033,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2afaba │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afb20 │ │ │ │ ldr r3, [pc, #212] @ (2afb54 ) │ │ │ │ @@ -223095,73 +223093,73 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2afb6c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2afa90 │ │ │ │ ldr r3, [pc, #112] @ (2afb70 ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2afb74 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2afb78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2afa90 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2afb7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2afa82 │ │ │ │ sub sp, #368 @ 0x170 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2af8ec │ │ │ │ + b.n 2af94c │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2afecc ) │ │ │ │ + add r0, sp, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 30 │ │ │ │ + svc 78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 12 │ │ │ │ + svc 60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #216 @ 0xd8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r7, r5, #1 │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ mcrr2 15, 15, pc, r7, cr15 @ │ │ │ │ ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2af6f4 │ │ │ │ + b.n 2af754 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #208 @ 0xd0 │ │ │ │ + svc 0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2af6a0 │ │ │ │ + b.n 2af700 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + svc 20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223172,60 +223170,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2afc04 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2afc08 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2afc0c ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2afc10 ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #80] @ (2afc14 ) │ │ │ │ ldr r2, [pc, #80] @ (2afc18 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2afc1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 2af608 │ │ │ │ + b.n 2af668 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r4, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b0018 │ │ │ │ ldrh r2, [r0, #54] @ 0x36 │ │ │ │ @@ -223241,15 +223239,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2afd00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ bl 2931f8 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -223309,31 +223307,31 @@ │ │ │ │ bl 291080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 291080 │ │ │ │ nop │ │ │ │ - b.n 2af5c4 │ │ │ │ + b.n 2af624 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 2afca4 │ │ │ │ + ble.n 2afd04 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2afc80 │ │ │ │ + bgt.n 2afce0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2afc44 │ │ │ │ + ble.n 2afca4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2afc44 │ │ │ │ + ble.n 2afca4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2afda4 │ │ │ │ + bcs.n 2afe04 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2afe10 │ │ │ │ + ble.n 2afc70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2afdf0 │ │ │ │ + ble.n 2afc50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2afd30 │ │ │ │ + bcs.n 2afd90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2afd6c │ │ │ │ ldr r0, [pc, #76] @ (2afd70 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -223358,26 +223356,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2afd7c ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2afd80 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ add r5, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #960] @ (2b0138 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2afd38 │ │ │ │ + ble.n 2afd98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2afd20 │ │ │ │ + blt.n 2afd80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2afdd4 ) │ │ │ │ ldr r3, [pc, #64] @ (2afdd8 ) │ │ │ │ @@ -223403,27 +223401,27 @@ │ │ │ │ bpl.n 2afd9e │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2afde4 ) │ │ │ │ ldr r1, [pc, #32] @ (2afde8 ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2afd9e │ │ │ │ add r5, sp, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2afd34 │ │ │ │ + blt.n 2afd94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2afecc │ │ │ │ + bgt.n 2afd2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2afea4 ) │ │ │ │ @@ -223463,15 +223461,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afe36 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2afe36 │ │ │ │ ldr r3, [pc, #68] @ (2afeb8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223486,15 +223484,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2afec0 ) │ │ │ │ ldr r1, [pc, #48] @ (2afec4 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2afe2a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r4, sp, #592 @ 0x250 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r4, sp, #560 @ 0x230 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ @@ -223503,17 +223501,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #376 @ 0x178 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #960] @ (2b027c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2afe04 │ │ │ │ + bge.n 2afe64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2afe18 │ │ │ │ + blt.n 2afe78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2aff84 ) │ │ │ │ @@ -223554,15 +223552,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2aff16 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2aff16 │ │ │ │ ldr r3, [pc, #68] @ (2aff98 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223577,15 +223575,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2affa0 ) │ │ │ │ ldr r1, [pc, #48] @ (2affa4 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2aff0a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ @@ -223594,17 +223592,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #960] @ (2b035c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2aff24 │ │ │ │ + bls.n 2aff84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2aff38 │ │ │ │ + bge.n 2aff98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2b0068 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -223649,15 +223647,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2affe4 │ │ │ │ ldr r1, [pc, #96] @ (2b0078 ) │ │ │ │ ldr r0, [pc, #96] @ (2b007c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2affe4 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -223669,29 +223667,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2affdc │ │ │ │ nop │ │ │ │ add r2, sp, #864 @ 0x360 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b00d0 │ │ │ │ + bge.n 2b0130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2b0124 │ │ │ │ + bls.n 2aff84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -223749,15 +223747,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2b0170 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2b01a6 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -223767,35 +223765,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2b0166 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2b019a │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2b01da │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2b019a │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fcbac │ │ │ │ + bl 5fcbdc │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b0138 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2b013c │ │ │ │ ldr r3, [pc, #68] @ (2b01f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b010e │ │ │ │ ldr r3, [pc, #60] @ (2b01f8 ) │ │ │ │ @@ -223805,15 +223803,15 @@ │ │ │ │ bpl.n 2b010e │ │ │ │ ldr r1, [pc, #52] @ (2b01fc ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2b0200 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b010e │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2b019a │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -223823,17 +223821,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #960] @ (2b05b8 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2b02f0 │ │ │ │ + bhi.n 2b0150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvc.n 2b02cc │ │ │ │ + bvc.n 2b012c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -223898,15 +223896,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2b02e0 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2b0324 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -223924,15 +223922,15 @@ │ │ │ │ bpl.n 2b02a4 │ │ │ │ ldr r1, [pc, #48] @ (2b0330 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b0334 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b02a4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ @@ -223941,17 +223939,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b03a8 │ │ │ │ + bvc.n 2b0408 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 2b0408 │ │ │ │ + bvs.n 2b0268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -223992,15 +223990,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2b03c4 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2b0408 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -224019,15 +224017,15 @@ │ │ │ │ bpl.n 2b0384 │ │ │ │ ldr r1, [pc, #48] @ (2b0414 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b0418 ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b0384 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #248 @ (adr r7, 2b04f4 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #144 @ (adr r7, 2b0494 ) │ │ │ │ @@ -224036,17 +224034,17 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2b04c4 │ │ │ │ + bvs.n 2b0324 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2b0324 │ │ │ │ + bpl.n 2b0384 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b041c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224063,15 +224061,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2b04b0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5fd0dc │ │ │ │ + bl 5fd10c │ │ │ │ ldr r0, [pc, #92] @ (2b04b4 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2c0d70 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -224107,15 +224105,15 @@ │ │ │ │ add r6, pc, #344 @ (adr r6, 2b0608 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2b08a4 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4be4b6 │ │ │ │ str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2b03c4 │ │ │ │ + bmi.n 2b0424 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2b04e6 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2b04e0 │ │ │ │ @@ -224162,34 +224160,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 6a040c │ │ │ │ + b.w 6a043c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 68fc58 │ │ │ │ + bl 68fc88 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 68fc58 │ │ │ │ + bl 68fc88 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -224202,15 +224200,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2b05c4 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2b05d8 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2b0612 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2b0612 │ │ │ │ @@ -224219,15 +224217,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2b05f0 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2b05ca │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2b060c │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -224242,15 +224240,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2b05e2 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2b06c4 ) │ │ │ │ @@ -224262,15 +224260,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2b06c8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -224279,15 +224277,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r2, [pc, #52] @ (2b06cc ) │ │ │ │ ldr r3, [pc, #44] @ (2b06c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224353,31 +224351,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 6b76b8 │ │ │ │ + bl 6b76e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 6b76b8 │ │ │ │ + bl 6b76e8 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldr r3, [pc, #128] @ (2b0820 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b07de │ │ │ │ ldr r2, [pc, #124] @ (2b0824 ) │ │ │ │ ldr r3, [pc, #108] @ (2b0818 ) │ │ │ │ add r2, pc │ │ │ │ @@ -224412,15 +224410,15 @@ │ │ │ │ bpl.n 2b07a6 │ │ │ │ ldr r0, [pc, #60] @ (2b0830 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b07a6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2b09c8 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2b0a40 ) │ │ │ │ add r3, pc, #704 @ (adr r3, 2b0ad8 ) │ │ │ │ @@ -224433,15 +224431,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #952 @ (adr r2, 2b0be0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2b07ac │ │ │ │ + bcs.n 2b080c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2b0930 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -224451,19 +224449,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2b08d4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -224518,30 +224516,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2b08c4 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ b.n 2b08d4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #312 @ (adr r2, 2b0a6c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #768 @ (adr r1, 2b0c3c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b0944 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224562,31 +224560,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 68f8c0 │ │ │ │ + bl 68f8f0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68f8c0 │ │ │ │ + bl 68f8f0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0834 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224615,21 +224613,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2b0ac8 ) │ │ │ │ ldr r2, [pc, #152] @ (2b0acc ) │ │ │ │ ldr r1, [pc, #152] @ (2b0ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b06d0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2b0834 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -224649,15 +224647,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c754 │ │ │ │ ldr r2, [pc, #60] @ (2b0ad4 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fd534 │ │ │ │ + bl 5fd564 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -224683,34 +224681,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2b0b28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2b0b2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (2b0b30 ) │ │ │ │ ldr r3, [pc, #48] @ (2b0b34 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2b0b38 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - bvs.n 2b0b4c │ │ │ │ + b.w 5415e4 │ │ │ │ + bvs.n 2b0bac │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r6} │ │ │ │ + push {r1, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -224758,29 +224756,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 68fc64 │ │ │ │ + bl 68fc94 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2b0bde │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2b0598 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68f90c │ │ │ │ + bl 68f93c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2b0bcc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -224790,40 +224788,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (2b0cac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #140] @ (2b0cb0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #112] @ (2b0cb4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r0, [pc, #96] @ (2b0cb8 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2c0d70 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2b0cbc ) │ │ │ │ @@ -224833,30 +224831,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2b0cc4 ) │ │ │ │ ldr r1, [pc, #84] @ (2b0cc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 68f8cc │ │ │ │ + bl 68f8fc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 68f8cc │ │ │ │ + bl 68f8fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2b0948 │ │ │ │ - bmi.n 2b0ca0 │ │ │ │ + bpl.n 2b0d00 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2b0cc4 │ │ │ │ + bcs.n 2b0d24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -224872,46 +224870,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (2b0d48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5fd478 │ │ │ │ + bl 5fd4a8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2b0d0e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2b0d20 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 68f904 │ │ │ │ + bl 68f934 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68f904 │ │ │ │ + bl 68f934 │ │ │ │ ldr r0, [pc, #24] @ (2b0d4c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c0e9c │ │ │ │ - bmi.n 2b0d84 │ │ │ │ + bmi.n 2b0de4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b0da8 │ │ │ │ + bne.n 2b0e08 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -224931,42 +224929,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2b0dd8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b0598 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2b0d8a │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 68fc64 │ │ │ │ + bl 68fc94 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0dc8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68f90c │ │ │ │ + bl 68f93c │ │ │ │ b.n 2b0dd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -225015,15 +225013,15 @@ │ │ │ │ beq.n 2b0f1c │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b0e4a │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 5fcb94 │ │ │ │ + bl 5fcbc4 │ │ │ │ cbz r0, 2b0ea8 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2b0e50 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2b0e50 │ │ │ │ @@ -225034,33 +225032,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0f64 │ │ │ │ ldr r2, [pc, #232] @ (2b0fa4 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 5fd534 │ │ │ │ + bl 5fd564 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0e50 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68fc58 │ │ │ │ + bl 68fc88 │ │ │ │ cbnz r0, 2b0f50 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68fa18 │ │ │ │ + bl 68fa48 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2b0f12 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2b0e78 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -225070,15 +225068,15 @@ │ │ │ │ bne.n 2b0e82 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2b0598 │ │ │ │ b.n 2b0e82 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225121,37 +225119,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2b0f04 │ │ │ │ + bne.n 2b0f64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b0ee4 │ │ │ │ + bne.n 2b0f44 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b0ec8 │ │ │ │ + bne.n 2b0f28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2b10ac │ │ │ │ + bne.n 2b0f0c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r7} │ │ │ │ + ldmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r2, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -225196,15 +225194,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b1104 │ │ │ │ ldr r2, [pc, #188] @ (2b111c ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5fd534 │ │ │ │ + bl 5fd564 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -225233,52 +225231,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b1072 │ │ │ │ ldr r0, [pc, #76] @ (2b1120 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2b10fe │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10b2 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10b2 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b10b2 │ │ │ │ ldr r0, [pc, #44] @ (2b1124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b10ba │ │ │ │ ldr r3, [pc, #32] @ (2b1128 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2b112c ) │ │ │ │ ldr r0, [pc, #32] @ (2b1130 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 2b1178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r2, {r2, r5, r7} │ │ │ │ + ldmia r2, {r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225428,15 +225426,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2b11b4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5fcd28 │ │ │ │ + bl 5fcd58 │ │ │ │ b.n 2b11b4 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2b11b4 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -225447,15 +225445,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b11b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b0630 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r2, [pc, #520] @ (2b1534 ) │ │ │ │ ldr r3, [pc, #492] @ (2b151c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -225464,25 +225462,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 68f8c0 │ │ │ │ + bl 68f8f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b125e │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b145c │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -225521,15 +225519,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b118e │ │ │ │ ldr r0, [pc, #332] @ (2b1544 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2b118e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2b121e │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2b11b4 │ │ │ │ @@ -225552,15 +225550,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 68f8c0 │ │ │ │ + bl 68f8f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b1264 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2b1548 ) │ │ │ │ @@ -225589,36 +225587,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b1482 │ │ │ │ b.n 2b123c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68fc64 │ │ │ │ + bl 68fc94 │ │ │ │ cbnz r0, 2b14f6 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68f90c │ │ │ │ + bl 68f93c │ │ │ │ b.n 2b1398 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2b1228 │ │ │ │ b.n 2b121a │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b12a0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b12a0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 68fa18 │ │ │ │ + bl 68fa48 │ │ │ │ b.n 2b14c0 │ │ │ │ ldr r3, [pc, #76] @ (2b1550 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2b1554 ) │ │ │ │ ldr r0, [pc, #76] @ (2b1558 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -225644,25 +225642,25 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r6} │ │ │ │ + stmia r6!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -225708,15 +225706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b15fe │ │ │ │ ldr r0, [pc, #416] @ (2b1774 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b15fe │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -225785,15 +225783,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0598 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b15f4 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 5fcf4c │ │ │ │ + bl 5fcf7c │ │ │ │ b.n 2b15f4 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2b16dc │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2b15b6 │ │ │ │ @@ -225803,46 +225801,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2b0598 │ │ │ │ b.n 2b15f4 │ │ │ │ bl 2b0834 │ │ │ │ b.n 2b16c0 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68fc58 │ │ │ │ + bl 68fc88 │ │ │ │ cbz r0, 2b170e │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2b171a │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2b16a0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68fa18 │ │ │ │ + bl 68fa48 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2b16f4 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ b.n 2b1706 │ │ │ │ ldr r3, [pc, #40] @ (2b1778 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2b177c ) │ │ │ │ ldr r0, [pc, #40] @ (2b1780 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -225854,27 +225852,27 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b1790 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -225884,26 +225882,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2b18c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #268] @ (2b18cc ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2b18d0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2b18d4 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b17e8 │ │ │ │ ldr r3, [pc, #244] @ (2b18d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -225942,22 +225940,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 54241c │ │ │ │ + bl 54244c │ │ │ │ ldr r2, [pc, #160] @ (2b18f4 ) │ │ │ │ vldr d7, [pc, #96] @ 2b18b8 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2b18f8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -225979,62 +225977,62 @@ │ │ │ │ ldr r1, [pc, #116] @ (2b1904 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, #18] │ │ │ │ + ldrh r4, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r6, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r6, r1, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r3, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldmia r1, {r1, r4, r6} │ │ │ │ + ldmia r1, {r1, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r4, #20] │ │ │ │ + str r2, [r2, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #248 @ (adr r7, 2b19ec ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 2b1aac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2b1984 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226043,60 +226041,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b198c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2b1990 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b1994 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b1998 ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #80] @ (2b199c ) │ │ │ │ ldr r2, [pc, #80] @ (2b19a0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b19a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r0!, {r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2b1ab8 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 2b1b78 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ ldrb r2, [r6, #8] │ │ │ │ @@ -226112,47 +226110,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b1a10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #64] @ (2b1a14 ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ ldr r2, [pc, #44] @ (2b1a18 ) │ │ │ │ ldr r1, [pc, #44] @ (2b1a1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541728 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + b.w 541758 │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r4, r6] │ │ │ │ + ldrsh r4, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 2b1c20 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 2b1ce0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b1af8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226161,15 +226159,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b1b00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ bl 2931f8 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -226229,32 +226227,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 291080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 291080 │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r3, r6} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - itt vc │ │ │ │ - lslvc r1, r0, #1 │ │ │ │ - itet vs @ unpredictable │ │ │ │ - lslvs r1, r0, #1 │ │ │ │ - pushvc {r3} │ │ │ │ - lslvs r1, r0, #1 │ │ │ │ + ite ge │ │ │ │ + lslge r1, r0, #1 │ │ │ │ + itte ls @ unpredictable │ │ │ │ + lslls r1, r0, #1 │ │ │ │ + pushls {r3, r4, r5} │ │ │ │ + lslhi r1, r0, #1 │ │ │ │ │ │ │ │ 002b1b1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226284,20 +226282,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2b1bec ) │ │ │ │ ldr r1, [pc, #136] @ (2b1bf0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #124] @ (2b1bf4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #116] @ (2b1bf8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c0a80 │ │ │ │ ldr r3, [pc, #108] @ (2b1bfc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -226333,38 +226331,38 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r5, r0] │ │ │ │ + ldrsh r2, [r3, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #24 @ (adr r4, 2b1c0c ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 2b1ccc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc2l 0, cr0, [r4, #284]! @ 0x11c │ │ │ │ - adds r4, r2, r7 │ │ │ │ + cdp2 0, 1, cr0, cr4, cr7, {2} │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r5, r7} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1c18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226376,29 +226374,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e16b4 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1c6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226409,31 +226407,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b1cb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e15c8 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2b1cc4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ strh r4, [r2, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226442,20 +226440,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b1d24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2b1d28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (2b1d2c ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2b1d30 ) │ │ │ │ ldr r2, [pc, #48] @ (2b1d34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -226464,19 +226462,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r6, r2] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #552 @ (adr r2, 2b1f54 ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 2b2014 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ strh r6, [r1, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -226493,15 +226491,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2b1da8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2b1dac ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #72] @ (2b1db0 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -226515,19 +226513,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226543,15 +226541,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2b1e34 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #84] @ (2b1e38 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -226568,19 +226566,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226593,47 +226591,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b1ea4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #64] @ (2b1ea8 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ ldr r2, [pc, #44] @ (2b1eac ) │ │ │ │ ldr r1, [pc, #44] @ (2b1eb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541728 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + b.w 541758 │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + stmia r0!, {r1, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - it ge │ │ │ │ - lslge r1, r0, #1 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + it le │ │ │ │ + lslle r1, r0, #1 │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #944 @ (adr r0, 2b2264 ) │ │ │ │ + add r1, pc, #112 @ (adr r1, 2b1f24 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2b1f88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -226643,28 +226641,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #176] @ (2b1f94 ) │ │ │ │ ldr r1, [pc, #180] @ (2b1f98 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cbnz r0, 2b1f18 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226696,45 +226694,45 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r7 │ │ │ │ bl 2c1924 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c1874 │ │ │ │ nop │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ittt lt │ │ │ │ - lsllt r1, r0, #1 │ │ │ │ - it le @ unpredictable │ │ │ │ - lslle r1, r0, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + itee al │ │ │ │ + lslal r1, r0, #1 │ │ │ │ + stmia r0!, {r3} │ │ │ │ + lsl r1, r0, #1 │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #544 @ (adr r0, 2b21bc ) │ │ │ │ + add r0, pc, #736 @ (adr r0, 2b227c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r2, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x00d4 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - cbz r0, 2b1fe0 │ │ │ │ + itt eq │ │ │ │ + lsleq r1, r0, #1 │ │ │ │ + sxtheq r0, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 2b1fe8 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b1fac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226742,110 +226740,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2b20f4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2b20f8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2b20fc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2b2100 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #256] @ (2b2104 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2b2108 │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #232] @ (2b210c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #208] @ (2b2110 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2c0a80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 54241c │ │ │ │ + bl 54244c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r7, [pc, #160] @ (2b2114 ) │ │ │ │ ldr r1, [pc, #164] @ (2b2118 ) │ │ │ │ ldr r6, [pc, #164] @ (2b211c ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (2b2120 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c1c70 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c15c8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c1984 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -226855,45 +226853,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x00e8 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - ldr r0, [r0, r7] │ │ │ │ + it ne │ │ │ │ + lslne r1, r0, #1 │ │ │ │ + ldr r0, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x00aa │ │ │ │ + bkpt 0x00da │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x00b0 │ │ │ │ + bkpt 0x00e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r3, #20 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - sub sp, #248 @ 0xf8 │ │ │ │ + sub sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + sub sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b2130 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrb r6, [r3, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -226905,19 +226903,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b21e0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2b21e4 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cbnz r0, 2b2182 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226951,25 +226949,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 339884 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r6, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2b2278 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226978,26 +226976,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b2280 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (2b2284 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b2288 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #88] @ (2b228c ) │ │ │ │ ldr r3, [pc, #88] @ (2b2290 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -227016,23 +227014,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r6, [r0, r6] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #392] @ 0x188 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r5, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -227046,87 +227044,87 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b22d8 ) │ │ │ │ ldr r0, [pc, #40] @ (2b22dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 546418 │ │ │ │ - bl 54255c │ │ │ │ + bl 546448 │ │ │ │ + bl 54258c │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ - ldrsb r2, [r4, r3] │ │ │ │ + b.w 543d90 │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - itee hi │ │ │ │ - lslhi r1, r2, #1 │ │ │ │ - pushls {r4, r5, r6, lr} │ │ │ │ - movls.w ip, #4096 @ 0x1000 │ │ │ │ + ittt lt │ │ │ │ + lsllt r1, r2, #1 │ │ │ │ + pushlt {r4, r5, r6, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2b233c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (2b2340 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #76] @ (2b2344 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #60] @ (2b2348 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ ldr r2, [pc, #44] @ (2b234c ) │ │ │ │ ldr r1, [pc, #44] @ (2b2350 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 541728 │ │ │ │ - ite mi │ │ │ │ - lslmi r1, r2, #1 │ │ │ │ - cbnz r0, 2b23b6 @ unpredictable │ │ │ │ + b.w 541758 │ │ │ │ + itt vc │ │ │ │ + lslvc r1, r2, #1 │ │ │ │ + cbnz r0, 2b23c2 @ unpredictable │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 2b23be │ │ │ │ + pop {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2b238c │ │ │ │ + cbnz r6, 2b2398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b237c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrb r0, [r2, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227135,25 +227133,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2b2418 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (2b241c ) │ │ │ │ ldr r1, [pc, #116] @ (2b2420 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #100] @ (2b2424 ) │ │ │ │ ldr r2, [pc, #104] @ (2b2428 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (2b242c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -227166,35 +227164,35 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bkpt 0x00e4 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, r7] │ │ │ │ + ite ne │ │ │ │ + lslne r1, r2, #1 │ │ │ │ + ldrsbeq r2, [r5, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, #7] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -227226,17 +227224,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ - bkpt 0x0002 │ │ │ │ + bkpt 0x0032 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev16 r2, r5 │ │ │ │ + hlt 0x001a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2518 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227255,16 +227253,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 546418 │ │ │ │ - bl 54255c │ │ │ │ + bl 546448 │ │ │ │ + bl 54258c │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 3e1444 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 21c400 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -227281,40 +227279,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 2b2690 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #320] @ (2b2694 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (2b2698 ) │ │ │ │ ldr r1, [pc, #320] @ (2b269c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b266e │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -227356,18 +227354,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2678 │ │ │ │ ldr r0, [pc, #180] @ (2b26b0 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -227421,29 +227419,29 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r5, pc} │ │ │ │ + pop {r1, r4, r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r4, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r3, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2b26c0 │ │ │ │ + cbnz r4, 2b26cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r0, r7] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2b26b8 │ │ │ │ + cbnz r0, 2b26c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227453,25 +227451,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (2b2754 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (2b2758 ) │ │ │ │ ldr r1, [pc, #120] @ (2b275c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (2b2760 ) │ │ │ │ ldr r3, [pc, #108] @ (2b2764 ) │ │ │ │ ldr r1, [pc, #108] @ (2b2768 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2b276c ) │ │ │ │ @@ -227486,36 +227484,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cbnz r4, 2b27ba │ │ │ │ + cbnz r4, 2b27c6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r0, r3] │ │ │ │ + strh r2, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #632] @ 0x278 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r5, #104] @ 0x68 │ │ │ │ + ldr r2, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -227533,22 +227531,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 2b281c │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 2b2820 │ │ │ │ ldr.w fp, [pc, #108] @ 2b2830 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -227559,59 +227557,59 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 543b68 │ │ │ │ + bl 543b98 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 2b27dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 2b27c0 │ │ │ │ bl 2b2464 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r1, #14 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - revsh r4, r5 │ │ │ │ + cbnz r4, 2b2876 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - @ instruction: 0xb746 │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b2860 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strb r0, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227620,25 +227618,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2b28e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2b28e8 ) │ │ │ │ ldr r1, [pc, #92] @ (2b28ec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2b28f0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2b28f4 ) │ │ │ │ ldr r1, [pc, #76] @ (2b28f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -227655,24 +227653,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - rev16 r4, r5 │ │ │ │ + b.w 5415e4 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r0, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [sp, #968] @ 0x3c8 │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb71a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -227694,31 +227692,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2b295c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 2b2988 │ │ │ │ + cbnz r2, 2b2994 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + cpsie │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b2998 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227726,24 +227724,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2b29a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5fcf4c │ │ │ │ - cbnz r6, 2b29b6 │ │ │ │ + b.w 5fcf7c │ │ │ │ + cbnz r6, 2b29c2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b29dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -227751,24 +227749,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2b29e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 50e700 │ │ │ │ + b.w 50e730 │ │ │ │ nop │ │ │ │ - cbnz r2, 2b29ea │ │ │ │ + cbnz r2, 2b29f6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b2a38 │ │ │ │ sub sp, #8 │ │ │ │ @@ -227779,31 +227777,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ - bl 50e7dc │ │ │ │ + bl 50e80c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + cbnz r6, 2b2a40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b2a94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227811,33 +227809,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2b2a9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2a8a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21c750 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8ba │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r3, r4, r5, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2b2b14 │ │ │ │ sub sp, #16 │ │ │ │ @@ -227848,27 +227846,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2b2b1c ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2b2b20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #80] @ (2b2b24 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b2aec │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 50e630 │ │ │ │ + b.w 50e660 │ │ │ │ ldr r2, [pc, #56] @ (2b2b28 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b2adc │ │ │ │ ldr r2, [pc, #52] @ (2b2b2c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -227876,33 +227874,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b2adc │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2b2b30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b2adc │ │ │ │ nop │ │ │ │ - @ instruction: 0xb82e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r2, r4, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r0, #31] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2b2be4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227913,15 +227911,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2b2bf0 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (2b2bf4 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2bc0 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -227929,66 +227927,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2b2b8a │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2baa │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e5b0 │ │ │ │ + b.w 50e5e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e57c │ │ │ │ + b.w 50e5ac │ │ │ │ blx 21c754 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 50e5b0 │ │ │ │ + b.w 50e5e0 │ │ │ │ ldr r3, [pc, #52] @ (2b2bf8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2b70 │ │ │ │ ldr r3, [pc, #48] @ (2b2bfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b2b70 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2b2c00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b2b70 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r2, [r6, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #608] @ (2b2e5c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2b2ce8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228000,69 +227998,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2b2cf4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cbnz r0, 2b2c56 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 5fcb94 │ │ │ │ + bl 5fcbc4 │ │ │ │ ldr r3, [pc, #148] @ (2b2cf8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b2cc2 │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2b2c40 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #124] @ (2b2cfc ) │ │ │ │ ldr r2, [pc, #124] @ (2b2d00 ) │ │ │ │ ldr r1, [pc, #128] @ (2b2d04 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2c40 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 50e7dc │ │ │ │ + bl 50e80c │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2c40 │ │ │ │ ldr r2, [pc, #88] @ (2b2d08 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 5fd534 │ │ │ │ + bl 5fd564 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2b2c40 │ │ │ │ ldr r3, [pc, #72] @ (2b2d0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2c6c │ │ │ │ @@ -228072,38 +228070,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b2c6c │ │ │ │ ldr r0, [pc, #60] @ (2b2d14 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b2c6c │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb6fa │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 2b2d52 │ │ │ │ + cbz r2, 2b2d5e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 2b2d4e │ │ │ │ + cbz r2, 2b2d5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r4, #25] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb694 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - uxtb r4, r2 │ │ │ │ + cbz r4, 2b2d44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - uxtb r4, r6 │ │ │ │ + cbz r4, 2b2d50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2b2910 │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2b2d66 │ │ │ │ + cbz r0, 2b2d72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2b2db8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -228113,73 +228111,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #124] @ (2b2dc4 ) │ │ │ │ ldr r1, [pc, #124] @ (2b2dc8 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #96] @ (2b2dcc ) │ │ │ │ ldr r1, [pc, #100] @ (2b2dd0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2b2da8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2b2d92 │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 630250 │ │ │ │ + b.w 630280 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5fd2e8 │ │ │ │ + bl 5fd318 │ │ │ │ b.n 2b2d7e │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxtb r4, r3 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #280] @ (2b2ee0 ) │ │ │ │ + ldr r4, [pc, #472] @ (2b2fa0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r6, 2b2e0a │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + sxth r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2b2eac ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -228190,36 +228188,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ - bl 54667c │ │ │ │ + bl 546448 │ │ │ │ + bl 5466ac │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2b2e58 │ │ │ │ ldr r2, [pc, #152] @ (2b2eb8 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2b2ebc ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2b2ec0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b2e82 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -228234,39 +228232,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2b2ec8 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2b2ecc ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2b2ed0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2e44 │ │ │ │ blx 21c754 │ │ │ │ ldr r2, [pc, #76] @ (2b2ed4 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5fd534 │ │ │ │ + bl 5fd564 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r2, 2b2ece │ │ │ │ + cbz r2, 2b2eda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 2b2eda │ │ │ │ + cbz r4, 2b2ee6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -228287,42 +228285,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #240] @ (2b3000 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2b2f4e │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b2fc4 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cbz r0, 2b2fae │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2b2f8c │ │ │ │ ldr r1, [pc, #164] @ (2b3004 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -228331,32 +228329,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2b300c ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 50e57c │ │ │ │ + b.w 50e5ac │ │ │ │ ldr r5, [pc, #128] @ (2b3010 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2b3014 ) │ │ │ │ ldr r1, [pc, #128] @ (2b3018 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2b301c ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228364,42 +228362,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2b3020 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 2b3076 │ │ │ │ + push {r1, r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + sub sp, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2b30e4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -228409,87 +228407,87 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cbz r0, 2b309e │ │ │ │ cbz r4, 2b30b4 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #136] @ (2b30f0 ) │ │ │ │ ldr r1, [pc, #136] @ (2b30f4 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2b30e0 │ │ │ │ ldr r3, [pc, #120] @ (2b30f8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2b30fc ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2b3100 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2b3104 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2b3080 │ │ │ │ - uxth r2, r5 │ │ │ │ + uxtb r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #320 @ 0x140 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr r0, [pc, #4] @ (2b3110 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2b3120 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0e9c │ │ │ │ nop │ │ │ │ @@ -228516,15 +228514,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (2b33f4 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 2b33d8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -228612,15 +228610,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (2b340c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2b3206 │ │ │ │ ldr r3, [pc, #408] @ (2b3410 ) │ │ │ │ @@ -228629,15 +228627,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (2b3418 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldr r3, [pc, #396] @ (2b341c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -228653,15 +228651,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (2b3428 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -228687,28 +228685,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (2b3434 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldr r3, [pc, #280] @ (2b3438 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (2b343c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (2b3440 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b323e │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2b33ba │ │ │ │ @@ -228719,28 +228717,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (2b3448 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldr r3, [pc, #220] @ (2b344c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (2b3450 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (2b3454 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -228759,82 +228757,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (2b345c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b3206 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - sxth r4, r5 │ │ │ │ + sxtb r4, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #432 @ 0x1b0 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - cbz r6, 2b340e │ │ │ │ + cbz r6, 2b341a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #912 @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #472 @ 0x1d8 │ │ │ │ + cbz r6, 2b341c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #432 @ 0x1b0 │ │ │ │ + add r6, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #216 @ 0xd8 │ │ │ │ + add r6, sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #416 @ 0x1a0 │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #888 @ 0x378 │ │ │ │ + add r6, sp, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #752 @ 0x2f0 │ │ │ │ + add r5, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #528 @ 0x210 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #1008 @ 0x3f0 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, sp, #776 @ 0x308 │ │ │ │ + add r6, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b34cc │ │ │ │ sub sp, #20 │ │ │ │ @@ -228842,25 +228840,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2b34d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #72] @ 2b34d8 │ │ │ │ ldr r3, [pc, #72] @ (2b34dc ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2b34e0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2b34e4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -228869,40 +228867,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r5, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2b35ac │ │ │ │ ldr r2, [pc, #176] @ (2b35b0 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2b35b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2b357e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2b356e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2b3596 │ │ │ │ @@ -228953,25 +228951,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2b35c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #456 @ 0x1c8 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, sp, #888 @ 0x378 │ │ │ │ + add r4, sp, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #856 @ 0x358 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ + add r5, sp, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229083,29 +229081,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2b36f4 ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2b36f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, sp, #968 @ 0x3c8 │ │ │ │ + add r5, sp, #136 @ 0x88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b36fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -229228,19 +229226,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2b3848 ) │ │ │ │ ldr r0, [pc, #20] @ (2b384c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r3, sp, #560 @ 0x230 │ │ │ │ + add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3850 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2b385c │ │ │ │ @@ -229329,24 +229327,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2b3938 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2b393c ) │ │ │ │ ldr r1, [pc, #32] @ (2b3940 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r1, [pc, #24] @ (2b3944 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r2, [r2, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3948 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -229368,31 +229366,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2b3990 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 21c0ec │ │ │ │ - add r2, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #392 @ 0x188 │ │ │ │ + add r1, sp, #584 @ 0x248 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3994 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3e8c7c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 546abc │ │ │ │ + b.w 546aec │ │ │ │ │ │ │ │ 002b39b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2b3a38 │ │ │ │ @@ -229402,16 +229400,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2b3a40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 541fbc │ │ │ │ + bl 546448 │ │ │ │ + bl 541fec │ │ │ │ cbz r0, 2b3a1c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2b3a08 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229433,19 +229431,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2b3a44 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 414490 │ │ │ │ b.n 2b39e6 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #152 @ 0x98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r0, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b3a48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229466,16 +229464,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2b3ab8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 541fbc │ │ │ │ + bl 546448 │ │ │ │ + bl 541fec │ │ │ │ cbz r0, 2b3a9e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229484,85 +229482,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2b3abc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4146a4 │ │ │ │ nop │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b3ac8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b3acc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #36] @ (2b3b0c ) │ │ │ │ ldr r2, [pc, #36] @ (2b3b10 ) │ │ │ │ ldr r1, [pc, #40] @ (2b3b14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #136 @ 0x88 │ │ │ │ + add r1, sp, #328 @ 0x148 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #248 @ 0xf8 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3b18 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2b3b74 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2b3b62 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #56] @ (2b3b78 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2b3b7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -229570,19 +229568,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -229644,15 +229642,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2b3c86 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 543c10 │ │ │ │ + bl 543c40 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2b3c80 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2b3c68 │ │ │ │ ldr.w r9, [pc, #96] @ 2b3c9c │ │ │ │ @@ -229663,15 +229661,15 @@ │ │ │ │ blx 21c154 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ mov r0, sl │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2b3c3e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -229692,23 +229690,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2b3cac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #968 @ (adr r7, 2b406c ) │ │ │ │ + add r0, sp, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #664 @ (adr r7, 2b3f40 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 2b4000 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #720 @ (adr r7, 2b3f7c ) │ │ │ │ + add r7, pc, #912 @ (adr r7, 2b403c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #960 @ (adr r7, 2b4070 ) │ │ │ │ + add r0, sp, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3cb0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229777,15 +229775,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c400 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2b3d40 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -229811,29 +229809,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 2b4030 ) │ │ │ │ + add r7, pc, #824 @ (adr r7, 2b40f0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #928] @ (2b415c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #472 @ (adr r7, 2b3f98 ) │ │ │ │ + add r7, pc, #664 @ (adr r7, 2b4058 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #104 @ (adr r7, 2b3e30 ) │ │ │ │ + add r7, pc, #296 @ (adr r7, 2b3ef0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #584 @ (adr r6, 2b4014 ) │ │ │ │ + add r6, pc, #776 @ (adr r6, 2b40d4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #640 @ (adr r6, 2b4050 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 2b4110 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 2b3e44 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 2b3f04 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3dd4 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2b3ce0 │ │ │ │ │ │ │ │ @@ -229905,41 +229903,41 @@ │ │ │ │ cbz r3, 2b3ea0 │ │ │ │ ldr r1, [pc, #60] @ (2b3ebc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r1, [pc, #36] @ (2b3ec0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3e6e │ │ │ │ ldr r0, [pc, #32] @ (2b3ec4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5429c0 │ │ │ │ + bl 5429f0 │ │ │ │ ldr r1, [pc, #28] @ (2b3ec8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ b.n 2b3e7e │ │ │ │ ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, pc, #464 @ (adr r6, 2b408c ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 2b414c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2b42b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #80 @ (adr r6, 2b3f14 ) │ │ │ │ + add r6, pc, #272 @ (adr r6, 2b3fd4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2b3ff0 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 2b40b0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 2b3ffc ) │ │ │ │ + add r6, pc, #496 @ (adr r6, 2b40bc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3ecc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -229949,31 +229947,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2b3f14 ) │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2b3f18 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3ee0 │ │ │ │ - add r6, pc, #8 @ (adr r6, 2b3f20 ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 2b3fe0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #640 @ (adr r5, 2b419c ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 2b425c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3f1c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -229987,22 +229985,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 549444 │ │ │ │ + bl 549474 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2b3f5e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2b3e54 │ │ │ │ @@ -230013,17 +230011,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2b3f90 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b3f38 │ │ │ │ nop │ │ │ │ - add r5, pc, #672 @ (adr r5, 2b4230 ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 2b42f0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #168 @ (adr r5, 2b403c ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 2b40fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b3f94 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2b3e54 │ │ │ │ @@ -230056,15 +230054,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 21c154 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 549f64 │ │ │ │ + bl 549f94 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2b3fd0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230083,15 +230081,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 21c154 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 549f64 │ │ │ │ + bl 549f94 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2b4010 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2b4046 │ │ │ │ @@ -230113,47 +230111,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #672 @ (adr r4, 2b431c ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 2b43dc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #88 @ (adr r5, 2b40d8 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 2b4198 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #656 @ (adr r4, 2b4314 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 2b43d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #856 @ (adr r4, 2b43e0 ) │ │ │ │ + add r5, pc, #24 @ (adr r5, 2b40a0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b4090 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r2, [r2, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002b4094 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #56] @ (2b40e8 ) │ │ │ │ ldr r2, [pc, #56] @ (2b40ec ) │ │ │ │ ldr r1, [pc, #60] @ (2b40f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2b40d4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230162,40 +230160,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #864 @ (adr r3, 2b444c ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 2b410c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r5, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, r4] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b40f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #56] @ (2b4148 ) │ │ │ │ ldr r2, [pc, #56] @ (2b414c ) │ │ │ │ ldr r1, [pc, #60] @ (2b4150 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2b4134 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230204,40 +230202,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #480 @ (adr r3, 2b432c ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 2b43ec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, r2] │ │ │ │ + strb r6, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4154 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #56] @ (2b41a8 ) │ │ │ │ ldr r2, [pc, #56] @ (2b41ac ) │ │ │ │ ldr r1, [pc, #60] @ (2b41b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2b4194 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230246,40 +230244,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #96 @ (adr r3, 2b420c ) │ │ │ │ + add r3, pc, #288 @ (adr r3, 2b42cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r7, r0] │ │ │ │ + strb r2, [r5, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, r1] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b41b4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #56] @ (2b4208 ) │ │ │ │ ldr r2, [pc, #56] @ (2b420c ) │ │ │ │ ldr r1, [pc, #60] @ (2b4210 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2b41f4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230288,19 +230286,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r2, pc, #736 @ (adr r2, 2b44ec ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 2b45ac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2b427a │ │ │ │ @@ -230342,17 +230340,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2b3f68 │ │ │ │ + b.n 2b3fc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2b3f4c │ │ │ │ + b.n 2b3fac │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2b42aa │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -230408,17 +230406,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2b4338 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2b4308 │ │ │ │ - b.n 2b3eac │ │ │ │ + b.n 2b3f0c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2b3e8c │ │ │ │ + b.n 2b3eec │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -230666,15 +230664,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r3, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -230852,15 +230850,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2b484c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2b46ec │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -230933,15 +230931,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4850 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231039,27 +231037,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2b4958 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b495c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -231103,15 +231101,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (2b4aec ) │ │ │ │ ldr r1, [pc, #300] @ (2b4af0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r7 │ │ │ │ blx 21ce60 │ │ │ │ ldr r2, [pc, #280] @ (2b4af4 ) │ │ │ │ ldr r3, [pc, #264] @ (2b4ae4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -231136,15 +231134,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (2b4afc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (2b4b00 ) │ │ │ │ add r1, pc │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2b49d2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2b49ba │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2b49ba │ │ │ │ @@ -231183,79 +231181,79 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2b4b0c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2b49d8 │ │ │ │ ldr r2, [pc, #116] @ (2b4b10 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2b4b14 ) │ │ │ │ ldr r1, [pc, #120] @ (2b4b18 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b49d2 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (2b4b1c ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (2b4b20 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (2b4b24 ) │ │ │ │ add r1, pc │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2b49d2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r4, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #384] @ 0x180 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r7, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #560] @ 0x230 │ │ │ │ + ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #512] @ 0x200 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #344] @ 0x158 │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4b28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231395,26 +231393,26 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bl 2a8c7e │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4c9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231517,15 +231515,15 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2b50c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4da8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -231653,23 +231651,23 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21e310 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2b4ebe │ │ │ │ nop │ │ │ │ ldrb r2, [r3, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2b5224 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #0] │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b4f10 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -231687,26 +231685,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2b513c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #492] @ (2b5140 ) │ │ │ │ ldr r2, [pc, #492] @ (2b5144 ) │ │ │ │ ldr r1, [pc, #496] @ (2b5148 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 21dfcc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -231894,41 +231892,41 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r5, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r5, [sp, #320] @ 0x140 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #8 │ │ │ │ + cmp r2, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #158 @ 0x9e │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r0, r0, #1 │ │ │ │ bge.n 2b5160 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r1, #25 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bls.n 2b50a4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r1, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ bls.n 2b51cc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2b5490 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b5178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -232131,24 +232129,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #288] @ (2b54b0 ) │ │ │ │ ldr r1, [pc, #288] @ (2b54b4 ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 21e758 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -232249,33 +232247,33 @@ │ │ │ │ b.n 2b541c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #98 @ 0x62 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvs.n 2b54dc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [sp, #608] @ 0x260 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bpl.n 2b5448 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrsb r2, [r3, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bpl.n 2b55a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002b54d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -232313,15 +232311,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - rev r0, r7 │ │ │ │ + rev16 r0, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002b5544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -232802,23 +232800,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ strh r2, [r2, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #800] @ (2b5d20 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b5a14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -233772,20 +233770,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2b627c │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2b63d6 │ │ │ │ b.n 2b6286 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -233925,23 +233923,23 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2b5d7e │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ vrshr.u64 q10, q0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #800] @ (2b68bc ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2b6ee0 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -234712,23 +234710,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2b6b30 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -235037,33 +235035,33 @@ │ │ │ │ b.w 2b5c5a │ │ │ │ bgt.n 2b7272 │ │ │ │ vtbl.8 d29, {d31-) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r3, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r6, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r7, #1] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r7, #0] │ │ │ │ + ldrb r2, [r5, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b71b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235155,15 +235153,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b72ac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235183,15 +235181,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #29] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b72f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -235291,49 +235289,49 @@ │ │ │ │ beq.n 2b7442 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b7448 │ │ │ │ ldr r0, [pc, #140] @ (2b7470 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 690624 │ │ │ │ + bl 690654 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2b7474 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 690624 │ │ │ │ + bl 690654 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 690624 │ │ │ │ + bl 690654 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b7338 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2b73b4 │ │ │ │ ldr r0, [pc, #72] @ (2b7478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r0, [pc, #68] @ (2b747c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690624 │ │ │ │ + bl 690654 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b73dc │ │ │ │ ldr r1, [pc, #60] @ (2b7480 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2b73e2 │ │ │ │ ldr r1, [pc, #56] @ (2b7484 ) │ │ │ │ @@ -235349,25 +235347,25 @@ │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2b750e │ │ │ │ vqshlu.s32 , q9, #31 │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r7, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r1, #30] │ │ │ │ + strb r2, [r7, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r4, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7488 : │ │ │ │ ldr r3, [pc, #8] @ (2b7494 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -236217,19 +236215,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2b7cf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r1, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r7, #108] @ 0x6c │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7cf4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -236274,15 +236272,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7e04 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -236308,15 +236306,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 3dc198 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2b7e18 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b7d4a │ │ │ │ @@ -236329,15 +236327,15 @@ │ │ │ │ beq.n 2b7d4a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2b7e4c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2b7d4a │ │ │ │ ldr r3, [pc, #72] @ (2b7e50 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -236363,18 +236361,18 @@ │ │ │ │ cmp r5, #74 @ 0x4a │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #104] @ 0x68 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb.w r0, [r6, #64] @ 0x40 │ │ │ │ - vld1.8 {d0[2]}, [sl], r0 │ │ │ │ + vst1.8 {d16[2]}, [r6], r0 │ │ │ │ + ldr??.w r0, [sl, #64] @ 0x40 │ │ │ │ │ │ │ │ 002b7e60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #168] @ (2b7f1c ) │ │ │ │ @@ -236413,15 +236411,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 21cb84 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b7ea8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67fa6c │ │ │ │ + bl 67fa9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2b7ee0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 21bf70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -236442,27 +236440,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2b7f34 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2b7ea4 │ │ │ │ nop │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r2, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r5, #84] @ 0x54 │ │ │ │ + ldr r4, [r3, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #24] @ (2b7f48 ) │ │ │ │ + ldr r3, [pc, #216] @ (2b8008 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b7f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236538,46 +236536,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 223f38 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 53d750 │ │ │ │ + bl 53d780 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b7fee │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 63b304 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + b.w 63b334 │ │ │ │ + ldr r2, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r1, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b8054 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236615,15 +236613,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2b823c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2b8222 │ │ │ │ ldr.w r8, [pc, #368] @ 2b8240 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2b8244 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2b8248 │ │ │ │ add r8, pc │ │ │ │ @@ -236657,145 +236655,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2b8222 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2b814e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2b824c ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b80e0 │ │ │ │ ldr r1, [pc, #236] @ (2b8250 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b80e6 │ │ │ │ ldr r1, [pc, #220] @ (2b8254 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b80ee │ │ │ │ ldr r1, [pc, #204] @ (2b8258 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b80f6 │ │ │ │ ldr r1, [pc, #184] @ (2b825c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b80fe │ │ │ │ ldr r1, [pc, #168] @ (2b8260 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8106 │ │ │ │ ldr r1, [pc, #148] @ (2b8264 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b810e │ │ │ │ ldr r1, [pc, #132] @ (2b8268 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8116 │ │ │ │ ldr r1, [pc, #112] @ (2b826c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b811e │ │ │ │ ldr r1, [pc, #96] @ (2b8270 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2b8124 │ │ │ │ mov r0, sl │ │ │ │ - bl 63b8e0 │ │ │ │ + bl 63b910 │ │ │ │ b.n 2b808e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #44 @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, #56] @ 0x38 │ │ │ │ + ldr r4, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r3, #56] @ 0x38 │ │ │ │ + ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r4, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b8274 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -236831,99 +236829,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2b8376 │ │ │ │ ldr r2, [pc, #348] @ (2b8430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2b8434 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83b4 │ │ │ │ ldr r2, [pc, #332] @ (2b8438 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2b843c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83c0 │ │ │ │ ldr r2, [pc, #320] @ (2b8440 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2b8444 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83ba │ │ │ │ ldr r2, [pc, #304] @ (2b8448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2b844c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2b833e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b83c6 │ │ │ │ ldr r2, [pc, #288] @ (2b8450 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2b8454 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r1, [pc, #272] @ (2b8458 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67aea4 │ │ │ │ + bl 67aed4 │ │ │ │ ldr r1, [pc, #256] @ (2b845c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67af60 │ │ │ │ + bl 67af90 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2b83cc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 67f994 │ │ │ │ + bl 67f9c4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 60c78c │ │ │ │ + bl 60c7bc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b82d2 │ │ │ │ ldr r2, [pc, #176] @ (2b8460 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b82d6 │ │ │ │ @@ -236939,17 +236937,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2b8470 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b8332 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2b8474 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63b82c │ │ │ │ + bl 63b85c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #144] @ (2b8478 ) │ │ │ │ ldr r3, [pc, #44] @ (2b8418 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236971,50 +236969,50 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2b8814 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strd r0, r0, [r8, #288] @ 0x120 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldrd r0, r0, [r8, #288]! @ 0x120 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe9b20048 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + strd r0, r0, [r2, #288]! @ 0x120 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe99c0048 │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + strd r0, r0, [ip, #288] @ 0x120 │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe9860048 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + @ instruction: 0xe9b60048 │ │ │ │ + ldr r4, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strd r0, r0, [ip, #-288]! @ 0x120 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + @ instruction: 0xe99c0048 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r4, 2b848c │ │ │ │ + cbz r4, 2b8498 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 2b848e │ │ │ │ + cbz r6, 2b849a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 2b8492 │ │ │ │ + cbz r0, 2b849e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r2, 2b8494 │ │ │ │ + cbz r2, 2b84a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r4, 2b8496 │ │ │ │ + cbz r4, 2b84a2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r6, #174 @ 0xae │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b847c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237023,47 +237021,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b9748 │ │ │ │ ldr r1, [pc, #68] @ (2b84d8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2b84c4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2b84be │ │ │ │ ldr r2, [pc, #52] @ (2b84dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2b84e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 666580 │ │ │ │ + b.w 6665b0 │ │ │ │ ldr r2, [pc, #36] @ (2b84e4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b84aa │ │ │ │ ldr r1, [pc, #32] @ (2b84e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 666580 │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + b.w 6665b0 │ │ │ │ + ldr r4, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b84ec : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237071,20 +237069,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2b9794 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2b851c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 63b4a8 │ │ │ │ + b.w 63b4d8 │ │ │ │ nop │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002b8520 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237109,17 +237107,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2b85a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r5 │ │ │ │ - bl 63b91c │ │ │ │ + bl 63b94c │ │ │ │ ldr r2, [pc, #52] @ (2b85ac ) │ │ │ │ ldr r3, [pc, #44] @ (2b85a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237134,15 +237132,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ movs r5, #98 @ 0x62 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b85b0 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2b97d8 │ │ │ │ @@ -237167,31 +237165,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ ldr r1, [pc, #152] @ (2b868c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #144] @ (2b8690 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 53d750 │ │ │ │ + bl 53d780 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2b866e │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -237222,31 +237220,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2b8698 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8644 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #192 @ 0xc0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r2, [r3, r0] │ │ │ │ + ldrsb r2, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r5, #0] │ │ │ │ + ldr r2, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b869c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -237259,26 +237257,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ ldr r1, [pc, #104] @ (2b8734 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #96] @ (2b8738 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3d4f00 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -237303,19 +237301,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #230 @ 0xe6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #86 @ 0x56 │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r0, [r0, r5] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r0, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b8740 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237421,15 +237419,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2b888c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681140 │ │ │ │ + bl 681170 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3d2ecc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 421b68 │ │ │ │ @@ -237452,15 +237450,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r7] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b8894 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237503,71 +237501,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2b8bc8 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b8a │ │ │ │ ldr r1, [pc, #692] @ (2b8bcc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #688] @ (2b8bd0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #676] @ (2b8bd4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #668] @ (2b8bd8 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #656] @ (2b8bdc ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #648] @ (2b8be0 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b68 │ │ │ │ ldr r2, [pc, #628] @ (2b8be4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2b8be8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b62 │ │ │ │ ldr r2, [pc, #612] @ (2b8bec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2b8bf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b88da │ │ │ │ mov r0, r7 │ │ │ │ - bl 63bd18 │ │ │ │ + bl 63bd48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #584] @ (2b8bf4 ) │ │ │ │ ldr r3, [pc, #528] @ (2b8bbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237586,166 +237584,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2b8bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b7e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b8b6e │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b8994 │ │ │ │ ldr r1, [pc, #476] @ (2b8bf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8994 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2b8bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b8b84 │ │ │ │ ldr r1, [pc, #440] @ (2b8bfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #432] @ (2b8c00 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #424] @ (2b8c04 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #412] @ (2b8c08 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #404] @ (2b8c0c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #392] @ (2b8c10 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #384] @ (2b8c14 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #372] @ (2b8c18 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8994 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2b8bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8b90 │ │ │ │ ldr r1, [pc, #332] @ (2b8c1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #328] @ (2b8c20 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #316] @ (2b8c24 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #308] @ (2b8c28 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8994 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2b8bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8b96 │ │ │ │ ldr r1, [pc, #268] @ (2b8c2c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #260] @ (2b8c30 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #252] @ (2b8c34 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #240] @ (2b8c38 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #232] @ (2b8c3c ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8994 │ │ │ │ ldr r2, [pc, #220] @ (2b8c40 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b898a │ │ │ │ ldr r2, [pc, #216] @ (2b8c44 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2b8972 │ │ │ │ ldr r1, [pc, #216] @ (2b8c48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8a04 │ │ │ │ ldr r3, [pc, #204] @ (2b8c4c ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b89f2 │ │ │ │ ldr r3, [pc, #200] @ (2b8c50 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b8a42 │ │ │ │ @@ -237769,97 +237767,97 @@ │ │ │ │ blx 21c0ec │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #88] @ 0x58 │ │ │ │ + str r0, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2b9240 │ │ │ │ + b.n 2b92a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2b9218 │ │ │ │ + b.n 2b9278 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #236 @ 0xec │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #76] @ 0x4c │ │ │ │ + str r2, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #60] @ 0x3c │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r2, #64] @ 0x40 │ │ │ │ + str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #56] @ 0x38 │ │ │ │ + str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #960 @ 0x3c0 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #352] @ 0x160 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r0, r6] │ │ │ │ + ldr r2, [r6, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b8c68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237878,20 +237876,20 @@ │ │ │ │ bl 2b99bc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b8ca4 │ │ │ │ ldr r1, [pc, #76] @ (2b8ce8 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 421b68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63b4e4 │ │ │ │ + bl 63b514 │ │ │ │ ldr r2, [pc, #56] @ (2b8cec ) │ │ │ │ ldr r3, [pc, #44] @ (2b8ce4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237907,15 +237905,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r3, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r2, r4, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002b8cf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237936,19 +237934,19 @@ │ │ │ │ bl 2b984c │ │ │ │ cbz r0, 2b8d38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2b8d84 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2b8d68 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63b994 │ │ │ │ + bl 63b9c4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #68] @ (2b8d88 ) │ │ │ │ ldr r3, [pc, #60] @ (2b8d80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237965,26 +237963,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2b8d8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 2b8d32 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ adds r2, r2, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (2b8ee8 ) │ │ │ │ @@ -237998,91 +237996,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (2b8ef4 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b8e9a │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [pc, #280] @ (2b8ef8 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (2b8efc ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5483e4 │ │ │ │ + bl 548414 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (2b8f00 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ ldr r1, [pc, #260] @ (2b8f04 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ ldr r1, [pc, #248] @ (2b8f08 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ ldr r1, [pc, #240] @ (2b8f0c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ ldr r1, [pc, #228] @ (2b8f10 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 547e68 │ │ │ │ + bl 547e98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b8ec4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 690524 │ │ │ │ + bl 690554 │ │ │ │ ldr r2, [pc, #204] @ (2b8f14 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (2b8f18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5484d4 │ │ │ │ + bl 548504 │ │ │ │ ldr r1, [pc, #196] @ (2b8f1c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ac9c │ │ │ │ + bl 54accc │ │ │ │ mov r5, r0 │ │ │ │ - bl 67da7c │ │ │ │ + bl 67daac │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 60c78c │ │ │ │ + bl 60c7bc │ │ │ │ mov r0, r8 │ │ │ │ - bl 67af60 │ │ │ │ + bl 67af90 │ │ │ │ cbz r5, 2b8e8c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2b8ed6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 2b8eca │ │ │ │ movs r0, #8 │ │ │ │ @@ -238107,60 +238105,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2b8e46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 682534 │ │ │ │ + bl 682564 │ │ │ │ b.n 2b8e8c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2b8f24 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (2b8f28 ) │ │ │ │ ldr r0, [pc, #76] @ (2b8f2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ adds r0, r6, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r4, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2b92ec ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r4, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sxtb r2, r0 │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #272] @ (2b902c ) │ │ │ │ + ldr r4, [pc, #464] @ (2b90ec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r0, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r2, r7, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2b903c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -238171,36 +238169,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2b8fae │ │ │ │ ldr r6, [pc, #228] @ (2b9048 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2b904c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #200] @ (2b9050 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2b8fd8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -238222,23 +238220,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #120] @ (2b9058 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2b8fae │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #104] @ (2b905c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -238266,93 +238264,93 @@ │ │ │ │ b.n 2b900c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r2, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r3, #8] │ │ │ │ + str r0, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [r7, #4] │ │ │ │ + str r4, [r5, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #4] │ │ │ │ + str r4, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2b90f0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2b90c4 │ │ │ │ ldr r5, [pc, #108] @ (2b90f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2b90f8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #80] @ (2b90fc ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2b90da │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #28] @ (2b9100 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2b90c4 │ │ │ │ nop │ │ │ │ - ldrsh r0, [r0, r6] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r4, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r5, r5] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9104 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -238367,30 +238365,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2b9244 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov sl, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 225920 │ │ │ │ ldr r3, [pc, #220] @ (2b9248 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -238402,22 +238400,22 @@ │ │ │ │ blx 21c0d4 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 2b91da │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 21c0d4 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -238465,17 +238463,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r7, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r2, #252] @ 0xfc │ │ │ │ - ldcl 0, cr0, [r6, #252] @ 0xfc │ │ │ │ - strb r4, [r3, r0] │ │ │ │ + ldrd r0, r0, [r2], #-252 @ 0xfc │ │ │ │ + mcr 0, 0, r0, cr6, cr15, {1} │ │ │ │ + strb r4, [r1, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -238486,15 +238484,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (2b93ac ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 546970 │ │ │ │ + bl 5469a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b938c │ │ │ │ ldr r3, [pc, #312] @ (2b93b0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -238540,15 +238538,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 54730c │ │ │ │ + bl 54733c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2b9314 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ @@ -238606,16 +238604,16 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r8], {63} @ 0x3f │ │ │ │ - @ instruction: 0xe8ce0041 │ │ │ │ + stcl 0, cr0, [r8], {63} @ 0x3f │ │ │ │ + ldrd r0, r0, [lr], #260 @ 0x104 │ │ │ │ │ │ │ │ 002b93b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #1 │ │ │ │ @@ -238651,87 +238649,87 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2b9490 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r2, [pc, #108] @ (2b9494 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2b9498 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2b9466 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2bbdd4 │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (2b949c ) │ │ │ │ ldr r4, [pc, #48] @ (2b94a0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r1, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2b8f08 │ │ │ │ + b.n 2b8f68 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeaca003f │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + @ instruction: 0xeafa003f │ │ │ │ + ldrh r4, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r1, r1] │ │ │ │ + ldrb r4, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b94a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 542f2c │ │ │ │ + bl 542f5c │ │ │ │ cbnz r0, 2b94e8 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r1, [pc, #80] @ (2b9518 ) │ │ │ │ ldr r2, [pc, #84] @ (2b951c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2b9520 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2bdd9c │ │ │ │ ldr r3, [pc, #56] @ (2b9524 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -238739,33 +238737,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2b952c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2b8e44 │ │ │ │ + b.n 2b8ea4 │ │ │ │ movs r7, r7 │ │ │ │ - bic.w r0, r8, pc, rrx │ │ │ │ - str r0, [r2, r1] │ │ │ │ + orrs.w r0, r8, pc, rrx │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9530 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -238773,21 +238771,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2b9594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 549248 │ │ │ │ + bl 549278 │ │ │ │ ldr r1, [pc, #64] @ (2b9598 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ ldr r2, [pc, #56] @ (2b959c ) │ │ │ │ ldr r3, [pc, #44] @ (2b9594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -238818,26 +238816,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2b9714 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2b9718 ) │ │ │ │ add r0, pc │ │ │ │ blx 21c89c │ │ │ │ mov r7, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r1, [pc, #344] @ (2b971c ) │ │ │ │ ldr r2, [pc, #344] @ (2b9720 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2b9724 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b9708 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2b9728 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -238926,19 +238924,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2b9640 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 63b304 │ │ │ │ + bl 63b334 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67fa6c │ │ │ │ + bl 67fa9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2b96e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 21bf70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -238954,38 +238952,38 @@ │ │ │ │ blx 21cb84 │ │ │ │ b.n 2b9668 │ │ │ │ ldr r1, [pc, #56] @ (2b9744 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2b96d2 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #328] @ 0x148 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r6, r1, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r7, [pc, #496] @ (2b9910 ) │ │ │ │ + ldr r7, [pc, #688] @ (2b99d0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2b9e48 │ │ │ │ + b.n 2b9ea8 │ │ │ │ movs r7, r7 │ │ │ │ - stmdb r8!, {r0, r1, r2, r3, r4, r5} │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrd r0, r0, [r8, #-252] @ 0xfc │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2b9b20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9748 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239010,15 +239008,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ asrs r0, r7, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8], #-272 @ 0xfffffef0 │ │ │ │ + stcl 0, cr0, [r8], #-272 @ 0xfffffef0 │ │ │ │ │ │ │ │ 002b9794 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #44] @ (2b97d0 ) │ │ │ │ @@ -239027,15 +239025,15 @@ │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #36] @ (2b97d4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 694800 │ │ │ │ + bl 694830 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -239073,53 +239071,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2b9844 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r5, [pc, #176] @ (2b98f0 ) │ │ │ │ + ldr r5, [pc, #368] @ (2b99b0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r4, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9848 : │ │ │ │ b.w 30208c │ │ │ │ │ │ │ │ 002b984c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr.w ip, [pc, #80] @ 2b98bc │ │ │ │ ldr r2, [pc, #80] @ (2b98c0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2b98c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 302090 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -239135,30 +239133,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #840] @ (2b9c08 ) │ │ │ │ + ldr r5, [pc, #8] @ (2b98c8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 2b9a9c │ │ │ │ + b.n 2b9afc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2b95c4 │ │ │ │ + b.n 2b9624 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002b98c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 3e74b8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 67fa6c │ │ │ │ + bl 67fa9c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b98f2 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239176,21 +239174,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2b9958 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c89c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5486d8 │ │ │ │ + bl 548708 │ │ │ │ ldr r1, [pc, #56] @ (2b995c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546968 │ │ │ │ + bl 546998 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67fa6c │ │ │ │ + bl 67fa9c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b9942 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239199,35 +239197,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl c195e │ │ │ │ │ │ │ │ 002b9960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2b99b4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c89c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5486d8 │ │ │ │ + bl 548708 │ │ │ │ ldr r1, [pc, #56] @ (2b99b8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546968 │ │ │ │ + bl 546998 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67fa6c │ │ │ │ + bl 67fa9c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2b999e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 21bf70 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239236,15 +239234,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 1999ba │ │ │ │ │ │ │ │ 002b99bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239253,31 +239251,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b9a40 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2b9a1c │ │ │ │ ldr r4, [pc, #96] @ (2b9a44 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2b9a48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 694800 │ │ │ │ + bl 694830 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -239290,56 +239288,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b9a54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2b9a08 │ │ │ │ nop │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #368] @ (2b9bb8 ) │ │ │ │ + ldr r3, [pc, #560] @ (2b9c78 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [pc, #120] @ (2b9ac8 ) │ │ │ │ + ldr r3, [pc, #312] @ (2b9b88 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002b9a58 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #92] @ (2b9ad4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2b9aa6 │ │ │ │ ldr r3, [pc, #84] @ (2b9ad8 ) │ │ │ │ ldr r2, [pc, #84] @ (2b9adc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -239349,42 +239347,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (2b9ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #760] @ (2b9dd4 ) │ │ │ │ + ldr r2, [pc, #952] @ (2b9e94 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [pc, #600] @ (2b9d3c ) │ │ │ │ + ldr r2, [pc, #792] @ (2b9dfc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2b9afc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsls r2, r3, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -239393,15 +239391,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2b9e38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2b9e3c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2b9e28 │ │ │ │ add r3, pc │ │ │ │ @@ -239414,576 +239412,576 @@ │ │ │ │ ldr r3, [pc, #764] @ (2b9e48 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #744] @ (2b9e4c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2b9e50 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #740] @ (2b9e54 ) │ │ │ │ ldr r2, [pc, #740] @ (2b9e58 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #728] @ (2b9e5c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2b9e60 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #724] @ (2b9e64 ) │ │ │ │ ldr r2, [pc, #724] @ (2b9e68 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #712] @ (2b9e6c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2b9e70 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #708] @ (2b9e74 ) │ │ │ │ ldr r2, [pc, #708] @ (2b9e78 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #696] @ (2b9e7c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2b9e80 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #692] @ (2b9e84 ) │ │ │ │ ldr r2, [pc, #692] @ (2b9e88 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #680] @ (2b9e8c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2b9e90 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #676] @ (2b9e94 ) │ │ │ │ ldr r2, [pc, #676] @ (2b9e98 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #664] @ (2b9e9c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #656] @ (2b9ea0 ) │ │ │ │ ldr r1, [pc, #656] @ (2b9ea4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2b9ea8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2b9eac ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r2, [pc, #640] @ (2b9eb0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2b9eb4 ) │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #636] @ (2b9eb8 ) │ │ │ │ ldr r1, [pc, #636] @ (2b9ebc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2b9ec0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2b9ec4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r2, [pc, #620] @ (2b9ec8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #612] @ (2b9ecc ) │ │ │ │ ldr r1, [pc, #612] @ (2b9ed0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2b9ed4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2b9ed8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r2, [pc, #596] @ (2b9edc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #588] @ (2b9ee0 ) │ │ │ │ ldr r1, [pc, #592] @ (2b9ee4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2b9ee8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2b9eec ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r2, [pc, #576] @ (2b9ef0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #568] @ (2b9ef4 ) │ │ │ │ ldr r3, [pc, #568] @ (2b9ef8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2b9efc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #560] @ (2b9f00 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #552] @ (2b9f04 ) │ │ │ │ ldr r3, [pc, #552] @ (2b9f08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2b9f0c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #544] @ (2b9f10 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #536] @ (2b9f14 ) │ │ │ │ ldr r3, [pc, #536] @ (2b9f18 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2b9f1c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #528] @ (2b9f20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r3, [pc, #520] @ (2b9f24 ) │ │ │ │ ldr r2, [pc, #520] @ (2b9f28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (2b9f2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r1, [pc, #512] @ (2b9f30 ) │ │ │ │ ldr r3, [pc, #516] @ (2b9f34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (2b9f38 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #504] @ (2b9f3c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #496] @ (2b9f40 ) │ │ │ │ ldr r3, [pc, #500] @ (2b9f44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (2b9f48 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #488] @ (2b9f4c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #480] @ (2b9f50 ) │ │ │ │ ldr r3, [pc, #484] @ (2b9f54 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (2b9f58 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #472] @ (2b9f5c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #464] @ (2b9f60 ) │ │ │ │ ldr r3, [pc, #468] @ (2b9f64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (2b9f68 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5499d8 │ │ │ │ + bl 549a08 │ │ │ │ ldr r2, [pc, #456] @ (2b9f6c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #448] @ (2b9f70 ) │ │ │ │ ldr r3, [pc, #452] @ (2b9f74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 548bb8 │ │ │ │ + bl 548be8 │ │ │ │ ldr r2, [pc, #432] @ (2b9f78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r1, [pc, #424] @ (2b9f7c ) │ │ │ │ ldr r3, [pc, #428] @ (2b9f80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (2b9f84 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #416] @ (2b9f88 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r2, [pc, #408] @ (2b9f8c ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (2b9f90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 548bb8 │ │ │ │ + bl 548be8 │ │ │ │ ldr r2, [pc, #392] @ (2b9f94 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 54a04c │ │ │ │ + bl 54a07c │ │ │ │ ldr r2, [pc, #384] @ (2b9f98 ) │ │ │ │ ldr r1, [pc, #388] @ (2b9f9c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (2b9fa0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (2b9fa4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2b9fa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - ldr r3, [pc, #288] @ (2b9f54 ) │ │ │ │ + ldr r3, [pc, #480] @ (2ba014 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2ba5f8 │ │ │ │ + b.n 2b9658 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r5} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r0, r5] │ │ │ │ + ldrsb r2, [r6, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r4] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r4] │ │ │ │ + ldrsb r2, [r0, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r1, #25 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r4] │ │ │ │ + ldrsb r2, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r2, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r7, r4] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vst1.8 {d16[2]}, [r0], r0 │ │ │ │ + ldr??.w r0, [r0, #64] @ 0x40 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r6, r4] │ │ │ │ + ldrsb r0, [r4, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r7, r5] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r6] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldrsb r4, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r6] │ │ │ │ + ldrsb r2, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrsb r6, [r3, r7] │ │ │ │ + ldr r6, [r1, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldr r4, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #928] @ (2ba330 ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q0, q6, q0 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + vhadd.u8 q8, q6, q0 │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r5, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r2] │ │ │ │ + ldrsb r2, [r1, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r2, [pc, #16] @ (2b9fc8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54a04c │ │ │ │ + b.w 54a07c │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 549248 │ │ │ │ + bl 549278 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54901c │ │ │ │ + bl 54904c │ │ │ │ cbz r0, 2ba002 │ │ │ │ ldr r1, [pc, #68] @ (2ba034 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 548e0c │ │ │ │ + b.w 548e3c │ │ │ │ ldr r3, [pc, #52] @ (2ba038 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (2ba03c ) │ │ │ │ ldr r1, [pc, #52] @ (2ba040 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2ba120 ) │ │ │ │ @@ -239991,15 +239989,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2ba128 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240008,26 +240006,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 546680 │ │ │ │ + bl 5466b0 │ │ │ │ cbz r0, 2ba0a6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ba0f4 │ │ │ │ blx 21d7b8 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2ba10a │ │ │ │ ldr r1, [pc, #112] @ (2ba12c ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -240065,48 +240063,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2ba138 ) │ │ │ │ ldr r0, [pc, #40] @ (2ba13c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 2ba134 │ │ │ │ + bls.n 2ba194 │ │ │ │ movs r7, r7 │ │ │ │ - udf #154 @ 0x9a │ │ │ │ + udf #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #36] @ 0x24 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, pc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, r6] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #124] @ (2ba1d8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2ba1dc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2ba1e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 21c400 │ │ │ │ @@ -240136,134 +240134,134 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2ba1dc │ │ │ │ + bhi.n 2ba23c │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 2ba10c │ │ │ │ + ble.n 2ba16c │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #196] @ (2ba2c8 ) │ │ │ │ ldr r2, [pc, #200] @ (2ba2cc ) │ │ │ │ ldr r1, [pc, #200] @ (2ba2d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2ba2bc │ │ │ │ ldr r0, [pc, #180] @ (2ba2d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r1, [pc, #176] @ (2ba2d8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 547cbc │ │ │ │ + bl 547cec │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2ba24a │ │ │ │ ldr r1, [pc, #164] @ (2ba2dc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 547f40 │ │ │ │ + bl 547f70 │ │ │ │ cbnz r0, 2ba266 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 549248 │ │ │ │ + bl 549278 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r1, [pc, #104] @ (2ba2e0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 547dec │ │ │ │ + bl 547e1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba248 │ │ │ │ ldr r1, [pc, #92] @ (2ba2e4 ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (2ba2e8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2ba2ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ - bl 54a14c │ │ │ │ + bl 54a17c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba24a │ │ │ │ ldr r1, [pc, #64] @ (2ba2f0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 548e0c │ │ │ │ + bl 548e3c │ │ │ │ b.n 2ba248 │ │ │ │ ldr r0, [pc, #52] @ (2ba2f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ba236 │ │ │ │ - add r2, fp │ │ │ │ + add sl, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2ba384 │ │ │ │ + bvc.n 2ba1e4 │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 2ba2b0 │ │ │ │ + ble.n 2ba310 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r0, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mvns r0, r2 │ │ │ │ + add r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strb r4, [r2, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfa640040 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + @ instruction: 0xfa940040 │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba340 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240272,30 +240270,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba348 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - muls r6, r1 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 2ba3e0 │ │ │ │ + bvs.n 2ba440 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 2ba310 │ │ │ │ + bgt.n 2ba370 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba394 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240304,30 +240302,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba39c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmn r2, r7 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba38c │ │ │ │ + bvs.n 2ba3ec │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 2ba2bc │ │ │ │ + blt.n 2ba31c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba3e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240335,29 +240333,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba3ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, r4 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba334 │ │ │ │ + bpl.n 2ba394 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 2ba464 │ │ │ │ + blt.n 2ba4c4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba438 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240366,30 +240364,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba440 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - negs r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba4e8 │ │ │ │ + bpl.n 2ba348 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 2ba418 │ │ │ │ + blt.n 2ba478 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba488 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240397,29 +240395,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - tst r2, r0 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 2ba490 │ │ │ │ + bpl.n 2ba4f0 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 2ba3c0 │ │ │ │ + bge.n 2ba420 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba4d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240427,29 +240425,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba4e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2ba440 │ │ │ │ + bmi.n 2ba4a0 │ │ │ │ movs r7, r7 │ │ │ │ - bge.n 2ba570 │ │ │ │ + bge.n 2ba5d0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba52c │ │ │ │ sub sp, #8 │ │ │ │ @@ -240458,30 +240456,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba534 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adcs r2, r4 │ │ │ │ + sbcs r2, r2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2ba5f4 │ │ │ │ + bmi.n 2ba454 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 2ba524 │ │ │ │ + bge.n 2ba584 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba57c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240489,29 +240487,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba584 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r1 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 2ba59c │ │ │ │ + bmi.n 2ba5fc │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 2ba4cc │ │ │ │ + bls.n 2ba52c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba5cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -240519,29 +240517,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba5d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r7 │ │ │ │ + lsrs r6, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2ba54c │ │ │ │ + bcc.n 2ba5ac │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 2ba67c │ │ │ │ + bls.n 2ba4dc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba620 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240550,30 +240548,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba628 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2ba700 │ │ │ │ + bcc.n 2ba560 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 2ba630 │ │ │ │ + bls.n 2ba690 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba670 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240581,29 +240579,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba678 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ands r2, r3 │ │ │ │ + eors r2, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 2ba6a8 │ │ │ │ + bcc.n 2ba708 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2ba5d8 │ │ │ │ + bhi.n 2ba638 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba6c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240612,30 +240610,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba6cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2ba65c │ │ │ │ + bcs.n 2ba6bc │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2ba78c │ │ │ │ + bhi.n 2ba5ec │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba714 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240643,29 +240641,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba71c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r7, #118 @ 0x76 │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2ba804 │ │ │ │ + bcs.n 2ba664 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2ba734 │ │ │ │ + bhi.n 2ba794 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba768 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240674,30 +240672,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba770 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 2ba7b8 │ │ │ │ + bcs.n 2ba818 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 2ba6e8 │ │ │ │ + bvc.n 2ba748 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba7b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240705,29 +240703,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba7c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r7, #2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2ba760 │ │ │ │ + bcs.n 2ba7c0 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 2ba890 │ │ │ │ + bvc.n 2ba6f0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ba80c │ │ │ │ sub sp, #8 │ │ │ │ @@ -240736,30 +240734,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ba814 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2ba714 │ │ │ │ + bne.n 2ba774 │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 2ba844 │ │ │ │ + bvc.n 2ba8a4 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ba85c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240767,29 +240765,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ba864 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #46 @ 0x2e │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 2ba8bc │ │ │ │ + bne.n 2ba91c │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 2ba7ec │ │ │ │ + bvs.n 2ba84c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ba8b8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240798,32 +240796,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ba8c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r6, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - beq.n 2ba878 │ │ │ │ + bne.n 2ba8d8 │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 2ba9a8 │ │ │ │ + bvs.n 2ba808 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2ba94c │ │ │ │ sub sp, #24 │ │ │ │ @@ -240841,25 +240839,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2ba960 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #84] @ (2ba964 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 640488 │ │ │ │ + bl 6404b8 │ │ │ │ ldr r2, [pc, #64] @ (2ba968 ) │ │ │ │ ldr r3, [pc, #44] @ (2ba954 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240869,23 +240867,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r6, r5, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2ba964 │ │ │ │ + bvs.n 2ba9c4 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2baa34 │ │ │ │ + beq.n 2ba894 │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r1, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2bad58 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -240909,25 +240907,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ ldr r2, [pc, #60] @ (2baa0c ) │ │ │ │ ldr r3, [pc, #44] @ (2baa00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240938,23 +240936,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r5, #10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r2, r0, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2baac4 │ │ │ │ + bpl.n 2ba924 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240974,23 +240972,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #64] @ 2baaa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ cbz r0, 2baa78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (2baabc ) │ │ │ │ ldr r3, [pc, #52] @ (2baab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241004,23 +241002,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2baa2c │ │ │ │ + bmi.n 2baa8c │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ movs r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241040,30 +241038,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 63b124 │ │ │ │ + bl 63b154 │ │ │ │ cbz r0, 2bab2e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2249a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 63adb8 │ │ │ │ + bl 63ade8 │ │ │ │ ldr r2, [pc, #60] @ (2bab6c ) │ │ │ │ ldr r3, [pc, #44] @ (2bab60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241074,22 +241072,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vswp q0, q8 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2bab7c │ │ │ │ + bmi.n 2babdc │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ vhadd.u32 q8, q3, q8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2baba8 │ │ │ │ @@ -241098,24 +241096,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2babb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r3, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2bac88 │ │ │ │ + bcc.n 2baae8 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2babec │ │ │ │ sub sp, #12 │ │ │ │ @@ -241123,24 +241121,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2babf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2bac44 │ │ │ │ + bcc.n 2baca4 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bac30 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241148,24 +241146,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bac38 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #126 @ 0x7e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2bac00 │ │ │ │ + bcc.n 2bac60 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bac74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241173,24 +241171,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bac7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5, {r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2babbc │ │ │ │ + bcs.n 2bac1c │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2bacb8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241198,24 +241196,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2bacc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ - subs r1, #198 @ 0xc6 │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2bad78 │ │ │ │ + bcs.n 2babd8 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bad00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241223,25 +241221,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bad08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r7} │ │ │ │ + ldmia r4, {r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2bad38 │ │ │ │ + bcs.n 2bad98 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bad48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241249,25 +241247,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bad50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 2bacf0 │ │ │ │ + bne.n 2bad50 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2bad90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241275,25 +241273,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bad98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 2baca8 │ │ │ │ + bne.n 2bad08 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2badd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241301,25 +241299,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2bade0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 2bae60 │ │ │ │ + bne.n 2baec0 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2bae24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241327,26 +241325,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2bae2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - subs r0, #98 @ 0x62 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2bae1c │ │ │ │ + bne.n 2bae7c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2baed4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -241364,28 +241362,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64071c │ │ │ │ + bl 64074c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2baebc │ │ │ │ cbz r1, 2bae98 │ │ │ │ mov r0, r1 │ │ │ │ - bl 63bd90 │ │ │ │ + bl 63bdc0 │ │ │ │ ldr r2, [pc, #76] @ (2baee8 ) │ │ │ │ ldr r3, [pc, #64] @ (2baedc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241400,25 +241398,25 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2242fc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bae98 │ │ │ │ - bl 63bd90 │ │ │ │ + bl 63bdc0 │ │ │ │ b.n 2bae98 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ lsls r1, r2, #1 │ │ │ │ mcrr2 0, 6, r0, r2, cr0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2bae14 │ │ │ │ + beq.n 2bae74 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfbfc0060 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #192] @ 2bafbc │ │ │ │ @@ -241437,15 +241435,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2bafd0 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -241472,15 +241470,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2bafd4 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 640914 │ │ │ │ + bl 640944 │ │ │ │ ldr r2, [pc, #68] @ (2bafd8 ) │ │ │ │ ldr r3, [pc, #44] @ (2bafc4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241491,22 +241489,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r7, #90 @ 0x5a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfb860060 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + beq.n 2bafe4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfb5a0060 │ │ │ │ ldr r1, [pc, #1008] @ (2bb3c8 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb020060 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -241530,15 +241528,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -241554,17 +241552,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2bb02a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 63b124 │ │ │ │ + bl 63b154 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 63adb8 │ │ │ │ + bl 63ade8 │ │ │ │ ldr r2, [pc, #64] @ (2bb0a8 ) │ │ │ │ ldr r3, [pc, #52] @ (2bb0a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241575,22 +241573,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfa9a0060 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xfa2e0060 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb0fc │ │ │ │ @@ -241599,33 +241597,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2bb104 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2bb0ea │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r5, #154 @ 0x9a │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb158 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241634,34 +241632,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb160 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #110 @ 0x6e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb1b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241670,34 +241668,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb1bc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, #226 @ 0xe2 │ │ │ │ + adds r5, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb210 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241706,34 +241704,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb218 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r3, r4} │ │ │ │ + ldmia r5!, {r1, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2bb26c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241742,34 +241740,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2bb274 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, #42 @ 0x2a │ │ │ │ + adds r4, #90 @ 0x5a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb2cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -241778,34 +241776,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb2d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb32c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241814,34 +241812,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb334 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb38c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241850,34 +241848,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb394 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #62 @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2bb3ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -241886,34 +241884,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2bb3f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2bb454 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241923,15 +241921,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2bb458 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2bb45c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3c0f00 │ │ │ │ cbz r0, 2bb440 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 21c400 │ │ │ │ @@ -241942,19 +241940,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r5, r6, r7} │ │ │ │ + ldmia r3!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2bb4ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -241962,15 +241960,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2bb4f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 21c400 │ │ │ │ @@ -241994,19 +241992,19 @@ │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2bb5a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242016,15 +242014,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2bb5a8 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #132] @ (2bb5ac ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cbz r0, 2bb56e │ │ │ │ ldr r1, [pc, #124] @ (2bb5b0 ) │ │ │ │ @@ -242055,36 +242053,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (2bb5b4 ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (2bb5b8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r1, #80 @ 0x50 │ │ │ │ + adds r1, #128 @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7 │ │ │ │ + asrs r2, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r0, r0 │ │ │ │ + rors r0, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2bb6a4 │ │ │ │ @@ -242114,35 +242112,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 640488 │ │ │ │ + bl 6404b8 │ │ │ │ cbz r0, 2bb66e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2bb650 │ │ │ │ mov r1, r4 │ │ │ │ bl 3d30c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2bb64e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 63bd54 │ │ │ │ + bl 63bd84 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2bb676 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2bb662 │ │ │ │ mov r1, r4 │ │ │ │ bl 3d30c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -242150,15 +242148,15 @@ │ │ │ │ bne.n 2bb63e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2ba140 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21ce14 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #72] @ (2bb6c0 ) │ │ │ │ ldr r3, [pc, #44] @ (2bb6a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242176,19 +242174,19 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xf4c20060 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4b80060 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r4} │ │ │ │ movs r7, r7 │ │ │ │ ands.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr.w ip, [pc, #308] @ 2bb808 │ │ │ │ @@ -242207,15 +242205,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2bb81c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -242280,15 +242278,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2bb820 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64071c │ │ │ │ + bl 64074c │ │ │ │ ldr r2, [pc, #64] @ (2bb824 ) │ │ │ │ ldr r3, [pc, #44] @ (2bb810 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -242298,22 +242296,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xf3ae0060 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf3800060 │ │ │ │ ldr r1, [pc, #1008] @ (2bbc14 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2b40060 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242335,24 +242333,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 21e9a0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -242374,36 +242372,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2bb9e4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 549958 │ │ │ │ + bl 549988 │ │ │ │ ldr r2, [pc, #276] @ (2bb9e8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 549f10 │ │ │ │ + bl 549f40 │ │ │ │ ldr r1, [pc, #268] @ (2bb9ec ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2bb9f0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2bb9f4 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 549958 │ │ │ │ + bl 549988 │ │ │ │ ldr r2, [pc, #252] @ (2bb9f8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 549f10 │ │ │ │ + bl 549f40 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -242448,69 +242446,69 @@ │ │ │ │ ldr r2, [pc, #132] @ (2bba08 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 549958 │ │ │ │ + bl 549988 │ │ │ │ ldr r2, [pc, #116] @ (2bba0c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2bba10 ) │ │ │ │ - bl 549f10 │ │ │ │ + bl 549f40 │ │ │ │ ldr r3, [pc, #108] @ (2bba14 ) │ │ │ │ ldr r2, [pc, #112] @ (2bba18 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 549870 │ │ │ │ + bl 5498a0 │ │ │ │ ldr r2, [pc, #100] @ (2bba1c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 549f10 │ │ │ │ + bl 549f40 │ │ │ │ b.n 2bb8a6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf25a0060 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #70 @ 0x46 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r3, r4} │ │ │ │ + stmia r1!, {r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r7, #104 @ 0x68 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 2bbdf0 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ adc.w r0, r4, #96 @ 0x60 │ │ │ │ - udf #16 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - subs r5, #220 @ 0xdc │ │ │ │ + subs r6, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffeefa1a <__bss_end__@@Base+0xff527f12> │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (2bbc64 ) │ │ │ │ @@ -242543,31 +242541,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 640914 │ │ │ │ + bl 640944 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bbb46 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bbb78 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -242619,17 +242617,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bbbbe │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 63bdcc │ │ │ │ + bl 63bdfc │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #304] @ (2bbc80 ) │ │ │ │ ldr r3, [pc, #276] @ (2bbc68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -242664,15 +242662,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (2bbc8c ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb42 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 2bbb3e │ │ │ │ ldr r3, [pc, #200] @ (2bbc90 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -242680,15 +242678,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2bbc98 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb42 │ │ │ │ ldr r3, [pc, #184] @ (2bbc9c ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (2bbca0 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -242698,15 +242696,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb42 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (2bbca8 ) │ │ │ │ ldr r1, [pc, #148] @ (2bbcac ) │ │ │ │ add r3, pc │ │ │ │ @@ -242715,15 +242713,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb42 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (2bbcb4 ) │ │ │ │ ldr r1, [pc, #120] @ (2bbcb8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -242732,60 +242730,60 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2bbb42 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ orn r0, r0, #96 @ 0x60 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r6, #96 @ 0x60 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #6 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x00fa │ │ │ │ - movs r7, r7 │ │ │ │ - stmia r4!, {r2, r3, r7} │ │ │ │ - movs r7, r7 │ │ │ │ + itet cs │ │ │ │ + movcs r7, r7 │ │ │ │ + stmiacc r4!, {r2, r3, r4, r5, r7} │ │ │ │ + movcs r7, r7 │ │ │ │ vhadd.s8 q8, q3, q8 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #236 @ 0xec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r3, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #128 @ 0x80 │ │ │ │ + subs r2, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #94 @ 0x5e │ │ │ │ + subs r2, #142 @ 0x8e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r5, #0 │ │ │ │ + subs r5, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #18 │ │ │ │ + cmp r2, #66 @ 0x42 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002bbcc0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242814,25 +242812,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2bbd70 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2bbd60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466a0 │ │ │ │ + bl 5466c4 │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2bbd60 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242847,31 +242845,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r6, #16 │ │ │ │ + asrs r6, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bbd74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 2bbdc2 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242896,24 +242894,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2bbebc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #208] @ (2bbec0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2bbec4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242939,15 +242937,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 21e78c │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2bbe6c │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 21e9a0 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -242971,41 +242969,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2bbf1e │ │ │ │ + cbnz r6, 2bbf2a │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002bbec8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2bc2a8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #964] @ (2bc2ac ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2bc2b0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc232 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -243182,15 +243180,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243201,27 +243199,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (2bc2c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bc0e4 │ │ │ │ ldr r3, [pc, #392] @ (2bc2cc ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (2bc2d0 ) │ │ │ │ ldr r1, [pc, #392] @ (2bc2d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243232,15 +243230,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243251,15 +243249,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243270,15 +243268,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243289,15 +243287,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (2bc304 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243306,120 +243304,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2bc30c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bc0e4 │ │ │ │ ldr r3, [pc, #192] @ (2bc310 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (2bc314 ) │ │ │ │ ldr r1, [pc, #196] @ (2bc318 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bc0e4 │ │ │ │ ldr r3, [pc, #172] @ (2bc31c ) │ │ │ │ ldr r2, [pc, #172] @ (2bc320 ) │ │ │ │ ldr r1, [pc, #176] @ (2bc324 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bc0e4 │ │ │ │ ldr r1, [pc, #148] @ (2bc328 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2bc32c ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev16 r6, r6 │ │ │ │ + hlt 0x0026 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r3} │ │ │ │ + stmia r0!, {r3, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #122 @ 0x7a │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #50 @ 0x32 │ │ │ │ + movs r5, #98 @ 0x62 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #20 │ │ │ │ + movs r5, #68 @ 0x44 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #232 @ 0xe8 │ │ │ │ + subs r1, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + movs r5, #24 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + subs r1, #8 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + adds r5, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #184 @ 0xb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #196 @ 0xc4 │ │ │ │ + subs r0, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - subs r0, #176 @ 0xb0 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - movs r4, #84 @ 0x54 │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + adds r4, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #12 │ │ │ │ + movs r4, #60 @ 0x3c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #134 @ 0x86 │ │ │ │ + subs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #254 @ 0xfe │ │ │ │ + adds r4, #46 @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #116 @ 0x74 │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243428,28 +243426,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2bc36c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2bc370 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #28] @ (2bc374 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54a04c │ │ │ │ + b.w 54a07c │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 36836e │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc378 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -243493,22 +243491,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2bc3f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bc3f4 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2bc3fe │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2bc408 │ │ │ │ @@ -243547,23 +243545,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r2, [pc, #1876] @ 2bcbbc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 2bcbc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 43dcb4 │ │ │ │ ldr.w r3, [pc, #1852] @ 2bcbc4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2bc49e │ │ │ │ @@ -243576,15 +243574,15 @@ │ │ │ │ beq.w 2bc64c │ │ │ │ ldr.w r3, [pc, #1824] @ 2bcbc8 │ │ │ │ ldr.w r1, [pc, #1824] @ 2bcbcc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5483e4 │ │ │ │ + bl 548414 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2bc6cc │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2bc4dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2be15c │ │ │ │ @@ -243596,41 +243594,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc694 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc588 │ │ │ │ ldr.w r6, [pc, #1760] @ 2bcbd0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r2, [pc, #1756] @ 2bcbd4 │ │ │ │ ldr.w r1, [pc, #1756] @ 2bcbd8 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 546694 │ │ │ │ + bl 5466c4 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 2bc54e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2bcb80 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2bc538 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2bca24 │ │ │ │ mov r0, r9 │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bc52e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bca24 │ │ │ │ ldr.w r5, [pc, #1676] @ 2bcbdc │ │ │ │ @@ -243639,74 +243637,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 2bcbe4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bcb94 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2bc588 │ │ │ │ ldr.w r0, [pc, #1644] @ 2bcbe8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2bc5de │ │ │ │ ldr.w r0, [pc, #1628] @ 2bcbec │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 2bcbf0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 2bcbf4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 2bcbf8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1608] @ 2bcbfc │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 2bcc00 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 54602c │ │ │ │ + bl 54605c │ │ │ │ ldr.w r1, [pc, #1592] @ 2bcc04 │ │ │ │ ldr.w r0, [pc, #1592] @ 2bcc08 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 54602c │ │ │ │ + bl 54605c │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r1, [pc, #1572] @ 2bcc0c │ │ │ │ ldr.w r2, [pc, #1572] @ 2bcc10 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 2bcc14 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ bl 25c568 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 542f44 │ │ │ │ + bl 542f74 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr.w r2, [pc, #1528] @ 2bcc18 │ │ │ │ ldr.w r3, [pc, #1420] @ 2bcbb0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -243725,17 +243723,17 @@ │ │ │ │ beq.w 2bc4c4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc4c4 │ │ │ │ bl 2bd428 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bc4c4 │ │ │ │ - bl 549248 │ │ │ │ + bl 549278 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 547450 │ │ │ │ + bl 547480 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2bcabc │ │ │ │ ldr.w r3, [pc, #1440] @ 2bcc1c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -243755,45 +243753,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 2bcc24 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2bc61c │ │ │ │ ldr.w r3, [pc, #1368] @ 2bcc28 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 2bcc2c │ │ │ │ ldr.w r1, [pc, #1368] @ 2bcc30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bc6c2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 2bcc34 │ │ │ │ blx 21c89c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r2, [pc, #1332] @ 2bcc38 │ │ │ │ ldr.w r1, [pc, #1332] @ 2bcc3c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -243949,25 +243947,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf70 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bc4dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #908] @ (2bcc64 ) │ │ │ │ ldr r2, [pc, #912] @ (2bcc68 ) │ │ │ │ ldr r1, [pc, #912] @ (2bcc6c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (2bcc60 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -244025,18 +244023,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2bc7ee │ │ │ │ ldr r0, [pc, #744] @ (2bcc74 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r0, [pc, #736] @ (2bcc78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ b.n 2bc8bc │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2bc8aa │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -244053,15 +244051,15 @@ │ │ │ │ beq.n 2bc9c0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bc9b8 │ │ │ │ ldr r0, [pc, #672] @ (2bcc7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r1, [pc, #660] @ (2bcc80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21cb84 │ │ │ │ b.n 2bc872 │ │ │ │ @@ -244094,23 +244092,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bcaec │ │ │ │ ldr r1, [pc, #584] @ (2bcca0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2bcaaa │ │ │ │ ldr.w r9, [pc, #568] @ 2bcca4 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (2bcca8 ) │ │ │ │ ldr.w sl, [pc, #568] @ 2bccac │ │ │ │ @@ -244124,26 +244122,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bca7a │ │ │ │ ldr r1, [pc, #516] @ (2bccb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ b.n 2bc6c2 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (2bccb4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -244151,29 +244149,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (2bccbc ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [pc, #480] @ (2bccc0 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 2bc6c2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 223f38 │ │ │ │ ldr r1, [pc, #464] @ (2bccc4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ b.n 2bcab4 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -244194,23 +244192,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2bc966 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (2bcccc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r1, [pc, #352] @ (2bccd0 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (2bccd4 ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -244234,177 +244232,177 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ b.n 2bc86c │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #24 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x0006 │ │ │ │ + hlt 0x0036 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #1008] @ (2bcfbc ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q1, q2 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + vmla.i16 d0, d2, d4[0] │ │ │ │ + movs r1, #146 @ 0x92 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r6, 2bcc18 │ │ │ │ + rev r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #4 │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - muls r6, r2 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #150 @ 0x96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 2bcc64 │ │ │ │ + cbz r6, 2bcc70 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2bcc0e │ │ │ │ + cbnz r2, 2bcc1a │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, #76 @ 0x4c │ │ │ │ + subs r2, #124 @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i16 q0, q0, d0[0] │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + vmla.i q8, q0, d0[0] │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vst4.16 {d0-d3}, [ip], r0 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + ldrsh.w r0, [ip, r0] │ │ │ │ + movs r0, #158 @ 0x9e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 2bc504 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #196 @ 0xc4 │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r6, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #154 @ 0x9a │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r4, #5 │ │ │ │ + subs r4, r2, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + uxth r6, r0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb81a │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #42 @ 0x2a │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #54 @ 0x36 │ │ │ │ + adds r5, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #30 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r6, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, #6 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xb64c │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #196 @ 0xc4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r3, r4, r6, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, r5, #0 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #90 @ 0x5a │ │ │ │ + adds r5, #138 @ 0x8a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r7, #17 │ │ │ │ + lsrs r0, r5, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, r3, r6 │ │ │ │ + subs r0, r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #66 @ 0x42 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #170 @ 0xaa │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #176 @ 0xb0 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r3, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + adds r4, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #220 @ 0xdc │ │ │ │ + cmp r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #58 @ 0x3a │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bcce8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2bcd28 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 691a90 │ │ │ │ + bl 691ac0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 542f2c │ │ │ │ + bl 542f5c │ │ │ │ cbz r0, 2bcd18 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -244413,15 +244411,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r0, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002bcd2c : │ │ │ │ - b.w 691aa8 │ │ │ │ + b.w 691ad8 │ │ │ │ │ │ │ │ 002bcd30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2bcdd4 ) │ │ │ │ @@ -244445,22 +244443,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2c0d70 │ │ │ │ ldr r4, [pc, #108] @ (2bcde4 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 542f44 │ │ │ │ + bl 542f74 │ │ │ │ add r4, pc │ │ │ │ - bl 542584 │ │ │ │ + bl 5425b4 │ │ │ │ bl 2c1d0c │ │ │ │ bl 2c0fe0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2bcdaa │ │ │ │ ldr r3, [pc, #64] @ (2bcddc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -244497,61 +244495,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2bce5c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2bce36 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #80] @ (2bce60 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2bce64 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2bce56 │ │ │ │ ldr r1, [pc, #48] @ (2bce68 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bce44 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r1, #226 @ 0xe2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r0, r1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2bce74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bcc.n 2bcf24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002bce78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -244564,24 +244562,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2bcf0c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5486d8 │ │ │ │ + bl 548708 │ │ │ │ ldr r1, [pc, #104] @ (2bcf10 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2bcee6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #84] @ (2bcf14 ) │ │ │ │ ldr r3, [pc, #72] @ (2bcf0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -244601,33 +244599,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2bcf20 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bcebe │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bgt.n 2bcf20 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ blt.n 2bcec4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r6, r4 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bcf2c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bcs.n 2bced4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -244635,15 +244633,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2bcf9c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2bcfa0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #72] @ (2bcfa4 ) │ │ │ │ ldr r2, [pc, #76] @ (2bcfa8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2bcfac ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -244659,25 +244657,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa980049 │ │ │ │ + @ instruction: 0xfac80049 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -244699,25 +244697,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2bd014 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #16] @ (2bd018 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -244733,24 +244731,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2bd304 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #688] @ (2bd308 ) │ │ │ │ ldr r2, [pc, #688] @ (2bd30c ) │ │ │ │ ldr r1, [pc, #692] @ (2bd310 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bd142 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -244812,45 +244810,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd162 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd298 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2bd0a6 │ │ │ │ ldr r0, [pc, #488] @ (2bd320 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2bd162 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2bd080 │ │ │ │ ldr r3, [pc, #472] @ (2bd324 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2bd328 ) │ │ │ │ ldr r1, [pc, #476] @ (2bd32c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #460] @ (2bd330 ) │ │ │ │ ldr r3, [pc, #412] @ (2bd304 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -244884,36 +244882,36 @@ │ │ │ │ bne.n 2bd262 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2bd1fe │ │ │ │ ldr r6, [pc, #380] @ (2bd33c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bd2b2 │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr r1, [pc, #364] @ (2bd340 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5483e4 │ │ │ │ + bl 548414 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2bd344 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2bd348 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2bd34c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -244926,15 +244924,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2bd162 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2bd162 │ │ │ │ ldr r3, [pc, #292] @ (2bd350 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2bd354 ) │ │ │ │ ldr r1, [pc, #292] @ (2bd358 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -244952,15 +244950,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2bd364 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd162 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2bd248 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -244974,136 +244972,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bd1b6 │ │ │ │ ldr r0, [pc, #220] @ (2bd36c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ b.n 2bd1b6 │ │ │ │ ldr r3, [pc, #212] @ (2bd370 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2bd374 ) │ │ │ │ ldr r1, [pc, #216] @ (2bd378 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd162 │ │ │ │ ldr r3, [pc, #200] @ (2bd37c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2bd380 ) │ │ │ │ ldr r1, [pc, #200] @ (2bd384 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd162 │ │ │ │ ldr r3, [pc, #180] @ (2bd388 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2bd38c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2bd390 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [pc, #164] @ (2bd394 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 2bd162 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bge.n 2bd3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ bge.n 2bd3ac │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #24 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r3, #88 @ 0x58 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r2, #108 @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r7, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #6 │ │ │ │ + subs r2, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bls.n 2bd398 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r2, [r6, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r4, [r3, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2bd7b4 │ │ │ │ + b.n 2bd814 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrsb r4, [r7, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #76 @ 0x4c │ │ │ │ + subs r1, #124 @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #62 @ 0x3e │ │ │ │ + subs r2, #110 @ 0x6e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r4, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #200 @ 0xc8 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #132 @ 0x84 │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r0, #22 │ │ │ │ + asrs r2, r6, #22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #100 @ 0x64 │ │ │ │ + subs r0, #148 @ 0x94 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -245258,15 +245256,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2bd9e8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd8e8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bd92a │ │ │ │ @@ -245298,29 +245296,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2bd9f4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr.w r3, [pc, #1080] @ 2bd9f8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2bd9fc │ │ │ │ ldr.w r1, [pc, #1076] @ 2bda00 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r2, [pc, #1056] @ 2bda04 │ │ │ │ ldr r3, [pc, #1012] @ (2bd9dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245340,41 +245338,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2bda10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [pc, #996] @ (2bda14 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2bda18 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2bda1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [pc, #980] @ (2bda20 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2bda24 ) │ │ │ │ ldr r1, [pc, #984] @ (2bda28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -245452,15 +245450,15 @@ │ │ │ │ bcs.n 2bd6e4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -245591,27 +245589,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2bda34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [pc, #332] @ (2bda38 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2bda3c ) │ │ │ │ ldr r1, [pc, #336] @ (2bda40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2bd75a │ │ │ │ ldr r3, [pc, #308] @ (2bda44 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -245619,27 +245617,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2bda4c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [pc, #292] @ (2bda50 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2bda54 ) │ │ │ │ ldr r1, [pc, #292] @ (2bda58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2bda5c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2bda60 ) │ │ │ │ @@ -245647,15 +245645,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2bda64 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2bda68 ) │ │ │ │ @@ -245669,15 +245667,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2bda6c ) │ │ │ │ ldr r1, [pc, #224] @ (2bda70 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2bda74 ) │ │ │ │ @@ -245691,101 +245689,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2bda78 ) │ │ │ │ ldr r1, [pc, #184] @ (2bda7c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bd5e2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2bda5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #12 │ │ │ │ + asrs r4, r3, #13 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #8 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r2, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #148 @ 0x94 │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bmi.n 2bd968 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #12 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r1, #8 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #154 @ 0x9a │ │ │ │ + adds r7, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r6, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #226 @ 0xe2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #80 @ 0x50 │ │ │ │ + adds r2, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r7, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r3, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #106 @ 0x6a │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bda80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -245894,15 +245892,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2bdd38 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245915,15 +245913,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245936,15 +245934,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245957,15 +245955,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -245982,15 +245980,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdbce │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2bdd6c ) │ │ │ │ ldr r4, [pc, #176] @ (2bdd70 ) │ │ │ │ ldr r1, [pc, #176] @ (2bdd74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -246000,27 +245998,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdbce │ │ │ │ ldr r3, [pc, #144] @ (2bdd78 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2bdd7c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2bdd80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdbce │ │ │ │ ldr r3, [pc, #124] @ (2bdd84 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2bdd88 ) │ │ │ │ ldr r0, [pc, #124] @ (2bdd8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -246032,67 +246030,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2bdd94 ) │ │ │ │ ldr r0, [pc, #116] @ (2bdd98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r1, #19 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #116 @ 0x74 │ │ │ │ + adds r5, #164 @ 0xa4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #18 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #130 @ 0x82 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r4, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #118 @ 0x76 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r6, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r5, #13 │ │ │ │ + lsrs r2, r3, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r1, #13 │ │ │ │ + lsrs r6, r7, #13 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #12 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r7, #12 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #194 @ 0xc2 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bdd9c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246187,15 +246185,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2bdfc4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -246204,26 +246202,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2bdfcc ) │ │ │ │ ldr r1, [pc, #260] @ (2bdfd0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr r3, [pc, #244] @ (2bdfd4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2bdfd8 ) │ │ │ │ ldr r1, [pc, #244] @ (2bdfdc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2bdf38 │ │ │ │ ldr.w ip, [pc, #224] @ 2bdfe0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2bdfe4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -246232,26 +246230,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr r3, [pc, #204] @ (2bdff0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2bdff4 ) │ │ │ │ ldr r1, [pc, #208] @ (2bdff8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr.w ip, [pc, #192] @ 2bdffc │ │ │ │ add ip, pc │ │ │ │ b.n 2bdf02 │ │ │ │ ldr r3, [pc, #188] @ (2be000 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2be004 ) │ │ │ │ @@ -246259,112 +246257,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr r3, [pc, #172] @ (2be00c ) │ │ │ │ ldr r4, [pc, #172] @ (2be010 ) │ │ │ │ ldr r1, [pc, #176] @ (2be014 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr r3, [pc, #152] @ (2be018 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2be01c ) │ │ │ │ ldr r1, [pc, #152] @ (2be020 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ ldr r3, [pc, #136] @ (2be024 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2be028 ) │ │ │ │ ldr r1, [pc, #140] @ (2be02c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bdeb2 │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ - lsrs r4, r7, #6 │ │ │ │ + lsrs r4, r5, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #160 @ 0xa0 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r2, #6 │ │ │ │ + lsrs r0, r0, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r4, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r6, #5 │ │ │ │ + lsrs r6, r4, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #92 @ 0x5c │ │ │ │ + cmp r4, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #30 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #54 @ 0x36 │ │ │ │ + cmp r4, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #4 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r2, #4 │ │ │ │ + lsrs r4, r0, #5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r5, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r4, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #134 @ 0x86 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #220 @ 0xdc │ │ │ │ + cmp r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #14 │ │ │ │ + adds r5, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #206 @ 0xce │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #160 @ 0xa0 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (2be138 ) │ │ │ │ @@ -246384,34 +246382,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 6798a0 │ │ │ │ + bl 6798d0 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 63e3c0 │ │ │ │ + bl 63e3f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67af60 │ │ │ │ + bl 67af90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2be12e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2be0d0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 2be0f8 │ │ │ │ - bl 63b520 │ │ │ │ + bl 63b550 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be126 │ │ │ │ ldr r2, [pc, #160] @ (2be14c ) │ │ │ │ ldr r3, [pc, #144] @ (2be13c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -246429,20 +246427,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be09a │ │ │ │ ldr r1, [pc, #120] @ (2be150 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 692898 │ │ │ │ + bl 6928c8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 686ba8 │ │ │ │ + bl 686bd8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2be106 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2be09e │ │ │ │ mov r1, r0 │ │ │ │ @@ -246458,39 +246456,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2be0f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2be0a8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldmia r2!, {r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r6, 2be18c │ │ │ │ + rev r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #36 @ 0x24 │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #50 @ 0x32 │ │ │ │ + cmp r2, #98 @ 0x62 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be15c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -246501,24 +246499,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2be49c ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #788] @ (2be4a0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2be4a4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2be4a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2be1dc │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2be3e0 │ │ │ │ @@ -246758,38 +246756,38 @@ │ │ │ │ ble.n 2be3ba │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2be408 │ │ │ │ b.n 2be3ba │ │ │ │ ldr r0, [pc, #160] @ (2be4bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #148] @ (2be4c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #140] @ (2be4c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #128] @ (2be4c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2be4cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r3, [pc, #100] @ (2be4d0 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2be4d4 ) │ │ │ │ ldr r0, [pc, #100] @ (2be4d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -246808,75 +246806,75 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldmia r1!, {r2, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r1, #27 │ │ │ │ + lsls r6, r7, #27 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #1008] @ (2be8a0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #152] @ (2be54c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ blxns r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #92 @ 0x5c │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #162 @ 0xa2 │ │ │ │ + adds r2, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #224 @ 0xe0 │ │ │ │ + adds r1, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #190 @ 0xbe │ │ │ │ + movs r6, #238 @ 0xee │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be4e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2be51c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2be520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6914b4 │ │ │ │ + bl 6914e4 │ │ │ │ ldr r3, [pc, #28] @ (2be524 ) │ │ │ │ ldr r1, [pc, #28] @ (2be528 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6938d4 │ │ │ │ + b.w 693904 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 002be52c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -246894,15 +246892,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2be5e8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 547fc4 │ │ │ │ + bl 547ff4 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2be5b8 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -246923,15 +246921,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2be5f4 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246939,34 +246937,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be572 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 547f40 │ │ │ │ + bl 547f70 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ stmia r5!, {r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2be9d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + lsls r6, r7, #11 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #182 @ 0xb6 │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #176 @ 0xb0 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be5f8 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2be778 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -247016,15 +247014,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2be630 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 63bd18 │ │ │ │ + bl 63bd48 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -247113,17 +247111,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 21c0ec │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsls r4, r1, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be7b0 : │ │ │ │ ldr r3, [pc, #48] @ (2be7e4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2be7e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247333,79 +247331,79 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2be974 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #48] @ (2be9d4 ) │ │ │ │ ldr r2, [pc, #48] @ (2be9d8 ) │ │ │ │ ldr r1, [pc, #52] @ (2be9dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be980 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be952 │ │ │ │ b.n 2be980 │ │ │ │ nop │ │ │ │ - lsls r4, r1, #30 │ │ │ │ + lsls r4, r7, #30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vshr.u32 q0, q0, #12 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + vshr.u32 q8, q0, #28 │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #52] @ 0x34 │ │ │ │ + ldrh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be9e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #60] @ 2bea34 │ │ │ │ ldr r2, [pc, #60] @ (2bea38 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2bea3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2bea28 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 546670 │ │ │ │ - vqadd.u16 q8, q6, q0 │ │ │ │ - ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + b.w 5466a0 │ │ │ │ + vshr.u8 q0, q0, #4 │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 2beb18 │ │ │ │ + bpl.n 2be978 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002bea40 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2b3b18 │ │ │ │ @@ -247465,38 +247463,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2beb3c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2beb28 │ │ │ │ ldr r2, [pc, #80] @ (2beb40 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2beb44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 2beb28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -247504,55 +247502,55 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #304] @ 0x130 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - mcr2 0, 4, r0, cr8, cr0, {2} │ │ │ │ + mrc2 0, 5, r0, cr8, cr0, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2bec30 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #204] @ (2bec34 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2bec38 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2bec0e │ │ │ │ cbz r6, 2bebe4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2bebb0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #168] @ (2bec3c ) │ │ │ │ ldr r1, [pc, #168] @ (2bec40 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2bebce │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2bebce │ │ │ │ ldr r3, [pc, #144] @ (2bec44 ) │ │ │ │ @@ -247562,15 +247560,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2bec4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -247578,72 +247576,72 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2beac8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bebce │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2bec50 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #92] @ (2bec54 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bebcc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2bec58 ) │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #68] @ (2bec5c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bebcc │ │ │ │ nop │ │ │ │ - mrc2 0, 0, r0, cr8, cr0, {2} │ │ │ │ - ldrh r4, [r4, #48] @ 0x30 │ │ │ │ + mcr2 0, 2, r0, cr8, cr0, {2} │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - bmi.n 2bec3c │ │ │ │ + bmi.n 2bec9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, sp, #88 @ 0x58 │ │ │ │ + add r2, sp, #280 @ 0x118 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #320] @ 0x140 │ │ │ │ - cmp r3, #242 @ 0xf2 │ │ │ │ + ldc2l 0, cr0, [r6, #320]! @ 0x140 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #108 @ 0x6c │ │ │ │ + cmp r3, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bec60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2beb48 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2beca2 │ │ │ │ @@ -247655,57 +247653,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2becf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bec8c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2becf8 ) │ │ │ │ ldr r5, [pc, #68] @ (2becfc ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bec8c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - stc2l 0, cr0, [r2], {80} @ 0x50 │ │ │ │ + ldc2l 0, cr0, [r2], #320 @ 0x140 │ │ │ │ │ │ │ │ 002bed00 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5428b0 │ │ │ │ + bl 5428e0 │ │ │ │ cbz r0, 2bed2a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247743,26 +247741,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002bed78 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54255c │ │ │ │ + b.w 54258c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 54134c │ │ │ │ + bl 54137c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bee16 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -247778,15 +247776,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2bee34 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247797,15 +247795,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2bee40 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247815,23 +247813,23 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc2 0, cr0, [r4], #-320 @ 0xfffffec0 │ │ │ │ - cmp r2, #70 @ 0x46 │ │ │ │ + stc2l 0, cr0, [r4], #-320 @ 0xfffffec0 │ │ │ │ + cmp r2, #118 @ 0x76 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfbfe0050 │ │ │ │ - cmp r2, #22 │ │ │ │ + stc2 0, cr0, [lr], #-320 @ 0xfffffec0 │ │ │ │ + cmp r2, #70 @ 0x46 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2bf050 ) │ │ │ │ @@ -247852,28 +247850,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbnz r0, 2beed8 │ │ │ │ ldr r2, [pc, #436] @ (2bf064 ) │ │ │ │ ldr r3, [pc, #420] @ (2bf054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -247900,117 +247898,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2beeac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2bef34 │ │ │ │ - bl 5982d0 │ │ │ │ + bl 598300 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 57a044 │ │ │ │ + bl 57a074 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2beeac │ │ │ │ - bl 57b2b4 │ │ │ │ + bl 57b2e4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2bef62 │ │ │ │ ldr r5, [pc, #328] @ (2bf068 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2bf06c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2beeac │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2bef58 │ │ │ │ - bl 595880 │ │ │ │ + bl 5958b0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2bef6e │ │ │ │ mov r1, sl │ │ │ │ - bl 595f14 │ │ │ │ + bl 595f44 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2beff2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 21c400 │ │ │ │ b.n 2beeac │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2beeac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 595e04 │ │ │ │ + bl 595e34 │ │ │ │ b.n 2beeac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 57a044 │ │ │ │ + bl 57a074 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2befbe │ │ │ │ - bl 57b2b4 │ │ │ │ + bl 57b2e4 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2bf024 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 595d04 │ │ │ │ + bl 595d34 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2befb6 │ │ │ │ cbz r6, 2befc0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 595f14 │ │ │ │ + bl 595f44 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2beff4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 598d44 │ │ │ │ + bl 598d74 │ │ │ │ b.n 2bef50 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2bf070 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2bf074 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2bf078 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befb6 │ │ │ │ b.n 2bef50 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 595b70 │ │ │ │ + bl 595ba0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2bf002 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2bf02a │ │ │ │ ldr r3, [pc, #120] @ (2bf07c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2bf080 ) │ │ │ │ @@ -248018,65 +248016,65 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2bf084 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befb6 │ │ │ │ b.n 2bef50 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ b.n 2bef84 │ │ │ │ ldr r3, [pc, #92] @ (2bf088 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2bf08c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2bf090 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2befb6 │ │ │ │ b.n 2bef50 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ pop {r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb860050 │ │ │ │ - bne.n 2bf06c │ │ │ │ + @ instruction: 0xfbb60050 │ │ │ │ + bne.n 2bf0cc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ movs r7, r7 │ │ │ │ cbnz r0, 2bf0e2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa140050 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + @ instruction: 0xfa440050 │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9e60050 │ │ │ │ - movs r7, #252 @ 0xfc │ │ │ │ + @ instruction: 0xfa160050 │ │ │ │ + cmp r0, #44 @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh.w r0, [lr, #80] @ 0x50 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + vld1.8 @ instruction: 0xf9ee0050 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248122,34 +248120,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2bf182 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2bf188 │ │ │ │ mov r0, r3 │ │ │ │ blx 21e758 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #80] @ (2bf1ac ) │ │ │ │ ldr r3, [pc, #72] @ (2bf1a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248166,30 +248164,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2bf1b0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bf140 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf140 │ │ │ │ - bl 57a23c │ │ │ │ + bl 57a26c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2bf140 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 2bf1c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2bf1be │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2bf23c ) │ │ │ │ @@ -248199,28 +248197,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bf232 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2bf22c │ │ │ │ blx 21e758 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #60] @ (2bf244 ) │ │ │ │ ldr r3, [pc, #56] @ (2bf240 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248245,17 +248243,17 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb890 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #170 @ 0xaa │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #164 @ 0xa4 │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2bf2cc ) │ │ │ │ @@ -248265,25 +248263,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bf2c2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 21e758 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #56] @ (2bf2d4 ) │ │ │ │ ldr r3, [pc, #48] @ (2bf2d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248305,25 +248303,25 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb830 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb7fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #20 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 5fd478 │ │ │ │ + b.w 5fd4a8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2bf420 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -248347,26 +248345,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbnz r0, 2bf38c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #204] @ (2bf430 ) │ │ │ │ ldr r3, [pc, #188] @ (2bf424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -248387,76 +248385,76 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2bed80 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bf35a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2bf3f6 │ │ │ │ - bl 604e9c │ │ │ │ + bl 604ecc │ │ │ │ cbz r0, 2bf3ca │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5fd0dc │ │ │ │ + bl 5fd10c │ │ │ │ cbz r0, 2bf400 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2bf362 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2bf434 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2bf438 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2bf43c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bf3ba │ │ │ │ blx 21c400 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2bf35a │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r1, [pc, #56] @ (2bf440 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 68fd94 │ │ │ │ + bl 68fdc4 │ │ │ │ b.n 2bf3ba │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb784 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb76c │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb732 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf6140050 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movw r0, #18512 @ 0x4850 │ │ │ │ + movs r4, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #216 @ 0xd8 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #152 @ 0x98 │ │ │ │ + movs r5, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -248468,23 +248466,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbz r0, 2bf4ee │ │ │ │ mov fp, r5 │ │ │ │ blx 21c354 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -248507,15 +248505,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2bf51c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 686138 │ │ │ │ + bl 686168 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2bf536 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2bf536 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -248543,15 +248541,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2bf4ca │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ b.n 2bf4ee │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2bf51e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ @@ -248572,15 +248570,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -248603,15 +248601,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r2, [pc, #48] @ (2bf600 ) │ │ │ │ ldr r3, [pc, #40] @ (2bf5f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -248625,15 +248623,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ push {r2, r4, r5, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #56 @ 0x38 │ │ │ │ + movs r4, #104 @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -248655,27 +248653,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 21dfcc │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbnz r0, 2bf6a6 │ │ │ │ ldr r2, [pc, #284] @ (2bf790 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2bf78c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -248743,15 +248741,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 21c400 │ │ │ │ b.n 2bf672 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -248774,28 +248772,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2bf79c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bf744 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ push {r1, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf2760050 │ │ │ │ + subw r0, r6, #80 @ 0x50 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2bf824 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ @@ -248804,23 +248802,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbz r0, 2bf7f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 3c0f00 │ │ │ │ cbz r0, 2bf7f0 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -248863,23 +248861,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ bl 3c0fac │ │ │ │ blx 21e758 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #52] @ (2bf8b4 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf8b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248915,15 +248913,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [pc, #160] @ (2bf988 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -248949,15 +248947,15 @@ │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2bf968 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r2, [pc, #80] @ (2bf990 ) │ │ │ │ ldr r3, [pc, #68] @ (2bf984 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -248982,24 +248980,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2bf9b6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #152 @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #14 │ │ │ │ + movs r1, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r0, 2bf9aa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orns r0, lr, #80 @ 0x50 │ │ │ │ - subs r0, r3, #2 │ │ │ │ + @ instruction: 0xf0ae0050 │ │ │ │ + subs r0, r1, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #196 @ 0xc4 │ │ │ │ + movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2bfa68 │ │ │ │ sub sp, #24 │ │ │ │ @@ -249010,26 +249008,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67c35c │ │ │ │ + bl 67c38c │ │ │ │ cbz r0, 2bf9f8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bfa20 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2bfa70 ) │ │ │ │ ldr r3, [pc, #112] @ (2bfa6c ) │ │ │ │ @@ -249044,59 +249042,59 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r3, [pc, #76] @ (2bfa74 ) │ │ │ │ ldr r2, [pc, #80] @ (2bfa78 ) │ │ │ │ ldr r1, [pc, #80] @ (2bfa7c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #64] @ (2bfa80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2bfa4a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2bf9f6 │ │ │ │ ldr r2, [pc, #56] @ (2bfa84 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2bfa88 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bf9f8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ sub sp, #384 @ 0x180 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - vmov.i32 q8, #96 @ 0x00000060 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + vshr.s32 q8, q0, #10 │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #42 @ 0x2a │ │ │ │ + movs r0, #90 @ 0x5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #32 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2bfb20 ) │ │ │ │ @@ -249106,23 +249104,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ vldr d7, [pc, #92] @ 2bfb18 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67bf30 │ │ │ │ + bl 67bf60 │ │ │ │ cbnz r0, 2bfaf8 │ │ │ │ ldr r2, [pc, #84] @ (2bfb28 ) │ │ │ │ ldr r3, [pc, #80] @ (2bfb24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -249136,15 +249134,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a71c0 │ │ │ │ + bl 6a71f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfad0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2bfad0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -249168,26 +249166,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ vldr d7, [pc, #356] @ 2bfcc0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbnz r0, 2bfba8 │ │ │ │ ldr r2, [pc, #336] @ (2bfcd0 ) │ │ │ │ ldr r3, [pc, #332] @ (2bfccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -249203,15 +249201,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 6863b4 │ │ │ │ + bl 6863e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bfc3a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2bfbe4 │ │ │ │ ldr r3, [pc, #272] @ (2bfcd4 ) │ │ │ │ @@ -249220,23 +249218,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2bfcdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ b.n 2bfb7c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6863b4 │ │ │ │ + bl 6863e4 │ │ │ │ cbnz r0, 2bfc58 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2bfbc2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -249269,48 +249267,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (2bfcf4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bfbdc │ │ │ │ ldr r3, [pc, #156] @ (2bfcf8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (2bfcfc ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (2bfd00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bfbdc │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 686008 │ │ │ │ + bl 686038 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfbdc │ │ │ │ ldr r3, [pc, #120] @ (2bfd04 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2bfd08 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (2bfd0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bfbdc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2bfd10 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2bfd14 ) │ │ │ │ ldr r0, [pc, #100] @ (2bfd18 ) │ │ │ │ add r3, pc │ │ │ │ @@ -249322,43 +249320,43 @@ │ │ │ │ ... │ │ │ │ add r7, sp, #328 @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #96 @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mcr 0, 1, r0, cr6, cr0, {2} │ │ │ │ - subs r0, r5, #7 │ │ │ │ + mrc 0, 2, r0, cr6, cr0, {2} │ │ │ │ + movs r0, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r7, #0 │ │ │ │ + adds r2, r5, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stcl 0, cr0, [r2, #320] @ 0x140 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + ldcl 0, cr0, [r2, #320]! @ 0x140 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r6, #4 │ │ │ │ + subs r4, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc 0, cr0, [lr, #320]! @ 0x140 │ │ │ │ - subs r0, r5, #1 │ │ │ │ + ldcl 0, cr0, [lr, #320] @ 0x140 │ │ │ │ + subs r0, r3, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r6, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc 0, cr0, [ip, #320] @ 0x140 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + ldc 0, cr0, [ip, #320]! @ 0x140 │ │ │ │ + subs r6, r2, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r6, #1 │ │ │ │ + subs r6, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-320] @ 0xfffffec0 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + stc 0, cr0, [ip, #320] @ 0x140 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r4, #3 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc 0, cr0, [lr, #-320]! @ 0xfffffec0 │ │ │ │ - subs r0, r4, #1 │ │ │ │ + stcl 0, cr0, [lr, #-320]! @ 0xfffffec0 │ │ │ │ + subs r0, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (2bfe9c ) │ │ │ │ @@ -249371,24 +249369,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 67b450 │ │ │ │ + bl 67b480 │ │ │ │ cbz r0, 2bfda0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2bfe36 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2bfdd6 │ │ │ │ @@ -249401,18 +249399,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67b590 │ │ │ │ + bl 67b5c0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #256] @ (2bfeb0 ) │ │ │ │ ldr r3, [pc, #240] @ (2bfea0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -249430,15 +249428,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfd98 │ │ │ │ ldr r1, [pc, #204] @ (2bfeb4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -249472,15 +249470,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2bfd98 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67bdac │ │ │ │ + bl 67bddc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfd98 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -249496,55 +249494,55 @@ │ │ │ │ ldr r2, [pc, #96] @ (2bfec8 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2bfd98 │ │ │ │ ldr r5, [pc, #76] @ (2bfecc ) │ │ │ │ add r5, pc │ │ │ │ b.n 2bfd7c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ b.n 2bfd98 │ │ │ │ ldr r5, [pc, #60] @ (2bfed0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2bfe58 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip], #-320 @ 0xfffffec0 │ │ │ │ - subs r6, r1, #2 │ │ │ │ + ldc 0, cr0, [ip], {80} @ 0x50 │ │ │ │ + subs r6, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r4, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r4, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xeb8c0050 │ │ │ │ - adds r2, r4, r6 │ │ │ │ + subs.w r0, ip, r0, lsr #1 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [r0, #92] @ 0x5c │ │ │ │ + ldr r2, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2bfffc ) │ │ │ │ @@ -249555,23 +249553,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbnz r0, 2bff44 │ │ │ │ ldr r2, [pc, #232] @ (2c0004 ) │ │ │ │ ldr r3, [pc, #224] @ (2c0000 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -249600,15 +249598,15 @@ │ │ │ │ beq.n 2bff76 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 21c400 │ │ │ │ b.n 2bff1a │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -249685,26 +249683,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 67c35c │ │ │ │ + bl 67c38c │ │ │ │ cbz r0, 2c0068 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2c00b2 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -249765,15 +249763,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2c0162 │ │ │ │ @@ -249785,15 +249783,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67c35c │ │ │ │ + bl 67c38c │ │ │ │ ldr r2, [pc, #76] @ (2c0170 ) │ │ │ │ ldr r3, [pc, #68] @ (2c016c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249839,26 +249837,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 67c35c │ │ │ │ + bl 67c38c │ │ │ │ cbz r0, 2c01d6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2c0226 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -249923,15 +249921,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c02f4 │ │ │ │ @@ -249956,15 +249954,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 67c35c │ │ │ │ + bl 67c38c │ │ │ │ ldr r2, [pc, #76] @ (2c0300 ) │ │ │ │ ldr r3, [pc, #72] @ (2c02fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250011,34 +250009,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbz r0, 2c036e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2c03c0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cbz r0, 2c0398 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 694878 │ │ │ │ + bl 6948a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c03a0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #84] @ (2c03c4 ) │ │ │ │ ldr r3, [pc, #72] @ (2c03bc ) │ │ │ │ add r2, pc │ │ │ │ @@ -250053,31 +250051,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 694668 │ │ │ │ + bl 694698 │ │ │ │ b.n 2c0368 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ b.n 2c0368 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, pc, #480 @ (adr r7, 2c059c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r7, pc, #152 @ (adr r7, 2c0460 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -250089,29 +250087,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 21dfcc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 694760 │ │ │ │ + bl 694790 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r2, [pc, #52] @ (2c044c ) │ │ │ │ ldr r3, [pc, #44] @ (2c0448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250131,26 +250129,26 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #504 @ (adr r6, 2c0648 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #4] @ (2c0458 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 548148 │ │ │ │ - @ instruction: 0xb6ba │ │ │ │ + b.w 548178 │ │ │ │ + @ instruction: 0xb6ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 663a98 │ │ │ │ + bl 663ac8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250169,25 +250167,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 665338 │ │ │ │ + bl 665368 │ │ │ │ cbz r0, 2c04e6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 663a98 │ │ │ │ + bl 663ac8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c0518 ) │ │ │ │ ldr r3, [pc, #40] @ (2c0514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250216,31 +250214,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 665338 │ │ │ │ + b.w 665368 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 663ad4 │ │ │ │ + bl 663b04 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250259,25 +250257,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6653c8 │ │ │ │ + bl 6653f8 │ │ │ │ cbz r0, 2c05d6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 663ad4 │ │ │ │ + bl 663b04 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c0608 ) │ │ │ │ ldr r3, [pc, #40] @ (2c0604 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250306,30 +250304,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6653c8 │ │ │ │ + b.w 6653f8 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2c068a │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -250351,17 +250349,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (2c06a0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21dca0 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r2, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2c0710 │ │ │ │ sub sp, #16 │ │ │ │ @@ -250371,44 +250369,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c06fa │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 56fb28 │ │ │ │ + bl 56fb58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 599324 │ │ │ │ + b.w 599354 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2c0d78 │ │ │ │ + b.n 2c0dd8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2c07fc ) │ │ │ │ @@ -250419,15 +250417,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21dfcc │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -250464,15 +250462,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r2, [pc, #88] @ (2c0814 ) │ │ │ │ ldr r3, [pc, #64] @ (2c0800 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -250496,29 +250494,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r3, pc, #392 @ (adr r3, 2c0988 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c0ce4 │ │ │ │ + b.n 2c0d44 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r2, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r2, pc, #872 @ (adr r2, 2c0b80 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2c0c1c │ │ │ │ + b.n 2c0c7c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0824 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -250567,15 +250565,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c08e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -250586,28 +250584,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2c08f4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2c08b0 │ │ │ │ nop │ │ │ │ - b.n 2c0b88 │ │ │ │ + b.n 2c0be8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r3, #16 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2c0b34 │ │ │ │ + b.n 2c0b94 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r5, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c08f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -250649,15 +250647,15 @@ │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c09a4 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 547cbc │ │ │ │ + bl 547cec │ │ │ │ ldr r2, [pc, #60] @ (2c09a8 ) │ │ │ │ ldr r3, [pc, #48] @ (2c099c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250674,15 +250672,15 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #520 @ (adr r1, 2c0ba0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r1, pc, #472 @ (adr r1, 2c0b74 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #2 │ │ │ │ + asrs r4, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2c0d98 ) │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #176 @ (adr r1, 2c0a5c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002c09ac : │ │ │ │ @@ -250693,43 +250691,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2c09e2 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c09f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 547cbc │ │ │ │ + b.w 547cec │ │ │ │ ldr r2, [pc, #44] @ (2c0a10 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 547cbc │ │ │ │ + b.w 547cec │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c09d4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 57a23c │ │ │ │ + bl 57a26c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c09d4 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0a14 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250737,46 +250735,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2c0a50 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2c0a56 │ │ │ │ ldr r3, [pc, #56] @ (2c0a78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 547cbc │ │ │ │ + b.w 547cec │ │ │ │ ldr r2, [pc, #40] @ (2c0a7c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0a3e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c0a3e │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 57a23c │ │ │ │ + bl 57a26c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c0a3e │ │ │ │ nop │ │ │ │ add r0, pc, #448 @ (adr r0, 2c0c38 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2c0e6c ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #2 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0a80 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250787,15 +250785,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2c0ab4 │ │ │ │ ldr r3, [pc, #48] @ (2c0ad0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 547cbc │ │ │ │ + b.w 547cec │ │ │ │ ldr r2, [pc, #36] @ (2c0ad4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0a9c │ │ │ │ ldr r3, [pc, #32] @ (2c0ad8 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (2c0adc ) │ │ │ │ ldr r0, [pc, #32] @ (2c0ae0 ) │ │ │ │ @@ -250804,21 +250802,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r0, pc, #16 @ (adr r0, 2c0ae0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2c0ec4 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r1, #21 │ │ │ │ + lsrs r4, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0ae4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250829,24 +250827,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2c0b18 │ │ │ │ ldr r3, [pc, #28] @ (2c0b20 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 547cbc │ │ │ │ + b.w 547cec │ │ │ │ ldr r2, [pc, #16] @ (2c0b24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c0b00 │ │ │ │ bl 21eee4 │ │ │ │ ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2c0f14 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c0b28 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250865,15 +250863,15 @@ │ │ │ │ cbz r2, 2c0bb2 │ │ │ │ ldr r3, [pc, #108] @ (2c0bc0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2c0bc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 547cbc │ │ │ │ + bl 547cec │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2c0b80 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -250883,48 +250881,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2c0bc8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 547450 │ │ │ │ + bl 547480 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c0b68 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21eee4 │ │ │ │ nop │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r1, [pc, #1008] @ (2c0fb4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r3, #24 │ │ │ │ + lsrs r0, r1, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0bd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -250932,58 +250930,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c0c28 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2c0c2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #40] @ (2c0c30 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0c34 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r1, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2c0cac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr.w ip, [pc, #88] @ 2c0cb0 │ │ │ │ ldr r2, [pc, #88] @ (2c0cb4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cbz r0, 2c0c78 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2c0c8c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251003,19 +251001,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r0, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r1, #26 │ │ │ │ + asrs r4, r7, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251025,28 +251023,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2c0d04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - udf #74 @ 0x4a │ │ │ │ + udf #122 @ 0x7a │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2c0d64 │ │ │ │ sub sp, #8 │ │ │ │ @@ -251055,15 +251053,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c0d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2c0d46 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -251074,146 +251072,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ble.n 2c0d64 │ │ │ │ + udf #46 @ 0x2e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r1, #23 │ │ │ │ + asrs r0, r7, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0d70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c0dec ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2c0df0 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2c0df4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2c0df8 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c0dc0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543134 │ │ │ │ + b.w 543164 │ │ │ │ ldr r1, [pc, #56] @ (2c0dfc ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r2, [pc, #48] @ (2c0e00 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543134 │ │ │ │ + b.w 543164 │ │ │ │ nop │ │ │ │ - asrs r2, r3, #21 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ble.n 2c0d04 │ │ │ │ + ble.n 2c0d64 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, r4, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0e04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2c0e84 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2c0e88 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2c0e8c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2c0e90 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c0e5a │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543134 │ │ │ │ + b.w 543164 │ │ │ │ ldr r1, [pc, #56] @ (2c0e94 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r2, [pc, #44] @ (2c0e98 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543134 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + b.w 543164 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bgt.n 2c0e74 │ │ │ │ + ble.n 2c0ed4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r1, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0e9c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -251230,24 +251228,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c0f7a │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2c0fb0 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #224] @ (2c0fb4 ) │ │ │ │ ldr r1, [pc, #224] @ (2c0fb8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2c0fbc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -251259,28 +251257,28 @@ │ │ │ │ cbz r4, 2c0f32 │ │ │ │ ldr r3, [pc, #188] @ (2c0fc0 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c0f5a │ │ │ │ mov r1, r4 │ │ │ │ - bl 54317c │ │ │ │ + bl 5431ac │ │ │ │ ldr r2, [pc, #176] @ (2c0fc4 ) │ │ │ │ ldr r3, [pc, #148] @ (2c0fac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2c0f9e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 546bdc │ │ │ │ + b.w 546c0c │ │ │ │ ldr r2, [pc, #148] @ (2c0fc8 ) │ │ │ │ ldr r3, [pc, #116] @ (2c0fac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251295,69 +251293,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2c0fcc ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r2, [pc, #100] @ (2c0fd0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2c0f0c │ │ │ │ ldr r4, [pc, #88] @ (2c0fd4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #80] @ (2c0fd8 ) │ │ │ │ ldr r2, [pc, #84] @ (2c0fdc ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2c0eca │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r3, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2c1048 │ │ │ │ + bgt.n 2c10a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r3, #44] @ 0x2c │ │ │ │ + ldr r0, [r1, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [r5, #44] @ 0x2c │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ subs r4, r1, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + asrs r2, r2, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2c0f08 │ │ │ │ + blt.n 2c0f68 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0fe0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251366,41 +251364,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c1006 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543134 │ │ │ │ + b.w 543164 │ │ │ │ ldr r1, [pc, #48] @ (2c1038 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #40] @ (2c103c ) │ │ │ │ ldr r2, [pc, #40] @ (2c1040 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543134 │ │ │ │ + b.w 543164 │ │ │ │ subs r4, r3, r0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 2c1054 │ │ │ │ + blt.n 2c10b4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r7, #11 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1044 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251409,41 +251407,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c106a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54317c │ │ │ │ + b.w 5431ac │ │ │ │ ldr r1, [pc, #48] @ (2c109c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #40] @ (2c10a0 ) │ │ │ │ ldr r2, [pc, #40] @ (2c10a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54317c │ │ │ │ + b.w 5431ac │ │ │ │ adds r0, r7, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r4, r2, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2c0ff0 │ │ │ │ + bge.n 2c1050 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c10a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251452,41 +251450,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c10ce │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543838 │ │ │ │ + b.w 543868 │ │ │ │ ldr r1, [pc, #48] @ (2c1100 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5471e0 │ │ │ │ + bl 547210 │ │ │ │ ldr r3, [pc, #40] @ (2c1104 ) │ │ │ │ ldr r2, [pc, #40] @ (2c1108 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543838 │ │ │ │ + b.w 543868 │ │ │ │ adds r4, r2, r5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r4, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2c118c │ │ │ │ + bge.n 2c11ec │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251497,15 +251495,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c1168 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c116c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #48] @ (2c1170 ) │ │ │ │ ldr r3, [pc, #52] @ (2c1174 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -251515,22 +251513,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bge.n 2c11f4 │ │ │ │ + bge.n 2c1254 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #248 @ 0xf8 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c11c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251538,15 +251536,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2c11d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (2c11d4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c11d8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -251554,28 +251552,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bls.n 2c118c │ │ │ │ + bge.n 2c11ec │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r5, #0] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c11e8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251588,22 +251586,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2c123a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c1254 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -251646,35 +251644,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2c12c8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 21c150 │ │ │ │ - bls.n 2c1398 │ │ │ │ + bls.n 2c11f8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - itee cs │ │ │ │ - lslcs r0, r0, #1 │ │ │ │ - sevcc │ │ │ │ - lslcc r0, r0, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + ittt pl │ │ │ │ + lslpl r0, r0, #1 │ │ │ │ + noppl {7} │ │ │ │ + lslpl r0, r0, #1 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r7, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r4, #2 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c1310 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2c1300 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -251682,16 +251680,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2c1314 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 546960 │ │ │ │ - bkpt 0x006c │ │ │ │ + b.w 546990 │ │ │ │ + bkpt 0x009c │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251699,31 +251697,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c1360 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2c1364 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bhi.n 2c13e4 │ │ │ │ + bhi.n 2c1444 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2c13ec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -251734,15 +251732,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c13f4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c13d6 │ │ │ │ ldr.w sl, [pc, #88] @ 2c13f8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2c13fc │ │ │ │ mov r4, r0 │ │ │ │ @@ -251756,35 +251754,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2c13ae │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bvc.n 2c13cc │ │ │ │ + bhi.n 2c142c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r5, #20 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251796,29 +251794,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2c14a8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5429c0 │ │ │ │ + bl 5429f0 │ │ │ │ ldr r1, [pc, #124] @ (2c14ac ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2c1480 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2c14b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5429c0 │ │ │ │ + bl 5429f0 │ │ │ │ ldr r1, [pc, #108] @ (2c14b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2c148e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2c14b8 ) │ │ │ │ ldr r3, [pc, #72] @ (2c14a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251835,34 +251833,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2c14bc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ b.n 2c143e │ │ │ │ ldr r1, [pc, #48] @ (2c14c0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546960 │ │ │ │ + bl 546990 │ │ │ │ b.n 2c1458 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r6, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #29 │ │ │ │ + lsrs r2, r2, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r3, r4, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, pc} │ │ │ │ + pop {r1, r4, r5, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002c14c4 : │ │ │ │ @@ -251877,32 +251875,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2c1514 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 547450 │ │ │ │ + bl 547480 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c400 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2c1524 │ │ │ │ + beq.n 2c1584 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c1518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251913,36 +251911,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c1570 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #44] @ (2c1574 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2b3ecc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 2c15f0 │ │ │ │ + bvs.n 2c1650 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #400 @ 0x190 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1578 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251953,61 +251951,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c15c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #28] @ (2c15c4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b3ecc │ │ │ │ nop │ │ │ │ - bpl.n 2c1580 │ │ │ │ + bvs.n 2c15e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c15c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2c1648 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #100] @ (2c164c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2c1650 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #84] @ (2c1654 ) │ │ │ │ ldr r1, [pc, #84] @ (2c1658 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #68] @ (2c165c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2b3e54 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2c1630 │ │ │ │ @@ -252021,25 +252019,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2c1564 │ │ │ │ + bpl.n 2c15c4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cbnz r4, 2c16a0 │ │ │ │ + cbnz r4, 2c16ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 2c16a8 │ │ │ │ + cbnz r6, 2c16b4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r0, #22 │ │ │ │ + lsrs r2, r6, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1660 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -252107,19 +252105,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c170c ) │ │ │ │ ldr r0, [pc, #20] @ (2c1710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bmi.n 2c17fc │ │ │ │ + bmi.n 2c165c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r7, #18 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1714 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252250,19 +252248,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c186c ) │ │ │ │ ldr r0, [pc, #20] @ (2c1870 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bcc.n 2c189c │ │ │ │ + bcc.n 2c18fc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1874 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252273,29 +252271,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c18bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #28] @ (2c18c0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b3ce0 │ │ │ │ - bcs.n 2c1884 │ │ │ │ + bcc.n 2c18e4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #888 @ (adr r6, 2c1c38 ) │ │ │ │ + add r7, pc, #56 @ (adr r7, 2c18f8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r6, #11 │ │ │ │ + lsrs r4, r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c18c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252309,35 +252307,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #28] @ (2c1920 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3fa0 │ │ │ │ - bcs.n 2c1844 │ │ │ │ + bcs.n 2c18a4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r6, #8] │ │ │ │ + str r4, [r4, #12] │ │ │ │ movs r7, r7 │ │ │ │ - add r6, pc, #576 @ (adr r6, 2c1b60 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 2c1c20 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1924 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252363,19 +252361,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - bcs.n 2c199c │ │ │ │ + bcs.n 2c19fc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1984 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c199a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -252393,19 +252391,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c19c0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c19c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bne.n 2c1948 │ │ │ │ + bne.n 2c19a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r0, #9 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c19c8 : │ │ │ │ cbz r2, 2c1a0c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252441,19 +252439,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c1a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 2c1ad8 │ │ │ │ + bne.n 2c1938 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r4, r0, #6 │ │ │ │ + lsrs r4, r6, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1a3c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252471,43 +252469,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r2, [pc, #288] @ (2c1ba0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2c1ba4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2c1ba8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2c1bac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2c1bb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c1b50 │ │ │ │ ldr r3, [pc, #260] @ (2c1bb4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2c1b10 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -252570,15 +252568,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2c1bc0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r3, [pc, #84] @ (2c1bc4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2c1aac │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c1bc8 ) │ │ │ │ @@ -252588,45 +252586,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bne.n 2c1bc4 │ │ │ │ + bne.n 2c1c24 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb6e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb6c4 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r2, r7, #29 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ movs r7, r7 │ │ │ │ - add r4, pc, #856 @ (adr r4, 2c1f0c ) │ │ │ │ + add r5, pc, #24 @ (adr r5, 2c1bcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + beq.n 2c1c0c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r4, #32 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1bd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252639,60 +252637,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c1c5c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c1c60 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c1c1e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54246c │ │ │ │ + b.w 54249c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r2, [pc, #60] @ (2c1c64 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c1c68 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r3, [pc, #48] @ (2c1c6c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54246c │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + b.w 54249c │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r2, [r3, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #496 @ (adr r3, 2c1e4c ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 2c1f0c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r2, r1, #24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r0, #32 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #28 │ │ │ │ + lsls r0, r7, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1c70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -252707,60 +252705,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c1cf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c1cfc ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c1cba │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54252c │ │ │ │ + b.w 54255c │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r2, [pc, #60] @ (2c1d00 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c1d04 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r3, [pc, #48] @ (2c1d08 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54252c │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + b.w 54255c │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r7, r3] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #896 @ (adr r2, 2c2078 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2c1d38 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r6, r5, #21 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r5, #29 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1d0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -252788,15 +252786,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c1d80 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r2, [pc, #44] @ (2c1d84 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -252806,17 +252804,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsrs r4, r6, #19 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r3, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r3, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1d88 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -252854,19 +252852,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c1df0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c1df4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r2, r3, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r2, #26 │ │ │ │ + lsls r6, r0, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c1df8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252916,15 +252914,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c1e80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -252942,23 +252940,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2c1f44 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2c1f48 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #108] @ 2c1f30 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ cbz r0, 2c1ee6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2c1f10 │ │ │ │ ldr r2, [pc, #100] @ (2c1f4c ) │ │ │ │ @@ -252983,33 +252981,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1f50 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2c1f54 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2c1ee6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ ldrh r6, [r6, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r5!, {r2, r6, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r6, [r5, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r6, #22 │ │ │ │ + lsls r4, r4, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2c1fdc │ │ │ │ sub sp, #28 │ │ │ │ @@ -253018,15 +253016,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c1fe4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #96] @ (2c1fe8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2c1fec ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -253035,53 +253033,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2c1ff0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2c1ff4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ ldr r1, [pc, #72] @ (2c1ff8 ) │ │ │ │ ldr r3, [pc, #76] @ (2c1ffc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2c2000 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 547364 │ │ │ │ + bl 547394 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ + add r0, pc, #160 @ (adr r0, 2c2088 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r3, #21 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2c2054 │ │ │ │ @@ -253089,15 +253087,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2c205c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2c2060 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #52] @ (2c2064 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2c203e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -253106,19 +253104,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r4, r4, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r0, [r5, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253139,25 +253137,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ ldr r2, [pc, #60] @ (2c2104 ) │ │ │ │ ldr r3, [pc, #44] @ (2c20f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253168,23 +253166,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r4} │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r1, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r4, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r6, [r1, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253203,25 +253201,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ ldr r2, [pc, #60] @ (2c21a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2198 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253232,23 +253230,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r5, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #14 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #13 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r6, [r5, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -253267,23 +253265,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #68] @ 2c2238 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 67b7f4 │ │ │ │ + bl 67b824 │ │ │ │ cbz r0, 2c220c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2c2254 ) │ │ │ │ ldr r3, [pc, #56] @ (2c2248 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253298,23 +253296,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldmia r2, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrh r6, [r1, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002c2258 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -253332,15 +253330,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002c2268 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c2274 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strh r2, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253349,15 +253347,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2c22ec ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2c22c6 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -253374,19 +253372,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r2!, {r1, r3, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r5, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2c2378 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -253395,39 +253393,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2c2380 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (2c2384 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2c2388 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #88] @ (2c238c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #80] @ (2c2390 ) │ │ │ │ ldr r1, [pc, #84] @ (2c2394 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #68] @ (2c2398 ) │ │ │ │ ldr r2, [pc, #72] @ (2c239c ) │ │ │ │ ldr r3, [pc, #72] @ (2c23a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -253437,23 +253435,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #392] @ 0x188 │ │ │ │ + ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r2, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r4, [r1, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -253471,31 +253469,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c23ec ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2c23f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r5, #5 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -253503,93 +253501,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2c2440 ) │ │ │ │ ldr r1, [pc, #52] @ (2c2444 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r3, #4 │ │ │ │ + lsls r0, r1, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2c2484 │ │ │ │ ldr r2, [pc, #40] @ (2c2488 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2c248c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c258c │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r3, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2c24e0 │ │ │ │ ldr r2, [pc, #60] @ (2c24e4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2c24e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r4, #1 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r7, #1 │ │ │ │ + lsls r6, r5, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253634,15 +253632,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -253723,15 +253721,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -254283,18 +254281,19 @@ │ │ │ │ b.n 2c2816 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2c287a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c283e │ │ │ │ b.n 2c29b2 │ │ │ │ - vmla.i16 q8, q2, d0[0] │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + movs r4, r0 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb.w r0, [r0, r0] │ │ │ │ + vst4.16 {d16-d19}, [r0], r0 │ │ │ │ │ │ │ │ 002c2cd8 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2c2ce2 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.n 2c2cea │ │ │ │ @@ -254336,15 +254335,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 2c2da4 │ │ │ │ + bvs.n 2c2e04 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb r0, [r4, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002c2d4c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -254360,28 +254359,28 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2c2d94 ) │ │ │ │ ldr r1, [pc, #44] @ (2c2d98 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr.w r0, [ip, r0] │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ + strb.w r0, [ip, #64] @ 0x40 │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh.w r0, [r8, r0] │ │ │ │ + str??.w r0, [r8, r0] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262462,27 +262461,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2c84a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r6, #42 @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #368 @ (adr r1, 2c861c ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 2c86dc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -262640,15 +262639,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c8684 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ subs r2, r7, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -262657,25 +262656,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2c8728 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #124] @ (2c872c ) │ │ │ │ ldr r1, [pc, #124] @ (2c8730 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #108] @ (2c8734 ) │ │ │ │ ldr r3, [pc, #112] @ (2c8738 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -262693,42 +262692,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + ldr r4, [r2, #12] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2f2003e │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + @ instruction: 0xf322003e │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r3, r4, r6} │ │ │ │ + push {r1, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r2, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r6, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -262841,15 +262840,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c8780 │ │ │ │ ldr r0, [pc, #764] @ (2c8b6c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c8780 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -263024,15 +263023,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2c8b68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2c8770 │ │ │ │ ldr r0, [pc, #304] @ (2c8b70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2c8770 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -263075,15 +263074,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2c8b68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2c8770 │ │ │ │ ldr r0, [pc, #172] @ (2c8b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2c8770 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2c8aee │ │ │ │ bhi.n 2c8a24 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2c8aee │ │ │ │ bhi.n 2c8b54 │ │ │ │ @@ -263123,15 +263122,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2c8b68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2c8770 │ │ │ │ ldr r0, [pc, #56] @ (2c8b78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2c8770 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2c8776 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -263142,21 +263141,21 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #168] @ 0xa8 │ │ │ │ + ldr r6, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2c8d0e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -263747,35 +263746,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (2c920c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c90c2 │ │ │ │ ldr r0, [pc, #44] @ (2c9218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2c90c2 │ │ │ │ ldr r0, [pc, #36] @ (2c921c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2c90b2 │ │ │ │ nop │ │ │ │ subs r6, r7, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -263895,24 +263894,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c93a4 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2c9360 │ │ │ │ ldr r0, [pc, #24] @ (2c93a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2c9360 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2c9048 │ │ │ │ b.n 2c9362 │ │ │ │ asrs r0, r7, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2c93fe │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -264367,25 +264366,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c98d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r2, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r5, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r2, [r2, r2] │ │ │ │ + ldrsb r2, [r0, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -270343,15 +270342,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2cdb14 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2cdabe │ │ │ │ ldr r0, [pc, #96] @ (2cdb18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -270363,15 +270362,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2cdb14 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2cdabe │ │ │ │ ldr r0, [pc, #48] @ (2cdb1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2cdabe │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -270381,17 +270380,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ beq.n 2cdb88 │ │ │ │ lsls r7, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #800] @ (2cde3c ) │ │ │ │ + ldr r4, [pc, #992] @ (2cdefc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [pc, #592] @ (2cdd70 ) │ │ │ │ + ldr r4, [pc, #784] @ (2cde30 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2cdc30 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -294403,15 +294402,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 2de9d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2ddee0 │ │ │ │ ldr.w r0, [pc, #2412] @ 2de9d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ddee0 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2ddf02 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 2de9d8 │ │ │ │ @@ -294473,15 +294472,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 2de402 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -294493,15 +294492,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 2de9d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2ddee0 │ │ │ │ ldr.w r0, [pc, #2152] @ 2de9e4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ddee0 │ │ │ │ movs r3, #3 │ │ │ │ b.n 2ddfe4 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 2de382 │ │ │ │ ldr.w r3, [pc, #2132] @ 2de9e8 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -294565,47 +294564,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2de2d6 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -294664,15 +294663,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 2de9d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ddee0 │ │ │ │ ldr.w r0, [pc, #1668] @ 2de9fc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ddee0 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 2de6dc │ │ │ │ ldr.w r1, [pc, #1652] @ 2dea00 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -294887,15 +294886,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (2dea20 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 2ddfce │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 2de870 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -294943,15 +294942,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (2de9d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2ddee0 │ │ │ │ ldr r0, [pc, #836] @ (2dea30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 2ddee0 │ │ │ │ ldr r0, [pc, #828] @ (2dea34 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -295080,15 +295079,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2de526 │ │ │ │ b.w 2de07c │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 2de2ea │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -295114,15 +295113,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 2de302 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 260644 │ │ │ │ @@ -295191,33 +295190,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #968] @ (2ded94 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #616] @ (2dec40 ) │ │ │ │ + ldr r0, [pc, #808] @ (2ded00 ) │ │ │ │ movs r7, r7 │ │ │ │ ldmia r2, {r1, r2, r3} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #128] @ (2dea60 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov lr, r6 │ │ │ │ + mov lr, ip │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #504] @ (2debe4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r4!, {r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ bpl.n 2de906 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ @ instruction: 0xfffec74a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add lr, ip │ │ │ │ + cmp r6, r2 │ │ │ │ movs r7, r7 │ │ │ │ mov sl, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r2!, {r1, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmia r6!, {r2, r3, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -295227,33 +295226,33 @@ │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r0!, {r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ muls r6, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ itet mi │ │ │ │ lslmi r6, r2, #1 │ │ │ │ itee cc @ unpredictable │ │ │ │ lslcc r6, r2, #1 │ │ │ │ - sbccs r2, r5 │ │ │ │ + rorcs r2, r3 │ │ │ │ movcs r7, r7 │ │ │ │ ittt eq │ │ │ │ lsleq r6, r2, #1 │ │ │ │ bkpt 0x0052 │ │ │ │ lsleq r6, r2, #1 │ │ │ │ - lsls r4, r3, #22 │ │ │ │ + lsls r4, r1, #23 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (2dec38 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -295324,15 +295323,15 @@ │ │ │ │ bpl.n 2deb1c │ │ │ │ ldr r0, [pc, #324] @ (2dec44 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r1, [pc, #312] @ (2dec48 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -295383,15 +295382,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2dea74 │ │ │ │ ldr r0, [pc, #180] @ (2dec50 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2dea74 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 2debf0 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -295440,21 +295439,21 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r6, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (2dedd0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -295518,29 +295517,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2dec76 │ │ │ │ ldr r0, [pc, #248] @ (2dede0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dec76 │ │ │ │ ldr r2, [pc, #232] @ (2deddc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2decc0 │ │ │ │ ldr r0, [pc, #228] @ (2dede4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2dea48 │ │ │ │ mov r2, r5 │ │ │ │ @@ -295637,17 +295636,17 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #0 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -295781,15 +295780,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2def52 │ │ │ │ ldr r0, [pc, #180] @ (2df028 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -295840,15 +295839,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 2df090 │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 2df614 │ │ │ │ @@ -296270,15 +296269,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2df056 │ │ │ │ ldr r0, [pc, #520] @ (2df620 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -296386,15 +296385,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2df07a │ │ │ │ ldr r0, [pc, #188] @ (2df630 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2df07a │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 2df262 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -296445,23 +296444,23 @@ │ │ │ │ b.n 2df056 │ │ │ │ rev16 r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #26 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #688] @ (2df8dc ) │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 2df64c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -296710,27 +296709,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #166 @ 0xa6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r6, sp, #920 @ 0x398 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ add r6, sp, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #212 @ 0xd4 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2dfc72 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -296748,26 +296747,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #340] @ (2dfaf4 ) │ │ │ │ ldr r1, [pc, #344] @ (2dfaf8 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -296810,15 +296809,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (2dfb00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 26074c │ │ │ │ vldr d7, [pc, #152] @ 2dfae0 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -296858,44 +296857,44 @@ │ │ │ │ ldr r4, [pc, #84] @ (2dfb08 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #182 @ 0xb6 │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - rsb r0, r4, #13500416 @ 0xce0000 │ │ │ │ - lsls r0, r7, #31 │ │ │ │ + @ instruction: 0xf5f4004e │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r4, r5 │ │ │ │ + sbcs r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r3, #30] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2dfb38 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -296963,20 +296962,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2dfbe4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cbz r4, 2dfc3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -296985,35 +296984,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2dfc84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (2dfc88 ) │ │ │ │ ldr r1, [pc, #120] @ (2dfc8c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (2dfc90 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (2dfc94 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (2dfc98 ) │ │ │ │ ldr r5, [pc, #76] @ (2dfc9c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -297030,45 +297029,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3da004e │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + and.w r0, sl, #13500416 @ 0xce0000 │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r2, r3, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [sp, #392] @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ uxtb r6, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r6, sp, #256 @ 0x100 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (2dfcb4 ) │ │ │ │ ldr r2, [pc, #16] @ (2dfcb8 ) │ │ │ │ ldr r1, [pc, #16] @ (2dfcbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 549958 │ │ │ │ + b.w 549988 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2dfcd8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297183,51 +297182,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2dfe50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #80] @ (2dfe54 ) │ │ │ │ ldr r1, [pc, #80] @ (2dfe58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (2dfe5c ) │ │ │ │ ldr r3, [pc, #68] @ (2dfe60 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (2dfe64 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #44] @ (2dfe68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ - @ instruction: 0xf1e8004e │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + b.w 542918 │ │ │ │ + @ instruction: 0xf218004e │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #600 @ 0x258 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -297243,72 +297242,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2dfef4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (2dfef8 ) │ │ │ │ ldr r1, [pc, #100] @ (2dfefc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #84] @ (2dff00 ) │ │ │ │ ldr r1, [pc, #88] @ (2dff04 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (2dff08 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (2dff0c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (2dff10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (2dff14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5499d8 │ │ │ │ + b.w 549a08 │ │ │ │ nop │ │ │ │ - adcs.w r0, r8, #78 @ 0x4e │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + @ instruction: 0xf188004e │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #34 @ 0x22 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2dff70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -297318,40 +297317,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #52] @ (2dff7c ) │ │ │ │ ldr r1, [pc, #56] @ (2dff80 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf0ac004e │ │ │ │ - str r6, [sp, #360] @ 0x168 │ │ │ │ + @ instruction: 0xf0dc004e │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #10 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #226 @ 0xe2 │ │ │ │ + cmp r6, #18 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2dffdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297359,41 +297358,41 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (2dffe4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #56] @ (2dffe8 ) │ │ │ │ ldr r1, [pc, #56] @ (2dffec ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, r0, #78 @ 0x4e │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + orns r0, r0, #78 @ 0x4e │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (2e003c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297401,36 +297400,36 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (2e0044 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #44] @ (2e0048 ) │ │ │ │ ldr r1, [pc, #44] @ (2e004c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e5da4 │ │ │ │ nop │ │ │ │ - vmla.i16 d16, d4, d6[1] │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + and.w r0, r4, #78 @ 0x4e │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r3, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #12 │ │ │ │ + cmp r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r5, #32 │ │ │ │ + cmp r5, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 2e00f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -297438,15 +297437,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (2e00fc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 260900 │ │ │ │ @@ -297481,18 +297480,18 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e1444 │ │ │ │ nop │ │ │ │ - vhadd.s q8, q1, q7 │ │ │ │ - cmp r4, #188 @ 0xbc │ │ │ │ + vmla.i32 d0, d2, d14[0] │ │ │ │ + cmp r4, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #210 @ 0xd2 │ │ │ │ + cmp r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002e0100 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -297600,19 +297599,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #32 │ │ │ │ + cmp r4, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ + cmp r3, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (2e0350 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -297623,15 +297622,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 2e035c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 2e5f1c │ │ │ │ cbnz r0, 2e029a │ │ │ │ @@ -297649,15 +297648,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (2e0364 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 26074c │ │ │ │ ldr r3, [pc, #164] @ (2e0368 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -297707,28 +297706,28 @@ │ │ │ │ b.w 339884 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2, #312] @ 0x138 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + ldc 0, cr0, [r2, #312]! @ 0x138 │ │ │ │ + cmp r3, #0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r7, r7 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (2e04a8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -297741,15 +297740,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (2e04b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 2e5f1c │ │ │ │ cbnz r0, 2e03ca │ │ │ │ add sp, #28 │ │ │ │ @@ -297778,15 +297777,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (2e04b8 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (2e04bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 26074c │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -297839,28 +297838,28 @@ │ │ │ │ b.w 339884 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 4, r0, r4, cr14 │ │ │ │ - cmp r1, #152 @ 0x98 │ │ │ │ + stc 0, cr0, [r4], {78} @ 0x4e │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ add r6, pc, #1016 @ (adr r6, 2e08b0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 2e051c │ │ │ │ + cbnz r6, 2e0528 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #116 @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r0, #2420] @ 0x974 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2e04d2 │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297877,15 +297876,15 @@ │ │ │ │ str.w r3, [r0, #2488] @ 0x9b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e0508 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r3, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -297894,25 +297893,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (2e05bc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #140] @ (2e05c0 ) │ │ │ │ ldr r1, [pc, #140] @ (2e05c4 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #124] @ (2e05c8 ) │ │ │ │ movw r5, #1029 @ 0x405 │ │ │ │ ldr r2, [pc, #120] @ (2e05cc ) │ │ │ │ mov.w r0, #768 @ 0x300 │ │ │ │ movt r0, #5549 @ 0x15ad │ │ │ │ add r1, pc │ │ │ │ @@ -297923,49 +297922,49 @@ │ │ │ │ str.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1029 @ 0x405 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #84] @ (2e05d4 ) │ │ │ │ ldr r1, [pc, #84] @ (2e05d8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds.w r0, r0, lr, lsl #1 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + adc.w r0, r0, lr, lsl #1 │ │ │ │ + strb r6, [r3, #18] │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r2, r1 │ │ │ │ + rev16 r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r6, #6 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r6, pc, #264 @ (adr r6, 2e06e4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -297996,15 +297995,15 @@ │ │ │ │ ldr r1, [pc, #388] @ (2e07a8 ) │ │ │ │ add.w r4, sl, #36 @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add.w fp, r0, #77824 @ 0x13000 │ │ │ │ vldr d7, [pc, #336] @ 2e0790 │ │ │ │ add.w fp, fp, #184 @ 0xb8 │ │ │ │ ldr r7, [pc, #356] @ (2e07ac ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -298038,15 +298037,15 @@ │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add.w sl, r5, #65536 @ 0x10000 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a9c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa2c │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ @@ -298120,31 +298119,31 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r6, lr, lsl #1 │ │ │ │ - movs r7, #154 @ 0x9a │ │ │ │ + orr.w r0, r6, lr, lsl #1 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - mcrr2 0, 3, r0, ip, cr14 │ │ │ │ + ldc2l 0, cr0, [ip], #-248 @ 0xffffff08 │ │ │ │ add r2, sp, #192 @ 0xc0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r4, pc, #256 @ (adr r4, 2e08b4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r5, #12] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8d8 │ │ │ │ + cbnz r0, 2e07c2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ + movs r7, #10 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #192] @ (2e088c ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -298154,15 +298153,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #96] @ (2e0848 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r0, #69120 @ 0x10e00 │ │ │ │ add.w r1, r0, #65536 @ 0x10000 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #52] @ 2e0838 │ │ │ │ mov.w ip, #2 │ │ │ │ movt ip, #36864 @ 0x9000 │ │ │ │ strd r3, r3, [r2, #436] @ 0x1b4 │ │ │ │ @@ -298173,18 +298172,18 @@ │ │ │ │ str.w r3, [ip, #180] @ 0xb4 │ │ │ │ str.w r3, [r1, #4076] @ 0xfec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e5d8c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strex r0, r0, [lr, #312] @ 0x138 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + ldrd r0, r0, [lr], #-312 @ 0x138 │ │ │ │ + movs r6, #8 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa86003e │ │ │ │ + @ instruction: 0xfab6003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w lr, [pc, #896] @ 2e0bdc │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ ldr.w ip, [pc, #892] @ 2e0be0 │ │ │ │ @@ -298295,15 +298294,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e0898 │ │ │ │ ldr r0, [pc, #664] @ (2e0c00 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e0898 │ │ │ │ ldr.w r2, [r5, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e0946 │ │ │ │ ldr.w r2, [r4, #2296] @ 0x8f8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -298338,15 +298337,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.w 2e0898 │ │ │ │ ldr r0, [pc, #560] @ (2e0c08 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e0898 │ │ │ │ ldr.w r1, [r4, #2296] @ 0x8f8 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 260aec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -298418,15 +298417,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #360] @ (2e0c14 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #2 │ │ │ │ bl 338bb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e09a4 │ │ │ │ ldr.w r2, [r4, #2484] @ 0x9b4 │ │ │ │ @@ -298438,15 +298437,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #320] @ (2e0c20 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #1 │ │ │ │ bl 338bb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e09a4 │ │ │ │ ldr.w r2, [r4, #2272] @ 0x8e0 │ │ │ │ @@ -298492,29 +298491,29 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 2e0898 │ │ │ │ ldr r0, [pc, #184] @ (2e0c28 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e0898 │ │ │ │ ldr r3, [pc, #128] @ (2e0bfc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #2048 @ 0x800 │ │ │ │ beq.n 2e0b08 │ │ │ │ ldr r3, [pc, #164] @ (2e0c2c ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #164] @ (2e0c30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r3 │ │ │ │ b.n 2e09a4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 21bfa8 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -298543,49 +298542,49 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #176 @ (adr r2, 2e0c98 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r1, pc, #1008 @ (adr r1, 2e0fdc ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2e0ad0 │ │ │ │ + b.n 2e0b30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2e0730 │ │ │ │ + b.n 2e0790 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2e06d8 │ │ │ │ + b.n 2e0738 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #156 @ 0x9c │ │ │ │ + movs r2, #204 @ 0xcc │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2e0580 │ │ │ │ + b.n 2e05e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #692] @ (2e0efc ) │ │ │ │ @@ -298659,15 +298658,15 @@ │ │ │ │ ldr r2, [pc, #556] @ (2e0f14 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [pc, #556] @ (2e0f18 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #516] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e0ece │ │ │ │ movs r0, #0 │ │ │ │ @@ -298694,15 +298693,15 @@ │ │ │ │ bpl.n 2e0d06 │ │ │ │ ldr r2, [pc, #488] @ (2e0f20 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #488] @ (2e0f24 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #436] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d06 │ │ │ │ ldr r2, [pc, #468] @ (2e0f28 ) │ │ │ │ @@ -298716,15 +298715,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e0d06 │ │ │ │ ldr r2, [pc, #452] @ (2e0f2c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2e0f30 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #392] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d06 │ │ │ │ ldr r2, [pc, #420] @ (2e0f28 ) │ │ │ │ @@ -298738,15 +298737,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e0d06 │ │ │ │ ldr r2, [pc, #412] @ (2e0f34 ) │ │ │ │ ldr r0, [pc, #416] @ (2e0f38 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 21c838 │ │ │ │ ldr r2, [pc, #336] @ (2e0f00 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -298772,15 +298771,15 @@ │ │ │ │ ldr r0, [pc, #356] @ (2e0f40 ) │ │ │ │ ldr r2, [pc, #356] @ (2e0f44 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ ldr r0, [pc, #352] @ (2e0f48 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #268] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e0d06 │ │ │ │ ldr r2, [pc, #288] @ (2e0f1c ) │ │ │ │ @@ -298797,15 +298796,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #312] @ (2e0f50 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #212] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d06 │ │ │ │ ldr r2, [pc, #228] @ (2e0f1c ) │ │ │ │ @@ -298821,15 +298820,15 @@ │ │ │ │ ldr r2, [pc, #260] @ (2e0f54 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #260] @ (2e0f58 ) │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #156] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d06 │ │ │ │ ldr r2, [pc, #184] @ (2e0f28 ) │ │ │ │ @@ -298844,15 +298843,15 @@ │ │ │ │ bpl.w 2e0d06 │ │ │ │ ldr r2, [pc, #212] @ (2e0f5c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #212] @ (2e0f60 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #100] @ (2e0f00 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d06 │ │ │ │ ldr r2, [pc, #128] @ (2e0f28 ) │ │ │ │ @@ -298867,15 +298866,15 @@ │ │ │ │ bpl.w 2e0d06 │ │ │ │ ldr r2, [pc, #164] @ (2e0f64 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #164] @ (2e0f68 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r2, [pc, #76] @ (2e0f1c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0d06 │ │ │ │ ldr r2, [pc, #44] @ (2e0f08 ) │ │ │ │ @@ -298886,75 +298885,75 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e0f6c ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #128] @ (2e0f70 ) │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e0d06 │ │ │ │ ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ subs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #976 @ (adr r5, 2e12f4 ) │ │ │ │ + add r6, pc, #144 @ (adr r6, 2e0fb4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #784 @ (adr r5, 2e1240 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 2e1300 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [pc, #120] @ (2e0fb0 ) │ │ │ │ + ldr r3, [pc, #312] @ (2e1070 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #24 │ │ │ │ + movs r1, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [pc, #912] @ (2e12d0 ) │ │ │ │ + ldr r3, [pc, #80] @ (2e0f90 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2e108c ) │ │ │ │ + add r5, pc, #520 @ (adr r5, 2e114c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #208 @ 0xd0 │ │ │ │ + movs r1, #0 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 2e0fd4 │ │ │ │ + pop {r1} │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r5, #7 │ │ │ │ + movs r0, #30 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #800] @ (2e1290 ) │ │ │ │ + ldr r1, [pc, #992] @ (2e1350 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ add.w ip, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -299064,15 +299063,15 @@ │ │ │ │ blx 21c838 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 21ec14 │ │ │ │ str.w r9, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e0fd8 │ │ │ │ - b.n 2e11e0 │ │ │ │ + b.n 2e1240 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #20480 @ 0x5000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -300063,43 +300062,43 @@ │ │ │ │ ldr r3, [pc, #272] @ (2e1d28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e1ab0 │ │ │ │ ldr r0, [pc, #264] @ (2e1d2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e1ab0 │ │ │ │ ldr r3, [pc, #244] @ (2e1d24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1ad4 │ │ │ │ ldr r3, [pc, #236] @ (2e1d28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1ad4 │ │ │ │ ldr r0, [pc, #232] @ (2e1d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e1ad4 │ │ │ │ ldr r3, [pc, #212] @ (2e1d24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1a8c │ │ │ │ ldr r3, [pc, #204] @ (2e1d28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e1a8c │ │ │ │ ldr r0, [pc, #204] @ (2e1d34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e1a8c │ │ │ │ movs r2, #0 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ @@ -300143,51 +300142,51 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #134 @ 0x86 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r6, #1 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2e1df8 │ │ │ │ + bhi.n 2e1c58 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #800] @ (2e203c ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2e1e00 │ │ │ │ + bmi.n 2e1c60 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #13 │ │ │ │ + asrs r4, r7, #13 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r3, #13 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 2e1df0 │ │ │ │ + bcc.n 2e1c50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r5, #3 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [pc, #332] @ (2e1ea4 ) │ │ │ │ @@ -300305,28 +300304,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1dd2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2e1eb4 ) │ │ │ │ ldr.w r3, [r5, #2296] @ 0x8f8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r0, [r5, #2288] @ 0x8f0 │ │ │ │ ldr.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e1dd2 │ │ │ │ nop │ │ │ │ ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #1004] @ (2e22b8 ) │ │ │ │ @@ -300382,15 +300381,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e1ee6 │ │ │ │ ldr r0, [pc, #904] @ (2e22d0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #2276] @ 0x8e4 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.w 2e20d4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e2012 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -300478,15 +300477,15 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #696] @ (2e22d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e2230 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.n 2e200c │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e200c │ │ │ │ cmp r1, #32 │ │ │ │ @@ -300676,15 +300675,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e2038 │ │ │ │ ldr r0, [pc, #164] @ (2e22f0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e1f54 │ │ │ │ ldr r2, [pc, #152] @ (2e22f4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e1ffe │ │ │ │ @@ -300694,15 +300693,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e1ffe │ │ │ │ ldr r0, [pc, #128] @ (2e22f8 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e1f54 │ │ │ │ ldr.w r2, [r3, #2480] @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [r3, #2488] @ 0x9b8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2e5d98 │ │ │ │ @@ -300714,54 +300713,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e22fc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e2300 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e2172 │ │ │ │ ldrh r4, [r1, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bne.n 2e232c │ │ │ │ + bne.n 2e238c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r1, #9 │ │ │ │ + asrs r4, r7, #9 │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ movs r7, r7 │ │ │ │ - beq.n 2e2300 │ │ │ │ + beq.n 2e2360 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r2, #23 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #688] @ (2e25a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 2e233c │ │ │ │ cmp r1, #10 │ │ │ │ @@ -300830,15 +300829,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e23bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (2e25f8 ) │ │ │ │ @@ -301062,25 +301061,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e26a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (2e26a8 ) │ │ │ │ ldr r1, [pc, #116] @ (2e26ac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #100] @ (2e26b0 ) │ │ │ │ ldr r2, [pc, #104] @ (2e26b4 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (2e26b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -301095,39 +301094,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r5, r5] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r0, #20 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r5, #15 │ │ │ │ movs r7, r7 │ │ │ │ ldrh r6, [r2, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -301142,46 +301141,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e272c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #60] @ (2e2730 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2e2734 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (2e2738 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 549958 │ │ │ │ + bl 549988 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r3, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e2754 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -301225,15 +301224,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (2e2a44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -301268,15 +301267,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 26074c │ │ │ │ ldr r3, [pc, #520] @ (2e2a58 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -301355,24 +301354,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (2e2a78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #328] @ (2e2a7c ) │ │ │ │ ldr r1, [pc, #332] @ (2e2a80 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338178 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e29c8 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -301386,15 +301385,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (2e2a84 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -301402,15 +301401,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (2e2a88 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -301454,59 +301453,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 2e29ac │ │ │ │ + blt.n 2e2a0c │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r1, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r2, [r0, #10] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r2, #20 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r4} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r7, #6 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e2adc │ │ │ │ sub sp, #8 │ │ │ │ @@ -301515,30 +301514,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e2ae4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2e2a4c │ │ │ │ + bhi.n 2e2aac │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e2b2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -301546,29 +301545,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (2e2b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r4, #28 │ │ │ │ + lsls r4, r2, #29 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2e2bf4 │ │ │ │ + bhi.n 2e2a54 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2e2b74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -301576,25 +301575,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (2e2b7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 260900 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r2, #27 │ │ │ │ + lsls r4, r0, #28 │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 2e2b9c │ │ │ │ + bhi.n 2e2bfc │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -301651,15 +301650,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 2e2cac │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 2e2cd0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (2e2ce4 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (2e2cdc ) │ │ │ │ add r2, pc │ │ │ │ @@ -301684,32 +301683,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 2e2cd0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ b.n 2e2c5a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r5, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -301871,15 +301870,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2l 0, cr0, [r0, #-428] @ 0xfffffe54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 2e2fc2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -301960,15 +301959,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 0, cr0, [r4], #-428 @ 0xfffffe54 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -302059,15 +302058,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ @ instruction: 0xfaf8006b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -302157,15 +302156,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ vld1.8 {d0[3]}, [ip], fp │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ add.w r6, r2, r4, lsl #2 │ │ │ │ @@ -302721,15 +302720,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e38ac │ │ │ │ ldr r0, [pc, #224] @ (2e39c0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2e38ac │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -302798,15 +302797,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa1c003e │ │ │ │ + @ instruction: 0xfa4c003e │ │ │ │ │ │ │ │ 002e39c4 : │ │ │ │ ldr r3, [pc, #152] @ (2e3a60 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ bhi.n 2e3a34 │ │ │ │ @@ -302838,15 +302837,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (2e3a74 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -302868,23 +302867,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 2e3a3e │ │ │ │ strb r6, [r1, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #848] @ (2e3dc0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.8 {d0-d3}, [lr :256], lr │ │ │ │ + ldrsh.w r0, [lr, lr, lsl #3] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3b8c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302973,15 +302972,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 3e1444 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 2e3a9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303037,19 +303036,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e3c2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str.w r0, [r2, lr, lsl #3] │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + ldr??.w r0, [r2, lr, lsl #3] │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf734003e │ │ │ │ - @ instruction: 0xf744003e │ │ │ │ + @ instruction: 0xf764003e │ │ │ │ + @ instruction: 0xf774003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ ldr.w r3, [r5, #2208] @ 0x8a0 │ │ │ │ @@ -303061,22 +303060,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 2e3c9e │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -303244,15 +303243,15 @@ │ │ │ │ bls.n 2e3f1e │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e3f28 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -303508,26 +303507,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2e4088 │ │ │ │ ldr r0, [pc, #28] @ (2e418c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e4088 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf218003e │ │ │ │ + movw r0, #32830 @ 0x803e │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2e41c0 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ @@ -303741,15 +303740,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 2e4538 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -303927,32 +303926,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 2e45ea │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 2e435c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 25fb24 │ │ │ │ b.n 2e435c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b6f34 │ │ │ │ + bl 6b6f64 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 25fad4 │ │ │ │ b.n 2e44ce │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 2e4426 │ │ │ │ @@ -303964,19 +303963,19 @@ │ │ │ │ b.n 2e4468 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r6, #62 @ 0x3e │ │ │ │ - adds.w r0, r0, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf196003e │ │ │ │ + adc.w r0, r0, #62 @ 0x3e │ │ │ │ str r0, [r7, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - mcr 0, 3, r0, cr6, cr14, {1} │ │ │ │ + mrc 0, 4, r0, cr6, cr14, {1} │ │ │ │ │ │ │ │ 002e4694 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ @@ -304149,15 +304148,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e46ca │ │ │ │ ldr r0, [pc, #188] @ (2e4940 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2e46ca │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 2e47b8 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -304206,23 +304205,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e3f40 │ │ │ │ nop │ │ │ │ str r2, [r5, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #192 @ 0xc0 │ │ │ │ + add r2, sp, #384 @ 0x180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, sp, #864 @ 0x360 │ │ │ │ + add r2, sp, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r0, lr, rrx │ │ │ │ + @ instruction: 0xeb90003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (2e4a48 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r3 │ │ │ │ @@ -304365,19 +304364,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 260adc │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 260adc │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2e4b10 │ │ │ │ @@ -304478,28 +304477,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e4b4e │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 260adc │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -304567,28 +304566,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 2e4b10 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 2e4b10 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -305472,23 +305471,23 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r5, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrsh r0, [r0, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 2e588c ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2e594c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrsh r0, [r2, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrsb r2, [r4, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r4, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [sp, #368] @ 0x170 │ │ │ │ + ldr r4, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r1, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -305657,21 +305656,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r2, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #272] @ 0x110 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bge.n 2e5820 │ │ │ │ + bge.n 2e5880 │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 2e59a8 │ │ │ │ + blt.n 2e5808 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e58b0 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -305809,15 +305808,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2e58d0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306046,21 +306045,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #464] @ 0x1d0 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #904] @ 0x388 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.w 2e5a68 │ │ │ │ │ │ │ │ 002e5d34 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 2e5d7c │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -306346,15 +306345,15 @@ │ │ │ │ bne.n 2e612c │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6178 │ │ │ │ mov r0, r9 │ │ │ │ bl 41834c │ │ │ │ mov r0, r9 │ │ │ │ - bl 6acf6c │ │ │ │ + bl 6acf9c │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0e4c │ │ │ │ ldr r3, [pc, #272] @ (2e61b8 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (2e61bc ) │ │ │ │ @@ -306402,15 +306401,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 2e601e │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2e6034 │ │ │ │ mov r0, r7 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2e60f6 │ │ │ │ ldr r2, [pc, #152] @ (2e61d0 ) │ │ │ │ ldr r3, [pc, #152] @ (2e61d4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -306429,95 +306428,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (2e61e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2e6132 │ │ │ │ ldr r3, [pc, #112] @ (2e61ec ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (2e61f0 ) │ │ │ │ ldr r1, [pc, #116] @ (2e61f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2e6092 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #368] @ (2e6310 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #280] @ (2e62c4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldmia r3, {r3, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bcc.n 2e613c │ │ │ │ + bcc.n 2e619c │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2e6108 │ │ │ │ + bcc.n 2e6168 │ │ │ │ movs r6, r7 │ │ │ │ bvs.n 2e61a6 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vaddw.u , , d16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #632] @ (2e6448 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ bge.n 2e61ba │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vmla.i , , d14[0] │ │ │ │ + vshr.u32 , q15, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2e6178 │ │ │ │ + bcs.n 2e61d8 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2e61a4 │ │ │ │ + bcs.n 2e6204 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, r1, r0 │ │ │ │ + adds r6, r7, r0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r5, r7] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002e61f8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r3, [pc, #128] @ (2e6298 ) │ │ │ │ ldr r2, [pc, #132] @ (2e629c ) │ │ │ │ ldr r1, [pc, #132] @ (2e62a0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #116] @ (2e62a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 2e6284 │ │ │ │ ldr r3, [pc, #112] @ (2e62a8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (2e62ac ) │ │ │ │ @@ -306550,27 +306549,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 2e623c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r0, #29 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r1, #4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb83a │ │ │ │ + @ instruction: 0xb86a │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r5, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r6, [r3, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bne.n 2e62b0 │ │ │ │ + bcs.n 2e6310 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #872] @ (2e6620 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002e62b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -306674,21 +306673,21 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blxns r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - bne.n 2e6448 │ │ │ │ + bne.n 2e64a8 │ │ │ │ movs r6, r7 │ │ │ │ bx fp │ │ │ │ lsls r6, r3, #1 │ │ │ │ bx r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r2, #19 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2e6464 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -306753,15 +306752,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.w 694734 │ │ │ │ + b.w 694764 │ │ │ │ │ │ │ │ 002e6484 : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 2e64e2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -306927,19 +306926,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e662c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e6630 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -306987,19 +306986,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e66bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307060,15 +307059,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (2e67fc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e67f2 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (2e6800 ) │ │ │ │ @@ -307121,21 +307120,21 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 291080 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e6770 │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r2, r7} │ │ │ │ + ldmia r5, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ @@ -307213,15 +307212,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 2e6862 │ │ │ │ b.n 2e68da │ │ │ │ ldr r0, [pc, #4] @ (2e6900 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldr r3, [pc, #376] @ (2e6a7c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -307306,15 +307305,15 @@ │ │ │ │ bl 2e2cfc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4050 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e6af2 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e2cfc │ │ │ │ @@ -307364,15 +307363,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 2e6a3c │ │ │ │ ldr r0, [pc, #92] @ (2e6b1c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 2e6998 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 2e6998 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -307384,26 +307383,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 2e2cfc │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4050 │ │ │ │ b.n 2e6a2a │ │ │ │ nop │ │ │ │ adcs r2, r7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (2e6c2c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -307570,35 +307569,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (2e6dac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #128] @ (2e6db0 ) │ │ │ │ ldr r1, [pc, #128] @ (2e6db4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #112] @ (2e6db8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #104] @ (2e6dbc ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (2e6dc0 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (2e6dc4 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -307619,42 +307618,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #90 @ 0x5a │ │ │ │ + cmp r0, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #760] @ (2e70b8 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (2e6dd8 ) │ │ │ │ ldr r1, [pc, #12] @ (2e6ddc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 549f10 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + b.w 549f40 │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e6e28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -307662,29 +307661,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (2e6e30 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 260900 │ │ │ │ - strh r6, [r5, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (2e70f8 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -307694,15 +307693,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (2e7104 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2e6e9e │ │ │ │ @@ -307717,15 +307716,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e70da │ │ │ │ ldr r0, [pc, #632] @ (2e7110 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -307771,15 +307770,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (2e711c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 26074c │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -307799,63 +307798,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #448] @ (2e7134 ) │ │ │ │ add r1, pc │ │ │ │ bl 2eace0 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 2ec9e0 │ │ │ │ ldr r0, [pc, #428] @ (2e7138 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r2, [pc, #424] @ (2e713c ) │ │ │ │ ldr r1, [pc, #424] @ (2e7140 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2ead60 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #388] @ (2e7144 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #364] @ (2e7148 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ vldr d7, [pc, #236] @ 2e70e0 │ │ │ │ ldr r2, [pc, #340] @ (2e714c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (2e7150 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -307896,43 +307895,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2e6ed2 │ │ │ │ ldr r0, [pc, #196] @ (2e715c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 2e6ed2 │ │ │ │ ldr r3, [pc, #184] @ (2e7160 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (2e7164 ) │ │ │ │ ldr r1, [pc, #184] @ (2e7168 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -307943,69 +307942,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #46 @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r7, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r7, #8 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + push {r1, r5, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r2, #2 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #1008] @ (2e753c ) │ │ │ │ movs r0, r0 │ │ │ │ add r4, fp │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r5!, {r3, r4, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2e71dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308013,19 +308012,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (2e71e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -308039,34 +308038,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r3, r4} │ │ │ │ + stmia r4!, {r1, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -308188,15 +308187,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 2e8030 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e73d4 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 2e7e7e │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -308741,15 +308740,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 2e802c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e732e │ │ │ │ ldr.w r0, [pc, #1644] @ 2e8034 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e732e │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 2e7954 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -309269,27 +309268,27 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #736] @ (2e830c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r6} │ │ │ │ + stmia r3!, {r3, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r6, #12] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #448] @ (2e8208 ) │ │ │ │ + ldr r7, [pc, #640] @ (2e82c8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #528] @ (2e825c ) │ │ │ │ + ldr r7, [pc, #720] @ (2e831c ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -310612,15 +310611,15 @@ │ │ │ │ bpl.w 2e80c8 │ │ │ │ ldr.w r0, [pc, #1248] @ 2e95e4 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 2e80c8 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2e8090 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -310648,15 +310647,15 @@ │ │ │ │ bl 2e4694 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 2e86ce │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 2e8c9e │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -310950,15 +310949,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e8090 │ │ │ │ ldr r0, [pc, #164] @ (2e95e8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 2e8090 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -311004,27 +311003,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #840 @ (adr r5, 2e9930 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 2e95f0 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #760 @ (adr r1, 2e98e4 ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 2e99a4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r6, r5] │ │ │ │ + ldrb r0, [r4, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #152 @ 0x98 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r1, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e9600 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -311097,15 +311096,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 2e9706 │ │ │ │ ldr.w r0, [pc, #1368] @ 2e9c38 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [pc, #1348] @ 2e9c34 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 2e9742 │ │ │ │ ldr.w r0, [pc, #1340] @ 2e9c3c │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -311130,15 +311129,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 2e9706 │ │ │ │ ldr.w r0, [pc, #1284] @ 2e9c40 │ │ │ │ add r0, pc │ │ │ │ b.n 2e96e4 │ │ │ │ ldr.w r0, [pc, #1280] @ 2e9c44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2e96fc │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -311161,15 +311160,15 @@ │ │ │ │ bpl.n 2e9706 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 2e9c48 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [pc, #1160] @ 2e9c34 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 2e96fc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e9786 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -311571,41 +311570,41 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 2e994e │ │ │ │ nop │ │ │ │ asrs r2, r5, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #664 @ (adr r0, 2e9ed4 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 2e9f94 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #392 @ (adr r0, 2e9dc8 ) │ │ │ │ + add r0, pc, #584 @ (adr r0, 2e9e88 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #216 @ (adr r0, 2e9d1c ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2e9ddc ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #8 @ (adr r0, 2e9c50 ) │ │ │ │ + add r0, pc, #200 @ (adr r0, 2e9d10 ) │ │ │ │ movs r6, r7 │ │ │ │ - add r0, pc, #136 @ (adr r0, 2e9cd4 ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 2e9d94 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldr r4, [r6, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002e9c58 : │ │ │ │ ldr r0, [pc, #4] @ (2e9c60 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrh r6, [r7, #34] @ 0x22 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ @@ -311725,15 +311724,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e9dd0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ asrs r2, r7, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -311755,15 +311754,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 2e9dfa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 2e9e30 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 69cd04 │ │ │ │ + bl 69cd34 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -311827,25 +311826,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2e9f00 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e9ec4 │ │ │ │ ldr r0, [pc, #24] @ (2e9f04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2e9ec4 │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #308] @ (2ea040 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ @@ -311943,35 +311942,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (2ea048 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (2ea04c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r0, [pc, #36] @ (2ea050 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2ea054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 21e30c <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [sp, #80] @ 0x50 │ │ │ │ + ldr r0, [sp, #272] @ 0x110 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #800] @ (2ea374 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (2ea18c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -311980,26 +311979,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (2ea194 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #272] @ (2ea198 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (2ea19c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (2ea1a0 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -312073,49 +312072,49 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r1, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + lsls r4, r0, #7 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r7, #4 │ │ │ │ + lsls r2, r5, #5 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ asrs r2, r4, #16 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r4, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ movs r6, r7 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (2ea270 ) │ │ │ │ @@ -312125,42 +312124,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (2ea278 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #140] @ (2ea27c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (2ea280 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #124] @ (2ea284 ) │ │ │ │ ldr r1, [pc, #128] @ (2ea288 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #116] @ (2ea28c ) │ │ │ │ ldr r1, [pc, #116] @ (2ea290 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #100] @ (2ea294 ) │ │ │ │ ldr r3, [pc, #104] @ (2ea298 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (2ea29c ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (2ea2a0 ) │ │ │ │ @@ -312181,23 +312180,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r6, r7] │ │ │ │ + strh r0, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2ea1dc │ │ │ │ + bvc.n 2ea23c │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, r1, #6 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #10 │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r0, r4, #31 │ │ │ │ @@ -312255,21 +312254,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r0, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2ea650 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #16] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2ea398 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312300,21 +312299,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - str r0, [r0, r2] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r0, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2ea6c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2ea40c ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312345,21 +312344,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - str r4, [r1, r0] │ │ │ │ + str r4, [r7, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r2, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2ea738 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2ea490 │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -312396,21 +312395,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r7, [pc, #592] @ (2ea6e4 ) │ │ │ │ + ldr r7, [pc, #784] @ (2ea7a4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r3, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2ea7bc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2ea4f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312419,33 +312418,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (2ea4fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #72] @ (2ea540 ) │ │ │ │ + ldr r7, [pc, #264] @ (2ea600 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r3, [sp, #704] @ 0x2c0 │ │ │ │ + str r3, [sp, #896] @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea550 │ │ │ │ sub sp, #12 │ │ │ │ @@ -312453,33 +312452,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (2ea558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 2ea546 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69d6f0 │ │ │ │ - ldr r6, [pc, #712] @ (2ea81c ) │ │ │ │ + b.w 69d720 │ │ │ │ + ldr r6, [pc, #904] @ (2ea8dc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r3, [sp, #320] @ 0x140 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #424] @ 0x1a8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 2ea5b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312490,34 +312489,34 @@ │ │ │ │ ldr r2, [pc, #64] @ (2ea5bc ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #344] @ (2ea710 ) │ │ │ │ + ldr r6, [pc, #536] @ (2ea7d0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #952] @ 0x3b8 │ │ │ │ + str r3, [sp, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2ea60c │ │ │ │ sub sp, #8 │ │ │ │ @@ -312526,30 +312525,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (2ea614 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e9dd4 │ │ │ │ - ldr r5, [pc, #968] @ (2ea9d8 ) │ │ │ │ + ldr r6, [pc, #136] @ (2ea698 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #680] @ 0x2a8 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2ea668 │ │ │ │ sub sp, #8 │ │ │ │ @@ -312558,30 +312557,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (2ea670 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e9dd4 │ │ │ │ - ldr r5, [pc, #616] @ (2ea8d4 ) │ │ │ │ + ldr r5, [pc, #808] @ (2ea994 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #520] @ 0x208 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ea6d8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -312589,15 +312588,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (2ea6e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 2ea6d0 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -312609,19 +312608,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r5, [pc, #248] @ (2ea7d4 ) │ │ │ │ + ldr r5, [pc, #440] @ (2ea894 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -312633,15 +312632,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2ea780 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -312695,19 +312694,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #816] @ (2eaaf4 ) │ │ │ │ + ldr r4, [pc, #1008] @ (2eabb4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r1, [sp, #544] @ 0x220 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #424] @ 0x1a8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r3 │ │ │ │ @@ -312719,15 +312718,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r7, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2ea870 │ │ │ │ ldrb.w r2, [r0, #138] @ 0x8a │ │ │ │ @@ -312781,19 +312780,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r3, [pc, #912] @ (2eac40 ) │ │ │ │ + ldr r4, [pc, #80] @ (2ea900 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #520] @ 0x208 │ │ │ │ + str r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ea8b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -312814,194 +312813,194 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 2eaa70 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 2eaa74 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r3, [pc, #376] @ (2eaa78 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 2eaa7c │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r3, [pc, #340] @ (2eaa80 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eaa00 │ │ │ │ ldr r1, [pc, #324] @ (2eaa84 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #312] @ (2eaa88 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r3, [pc, #304] @ (2eaa8c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 300670 │ │ │ │ mov r0, sl │ │ │ │ bl 300564 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (2eaa90 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (2eaa94 ) │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #232] @ (2eaa98 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 300670 │ │ │ │ ldr r6, [pc, #212] @ (2eaa9c ) │ │ │ │ ldr r1, [pc, #216] @ (2eaaa0 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3002e0 │ │ │ │ ldr r1, [pc, #160] @ (2eaaa4 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #152] @ (2eaaa8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r3, [pc, #112] @ (2eaa8c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 300670 │ │ │ │ mov r0, sl │ │ │ │ bl 300564 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 2ea9a0 │ │ │ │ - ldrh r2, [r7, #60] @ 0x3c │ │ │ │ + ldrh r2, [r5, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ lsls r6, r7, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2ea99c │ │ │ │ + beq.n 2ea9fc │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r3, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [pc, #784] @ (2ead8c ) │ │ │ │ + ldr r2, [pc, #976] @ (2eae4c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #26 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #96] @ (2eaaf8 ) │ │ │ │ + ldr r2, [pc, #288] @ (2eabb8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r6, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldr.w r0, [r6, sp, lsl #3] │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + strb.w r0, [r6, #61] @ 0x3d │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eaaac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313010,28 +313009,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2eaaec ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (2eaaf0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r6, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #528] @ (2ead00 ) │ │ │ │ + ldr r1, [pc, #720] @ (2eadc0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2eab0e │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 2eab16 │ │ │ │ @@ -313058,24 +313057,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2eaba8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #88] @ (2eabac ) │ │ │ │ ldr r1, [pc, #92] @ (2eabb0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 2eab8a │ │ │ │ mov r4, r0 │ │ │ │ @@ -313094,35 +313093,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #208] @ (2eac74 ) │ │ │ │ + ldr r1, [pc, #400] @ (2ead34 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r6, #16 │ │ │ │ + asrs r2, r4, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2eabd8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsrs r4, r7, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2eac54 ) │ │ │ │ @@ -313132,62 +313131,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (2eac5c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #88] @ (2eac60 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2eac64 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2eac68 ) │ │ │ │ ldr r0, [pc, #72] @ (2eac6c ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #52] @ (2eac70 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #496] @ (2eae48 ) │ │ │ │ + ldr r0, [pc, #688] @ (2eaf08 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r7, #4] │ │ │ │ + ldrb r6, [r5, #5] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -313235,24 +313234,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2ead50 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 53fcf8 │ │ │ │ + bl 53fd28 │ │ │ │ ldr.w ip, [pc, #84] @ 2ead54 │ │ │ │ ldr r2, [pc, #84] @ (2ead58 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2ead5c ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -313267,19 +313266,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r0, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x479a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r5, #0] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r3, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ead60 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -313320,23 +313319,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (2eae28 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov fp, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -313358,19 +313357,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r2, #30] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r3, #30] │ │ │ │ + strb r4, [r1, #31] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eae2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313427,15 +313426,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2eaea4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002eaec8 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -313466,15 +313465,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2eaefe │ │ │ │ │ │ │ │ 002eaf20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -313493,20 +313492,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (2eaff0 ) │ │ │ │ cbz r2, 2eaf7c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2eafb0 │ │ │ │ movs r1, #3 │ │ │ │ @@ -313545,33 +313544,33 @@ │ │ │ │ bpl.n 2eaf76 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (2eaffc ) │ │ │ │ ldr r0, [pc, #48] @ (2eb000 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2eaf76 │ │ │ │ @ instruction: 0xfb5e005d │ │ │ │ - cmp r2, r5 │ │ │ │ + cmp r2, fp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r6, #23] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q8, q7, d3[1] │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + vmla.i q8, q7, d7[0] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 2eb104 │ │ │ │ sub sp, #28 │ │ │ │ @@ -313609,20 +313608,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb0d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2eb0c0 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (2eb11c ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2eb068 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -313638,15 +313637,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 2eb058 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (2eb128 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2eb058 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -313669,31 +313668,31 @@ │ │ │ │ ldr.w r4, [fp, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eb032 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2eb0c2 │ │ │ │ @ instruction: 0xfa7a005d │ │ │ │ - cbz r4, 2eb170 │ │ │ │ + cbz r4, 2eb17c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ movs r6, r7 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, fp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb12c : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 2eb004 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -313741,20 +313740,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2eb1ba │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (2eb228 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eb176 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -313783,63 +313782,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb17e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (2eb234 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2eb17e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ vst4.16 {d16-d19}, [r0 :64]! │ │ │ │ - orrs r4, r0 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r3, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb238 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (2eb2c4 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #108] @ (2eb2c8 ) │ │ │ │ ldr r2, [pc, #112] @ (2eb2cc ) │ │ │ │ ldr r1, [pc, #112] @ (2eb2d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2eb2bc │ │ │ │ ldr r2, [pc, #96] @ (2eb2d4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2eb294 │ │ │ │ mov r0, r5 │ │ │ │ @@ -313864,34 +313863,34 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb27a │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (2eb2e0 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 2eb27a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eb282 │ │ │ │ nop │ │ │ │ str.w r0, [r8, sp, lsl #1] │ │ │ │ - tst r2, r2 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r0, #12] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb2e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -313909,25 +313908,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #92] @ (2eb37c ) │ │ │ │ ldr r2, [pc, #92] @ (2eb380 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (2eb384 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb304 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -313948,32 +313947,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eb306 │ │ │ │ ldr r0, [pc, #44] @ (2eb394 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2eb306 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7a2005d │ │ │ │ - adcs r4, r1 │ │ │ │ + adcs r4, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r7, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r1, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -313986,20 +313985,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 2eb43c │ │ │ │ ldr r7, [pc, #132] @ (2eb440 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (2eb444 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2eb3ec │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -314027,48 +314026,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eb3e8 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2eb450 ) │ │ │ │ ldr r0, [pc, #48] @ (2eb454 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 2eb3e8 │ │ │ │ nop │ │ │ │ @ instruction: 0xf6e8005d │ │ │ │ - lsls r4, r6 │ │ │ │ + lsrs r4, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r3, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb458 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2eb4bc ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 2eb46e │ │ │ │ ldr r1, [pc, #92] @ (2eb4c0 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2eb47c │ │ │ │ mov r0, r2 │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (2eb4c4 ) │ │ │ │ @@ -314085,132 +314084,132 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2eb4cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ nop │ │ │ │ @ instruction: 0xf63c005d │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb4d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #60] @ (2eb524 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ ldr.w ip, [pc, #52] @ 2eb528 │ │ │ │ ldr r2, [pc, #52] @ (2eb52c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2eb530 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 9, cr0, cr6, cr2, {2} │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + cdp2 0, 12, cr0, cr6, cr2, {2} │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r1, #1] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb534 : │ │ │ │ - b.w 54252c │ │ │ │ + b.w 54255c │ │ │ │ │ │ │ │ 002eb538 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (2eb5a0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #76] @ (2eb5a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ ldr r1, [pc, #68] @ (2eb5a8 ) │ │ │ │ ldr r2, [pc, #68] @ (2eb5ac ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2eb5b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #56] @ (2eb5b4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ adc.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ - cdp2 0, 2, cr0, cr6, cr2, {2} │ │ │ │ - subs r7, #8 │ │ │ │ + cdp2 0, 5, cr0, cr6, cr2, {2} │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r0, #124] @ 0x7c │ │ │ │ + ldr r6, [r6, #124] @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + strb r4, [r1, #0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #1008] @ (2eb9a8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2eb5c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314218,15 +314217,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2eb618 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (2eb61c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #48] @ (2eb620 ) │ │ │ │ ldr r2, [pc, #52] @ (2eb624 ) │ │ │ │ ldr r3, [pc, #52] @ (2eb628 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -314236,19 +314235,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -314268,32 +314267,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2eb686 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2eb6b0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r2, [pc, #68] @ (2eb6d4 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (2eb6d8 ) │ │ │ │ @@ -314309,24 +314308,24 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #126 @ 0x7e │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r6, r1, #1 │ │ │ │ orrs.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ - strh r4, [r2, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #800] @ (2eb9f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #32] │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2eb7a4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -314336,15 +314335,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (2eb7b0 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2eb736 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 2eb770 │ │ │ │ @@ -314357,15 +314356,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r1, [pc, #116] @ (2eb7b4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -314381,15 +314380,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2eb7b4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (2eb7bc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -314401,44 +314400,44 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #250 @ 0xfa │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r7, #28] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ movs r6, r7 │ │ │ │ usat r0, #29, ip, lsl #1 │ │ │ │ ldr r0, [pc, #800] @ (2ebad8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #30] │ │ │ │ + strh r4, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r5, #28] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #68] @ 2eb81c │ │ │ │ ldr r2, [pc, #68] @ (2eb820 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (2eb824 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 2eb806 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -314448,19 +314447,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r5, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r7, #20] │ │ │ │ + strh r0, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 2eb9bc │ │ │ │ sub sp, #16 │ │ │ │ @@ -314471,29 +314470,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (2eb9c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 2eb90e │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2eb956 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2eb8c2 │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r2, [pc, #336] @ (2eb9cc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (2eb9d0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -314535,15 +314534,15 @@ │ │ │ │ beq.n 2eb950 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2eb970 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2eb94c │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r2, [pc, #220] @ (2eb9cc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (2eb9d4 ) │ │ │ │ @@ -314562,15 +314561,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2eb984 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2eb8ae │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r1, [pc, #152] @ (2eb9cc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (2eb9d8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -314582,79 +314581,79 @@ │ │ │ │ bl 2eb7c0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2eb8c2 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 2eb8c2 │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r2, [pc, #104] @ (2eb9cc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (2eb9dc ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2eb886 │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ ldr r2, [pc, #84] @ (2eb9cc ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2eb9e0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2eb886 │ │ │ │ bl 2eb7c0 │ │ │ │ b.n 2eb8ae │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #84] @ (2eb9e4 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (2eb9e8 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2eb9ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eb8ae │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 2eb8ae │ │ │ │ nop │ │ │ │ - subs r4, #128 @ 0x80 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ movw r0, #24669 @ 0x605d │ │ │ │ ldr r0, [pc, #800] @ (2ebcf0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r1, #22] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r7, #22] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r1, #18] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ - subs r3, #44 @ 0x2c │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002eb9f0 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -315134,15 +315133,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ebdb4 │ │ │ │ ldr r0, [pc, #252] @ (2ebfd4 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ebdb4 │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ebbf0 │ │ │ │ @@ -315215,15 +315214,15 @@ │ │ │ │ stc 0, cr0, [r2, #-372] @ 0xfffffe8c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #22] │ │ │ │ + ldrb r6, [r1, #23] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (2ec28c ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -315368,15 +315367,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2ec000 │ │ │ │ ldr r0, [pc, #300] @ (2ec29c ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ec000 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -315464,15 +315463,15 @@ │ │ │ │ @ instruction: 0xeaaa005d │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #12] │ │ │ │ + ldrb r4, [r4, #13] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (2ec404 ) │ │ │ │ @@ -315534,15 +315533,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ec2e4 │ │ │ │ ldr r0, [pc, #220] @ (2ec414 ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ec2e4 │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ec3e0 │ │ │ │ mov r4, r5 │ │ │ │ @@ -315611,49 +315610,49 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ec418 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #48] @ 2ec464 │ │ │ │ ldr r2, [pc, #48] @ (2ec468 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2ec46c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r0, [r0, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r0, #190 @ 0xbe │ │ │ │ + adds r0, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r3, r4, r6, lr} │ │ │ │ movs r4, r7 │ │ │ │ - hlt 0x003a │ │ │ │ + revsh r2, r5 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ec470 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315696,17 +315695,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r6, r7 │ │ │ │ subw r0, lr, #85 @ 0x55 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (2ec55c ) │ │ │ │ @@ -315737,27 +315736,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ec56c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (2ec570 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ec51e │ │ │ │ nop │ │ │ │ b.n 2ec064 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2960055 │ │ │ │ - ldrb r6, [r0, #2] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ec5d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -315788,31 +315787,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ec59a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (2ec5e8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 2ec59a │ │ │ │ b.n 2ebff4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (2ec5f8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ nop │ │ │ │ @ instruction: 0xf1ee0055 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315820,15 +315819,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ec64c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ec650 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (2ec654 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -315836,20 +315835,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r6, #246 @ 0xf6 │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r4, 2ec6ae │ │ │ │ + cbz r4, 2ec6ba │ │ │ │ movs r4, r7 │ │ │ │ - ldr??.w r0, [r6, r3] │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + vst1.8 {d0[2]}, [r6], r3 │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2ec6d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315858,26 +315857,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (2ec6d8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #88] @ (2ec6dc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (2ec6e0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #72] @ (2ec6e4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2eace0 │ │ │ │ ldr r1, [pc, #64] @ (2ec6e8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -315889,24 +315888,24 @@ │ │ │ │ bl 2b3cb0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3dd4 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbz r6, 2ec71e │ │ │ │ + cbz r6, 2ec72a │ │ │ │ movs r4, r7 │ │ │ │ - ldr??.w r0, [sl, #67] @ 0x43 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + vld4.16 {d0-d3}, [sl], r3 │ │ │ │ + strb r6, [r4, #31] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r1, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ec6ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316140,15 +316139,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ec838 │ │ │ │ ldr r0, [pc, #116] @ (2ec988 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 2ec838 │ │ │ │ ldr r2, [pc, #100] @ (2ec98c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -316159,15 +316158,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2ec850 │ │ │ │ ldr r0, [pc, #84] @ (2ec990 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 2ec850 │ │ │ │ ldr r2, [pc, #68] @ (2ec994 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316177,36 +316176,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 2ec8b8 │ │ │ │ ldr r0, [pc, #52] @ (2ec998 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 2ec8b8 │ │ │ │ blx 21e3b8 │ │ │ │ b.n 2ed0a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #21] │ │ │ │ + strb r2, [r7, #21] │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -316221,49 +316220,49 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ │ │ │ │ 002ec9e0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (2eca00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ mcr 0, 3, r0, cr8, cr5, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #88] @ 2eca78 │ │ │ │ ldr r2, [pc, #88] @ (2eca7c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (2eca80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 2eca58 │ │ │ │ ldrb.w r0, [r2, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -316281,19 +316280,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r3, #8 │ │ │ │ + cmp r3, #56 @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r3, r6, r7} │ │ │ │ + push {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (2ecb04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316302,33 +316301,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ecb0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #96] @ (2ecb10 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (2ecb14 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #80] @ (2ecb18 ) │ │ │ │ ldr r1, [pc, #84] @ (2ecb1c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #72] @ (2ecb20 ) │ │ │ │ ldr r1, [pc, #72] @ (2ecb24 ) │ │ │ │ ldr r2, [pc, #76] @ (2ecb28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -316340,22 +316339,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4ce0043 │ │ │ │ - ldr r6, [r4, #124] @ 0x7c │ │ │ │ + @ instruction: 0xf4fe0043 │ │ │ │ + strb r6, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r4, #340] @ 0x154 │ │ │ │ lsls r7, r1, #3 │ │ │ │ @@ -316374,15 +316373,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2ecba8 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2ecbac ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 2ecb90 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -316403,19 +316402,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r4, #19] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2ecc08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -316423,15 +316422,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (2ecc10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -316440,19 +316439,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r7, #16] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r1, #17] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2ecc68 │ │ │ │ sub sp, #8 │ │ │ │ @@ -316460,15 +316459,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (2ecc70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 21cf10 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -316476,19 +316475,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (2ecd14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -316500,22 +316499,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 21cf10 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -316532,31 +316531,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (2ecd20 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r1, #14] │ │ │ │ + strb r0, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r5, #13] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ecd24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -316564,51 +316563,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (2ecd8c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #68] @ (2ecd90 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ ldr r3, [pc, #60] @ (2ecd94 ) │ │ │ │ ldr r2, [pc, #60] @ (2ecd98 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (2ecd9c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54252c │ │ │ │ - strb r4, [r4, #11] │ │ │ │ + b.w 54255c │ │ │ │ + strb r4, [r2, #12] │ │ │ │ movs r6, r7 │ │ │ │ ble.n 2ece20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ec9f8 │ │ │ │ + b.n 2eca58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #212 @ 0xd4 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ecda0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316656,19 +316655,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ece28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #30 │ │ │ │ + movs r7, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #7] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #8] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ece2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316858,35 +316857,35 @@ │ │ │ │ ldr r0, [pc, #52] @ (2ed054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r7, #2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r2, #7] │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #66 @ 0x42 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + strb r0, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r4, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -316934,26 +316933,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (2ed100 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed0a8 │ │ │ │ nop │ │ │ │ bge.n 2ed114 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #124] @ 0x7c │ │ │ │ + strb r0, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2ed164 │ │ │ │ mov r4, r1 │ │ │ │ @@ -316981,25 +316980,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed126 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (2ed174 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed126 │ │ │ │ bls.n 2ed260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317033,15 +317032,15 @@ │ │ │ │ cbz r2, 2ed1d8 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2ed234 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r3, [pc, #188] @ (2ed2a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed27e │ │ │ │ ldr r3, [pc, #180] @ (2ed2a8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317049,15 +317048,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ed27e │ │ │ │ ldr r0, [pc, #176] @ (2ed2ac ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed28a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 2ed28a │ │ │ │ @@ -317070,19 +317069,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2ed234 │ │ │ │ ldr r0, [pc, #136] @ (2ed2b4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r3, [pc, #92] @ (2ed2a0 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed1d8 │ │ │ │ ldr r3, [pc, #84] @ (2ed2a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317102,45 +317101,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ed1d8 │ │ │ │ ldr r0, [pc, #72] @ (2ed2bc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed1d8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ed25e │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2ed25e │ │ │ │ b.n 2ed218 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ed25e │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ bls.n 2ed2a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #992] @ (2ed688 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, lr │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [pc, #240] @ (2ed3ac ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -317193,19 +317192,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21bf6c │ │ │ │ - ldr r4, [r0, #112] @ 0x70 │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 2ed550 │ │ │ │ mov r4, r0 │ │ │ │ @@ -317336,15 +317335,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (2ed574 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed41c │ │ │ │ ldr r3, [pc, #136] @ (2ed578 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ed3ca │ │ │ │ ldr r3, [pc, #116] @ (2ed570 ) │ │ │ │ @@ -317353,15 +317352,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ed3ca │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (2ed57c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2ed3ca │ │ │ │ ldr r3, [pc, #96] @ (2ed580 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed46e │ │ │ │ @@ -317373,44 +317372,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (2ed584 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed46e │ │ │ │ nop │ │ │ │ bvc.n 2ed578 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #50 @ 0x32 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #592] @ (2ed7c0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ add ip, sl │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #84] @ 0x54 │ │ │ │ + ldr r2, [r6, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -317443,20 +317442,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (2ed5f4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ bmi.n 2ed588 │ │ │ │ lsls r5, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r6, [r0, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 2ed678 │ │ │ │ @@ -317495,28 +317494,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (2ed68c ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ed62a │ │ │ │ bmi.n 2ed584 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2edb64 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r5, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -317663,15 +317662,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed8ee │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 2ed888 │ │ │ │ - bl 596980 │ │ │ │ + bl 5969b0 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 2ed8a0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -317729,25 +317728,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ed818 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2ed938 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ed818 │ │ │ │ bcs.n 2ed84c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (2edb14 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -317814,17 +317813,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (2edb18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2edae8 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 3d763c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -317838,24 +317837,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5971c8 │ │ │ │ + bl 5971f8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2eda94 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2edac0 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 597230 │ │ │ │ + bl 597260 │ │ │ │ b.n 2ed96a │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -317899,27 +317898,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eda14 │ │ │ │ ldr r0, [pc, #36] @ (2edb24 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2eda14 │ │ │ │ nop │ │ │ │ bne.n 2edba0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r2, #16] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (2edbf4 ) │ │ │ │ @@ -318103,29 +318102,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 2edc62 │ │ │ │ ldr r0, [pc, #172] @ (2eddf8 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (2eddfc ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2edd5e │ │ │ │ ldr r2, [pc, #116] @ (2ede00 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2edc38 │ │ │ │ ldr r2, [pc, #108] @ (2ede04 ) │ │ │ │ @@ -318138,15 +318137,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2edc38 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (2ede0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2edc38 │ │ │ │ ldr r3, [pc, #64] @ (2ede00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2edc62 │ │ │ │ ldr r3, [pc, #68] @ (2ede10 ) │ │ │ │ @@ -318159,34 +318158,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2edc62 │ │ │ │ ldr r0, [pc, #48] @ (2ede14 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2edc62 │ │ │ │ nop │ │ │ │ ldmia r6!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r7, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #104] @ 0x68 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #112] @ 0x70 │ │ │ │ + str r6, [r0, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (2ee164 ) │ │ │ │ @@ -318215,15 +318214,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #768] @ (2ee17c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -318411,15 +318410,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2edf40 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (2ee18c ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2edf44 │ │ │ │ ldr r3, [pc, #256] @ (2ee190 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -318431,15 +318430,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 2ee0ae │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ede98 │ │ │ │ b.n 2ee0ce │ │ │ │ ldr r0, [pc, #228] @ (2ee194 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2ede98 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -318471,15 +318470,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (2ee1a0 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2edf44 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee0e2 │ │ │ │ ldr r3, [pc, #120] @ (2ee1a4 ) │ │ │ │ @@ -318494,60 +318493,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ee0e2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (2ee1a8 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee0e2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (2ee1ac ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee0e2 │ │ │ │ nop │ │ │ │ ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #88] @ 0x58 │ │ │ │ + str r4, [r6, #88] @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -318590,15 +318589,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee1fe │ │ │ │ ldr r0, [pc, #68] @ (2ee26c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 2ee1fe │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee1fe │ │ │ │ ldr r3, [pc, #48] @ (2ee270 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -318608,29 +318607,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (2ee268 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ee1fe │ │ │ │ ldr r0, [pc, #32] @ (2ee274 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee1fe │ │ │ │ ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #76] @ 0x4c │ │ │ │ + str r0, [r6, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -318788,15 +318787,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (2ee528 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee3b2 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2ed5f8 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -318858,57 +318857,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2ee3b2 │ │ │ │ ldr r1, [pc, #92] @ (2ee55c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ee452 │ │ │ │ stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r1, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r3, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #30 │ │ │ │ + cmp r3, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #192 @ 0xc0 │ │ │ │ + cmp r5, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r3, r0] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r4, #40] @ 0x28 │ │ │ │ + str r6, [r2, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r6, #36] @ 0x24 │ │ │ │ + str r2, [r4, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r1, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r0, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r1, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - mvns r0, r3 │ │ │ │ + add r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -318994,25 +318993,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee5f2 │ │ │ │ ldr r0, [pc, #32] @ (2ee678 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee5f2 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r3, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (2ee740 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -319064,39 +319063,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ee698 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (2ee750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee698 │ │ │ │ ldr r2, [pc, #52] @ (2ee754 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (2ee758 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ nop │ │ │ │ stmia r4!, {r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r6, #8] │ │ │ │ + str r0, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -319272,15 +319271,15 @@ │ │ │ │ bpl.n 2ee8b6 │ │ │ │ ldr.w r1, [pc, #1932] @ 2ef0d8 │ │ │ │ ldr.w r0, [pc, #1932] @ 2ef0dc │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee8b6 │ │ │ │ ldr.w r3, [pc, #1900] @ 2ef0d0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee7fa │ │ │ │ ldr.w r3, [pc, #1900] @ 2ef0e0 │ │ │ │ @@ -319293,15 +319292,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2ee7fa │ │ │ │ ldr.w r0, [pc, #1872] @ 2ef0e4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee7fa │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 2ed5f8 │ │ │ │ ldr.w r3, [pc, #1824] @ 2ef0d0 │ │ │ │ @@ -319322,15 +319321,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 2ef0ec │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee8b6 │ │ │ │ ldr.w r3, [pc, #1756] @ 2ef0d0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee7fa │ │ │ │ ldr.w r3, [pc, #1772] @ 2ef0f0 │ │ │ │ @@ -319343,15 +319342,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2ee7fa │ │ │ │ ldr.w r0, [pc, #1744] @ 2ef0f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee7fa │ │ │ │ ldr.w r3, [pc, #1692] @ 2ef0d0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ee7fa │ │ │ │ ldr.w r3, [pc, #1716] @ 2ef0f8 │ │ │ │ @@ -319364,15 +319363,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ee7fa │ │ │ │ ldr.w r0, [pc, #1688] @ 2ef0fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee7fa │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eec6c │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ee8b6 │ │ │ │ @@ -319398,15 +319397,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ee7fa │ │ │ │ ldr.w r0, [pc, #1592] @ 2ef104 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee7fa │ │ │ │ ldr.w r3, [pc, #1580] @ 2ef108 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2eec3e │ │ │ │ @@ -319426,15 +319425,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2ee8b6 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 2ef110 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee8b6 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 2ee91e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -319494,15 +319493,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ee8b6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2ee8b6 │ │ │ │ ldr.w r2, [pc, #1288] @ 2ef11c │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -319706,15 +319705,15 @@ │ │ │ │ b.n 2ee8b6 │ │ │ │ ldr r0, [pc, #708] @ (2ef128 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eed90 │ │ │ │ b.n 2eeda2 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -319725,15 +319724,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (2ef12c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eee5a │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -319759,15 +319758,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (2ef134 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2eee5a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -319787,15 +319786,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2eedd6 │ │ │ │ ldr r0, [pc, #504] @ (2ef13c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2eedd6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eedd6 │ │ │ │ ldr r3, [pc, #480] @ (2ef140 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -319820,23 +319819,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2eec50 │ │ │ │ ldr r0, [pc, #424] @ (2ef144 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 2eec50 │ │ │ │ ldr r0, [pc, #412] @ (2ef148 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -319911,112 +319910,112 @@ │ │ │ │ b.n 2eeed4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (2ef15c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2eedcc │ │ │ │ ldr r0, [pc, #180] @ (2ef160 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2eedc2 │ │ │ │ ... │ │ │ │ stmia r3!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r5, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r0] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r6] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ cmp ip, lr │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #32] │ │ │ │ + str r6, [r5, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ eors r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ bx fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + ldrh r6, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrsh r4, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #128] @ (2ef1b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r6] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r6, r1] │ │ │ │ + ldrb r4, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #60] @ (2ef1a4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2eedac │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eecf4 │ │ │ │ ldr r2, [pc, #40] @ (2ef1a8 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320024,25 +320023,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2eecf4 │ │ │ │ ldr r0, [pc, #28] @ (2ef1ac ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 2eecf4 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - ldr r4, [r6, r4] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r6] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef360 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320180,39 +320179,39 @@ │ │ │ │ b.n 2ef306 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2ee75c │ │ │ │ b.n 2ef2ec │ │ │ │ ldr r0, [pc, #40] @ (2ef378 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2ef306 │ │ │ │ ldr r0, [pc, #36] @ (2ef37c ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 2ef306 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ee75c │ │ │ │ nop │ │ │ │ @@ -320314,15 +320313,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ef426 │ │ │ │ ldr r0, [pc, #484] @ (2ef69c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2ef426 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2ef484 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -320364,15 +320363,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ef4a0 │ │ │ │ ldr r0, [pc, #384] @ (2ef6a8 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ef4a0 │ │ │ │ b.n 2ef426 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -320444,38 +320443,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2ef4a0 │ │ │ │ ldr r0, [pc, #188] @ (2ef6b0 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef536 │ │ │ │ ldr r0, [pc, #172] @ (2ef6b4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef536 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2ef512 │ │ │ │ ldr r0, [pc, #144] @ (2ef6b8 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ef5a0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2ef424 │ │ │ │ ldr r3, [pc, #112] @ (2ef6bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -320488,15 +320487,15 @@ │ │ │ │ beq.w 2ef4fc │ │ │ │ ldr r0, [pc, #96] @ (2ef6c0 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 2ef484 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2ef48c │ │ │ │ @ instruction: 0xb6ce │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -320508,33 +320507,33 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #112] @ (2ef70c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -320607,15 +320606,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2ef720 │ │ │ │ ldr r3, [pc, #44] @ (2ef7cc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (2ef7d0 ) │ │ │ │ ldr r1, [pc, #44] @ (2ef7d4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -320629,20 +320628,20 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ movs r6, r7 │ │ │ │ - cdp2 0, 2, cr0, cr6, cr13, {2} │ │ │ │ - ldr r0, [r3, r1] │ │ │ │ + cdp2 0, 5, cr0, cr6, cr13, {2} │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #344] @ (2ef930 ) │ │ │ │ + ldr r2, [pc, #536] @ (2ef9f0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -320713,17 +320712,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r6, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r5, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ef89c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -320762,15 +320761,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 2ef8fa │ │ │ │ ldr r0, [pc, #152] @ (2ef9ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 543ca8 │ │ │ │ + bl 543cd8 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2ef98a │ │ │ │ ldr.w r9, [pc, #140] @ 2ef9b0 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -320815,18 +320814,18 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bgt.n 2ef912 │ │ │ │ @ instruction: 0xffffbf98 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stc2 0, cr0, [ip], #-308 @ 0xfffffecc │ │ │ │ - ldr r0, [pc, #392] @ (2efb44 ) │ │ │ │ + mrrc2 0, 4, r0, ip, cr13 │ │ │ │ + ldr r0, [pc, #584] @ (2efc04 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r6, [r5, r2] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ef9c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -320840,15 +320839,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 2f4d98 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 2f4d98 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2ef9da │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ @@ -320903,26 +320902,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2efa2e │ │ │ │ ldr r0, [pc, #28] @ (2efab4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efa2e │ │ │ │ nop │ │ │ │ add sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #320] @ (2efbf0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 2eff68 │ │ │ │ mov r6, r3 │ │ │ │ @@ -320978,15 +320977,15 @@ │ │ │ │ bpl.n 2efb32 │ │ │ │ ldr.w r0, [pc, #1056] @ 2eff74 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r2, [pc, #1040] @ 2eff78 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321005,15 +321004,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efb32 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 2efb1a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -321101,15 +321100,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2efaee │ │ │ │ ldr r0, [pc, #768] @ (2eff94 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efaee │ │ │ │ mov r0, r8 │ │ │ │ bl 2efa10 │ │ │ │ b.n 2efc72 │ │ │ │ ldr r3, [pc, #744] @ (2eff98 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321238,15 +321237,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #332] @ (2eff70 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (2effa0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321257,22 +321256,22 @@ │ │ │ │ bpl.n 2efdfe │ │ │ │ ldr r0, [pc, #360] @ (2effa4 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efdfe │ │ │ │ ldr r0, [pc, #344] @ (2effa8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efb2a │ │ │ │ ldr r3, [pc, #332] @ (2effac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2efb32 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -321282,29 +321281,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (2effb0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efb32 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 2efdb0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed7e8 │ │ │ │ b.n 2efdb0 │ │ │ │ ldr r0, [pc, #276] @ (2effb4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 2eff02 │ │ │ │ add r3, pc, #8 @ (adr r3, 2efec0 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -321342,15 +321341,15 @@ │ │ │ │ bpl.n 2eff36 │ │ │ │ ldr r0, [pc, #148] @ (2effbc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2efb32 │ │ │ │ ldr r3, [pc, #128] @ (2effc0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321361,63 +321360,63 @@ │ │ │ │ bpl.w 2efb32 │ │ │ │ ldr r0, [pc, #108] @ (2effc4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2efb74 │ │ │ │ add r7, sp, #784 @ 0x310 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ pop {r5, r6, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #960] @ (2f0354 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, r1] │ │ │ │ + strb r4, [r2, r2] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strb r4, [r1, r0] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, r2] │ │ │ │ + strb r2, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ cbnz r6, 2effe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + str r0, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, r7] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -321472,15 +321471,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f0064 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ hlt 0x003a │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -321491,27 +321490,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (2f0178 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #224] @ (2f017c ) │ │ │ │ ldr r1, [pc, #228] @ (2f0180 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2ef89c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -321572,26 +321571,26 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (2f0188 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf590004d │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + rsb r0, r0, #13434880 @ 0xcd0000 │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r6, #3] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x00ce │ │ │ │ + bkpt 0x00fe │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ - add r6, pc, #704 @ (adr r6, 2f044c ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 2f050c ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2f0220 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -321600,27 +321599,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2f0228 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (2f022c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2f0230 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (2f0234 ) │ │ │ │ ldr r0, [pc, #92] @ (2f0238 ) │ │ │ │ ldr r3, [pc, #96] @ (2f023c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -321631,34 +321630,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - orns r0, r4, #13434880 @ 0xcd0000 │ │ │ │ - strb r2, [r5, #31] │ │ │ │ + @ instruction: 0xf4a4004d │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #8] │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ cbnz r2, 2f024a │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -321700,24 +321699,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f02cc ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2f02d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2efa10 │ │ │ │ nop │ │ │ │ - bfi r0, lr, #1, #13 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + @ instruction: 0xf39e004d │ │ │ │ + strb r0, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, r0] │ │ │ │ + strb r6, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2f0314 │ │ │ │ @@ -321725,26 +321724,26 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (2f031c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 335154 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ef9c0 │ │ │ │ - ssat r0, #14, sl, asr #1 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + @ instruction: 0xf35a004d │ │ │ │ + strb r4, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (2f0390 ) │ │ │ │ @@ -321752,57 +321751,57 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (2f0398 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #84] @ (2f039c ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 543b68 │ │ │ │ + bl 543b98 │ │ │ │ ldr r2, [pc, #68] @ (2f03a0 ) │ │ │ │ ldr r1, [pc, #68] @ (2f03a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2ef818 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf2e0004d │ │ │ │ - strh r2, [r1, r6] │ │ │ │ + @ instruction: 0xf310004d │ │ │ │ + strh r2, [r7, r6] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + pop {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f03b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ @ instruction: 0xb7de │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -321810,32 +321809,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f0404 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (2f0408 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 2f03ec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3f2b2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf29a004d │ │ │ │ - strh r0, [r7, r4] │ │ │ │ + movt r0, #41037 @ 0xa04d │ │ │ │ + strh r0, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f0490 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -321883,15 +321882,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #464 @ (adr r6, 2f0664 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r3] │ │ │ │ + strh r4, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ add r6, pc, #192 @ (adr r6, 2f0560 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -321901,15 +321900,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f04f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (2f04fc ) │ │ │ │ ldr r3, [pc, #44] @ (2f0500 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -321917,18 +321916,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sub.w r0, ip, #77 @ 0x4d │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + rsbs r0, ip, #77 @ 0x4d │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r3, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ movs r6, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 002f0504 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -321938,29 +321937,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (2f0548 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f054c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -321971,56 +321970,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 2f05b6 │ │ │ │ ldr r0, [pc, #84] @ (2f05c0 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #76] @ (2f05c4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ mov r0, r6 │ │ │ │ - bl 595c3c │ │ │ │ + bl 595c6c │ │ │ │ ldr r3, [pc, #64] @ (2f05c8 ) │ │ │ │ ldr r1, [pc, #64] @ (2f05cc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2c09ac │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f05d0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f056e │ │ │ │ add r5, pc, #216 @ (adr r5, 2f0698 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f055c │ │ │ │ + bpl.n 2f05bc │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f0674 │ │ │ │ + bvc.n 2f04d4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r6, r6] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f05d4 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 2f0604 │ │ │ │ @@ -322055,15 +322054,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2f0634 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ push {r1, r2, r3, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 2f6c38 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322075,25 +322074,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2f06a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #68] @ (2f06ac ) │ │ │ │ ldr r1, [pc, #68] @ (2f06b0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #52] @ (2f06b4 ) │ │ │ │ ldr r2, [pc, #56] @ (2f06b8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f06bc ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f06c0 ) │ │ │ │ @@ -322101,28 +322100,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - bic.w r0, r4, #77 @ 0x4d │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + b.w 5415e4 │ │ │ │ + orrs.w r0, r4, #77 @ 0x4d │ │ │ │ + strb r2, [r5, #13] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r6, 2f06b0 │ │ │ │ + cbnz r6, 2f06bc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r0, r4] │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - bvs.n 2f0770 │ │ │ │ + bvs.n 2f05d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ stmia r7!, {r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -322248,22 +322247,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 69c530 │ │ │ │ + bl 69c560 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5966e0 │ │ │ │ + b.w 596710 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -322277,15 +322276,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322324,25 +322323,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f0904 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 2f0904 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 69aa2c │ │ │ │ + bl 69aa5c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2f08f0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 6a6d5c │ │ │ │ + bl 6a6d8c │ │ │ │ b.n 2f08a2 │ │ │ │ ldr r3, [pc, #36] @ (2f0918 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (2f091c ) │ │ │ │ ldr r0, [pc, #36] @ (2f0920 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322353,23 +322352,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f0928 ) │ │ │ │ ldr r0, [pc, #32] @ (2f092c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stc 0, cr0, [r6, #308]! @ 0x134 │ │ │ │ - ldr r6, [pc, #848] @ (2f0c70 ) │ │ │ │ + ldcl 0, cr0, [r6, #308] @ 0x134 │ │ │ │ + ldr r7, [pc, #16] @ (2f0930 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #904] @ (2f0cac ) │ │ │ │ + ldr r7, [pc, #72] @ (2f096c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldc 0, cr0, [r4, #308] @ 0x134 │ │ │ │ - ldr r6, [pc, #1016] @ (2f0d24 ) │ │ │ │ + stcl 0, cr0, [r4, #308] @ 0x134 │ │ │ │ + ldr r7, [pc, #184] @ (2f09e4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #72] @ (2f0978 ) │ │ │ │ + ldr r7, [pc, #264] @ (2f0a38 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0930 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -322417,15 +322416,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f0976 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f09f4 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f0976 │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2f095e │ │ │ │ mov r2, lr │ │ │ │ b.n 2f0964 │ │ │ │ @@ -322434,15 +322433,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #576] @ (2f0c38 ) │ │ │ │ + ldr r6, [pc, #768] @ (2f0cf8 ) │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 2f0a3e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322453,15 +322452,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -322494,15 +322493,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ ldr r1, [pc, #76] @ (2f0aec ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 43f5c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -322521,29 +322520,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f0a72 │ │ │ │ ldr r0, [pc, #32] @ (2f0af8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f0a72 │ │ │ │ nop │ │ │ │ add r0, pc, #200 @ (adr r0, 2f0bb0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #848] @ (2f0e4c ) │ │ │ │ + ldr r6, [pc, #16] @ (2f0b0c ) │ │ │ │ movs r6, r7 │ │ │ │ cbz r1, 2f0b04 │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 2f0b12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322557,22 +322556,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (2f0b44 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f0b48 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #816] @ (2f0e78 ) │ │ │ │ + ldr r5, [pc, #1008] @ (2f0f38 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322653,16 +322652,16 @@ │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r0, [pc, #800] @ (2f0f30 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaee004d │ │ │ │ - ldr r5, [pc, #304] @ (2f0d48 ) │ │ │ │ + adds.w r0, lr, sp, lsl #1 │ │ │ │ + ldr r5, [pc, #496] @ (2f0e08 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0c18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -322756,15 +322755,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f0c48 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f0d38 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f0c48 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ @@ -322778,15 +322777,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #168] @ (2f0de4 ) │ │ │ │ + ldr r4, [pc, #360] @ (2f0ea4 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322819,15 +322818,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f0ddc │ │ │ │ cmp r0, #1 │ │ │ │ @@ -322863,18 +322862,18 @@ │ │ │ │ nop │ │ │ │ ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia.w lr, {r0, r2, r3, r6} │ │ │ │ - ldr r1, [pc, #816] @ (2f1154 ) │ │ │ │ + @ instruction: 0xe8ce004d │ │ │ │ + ldr r1, [pc, #1008] @ (2f1214 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #496] @ (2f1018 ) │ │ │ │ + ldr r3, [pc, #688] @ (2f10d8 ) │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (2f0f40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -322884,15 +322883,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f0f1c │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 2f0e5c │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 596980 │ │ │ │ + bl 5969b0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 2f0e70 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -322964,28 +322963,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f0e48 │ │ │ │ ldr r0, [pc, #32] @ (2f0f54 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f0e48 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #416] @ (2f10f8 ) │ │ │ │ + ldr r2, [pc, #608] @ (2f11b8 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -323033,17 +323032,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2f10f6 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2f10c0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 2f10ce │ │ │ │ @@ -323064,49 +323063,49 @@ │ │ │ │ beq.n 2f1008 │ │ │ │ vldr d7, [pc, #260] @ 2f1130 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 2f10fe │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 2f10fe │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (2f1140 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596a1c │ │ │ │ + bl 596a4c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (2f1144 ) │ │ │ │ ldr r3, [pc, #156] @ (2f113c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323116,17 +323115,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f109c │ │ │ │ ldr r2, [pc, #108] @ (2f1148 ) │ │ │ │ @@ -323140,17 +323139,17 @@ │ │ │ │ bne.n 2f1128 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43f580 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 2f0fee │ │ │ │ b.n 2f10cc │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #5 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 2f10ce │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -323182,41 +323181,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5966bc │ │ │ │ + bl 5966ec │ │ │ │ ldr r0, [pc, #100] @ (2f11e0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 598510 │ │ │ │ + bl 598540 │ │ │ │ ldr r3, [pc, #88] @ (2f11e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (2f11e8 ) │ │ │ │ ldr r1, [pc, #92] @ (2f11ec ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #72] @ (2f11f0 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (2f11f4 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 2f0fac │ │ │ │ @@ -323226,21 +323225,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 2f0c08 │ │ │ │ + b.n 2f0c68 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [r7, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #0] │ │ │ │ movs r4, r7 │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [pc, #32] @ (2f1214 ) │ │ │ │ + ldr r0, [pc, #224] @ (2f12d4 ) │ │ │ │ movs r6, r7 │ │ │ │ bl 12f1f6 │ │ │ │ │ │ │ │ 002f11f8 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (2f1234 ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -323271,15 +323270,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -323293,15 +323292,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323319,15 +323318,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ │ │ │ │ 002f12dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -323417,15 +323416,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f1316 │ │ │ │ ldr r0, [pc, #60] @ (2f1400 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2f1316 │ │ │ │ blx 21e3b8 │ │ │ │ str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -323434,20 +323433,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 67f3f6 │ │ │ │ + bl 67f3f6 │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, pc │ │ │ │ + mov r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f1404 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323533,35 +323532,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f1434 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f1510 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f1434 │ │ │ │ str r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 571506 │ │ │ │ + bl 571506 │ │ │ │ add r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmp r4, ip │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (2f15b0 ) │ │ │ │ @@ -323574,15 +323573,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -323603,15 +323602,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f1570 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ str r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -323711,15 +323710,15 @@ │ │ │ │ bpl.n 2f15ec │ │ │ │ ldr r0, [pc, #96] @ (2f1700 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f15ec │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -323747,15 +323746,15 @@ │ │ │ │ bl 3b16f2 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r0 │ │ │ │ + mvns r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f1704 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323819,15 +323818,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (2f18ac ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f175c │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f1826 │ │ │ │ cbz r3, 2f17c6 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -323897,15 +323896,15 @@ │ │ │ │ cbz r3, 2f1872 │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f1876 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f1754 │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f186a │ │ │ │ mov r3, r1 │ │ │ │ b.n 2f1876 │ │ │ │ @@ -323915,15 +323914,15 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfada005d │ │ │ │ - orrs r6, r2 │ │ │ │ + muls r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -324004,15 +324003,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324055,15 +324054,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f1a08 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324226,15 +324225,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f1d24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 2f1cc0 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -324248,35 +324247,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #240] @ (2f1d64 ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ ldr r2, [pc, #212] @ (2f1d68 ) │ │ │ │ ldr r3, [pc, #192] @ (2f1d58 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -324306,31 +324305,31 @@ │ │ │ │ cbz r3, 2f1ce8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f1d18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [pc, #116] @ (2f1d70 ) │ │ │ │ ldr r3, [pc, #92] @ (2f1d58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f1d50 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 59084c │ │ │ │ + b.w 59087c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f1cf0 │ │ │ │ ldr r3, [pc, #76] @ (2f1d74 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1c00 │ │ │ │ ldr r3, [pc, #68] @ (2f1d78 ) │ │ │ │ @@ -324339,15 +324338,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f1c00 │ │ │ │ ldr r0, [pc, #56] @ (2f1d7c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f1c00 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ @@ -324361,15 +324360,15 @@ │ │ │ │ bl 1dd6e │ │ │ │ ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f1d80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -324502,15 +324501,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 617f02 │ │ │ │ + bl 617f02 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -324586,24 +324585,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 55a016 │ │ │ │ + bl 55a016 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f2032 │ │ │ │ @@ -324819,15 +324818,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 2f2104 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325058,15 +325057,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 21cf10 │ │ │ │ b.n 2f23cc │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f241e │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -325149,15 +325148,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -325407,15 +325406,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f28a8 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -325790,15 +325789,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 2f2ab0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 2f2ab0 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f2cc0 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2f2bc4 │ │ │ │ @@ -325838,18 +325837,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 2f2e56 │ │ │ │ b.n 2f2b4a │ │ │ │ b.n 2f2d32 │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vtbl.8 d28, {d31- instruction: 0xffffcab4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2f299a │ │ │ │ - vtbx.8 d28, {d31- instruction: 0xffffc9f2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2f26ee │ │ │ │ Address 0x2f2e82 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f2e84 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -325882,22 +325881,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326019,15 +326018,15 @@ │ │ │ │ blx 21c0d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (2f30e0 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -326041,15 +326040,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 2f30aa │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -326062,15 +326061,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 596700 │ │ │ │ + b.w 596730 │ │ │ │ nop │ │ │ │ bhi.n 2f3102 │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -326109,15 +326108,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2f329c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 2f31fe │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -326132,23 +326131,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (2f32d8 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -326188,28 +326187,28 @@ │ │ │ │ cbz r3, 2f3226 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f3290 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [pc, #172] @ (2f32e4 ) │ │ │ │ ldr r3, [pc, #144] @ (2f32cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f32c4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 59084c │ │ │ │ + b.w 59087c │ │ │ │ ldr r3, [pc, #144] @ (2f32e8 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -326227,15 +326226,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 2f32c4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f322e │ │ │ │ ldr r2, [pc, #80] @ (2f32f0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f314a │ │ │ │ ldr r2, [pc, #72] @ (2f32f4 ) │ │ │ │ @@ -326244,15 +326243,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f314a │ │ │ │ ldr r0, [pc, #64] @ (2f32f8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f314a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r3, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #6] │ │ │ │ @@ -326269,15 +326268,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vtbl.8 d23, {d15}, d16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [pc, #208] @ (2f33c4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f3314 │ │ │ │ @@ -326457,15 +326456,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2f350e │ │ │ │ ldr r3, [pc, #132] @ (2f357c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2f3540 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 596f30 │ │ │ │ + bl 596f60 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 2f355e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -326482,30 +326481,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f34d8 │ │ │ │ ldr r0, [pc, #84] @ (2f3588 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 2f34d8 │ │ │ │ ldr r3, [pc, #72] @ (2f358c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f34fc │ │ │ │ ldr r3, [pc, #56] @ (2f3584 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f34fc │ │ │ │ ldr r0, [pc, #56] @ (2f3590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f34fc │ │ │ │ ldr r3, [pc, #52] @ (2f3594 ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (2f3598 ) │ │ │ │ ldr r0, [pc, #52] @ (2f359c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -326517,25 +326516,25 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #528] @ (2f3794 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #82 @ 0x52 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #124 @ 0x7c │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (2f35ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -326621,15 +326620,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 2f3684 │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f3684 │ │ │ │ blt.n 2f36a2 │ │ │ │ Address 0x2f36ce is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f36d0 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -326747,15 +326746,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ bge.n 2f3882 │ │ │ │ Address 0x2f3816 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002f3818 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -326764,25 +326763,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5971c8 │ │ │ │ + bl 5971f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f386e │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2f3898 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 597230 │ │ │ │ + bl 597260 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -326801,17 +326800,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (2f3914 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 2f38f8 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 2f3900 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -326830,45 +326829,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2f3848 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f3848 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f3790 │ │ │ │ b.n 2f3848 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f64a8 │ │ │ │ b.n 2f3848 │ │ │ │ nop │ │ │ │ - bkpt 0x0016 │ │ │ │ + bkpt 0x0046 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r6, #5 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ bls.n 2f397a │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 2f3982 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 2f3948 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 2f395e │ │ │ │ @@ -326882,15 +326881,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3818 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f3936 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326920,26 +326919,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #40] @ (2f3a2c ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327064,29 +327063,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 2f3ada │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 2f3ab0 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 2f3ada │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 2f39a0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -327165,17 +327164,17 @@ │ │ │ │ cbz r1, 2f3c7a │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f3d06 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -327213,15 +327212,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2f3d06 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327241,21 +327240,21 @@ │ │ │ │ beq.n 2f3cd8 │ │ │ │ blx r3 │ │ │ │ b.n 2f3cd8 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -327393,15 +327392,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2f409e │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 2f4038 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -327504,38 +327503,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f4110 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f3790 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ b.n 2f3fa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f3790 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [pc, #300] @ (2f4174 ) │ │ │ │ ldr r3, [pc, #252] @ (2f4148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f4110 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 59084c │ │ │ │ + b.w 59087c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2f3f98 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2f3e6e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (2f4178 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -327568,15 +327567,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (2f4188 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 2f3ee4 │ │ │ │ ldr r2, [pc, #144] @ (2f417c ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f3ee4 │ │ │ │ @@ -327615,15 +327614,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb806 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 2f415a │ │ │ │ @ instruction: 0xffff6b36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -327633,31 +327632,31 @@ │ │ │ │ ldr r6, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, r5 │ │ │ │ + subs r2, r1, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r3, r6 │ │ │ │ + subs r6, r1, r7 │ │ │ │ movs r6, r7 │ │ │ │ bne.n 2f4274 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r7, lr} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r5, r4 │ │ │ │ + subs r2, r3, r5 │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r4, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r3, #26 │ │ │ │ + asrs r0, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r5, r4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -327667,17 +327666,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 2f41d6 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 2f3818 │ │ │ │ cbnz r0, 2f422e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 2f1b24 │ │ │ │ @@ -327706,15 +327705,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 002f4254 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327770,22 +327769,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #100] @ (2f437c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f4254 │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -327854,15 +327853,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (2f44bc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 2f4444 │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -327928,19 +327927,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ blx 21e3b8 │ │ │ │ str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2f4504 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r4, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r7, #31 │ │ │ │ + adds r6, r5, r0 │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -328007,22 +328006,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #100] @ (2f4620 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2f4254 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328156,30 +328155,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 2f4690 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r1, [pc, #92] @ (2f4798 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f465e │ │ │ │ ldr r1, [pc, #84] @ (2f479c ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 2f465e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2f47a0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2f465e │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 2f46c2 │ │ │ │ ldr r3, [pc, #56] @ (2f47a4 ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (2f47a8 ) │ │ │ │ @@ -328197,21 +328196,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vabal.u , d15, d28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r4, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #22 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f47b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328260,15 +328259,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f4628 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -328333,29 +328332,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (2f496c ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f47ec │ │ │ │ nop │ │ │ │ str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bxns sp │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4970 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328365,15 +328364,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 2f49a0 │ │ │ │ ldr r2, [pc, #124] @ (2f4a0c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2f49e2 │ │ │ │ - bl 596980 │ │ │ │ + bl 5969b0 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 2f0e28 │ │ │ │ @@ -328402,28 +328401,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f4a14 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4994 │ │ │ │ ldr r0, [pc, #32] @ (2f4a18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 2f4994 │ │ │ │ nop │ │ │ │ str r0, [r2, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4a1c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -328442,15 +328441,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -328467,47 +328466,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 2f4b6c │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f4bd0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f4bf2 │ │ │ │ ldr r1, [pc, #344] @ (2f4c1c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 5960bc │ │ │ │ + bl 5960ec │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f4b82 │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 2f4b3c │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 2f4b64 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f0e28 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5963b8 │ │ │ │ + bl 5963e8 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (2f4c20 ) │ │ │ │ ldr r3, [pc, #252] @ (2f4c18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -328532,22 +328531,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4afc │ │ │ │ - bl 685a74 │ │ │ │ + bl 685aa4 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f4afc │ │ │ │ ldr r1, [pc, #184] @ (2f4c28 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 5960bc │ │ │ │ + bl 5960ec │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f4adc │ │ │ │ ldr r3, [pc, #168] @ (2f4c2c ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -328580,59 +328579,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f4c40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f4b16 │ │ │ │ ldr r3, [pc, #80] @ (2f4c44 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (2f4c48 ) │ │ │ │ ldr r1, [pc, #80] @ (2f4c4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2f4bec │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r6, [r4, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrsh r6, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r2, #11 │ │ │ │ + asrs r2, r0, #12 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r0, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r4, #9 │ │ │ │ + asrs r4, r2, #10 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r5, #9 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r0, #9 │ │ │ │ + asrs r0, r6, #9 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r0, #8 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4c50 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2f4c8e │ │ │ │ @@ -328686,37 +328685,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 69a9c8 │ │ │ │ + bl 69a9f8 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 21dfcc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 21dfcc │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #84] @ (2f4d70 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 2f0e28 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -328747,51 +328746,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ │ │ │ │ 002f4d98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 2f4dbc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 69aa2c │ │ │ │ + bl 69aa5c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 69aa2c │ │ │ │ + b.w 69aa5c │ │ │ │ nop │ │ │ │ │ │ │ │ 002f4dd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 2f4dfc │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 56fe14 │ │ │ │ + bl 56fe44 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 2f4dea │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -328941,17 +328940,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 2f4d78 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 2f5020 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f3718 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -328984,17 +328983,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2f4f18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ b.n 2f4fbe │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2f4e08 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -329011,28 +329010,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4f28 │ │ │ │ ldr r0, [pc, #40] @ (2f508c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f4f28 │ │ │ │ ldrh r2, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strh r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -329077,15 +329076,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5fabbc │ │ │ │ + bl 5fabec │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -329160,26 +329159,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f51cc │ │ │ │ ldr r0, [pc, #32] @ (2f523c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f51cc │ │ │ │ ldr r2, [r3, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r5, #28 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329242,15 +329241,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f4d78 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f52d2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5fad38 │ │ │ │ + bl 5fad68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 2f52d2 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -329259,15 +329258,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 2f52ec │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5306 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -329301,45 +329300,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 2f5438 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f567a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f55ba │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 2f555e │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 2f5516 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #1 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f51a4 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 2f4e08 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329424,21 +329423,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 2f540c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 2f53fc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 2f5400 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -329447,15 +329446,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 5fb028 │ │ │ │ + bl 5fb058 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f5542 │ │ │ │ b.n 2f5418 │ │ │ │ ldr r3, [pc, #568] @ (2f57c4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329467,30 +329466,30 @@ │ │ │ │ bpl.w 2f539a │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (2f57cc ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f539a │ │ │ │ ldr r3, [pc, #532] @ (2f57d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f53da │ │ │ │ ldr r3, [pc, #508] @ (2f57c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f53da │ │ │ │ ldr r0, [pc, #508] @ (2f57d4 ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f53da │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f5730 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -329516,15 +329515,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2f5510 │ │ │ │ ldr r0, [pc, #416] @ (2f57dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 2f5510 │ │ │ │ ldr r3, [pc, #400] @ (2f57e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f54d0 │ │ │ │ @@ -329533,15 +329532,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f54d0 │ │ │ │ ldr r0, [pc, #376] @ (2f57e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 2f54d0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 2f571c │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -329556,21 +329555,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f575c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (2f57e8 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -329590,17 +329589,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #1 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 2f5400 │ │ │ │ ldr r3, [pc, #184] @ (2f57ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329610,29 +329609,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f55ea │ │ │ │ ldr r0, [pc, #160] @ (2f57f0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f55ea │ │ │ │ ldr r3, [pc, #148] @ (2f57f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f56b8 │ │ │ │ ldr r3, [pc, #92] @ (2f57c8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f56b8 │ │ │ │ ldr r0, [pc, #128] @ (2f57f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f56b8 │ │ │ │ ldr r3, [pc, #124] @ (2f57fc ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (2f5800 ) │ │ │ │ ldr r0, [pc, #124] @ (2f5804 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -329659,49 +329658,49 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r1, #16 │ │ │ │ movs r6, r7 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r5, #14 │ │ │ │ movs r6, r7 │ │ │ │ movs r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #8 │ │ │ │ + lsrs r6, r4, #9 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #176 @ (adr r1, 2f58b0 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 2f5970 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r4, #12 │ │ │ │ movs r6, r7 │ │ │ │ - add r1, pc, #88 @ (adr r1, 2f5864 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 2f5924 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r5, #12 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 2f5960 │ │ │ │ mov r6, r3 │ │ │ │ @@ -329731,21 +329730,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #216] @ (2f5968 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -329798,15 +329797,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (2f5978 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (2f597c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f58a6 │ │ │ │ b.n 2f5844 │ │ │ │ ldr r3, [pc, #72] @ (2f5980 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (2f5984 ) │ │ │ │ @@ -329830,31 +329829,31 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bl e796a │ │ │ │ cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #96 @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [pc, #56] @ (2f59b4 ) │ │ │ │ + ldr r1, [pc, #248] @ (2f5a74 ) │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r7, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r6, #4 │ │ │ │ + lsrs r0, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r0, #9 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r5, #8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330004,36 +330003,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 2f5b94 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #40] @ (2f5ba8 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f4254 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f535c │ │ │ │ - bl 5f7baa │ │ │ │ + bl 5f7baa │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -330296,15 +330295,15 @@ │ │ │ │ b.n 2f5e72 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 2f51a4 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2f5ed2 │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 2f5ede │ │ │ │ mov r1, r5 │ │ │ │ @@ -330643,18 +330642,18 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 2f60a8 │ │ │ │ - bge.n 2f6304 │ │ │ │ + bge.n 2f6164 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r8], #244 @ 0xf4 │ │ │ │ - rev r4, r4 │ │ │ │ + stc2 0, cr0, [r8, #-244]! @ 0xffffff0c │ │ │ │ + rev16 r4, r2 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -330689,17 +330688,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f634a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2f6314 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 2f633c │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330707,17 +330706,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f535c │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -330739,26 +330738,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f62d2 │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (2f6384 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2f62d2 │ │ │ │ blxns sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r2 │ │ │ │ + lsls r6, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -330776,21 +330775,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 2f63fe │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #40] @ (2f6414 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -330825,21 +330824,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 2f648e │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #40] @ (2f64a4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -330900,26 +330899,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f64ca │ │ │ │ ldr r0, [pc, #32] @ (2f6544 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f64ca │ │ │ │ cmp ip, sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf6003d │ │ │ │ + stc2 0, cr0, [r6], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002f6548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #464] @ (2f672c ) │ │ │ │ @@ -330962,15 +330961,15 @@ │ │ │ │ bne.n 2f6598 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 2f6598 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6598 │ │ │ │ ldr r2, [pc, #356] @ (2f6738 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 2f65ee │ │ │ │ @@ -330998,15 +330997,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f4d78 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f65aa │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f65aa │ │ │ │ cmp r2, #1 │ │ │ │ @@ -331050,27 +331049,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6574 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6a588c │ │ │ │ + bl 6a58bc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 2f6708 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 21bf70 │ │ │ │ b.n 2f6574 │ │ │ │ ldr r0, [pc, #132] @ (2f6748 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f6692 │ │ │ │ b.n 2f6574 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331087,15 +331086,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f6606 │ │ │ │ ldr r0, [pc, #80] @ (2f6750 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f6606 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f66b6 │ │ │ │ ldr r3, [pc, #44] @ (2f6740 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -331103,15 +331102,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f66b6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (2f6754 ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f66b6 │ │ │ │ cmp r0, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -331119,19 +331118,19 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [lr], {61} @ 0x3d │ │ │ │ + stc2 0, cr0, [lr, #-244] @ 0xffffff0c │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip, #-244] @ 0xffffff0c │ │ │ │ - stc2 0, cr0, [ip], #244 @ 0xf4 │ │ │ │ + ldc2 0, cr0, [ip, #-244]! @ 0xffffff0c │ │ │ │ + ldc2l 0, cr0, [ip], {61} @ 0x3d │ │ │ │ │ │ │ │ 002f6758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -331148,20 +331147,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2f67b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r4, [r2, #104] @ 0x68 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -331173,22 +331172,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2f6842 │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 2f687a │ │ │ │ @@ -331200,15 +331199,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (2f68f8 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331244,15 +331243,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331264,47 +331263,47 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6910 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2f682e │ │ │ │ ldr r3, [pc, #72] @ (2f6914 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (2f6918 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (2f691c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2f682e │ │ │ │ - vqadd.s64 d16, d4, d29 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + vshr.s32 d0, d29, #28 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.s8 d0, d29, #6 │ │ │ │ - ldc2l 0, cr0, [ip], #-244 @ 0xffffff0c │ │ │ │ - ldc2 0, cr0, [r4], {61} @ 0x3d │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + vshr.s32 d0, d29, #6 │ │ │ │ + stc2 0, cr0, [ip], #244 @ 0xf4 │ │ │ │ + mcrr2 0, 3, r0, r4, cr13 │ │ │ │ + str r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfbc6003d │ │ │ │ - @ instruction: 0xfbae003d │ │ │ │ - str r0, [sp, #296] @ 0x128 │ │ │ │ + @ instruction: 0xfbf6003d │ │ │ │ + @ instruction: 0xfbde003d │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfbcc003d │ │ │ │ - @ instruction: 0xfb7c003d │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + @ instruction: 0xfbfc003d │ │ │ │ + @ instruction: 0xfbac003d │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfbae003d │ │ │ │ - @ instruction: 0xfb5e003d │ │ │ │ + @ instruction: 0xfbde003d │ │ │ │ + @ instruction: 0xfb8e003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (2f6978 ) │ │ │ │ ldr r1, [pc, #72] @ (2f697c ) │ │ │ │ @@ -331315,36 +331314,36 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (2f6984 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5476a0 │ │ │ │ + bl 5476d0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547f40 │ │ │ │ + bl 547f70 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb74003d │ │ │ │ + @ instruction: 0xfba4003d │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #28 │ │ │ │ + asrs r0, r6, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (2f69ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331353,25 +331352,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (2f69f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #68] @ (2f69f8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (2f69fc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #52] @ (2f6a00 ) │ │ │ │ ldr r2, [pc, #56] @ (2f6a04 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f6a08 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f6a0c ) │ │ │ │ @@ -331379,28 +331378,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + b.w 5415e4 │ │ │ │ + ldrh r0, [r2, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + asrs r6, r3, #32 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc 0, cr0, [r6, #244] @ 0xf4 │ │ │ │ - ldc 0, cr0, [lr, #244] @ 0xf4 │ │ │ │ + ldc 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ + stcl 0, cr0, [lr, #244] @ 0xf4 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #12] │ │ │ │ + strb r6, [r7, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfae6003d │ │ │ │ + smlatt r0, r6, sp, r0 │ │ │ │ strb r0, [r5, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331411,42 +331410,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (2f6a5c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67bdac │ │ │ │ + b.w 67bddc │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc 0, cr0, [sl, #-244]! @ 0xffffff0c │ │ │ │ - stc 0, cr0, [ip, #-244] @ 0xffffff0c │ │ │ │ + ldcl 0, cr0, [sl, #-244] @ 0xffffff0c │ │ │ │ + ldc 0, cr0, [ip, #-244]! @ 0xffffff0c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f6ab8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (2f6abc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2f6ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #52] @ (2f6ac4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (2f6ac8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 2f6acc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -331454,25 +331453,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - ldrh r6, [r0, #52] @ 0x34 │ │ │ │ + b.w 5415e4 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - stc 0, cr0, [r2], {61} @ 0x3d │ │ │ │ + ldc 0, cr0, [r2], #244 @ 0xf4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2f6b38 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (2f6b3c ) │ │ │ │ @@ -331480,56 +331479,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (2f6b40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #72] @ (2f6b44 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2f6b48 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (2f6b4c ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #60] @ (2f6b50 ) │ │ │ │ ldr r1, [pc, #60] @ (2f6b54 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (2f6b58 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + b.w 5415e4 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r4, #26 │ │ │ │ + lsrs r6, r2, #27 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc 0, cr0, [lr], #-244 @ 0xffffff0c │ │ │ │ - mrrc 0, 3, r0, r6, cr13 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + stcl 0, cr0, [lr], #-244 @ 0xffffff0c │ │ │ │ + stc 0, cr0, [r6], {61} @ 0x3d │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9aa003d │ │ │ │ + ldr??.w r0, [sl, #61] @ 0x3d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 2f6c18 │ │ │ │ ldr.w lr, [pc, #168] @ 2f6c1c │ │ │ │ @@ -331545,23 +331544,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 67bdac │ │ │ │ + bl 67bddc │ │ │ │ cbnz r0, 2f6bde │ │ │ │ ldr r2, [pc, #112] @ (2f6c2c ) │ │ │ │ ldr r3, [pc, #96] @ (2f6c20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -331577,15 +331576,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3d3294 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2f6bf2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2f6bba │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 2f6bea │ │ │ │ cbz r3, 2f6c0c │ │ │ │ @@ -331596,26 +331595,26 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2f6bea │ │ │ │ ldr r2, [pc, #36] @ (2f6c34 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f6c02 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r7, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, sp, rrx │ │ │ │ - sub.w r0, lr, sp, rrx │ │ │ │ + stc 0, cr0, [r0], {61} @ 0x3d │ │ │ │ + rsbs r0, lr, sp, rrx │ │ │ │ subs r6, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str??.w r0, [r4, #61] @ 0x3d │ │ │ │ - ldr.w r0, [lr, #61] @ 0x3d │ │ │ │ + ldrsb.w r0, [r4, sp, lsl #3] │ │ │ │ + vst4.8 {d0-d3}, [lr :256]! │ │ │ │ │ │ │ │ 002f6c38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -331683,33 +331682,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (2f6e28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 595f14 │ │ │ │ + bl 595f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f6c5e │ │ │ │ ldr r3, [pc, #252] @ (2f6e2c ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (2f6e30 ) │ │ │ │ ldr r0, [pc, #252] @ (2f6e34 ) │ │ │ │ add r3, pc │ │ │ │ @@ -331758,15 +331757,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (2f6e48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331777,15 +331776,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (2f6e54 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331800,35 +331799,35 @@ │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 2f6d6e │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 2f6d66 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb.w r0, [r8, sp, lsl #3] │ │ │ │ - @ instruction: 0xf748003d │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh.w r0, [r8, sp, lsl #3] │ │ │ │ + @ instruction: 0xf778003d │ │ │ │ + ldrh r2, [r7, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf700003d │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ + @ instruction: 0xf730003d │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf774003d │ │ │ │ - @ instruction: 0xf75c003d │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + @ instruction: 0xf7a4003d │ │ │ │ + @ instruction: 0xf78c003d │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf760003d │ │ │ │ - @ instruction: 0xf68c003d │ │ │ │ - ldrh r4, [r5, #24] │ │ │ │ + @ instruction: 0xf790003d │ │ │ │ + @ instruction: 0xf6bc003d │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf75a003d │ │ │ │ - @ instruction: 0xf65e003d │ │ │ │ - @ instruction: 0xf6ea003d │ │ │ │ - @ instruction: 0xf6ec003d │ │ │ │ + @ instruction: 0xf78a003d │ │ │ │ + @ instruction: 0xf68e003d │ │ │ │ + @ instruction: 0xf71a003d │ │ │ │ + @ instruction: 0xf71c003d │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 2f6c38 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2f6c38 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -331952,26 +331951,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f6f62 │ │ │ │ ldr r0, [pc, #32] @ (2f6fc0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2f6f62 │ │ │ │ subs r3, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #26 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, #12386304 @ 0xbd0000 │ │ │ │ + addw r0, sl, #2109 @ 0x83d │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2f7030 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #88] @ (2f7034 ) │ │ │ │ @@ -332005,26 +332004,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f6ff8 │ │ │ │ ldr r0, [pc, #28] @ (2f7040 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2f6ff8 │ │ │ │ subs r2, #188 @ 0xbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ + sub.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (2f70ac ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (2f70b0 ) │ │ │ │ @@ -332059,29 +332058,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2f7062 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (2f70bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f7062 │ │ │ │ subs r2, #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #128] @ (2f7138 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf522003d │ │ │ │ + adcs.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ ldr r0, [pc, #4] @ (2f70c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrsh r2, [r0, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -332157,17 +332156,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2f71ba │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ mov r1, r2 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 2f71d8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -332233,41 +332232,41 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (2f72c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #52] @ (2f72cc ) │ │ │ │ ldr r1, [pc, #52] @ (2f72d0 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #40] @ (2f72d4 ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b3ce0 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf382003d │ │ │ │ - @ instruction: 0xf394003d │ │ │ │ - lsls r0, r7, #27 │ │ │ │ + @ instruction: 0xf3b2003d │ │ │ │ + @ instruction: 0xf3c4003d │ │ │ │ + lsls r0, r5, #28 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #848] @ (2f7624 ) │ │ │ │ + ldr r5, [pc, #16] @ (2f72e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf378003d │ │ │ │ + @ instruction: 0xf3a8003d │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2f72f6 │ │ │ │ @@ -332320,15 +332319,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (2f74e8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (2f74ec ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (2f74f0 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -332337,15 +332336,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 3d7584 │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -332454,23 +332453,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r7, #23 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #872] @ (2f785c ) │ │ │ │ + ldr r4, [pc, #40] @ (2f751c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r6, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -332500,15 +332499,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (2f7740 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -332676,19 +332675,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #68 @ 0x44 │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r6, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ adds r3, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -332732,15 +332731,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 2f7784 │ │ │ │ bl 21ef40 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f77dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332751,15 +332750,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (2f79b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (2f79b4 ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2f78a6 │ │ │ │ @@ -332894,30 +332893,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 33aa2c │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 3d8630 │ │ │ │ b.n 2f78b8 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r6, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r0, #7 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ movs r4, r7 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr 0, 3, r0, r4, cr13 │ │ │ │ + ldcl 0, cr0, [r4], #-244 @ 0xffffff0c │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {61} @ 0x3d │ │ │ │ - rsbs r0, lr, sp, rrx │ │ │ │ - sub.w r0, ip, sp, rrx │ │ │ │ + ldc 0, cr0, [r8], #-244 @ 0xffffff0c │ │ │ │ + stc 0, cr0, [lr], {61} @ 0x3d │ │ │ │ + rsbs r0, ip, sp, rrx │ │ │ │ │ │ │ │ 002f79d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #224] @ 2f7ac0 │ │ │ │ @@ -332996,28 +332995,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 2f79f8 │ │ │ │ ldr r0, [pc, #36] @ (2f7ad0 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2f79f8 │ │ │ │ bl 21ef40 │ │ │ │ nop │ │ │ │ adds r0, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb86003d │ │ │ │ + subs.w r0, r6, sp, rrx │ │ │ │ │ │ │ │ 002f7ad4 : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ bic.w r3, r3, r1 │ │ │ │ @@ -333055,15 +333054,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -333095,22 +333094,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #25] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r7, #116 @ 0x74 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xeae4003d │ │ │ │ + adds.w r0, r4, sp, rrx │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaf2003d │ │ │ │ + @ instruction: 0xeb22003d │ │ │ │ cmp r7, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002f7bc4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333128,15 +333127,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (2f7c20 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 543cd8 │ │ │ │ + bl 543d08 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333152,18 +333151,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f7c4c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strb r4, [r5, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -333177,15 +333176,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #432] @ (2f7e28 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #428] @ (2f7e2c ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r9, #100] @ 0x64 │ │ │ │ add.w fp, r0, #6656 @ 0x1a00 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w fp, fp, #24 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, #9] │ │ │ │ mov r1, r0 │ │ │ │ @@ -333258,15 +333257,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #240] @ (2f7e48 ) │ │ │ │ ldr r1, [pc, #244] @ (2f7e4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ bl 2f0504 │ │ │ │ @@ -333302,29 +333301,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r6, #8 │ │ │ │ b.n 2f7cce │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ negs r4, r2 │ │ │ │ ldr r2, [pc, #108] @ (2f7e50 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ (2f7e54 ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333332,34 +333331,34 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r1, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe996003d │ │ │ │ - @ instruction: 0xe9a8003d │ │ │ │ + strd r0, r0, [r6, #244] @ 0xf4 │ │ │ │ + ldrd r0, r0, [r8, #244] @ 0xf4 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors.w r0, sl, sp, rrx │ │ │ │ + @ instruction: 0xeaca003d │ │ │ │ strh r6, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, sl, sp, rrx │ │ │ │ - ldrd r0, r0, [r4, #-244]! @ 0xf4 │ │ │ │ - ldrb r4, [r3, #18] │ │ │ │ + @ instruction: 0xeaba003d │ │ │ │ + @ instruction: 0xe9a4003d │ │ │ │ + ldrb r4, [r1, #19] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2 0, cr0, [ip], #-236 @ 0xffffff14 │ │ │ │ - tst r2, r3 │ │ │ │ + stc2l 0, cr0, [ip], #-236 @ 0xffffff14 │ │ │ │ + negs r2, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe98c003d │ │ │ │ - ldrd r0, r0, [r0, #-244]! @ 0xf4 │ │ │ │ + @ instruction: 0xe9bc003d │ │ │ │ + @ instruction: 0xe9a0003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #120] @ 2f7ee4 │ │ │ │ add ip, pc │ │ │ │ @@ -333403,27 +333402,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7e94 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (2f7ef4 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f7e94 │ │ │ │ nop │ │ │ │ cmp r4, #44 @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r8!, {r0, r2, r3, r4, r5} │ │ │ │ + strd r0, r0, [r8], #244 @ 0xf4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 2f7f9c │ │ │ │ add ip, pc │ │ │ │ @@ -333467,15 +333466,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7f36 │ │ │ │ ldr r0, [pc, #48] @ (2f7fac ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f7f36 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 2f7f54 │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -333486,15 +333485,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r2, #244] @ 0xf4 │ │ │ │ + ldrd r0, r0, [r2], #-244 @ 0xf4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2f8048 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #136] @ (2f804c ) │ │ │ │ @@ -333502,32 +333501,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2f8050 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (2f8054 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2f8058 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2f805c ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #108] @ (2f8060 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #96] @ (2f8064 ) │ │ │ │ ldr r2, [pc, #100] @ (2f8068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f806c ) │ │ │ │ add r3, pc │ │ │ │ @@ -333547,22 +333546,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #8] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf9c6003b │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + ldr??.w r0, [r6, #59] @ 0x3b │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 2f80a6 │ │ │ │ + cbnz r2, 2f80b2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #158 @ 0x9e │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333580,32 +333579,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2f8110 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (2f8114 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2f8118 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2f811c ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #108] @ (2f8120 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #96] @ (2f8124 ) │ │ │ │ ldr r2, [pc, #100] @ (2f8128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f812c ) │ │ │ │ add r3, pc │ │ │ │ @@ -333625,22 +333624,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vst4.8 {d0-d3}, [r6 :256], fp │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + ldrsh.w r0, [r6, fp, lsl #3] │ │ │ │ + subs r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r2, r5 │ │ │ │ + hlt 0x001a │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -333656,15 +333655,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2f8194 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (2f8198 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3e1444 │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -333677,19 +333676,19 @@ │ │ │ │ bl 3e1444 │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e1444 │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #2] │ │ │ │ + ldrb r4, [r6, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f7b1c │ │ │ │ + b.n 2f7b7c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f7b48 │ │ │ │ + b.n 2f7ba8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (2f8208 ) │ │ │ │ @@ -333697,23 +333696,23 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #92] @ (2f8210 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #80] @ (2f8214 ) │ │ │ │ ldr r1, [pc, #80] @ (2f8218 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 2f4970 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 2f4970 │ │ │ │ mov.w r2, #41943040 @ 0x2800000 │ │ │ │ @@ -333725,23 +333724,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f7abc │ │ │ │ + b.n 2f7b1c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f7ae8 │ │ │ │ + b.n 2f7b48 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r7, #15 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 2f822e │ │ │ │ + cbnz r0, 2f823a │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002f821c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -333791,15 +333790,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f8880 │ │ │ │ + b.n 2f88e0 │ │ │ │ movs r5, r7 │ │ │ │ ands r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ @@ -334011,23 +334010,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (2f84e0 ) │ │ │ │ ldr r0, [pc, #24] @ (2f84e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strb r2, [r2, #25] │ │ │ │ + strb r2, [r0, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r5, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2f8b54 │ │ │ │ + b.n 2f8bb4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f8b74 │ │ │ │ + b.n 2f8bd4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -334099,15 +334098,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (2f85c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8560 │ │ │ │ ldr r0, [pc, #40] @ (2f85cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f8560 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ movs r5, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #138 @ 0x8a │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -334116,15 +334115,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f8ae0 │ │ │ │ + b.n 2f8b40 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f85d0 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 2f85de │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334141,55 +334140,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2f8626 │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 2f8616 │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 2f8658 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a017c │ │ │ │ + b.w 6a01ac │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #28] @ (2f867c ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 2f8648 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -334573,15 +334572,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f8998 │ │ │ │ ldr r0, [pc, #200] @ (2f8b44 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 2f8998 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 2f8aca │ │ │ │ @@ -334640,29 +334639,29 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 2f89ea │ │ │ │ nop │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f8ae0 │ │ │ │ + ble.n 2f8b40 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 2f8b28 │ │ │ │ + ble.n 2f8b88 │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 2f8bf8 │ │ │ │ + ble.n 2f8a58 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f8b54 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 2f8b66 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334717,15 +334716,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 2f8c0a │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334749,15 +334748,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2634b8 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 2f8c5e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334901,32 +334900,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f8dd8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 2f8e1c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6a040c │ │ │ │ + bl 6a043c │ │ │ │ cbz r0, 2f8e0a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -334957,19 +334956,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (2f8efc ) │ │ │ │ @@ -334977,35 +334976,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2f8f04 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (2f8f08 ) │ │ │ │ ldr r1, [pc, #104] @ (2f8f0c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #88] @ (2f8f10 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #80] @ (2f8f14 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #72] @ (2f8f18 ) │ │ │ │ ldr r1, [pc, #76] @ (2f8f1c ) │ │ │ │ ldr r2, [pc, #76] @ (2f8f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -335019,21 +335018,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add.w r0, r2, fp, rrx │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + @ instruction: 0xeb32003b │ │ │ │ + adds r1, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r8, #240] @ 0xf0 │ │ │ │ - ldc2 0, cr0, [ip, #240]! @ 0xf0 │ │ │ │ + mcr2 0, 0, r0, cr8, cr12, {1} │ │ │ │ + stc2l 0, cr0, [ip, #240]! @ 0xf0 │ │ │ │ ldrsh r0, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r1, #18 │ │ │ │ @@ -335116,48 +335115,48 @@ │ │ │ │ ldr r2, [pc, #88] @ (2f903c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2f9040 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #76] @ (2f9044 ) │ │ │ │ ldr r1, [pc, #80] @ (2f9048 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #68] @ (2f904c ) │ │ │ │ ldr r1, [pc, #72] @ (2f9050 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe9aa003b │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + ldrd r0, r0, [sl, #236] @ 0xec │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r6, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335189,15 +335188,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 2f90a4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a040c │ │ │ │ + bl 6a043c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 2f90b6 │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 2f90c6 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -335235,15 +335234,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (2f9148 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 2f912e │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335251,19 +335250,19 @@ │ │ │ │ b.n 2f907c │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 2f9220 │ │ │ │ + bhi.n 2f9080 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 2f91f0 │ │ │ │ + bhi.n 2f9050 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2f91a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335272,15 +335271,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (2f91b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 2f9196 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335288,19 +335287,19 @@ │ │ │ │ b.n 2f907c │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bhi.n 2f91b8 │ │ │ │ + bhi.n 2f9218 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 2f9188 │ │ │ │ + bhi.n 2f91e8 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #92] @ (2f9214 ) │ │ │ │ ldr r3, [pc, #96] @ (2f9218 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -335325,15 +335324,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (2f9224 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -335343,15 +335342,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2f913c │ │ │ │ + bvc.n 2f919c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2f9290 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335359,42 +335358,42 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (2f9298 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 2f8e28 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 2f927c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 2f92c4 │ │ │ │ + bvc.n 2f9324 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 2f92f8 │ │ │ │ + bvc.n 2f9358 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f92f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335403,34 +335402,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (2f92fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 2f92e4 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r0, #15] │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 2f9234 │ │ │ │ + bvs.n 2f9294 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f9358 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335439,34 +335438,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (2f9360 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 2f9348 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2f907c │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r5, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 2f93d0 │ │ │ │ + bvs.n 2f9430 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2f93cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -335474,43 +335473,43 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (2f93d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 2f8e28 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 2f93b6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r1, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 2f9388 │ │ │ │ + bvs.n 2f93e8 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r7, #11] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -335540,33 +335539,33 @@ │ │ │ │ bl 2f8e28 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 2f9498 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 2f944c │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ ldr r0, [pc, #168] @ (2f94f8 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (2f94fc ) │ │ │ │ ldr r1, [pc, #172] @ (2f9500 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 2fb894 │ │ │ │ ldr r3, [pc, #136] @ (2f94f4 ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335579,15 +335578,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (2f9508 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f9400 │ │ │ │ ldr r0, [pc, #124] @ (2f950c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 2f9400 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f94be │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 2f93f4 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -335609,46 +335608,46 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f9518 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 2fb894 │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 2f93f6 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2f8f4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 2f93f6 │ │ │ │ asrs r2, r5, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 2f9594 │ │ │ │ + bpl.n 2f95f4 │ │ │ │ movs r5, r7 │ │ │ │ - bpl.n 2f95c8 │ │ │ │ + bpl.n 2f9428 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f9584 │ │ │ │ + bpl.n 2f95e4 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 2f94c8 │ │ │ │ + bpl.n 2f9528 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 2f94fc │ │ │ │ + bpl.n 2f955c │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335687,26 +335686,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f954e │ │ │ │ ldr r0, [pc, #28] @ (2f95a4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f954e │ │ │ │ asrs r6, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2f9594 │ │ │ │ + bmi.n 2f95f4 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 2f96ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -335716,15 +335715,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov sl, r0 │ │ │ │ bl 2931f8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -335820,33 +335819,33 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 291080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 291080 │ │ │ │ - str r0, [r2, #92] @ 0x5c │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 2f9610 │ │ │ │ + bcc.n 2f9670 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, r2 │ │ │ │ + add r2, r8 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 2f9674 │ │ │ │ + bcc.n 2f96d4 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 2f966c │ │ │ │ + bcc.n 2f96cc │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 2f97d4 │ │ │ │ + bcc.n 2f9634 │ │ │ │ movs r5, r7 │ │ │ │ - bcc.n 2f97cc │ │ │ │ + bcc.n 2f962c │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2f972e │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -335897,69 +335896,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (2f9860 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #188] @ (2f9864 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (2f9868 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (2f986c ) │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ ldr r6, [pc, #164] @ (2f9870 ) │ │ │ │ ldr r3, [pc, #168] @ (2f9874 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (2f9878 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2b3dd4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #108] @ (2f987c ) │ │ │ │ ldr r1, [pc, #108] @ (2f9880 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3bf0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #84] @ (2f9884 ) │ │ │ │ ldr r1, [pc, #84] @ (2f9888 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3bf0 │ │ │ │ @@ -335968,36 +335967,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - str r2, [r0, #64] @ 0x40 │ │ │ │ + str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 2f97e0 │ │ │ │ + bne.n 2f9840 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 2f9814 │ │ │ │ + bcs.n 2f9874 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f9904 │ │ │ │ + bcs.n 2f9964 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f98ec │ │ │ │ + bcs.n 2f994c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f9c00 │ │ │ │ + b.n 2f9c60 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 2f98f8 │ │ │ │ + bcs.n 2f9958 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f98e0 │ │ │ │ + bcs.n 2f9940 │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2f98a0 │ │ │ │ + bcs.n 2f9900 │ │ │ │ movs r5, r7 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - bcs.n 2f9890 │ │ │ │ + bcs.n 2f98f0 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (2f99c8 ) │ │ │ │ @@ -336008,15 +336007,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (2f99d4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #284] @ (2f99d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #208 @ 0xd0 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -336042,66 +336041,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (2f99ec ) │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ ldr r2, [pc, #208] @ (2f99f0 ) │ │ │ │ ldr r1, [pc, #212] @ (2f99f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #176] @ (2f99f8 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2b3ce0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2b3dd4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #124] @ (2f99fc ) │ │ │ │ ldr r1, [pc, #124] @ (2f9a00 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3bf0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #100] @ (2f9a04 ) │ │ │ │ ldr r1, [pc, #100] @ (2f9a08 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2b3bf0 │ │ │ │ @@ -336110,44 +336109,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 2f9928 │ │ │ │ + beq.n 2f9988 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ subs r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bne.n 2f9ad8 │ │ │ │ + bne.n 2f9938 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2f9b18 │ │ │ │ + b.n 2f9b78 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 2f9ab0 │ │ │ │ + bne.n 2f9910 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 2f99e0 │ │ │ │ + bne.n 2f9a40 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 2f99c4 │ │ │ │ + bne.n 2f9a24 │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #84 @ 0x54 │ │ │ │ + movs r6, #132 @ 0x84 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 2f99dc │ │ │ │ + bne.n 2f9a3c │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 2f99b8 │ │ │ │ + bne.n 2f9a18 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 2f9a28 │ │ │ │ + bne.n 2f9a88 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 2f9940 │ │ │ │ + beq.n 2f99a0 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - beq.n 2f9930 │ │ │ │ + beq.n 2f9990 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336160,15 +336159,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (2f9b44 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (2f9b48 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #268] @ (2f9b4c ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (2f9b50 ) │ │ │ │ add.w r2, r2, #304 @ 0x130 │ │ │ │ @@ -336184,24 +336183,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 3dcb38 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2c1924 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c1bd4 │ │ │ │ cbnz r0, 2f9abc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336210,30 +336209,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c1bd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9aa6 │ │ │ │ ldr r7, [pc, #120] @ (2f9b54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (2f9b58 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #104] @ (2f9b5c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3ddc │ │ │ │ mov r1, fp │ │ │ │ @@ -336241,49 +336240,49 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2b3f94 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #68] @ (2f9b60 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3ddc │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2b3f94 │ │ │ │ nop │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r7, #18 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #128 @ 0x80 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + udf #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (2f9d4c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -336293,25 +336292,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #452] @ (2f9d58 ) │ │ │ │ ldr r1, [pc, #452] @ (2f9d5c ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 2f9d0a │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2f9cd8 │ │ │ │ @@ -336339,15 +336338,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c1bd4 │ │ │ │ cbnz r0, 2f9c2e │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336361,15 +336360,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #296] @ (2f9d70 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3ddc │ │ │ │ movs r1, #0 │ │ │ │ @@ -336378,25 +336377,25 @@ │ │ │ │ bl 2b3f94 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r8 │ │ │ │ bl 2c1bd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f9c18 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #232] @ (2f9d74 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2b3ddc │ │ │ │ movs r1, #0 │ │ │ │ @@ -336417,27 +336416,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 2f9c18 │ │ │ │ ldr r2, [pc, #160] @ (2f9d7c ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (2f9d80 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -336447,61 +336446,61 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f9d88 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (2f9d8c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 690a78 │ │ │ │ + b.w 690aa8 │ │ │ │ nop │ │ │ │ - str r6, [r2, #0] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r1, #26 │ │ │ │ + lsls r4, r7, #26 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r3, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ - ble.n 2f9e28 │ │ │ │ + ble.n 2f9c88 │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #58 @ 0x3a │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r6!, {r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bl 68fd7a │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + bl 68fd7a │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r5!, {r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r1, r3, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (2f9f48 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336614,51 +336613,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2f9db6 │ │ │ │ ldr r0, [pc, #164] @ (2f9f58 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2f9db6 │ │ │ │ ldr r0, [pc, #152] @ (2f9f5c ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #152] @ (2f9f60 ) │ │ │ │ ldr r1, [pc, #152] @ (2f9f64 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fb6b4 │ │ │ │ b.n 2f9de8 │ │ │ │ ldr r0, [pc, #128] @ (2f9f68 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (2f9f6c ) │ │ │ │ ldr r1, [pc, #132] @ (2f9f70 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ bl 2fb6b4 │ │ │ │ b.n 2f9de8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 2f9f26 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 2f9de8 │ │ │ │ movs r0, #7 │ │ │ │ bl 3f2e18 │ │ │ │ b.n 2f9de8 │ │ │ │ ldr r3, [pc, #76] @ (2f9f74 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -336669,42 +336668,42 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f9f0a │ │ │ │ ldr r0, [pc, #60] @ (2f9f78 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2f9f0a │ │ │ │ nop │ │ │ │ lsrs r2, r6, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r7, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r5, r2] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (2fa2e8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -336735,25 +336734,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2fa00c │ │ │ │ ldr r0, [pc, #792] @ (2fa2f4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 2fa00c │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3f2e18 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336894,15 +336893,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2f9fa2 │ │ │ │ ldr r0, [pc, #300] @ (2fa2fc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f9fa2 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 2fa216 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -336915,15 +336914,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fb6b4 │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 2f9fce │ │ │ │ @@ -336956,15 +336955,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2fa320 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2fa1fc │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 2fa00c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -336994,72 +336993,72 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (2fa32c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 2fa20c │ │ │ │ ldr r4, [pc, #100] @ (2fa330 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (2fa334 ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (2fa338 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 2fa20c │ │ │ │ nop │ │ │ │ lsrs r6, r0, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r1, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r7!, {} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r6!, {r1, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -337102,50 +337101,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2fa3e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adds r0, #240 @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (2fa498 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #148] @ (2fa49c ) │ │ │ │ ldr r1, [pc, #152] @ (2fa4a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #136] @ (2fa4a4 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (2fa4a8 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #124] @ (2fa4ac ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fa478 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -337178,33 +337177,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2fa43a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (2fa4b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fa43a │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + ldr r0, [r7, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r5, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2fa54c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -337213,72 +337212,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (2fa554 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (2fa558 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fa55c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2fa560 ) │ │ │ │ ldr r1, [pc, #96] @ (2fa564 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #80] @ (2fa568 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (2fa56c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 543aec │ │ │ │ + bl 543b1c │ │ │ │ ldr r3, [pc, #64] @ (2fa570 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r7, r4] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 2fa4c8 │ │ │ │ + bmi.n 2fa528 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r0, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 2fa4d8 │ │ │ │ + bmi.n 2fa538 │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 2fa508 │ │ │ │ + bpl.n 2fa568 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r4, r5, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -337385,17 +337384,17 @@ │ │ │ │ b.n 2fa60c │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 2fa604 │ │ │ │ nop │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -337414,45 +337413,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (2fa778 ) │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #144] @ (2fa77c ) │ │ │ │ ldr r1, [pc, #148] @ (2fa780 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #132] @ (2fa784 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (2fa788 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #116] @ (2fa78c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2fa756 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 2fa728 │ │ │ │ @@ -337484,34 +337483,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fa71e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (2fa798 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fa71e │ │ │ │ nop │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ - movs r5, r7 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ + movs r5, r7 │ │ │ │ lsls r2, r1, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2fa804 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -337520,25 +337519,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fa80c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #72] @ (2fa810 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2fa814 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #56] @ (2fa818 ) │ │ │ │ ldr r3, [pc, #60] @ (2fa81c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -337547,23 +337546,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r3, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 2fa7c0 │ │ │ │ + bcs.n 2fa820 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 2fa7d8 │ │ │ │ + bcs.n 2fa838 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 2fa80c │ │ │ │ + bcs.n 2fa86c │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -337576,72 +337575,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (2fa8b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (2fa8bc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2fa8c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2fa8c4 ) │ │ │ │ ldr r1, [pc, #96] @ (2fa8c8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #80] @ (2fa8cc ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (2fa8d0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 543aec │ │ │ │ + bl 543b1c │ │ │ │ ldr r3, [pc, #64] @ (2fa8d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 2fa964 │ │ │ │ + bne.n 2fa7c4 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r6, #28 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bne.n 2fa974 │ │ │ │ + bne.n 2fa7d4 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 2fa9a4 │ │ │ │ + bne.n 2fa804 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -337653,31 +337652,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (2fa928 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r1, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r3, r5, r7} │ │ │ │ + stmia r0!, {r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2fa968 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337685,25 +337684,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (2fa970 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 543b4c │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + b.w 543b7c │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 2faa2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -337713,15 +337712,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (2faa34 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -337766,19 +337765,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r0, r2] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r1, r5} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2faaa0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337786,15 +337785,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (2faaa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #48] @ 2faa98 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -337805,61 +337804,61 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r6, [r7, r6] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - it mi │ │ │ │ - movmi r5, r7 │ │ │ │ - ittt vs │ │ │ │ - movvs r5, r7 │ │ │ │ - pushvs {r4, r5, r6, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + it vc │ │ │ │ + movvc r5, r7 │ │ │ │ + itee ls │ │ │ │ + movls r5, r7 │ │ │ │ + pushhi {r4, r5, r6, lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (2fab00 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #68] @ (2fab04 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #68] @ (2fab08 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #48] @ (2fab0c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (2fab10 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3dd4 │ │ │ │ nop │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ - movs r5, r7 │ │ │ │ - bkpt 0x00ec │ │ │ │ - movs r5, r7 │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + itte eq │ │ │ │ + moveq r5, r7 │ │ │ │ + itt ne @ unpredictable │ │ │ │ + movne r5, r7 │ │ │ │ + ldmiane r6, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 2fabfc │ │ │ │ sub sp, #16 │ │ │ │ @@ -337869,15 +337868,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (2fac08 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #200] @ (2fac0c ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fab78 │ │ │ │ @@ -337920,21 +337919,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fab68 │ │ │ │ ldr r0, [pc, #96] @ (2fac1c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fab68 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (2fac20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337942,32 +337941,32 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2faba4 │ │ │ │ b.n 2fab68 │ │ │ │ nop │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x006c │ │ │ │ + bkpt 0x009c │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00b4 │ │ │ │ movs r5, r7 │ │ │ │ vqadd.u16 q8, q2, q6 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r5, r7} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 2facd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -337975,15 +337974,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2facd8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 2fac6a │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -338025,19 +338024,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [pc, #840] @ (2fb01c ) │ │ │ │ + str r2, [r0, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r5, r6, pc} │ │ │ │ + pop {r4, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r2, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 2fae0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -338048,15 +338047,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (2fae18 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #268] @ (2fae1c ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fadea │ │ │ │ @@ -338104,15 +338103,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ adds r2, #1 │ │ │ │ bge.n 2fad56 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -338127,15 +338126,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2fad50 │ │ │ │ ldr r3, [pc, #56] @ (2fae24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fad1a │ │ │ │ ldr r3, [pc, #48] @ (2fae28 ) │ │ │ │ @@ -338143,32 +338142,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fad1a │ │ │ │ ldr r0, [pc, #44] @ (2fae2c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fad1a │ │ │ │ - ldr r7, [pc, #104] @ (2fae78 ) │ │ │ │ + ldr r7, [pc, #296] @ (2faf38 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ stc2 0, cr0, [sl, #368] @ 0x170 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #856] @ (2fb17c ) │ │ │ │ + ldr r7, [pc, #24] @ (2fae3c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + bkpt 0x00d4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -338340,15 +338339,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (2fb354 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 2faeb0 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338360,15 +338359,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2fae4c │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fae4c │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2facdc │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -338662,47 +338661,47 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mrrc2 0, 5, r0, r0, cr12 @ │ │ │ │ - ldr r5, [pc, #536] @ (2fb544 ) │ │ │ │ + ldr r5, [pc, #728] @ (2fb604 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x002c │ │ │ │ movs r5, r7 │ │ │ │ mov r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, pc} │ │ │ │ - movs r5, r7 │ │ │ │ pop {r1, r3, r4, r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r3, r4, r6} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ + movs r5, r7 │ │ │ │ + pop {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #1008] @ (2fb754 ) │ │ │ │ + ldr r1, [pc, #176] @ (2fb414 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 2fb394 │ │ │ │ + cbnz r6, 2fb3a0 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r0, 2fb39c │ │ │ │ + cbnz r0, 2fb3a8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (2fb5d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -338712,15 +338711,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (2fb5e0 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (2fb5e4 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -338818,15 +338817,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r1, [pc, #280] @ (2fb5e8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2fb5a4 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -338910,32 +338909,32 @@ │ │ │ │ bpl.n 2fb4d8 │ │ │ │ ldr r0, [pc, #56] @ (2fb5f4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2fb4d8 │ │ │ │ ... │ │ │ │ - ldr r0, [pc, #560] @ (2fb80c ) │ │ │ │ + ldr r0, [pc, #752] @ (2fb8cc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xb642 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb65c │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf6f8005c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (2fb980 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 2fb662 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339028,15 +339027,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ │ │ │ │ 002fb6fc : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -339065,15 +339064,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ │ │ │ │ 002fb764 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -339112,15 +339111,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ │ │ │ │ 002fb7ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -339153,15 +339152,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 2fb84a │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -339219,24 +339218,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fb8ca │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339252,26 +339251,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fb8b4 │ │ │ │ ldr r0, [pc, #32] @ (2fb978 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2fb8b4 │ │ │ │ nop │ │ │ │ @ instruction: 0xf1ee005c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r6} │ │ │ │ + push {r2, r7} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fb97c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339284,15 +339283,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (2fbc74 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #716] @ (2fbc78 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339341,15 +339340,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339412,15 +339411,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2fb9bc │ │ │ │ ldr r0, [pc, #400] @ (2fbc88 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fb9bc │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 2fba1a │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -339436,15 +339435,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 2fbb12 │ │ │ │ ldr r3, [pc, #312] @ (2fbc8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -339455,15 +339454,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fba0a │ │ │ │ ldr r0, [pc, #292] @ (2fbc90 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fba0a │ │ │ │ mov r0, r7 │ │ │ │ bl 2fab14 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -339544,34 +339543,34 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 2fbbee │ │ │ │ nop │ │ │ │ - negs r2, r7 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #8 │ │ │ │ + add sp, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ @ instruction: 0xf0ec005c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2fbc98 │ │ │ │ + cbz r4, 2fbca4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbc94 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339602,25 +339601,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbcb8 │ │ │ │ ldr r0, [pc, #28] @ (2fbd04 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fbcb8 │ │ │ │ stcl 0, cr0, [ip, #368]! @ 0x170 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 2fbd12 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbd08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339641,15 +339640,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2fb5f8 │ │ │ │ ldr r3, [pc, #52] @ (2fbd88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339658,31 +339657,31 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbd26 │ │ │ │ ldr r0, [pc, #40] @ (2fbd90 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fbd26 │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [sl, #-368]! @ 0xfffffe90 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r5, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fbd94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339695,15 +339694,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 2fc210 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [pc, #1096] @ 2fc214 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2fbf68 │ │ │ │ @@ -339750,15 +339749,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 2fbf38 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -339837,15 +339836,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbe84 │ │ │ │ ldr r2, [pc, #684] @ (2fc218 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fbddc │ │ │ │ @@ -339855,15 +339854,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2fbddc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (2fc220 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbddc │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 2fbf26 │ │ │ │ @@ -340051,55 +340050,55 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2fc0ea │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 2fc160 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 2fc160 │ │ │ │ nop │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ movs r5, r7 │ │ │ │ stcl 0, cr0, [sl], {92} @ 0x5c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fc23c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ asrs r6, r0, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340108,31 +340107,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2fc2e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #124] @ (2fc2e4 ) │ │ │ │ ldr r1, [pc, #124] @ (2fc2e8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #108] @ (2fc2ec ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #100] @ (2fc2f0 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (2fc2f4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -340158,21 +340157,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb76a │ │ │ │ movs r3, r7 │ │ │ │ - ldc2 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ - mrrc2 0, 3, r0, r4, cr12 │ │ │ │ - ldc2l 0, cr0, [r0], #-240 @ 0xffffff10 │ │ │ │ + stc2l 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ + stc2 0, cr0, [r4], {60} @ 0x3c │ │ │ │ + stc2 0, cr0, [r0], #240 @ 0xf0 │ │ │ │ adds r4, #144 @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r6, r5, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ @@ -340198,30 +340197,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 52a684 │ │ │ │ + b.w 52a6b4 │ │ │ │ nop │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #840 @ 0x348 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2fc3e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340229,15 +340228,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (2fc3ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 2fc3d4 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 2fc3bc │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -340259,19 +340258,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #376 @ 0x178 │ │ │ │ + add r4, sp, #568 @ 0x238 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #696 @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 2fc460 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340280,15 +340279,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2fc468 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 2fc450 │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 2fc434 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 2fc450 │ │ │ │ @@ -340304,45 +340303,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21cf0c │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dfc8 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #0 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (2fc4e0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #92] @ (2fc4e4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (2fc4e8 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 2fc4cc │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2fc4cc │ │ │ │ add sp, #16 │ │ │ │ @@ -340352,47 +340351,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + add r3, sp, #520 @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (2fc55c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #88] @ (2fc560 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (2fc564 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #72] @ (2fc568 ) │ │ │ │ ldr r1, [pc, #76] @ (2fc56c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2fc548 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -340400,49 +340399,49 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #840 @ 0x348 │ │ │ │ + add r3, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #968 @ 0x3c8 │ │ │ │ + add r3, sp, #136 @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb.w r0, [lr, #60] @ 0x3c │ │ │ │ - ldrsh.w r0, [ip, #60] @ 0x3c │ │ │ │ + vst1.8 @ instruction: 0xf9ce003c │ │ │ │ + vld1.8 @ instruction: 0xf9ec003c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (2fc5e4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #92] @ (2fc5e8 ) │ │ │ │ ldr r1, [pc, #92] @ (2fc5ec ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 2fc5d0 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 2fc5d0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -340452,78 +340451,78 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #142 @ 0x8e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #304 @ 0x130 │ │ │ │ + add r2, sp, #496 @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (2fc678 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (2fc67c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (2fc680 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2fc684 ) │ │ │ │ ldr r1, [pc, #92] @ (2fc688 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2fc65c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 52a2e0 │ │ │ │ + bl 52a310 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 52aa40 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + b.w 52aa70 │ │ │ │ + add r2, sp, #24 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + subs r0, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb.w r0, [r4, #60] @ 0x3c │ │ │ │ - ldrh.w r0, [r2, #60] @ 0x3c │ │ │ │ + str.w r0, [r4, #60] @ 0x3c │ │ │ │ + str??.w r0, [r2, #60] @ 0x3c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (2fc78c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #236] @ (2fc790 ) │ │ │ │ @@ -340537,53 +340536,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 2fc724 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 2fc712 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2fc752 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fc6f8 │ │ │ │ @@ -340595,15 +340594,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 2fc706 │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ ldr r2, [pc, #64] @ (2fc7a0 ) │ │ │ │ ldr r3, [pc, #48] @ (2fc790 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -340619,19 +340618,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2fcf78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #384 @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #54 @ 0x36 │ │ │ │ + adds r7, #102 @ 0x66 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 2fce14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002fc7a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340669,26 +340668,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 2fc8b0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 52ce6c │ │ │ │ + bl 52ce9c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fc7f8 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 2fc838 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 529024 │ │ │ │ + bl 529054 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 2fc820 │ │ │ │ ldr r3, [pc, #252] @ (2fc938 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -340707,17 +340706,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (2fc944 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 52a508 │ │ │ │ + bl 52a538 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -340735,19 +340734,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc85a │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 2fc8e2 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 529818 │ │ │ │ + bl 529848 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 2fc85a │ │ │ │ @@ -340780,28 +340779,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fc848 │ │ │ │ ldr r0, [pc, #40] @ (2fc950 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ b.n 2fcef0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf660003c │ │ │ │ - @ instruction: 0xf67c003c │ │ │ │ + @ instruction: 0xf690003c │ │ │ │ + subw r0, ip, #2108 @ 0x83c │ │ │ │ ldr r1, [pc, #112] @ (2fc9bc ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #960 @ (adr r6, 2fcd14 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 2fc9d4 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fc954 : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 2fc962 │ │ │ │ b.n 2fc96e │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -340874,17 +340873,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 2fcc1c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2fcd34 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 2fcbf4 ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 2fccb4 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (2fcb70 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -340899,38 +340898,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #284] @ (2fcb84 ) │ │ │ │ ldr r1, [pc, #288] @ (2fcb88 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 2fcaa6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -340968,27 +340967,27 @@ │ │ │ │ bne.n 2fcadc │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 2fcb5a │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 52aa98 │ │ │ │ + bl 52aac8 │ │ │ │ ldr r2, [pc, #140] @ (2fcb90 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ ldr r2, [pc, #132] @ (2fcb94 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 52a268 │ │ │ │ + bl 52a298 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (2fcb98 ) │ │ │ │ ldr r3, [pc, #76] @ (2fcb74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -341000,15 +340999,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 2fcb24 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (2fcb9c ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (2fcba0 ) │ │ │ │ ldr r0, [pc, #64] @ (2fcba4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -341016,33 +341015,33 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ b.n 2fcc3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #640 @ (adr r5, 2fcdfc ) │ │ │ │ + add r5, pc, #832 @ (adr r5, 2fcebc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #768 @ (adr r5, 2fce80 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 2fcf40 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orrs.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ - orns r0, r4, #12320768 @ 0xbc0000 │ │ │ │ - movs r6, #36 @ 0x24 │ │ │ │ + eor.w r0, r6, #12320768 @ 0xbc0000 │ │ │ │ + @ instruction: 0xf4a4003c │ │ │ │ + movs r6, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ bl 216b92 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ svc 112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #136 @ 0x88 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #984 @ (adr r4, 2fcf7c ) │ │ │ │ + add r5, pc, #152 @ (adr r5, 2fcc3c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #40 @ (adr r5, 2fcbd0 ) │ │ │ │ + add r5, pc, #232 @ (adr r5, 2fcc90 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fcba8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341118,35 +341117,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ udf #154 @ 0x9a │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ movs r4, r7 │ │ │ │ udf #88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (2fccb0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsrs r0, r4, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -341168,24 +341167,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (2fcf20 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #552] @ (2fcf24 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 2fcd48 │ │ │ │ @@ -341264,15 +341263,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (2fcf3c ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [pc, #348] @ (2fcf40 ) │ │ │ │ ldr r2, [pc, #348] @ (2fcf44 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341301,15 +341300,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 67a998 │ │ │ │ + bl 67a9c8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (2fcf50 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341384,53 +341383,53 @@ │ │ │ │ b.n 2fcd48 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 2fcea8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ble.n 2fce9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #792 @ (adr r3, 2fd238 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 2fd2f8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #960 @ (adr r2, 2fd2e4 ) │ │ │ │ + add r3, pc, #128 @ (adr r3, 2fcfa4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #8 @ (adr r3, 2fcf30 ) │ │ │ │ + add r3, pc, #200 @ (adr r3, 2fcff0 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #74 @ 0x4a │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r5, r1, #1 │ │ │ │ ble.n 2fcfc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #800] @ (2fd25c ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #896 @ (adr r2, 2fd2c8 ) │ │ │ │ + add r3, pc, #64 @ (adr r3, 2fcf88 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #108 @ 0x6c │ │ │ │ + adds r0, #156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ add r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #656 @ (adr r2, 2fd1e4 ) │ │ │ │ + add r2, pc, #848 @ (adr r2, 2fd2a4 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #162 @ 0xa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, #0 │ │ │ │ + adds r0, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #220 @ 0xdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2fcfe0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -341439,31 +341438,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (2fcfe8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #88] @ (2fcfec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2fcff0 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #76] @ (2fcff4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [pc, #64] @ (2fcff8 ) │ │ │ │ ldr r1, [pc, #68] @ (2fcffc ) │ │ │ │ ldr r2, [pc, #68] @ (2fd000 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (2fd004 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -341474,22 +341473,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ - vmla.i32 d16, d12, d2[0] │ │ │ │ - add r0, pc, #280 @ (adr r0, 2fd108 ) │ │ │ │ + ands.w r0, ip, #66 @ 0x42 │ │ │ │ + add r0, pc, #472 @ (adr r0, 2fd1c8 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #408 @ (adr r0, 2fd18c ) │ │ │ │ + add r0, pc, #600 @ (adr r0, 2fd24c ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -341507,28 +341506,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (2fd050 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #28] @ (2fd054 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ movs r3, r7 │ │ │ │ - vhadd.s8 q8, q5, q1 │ │ │ │ + vhadd.s q8, q5, q1 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2fd098 │ │ │ │ @@ -341537,28 +341536,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (2fd0a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #28] @ (2fd0a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - cmp r6, #10 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ movs r3, r7 │ │ │ │ - cdp 0, 15, cr0, cr10, cr2, {2} │ │ │ │ + vhadd.s32 q0, q5, q1 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 2fd124 │ │ │ │ @@ -341574,15 +341573,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2fd134 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 2fc7a4 │ │ │ │ ldr r2, [pc, #60] @ (2fd138 ) │ │ │ │ ldr r3, [pc, #48] @ (2fd130 ) │ │ │ │ add r2, pc │ │ │ │ @@ -341597,23 +341596,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r5, r1, #1 │ │ │ │ bls.n 2fd0b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ bls.n 2fd070 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341622,25 +341621,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2fd178 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (2fd17c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2634b8 │ │ │ │ nop │ │ │ │ - cmp r5, #38 @ 0x26 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #544] @ 0x220 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341648,29 +341647,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (2fd1cc ) │ │ │ │ ldr r1, [pc, #52] @ (2fd1d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 2fd1be │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 263424 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 263478 │ │ │ │ - cmp r4, #224 @ 0xe0 │ │ │ │ + cmp r5, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #256] @ 0x100 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (2fd23c ) │ │ │ │ @@ -341678,15 +341677,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (2fd244 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2633b8 │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -341703,19 +341702,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2634fc │ │ │ │ nop │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #192 @ 0xc0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 2fd344 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -341734,23 +341733,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (2fd358 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #204] @ (2fd35c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #192] @ (2fd360 ) │ │ │ │ ldr r1, [pc, #192] @ (2fd364 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -341809,25 +341808,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 2fd2fe │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bhi.n 2fd3b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ movs r5, r7 │ │ │ │ bhi.n 2fd394 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #184] @ 0xb8 │ │ │ │ + ldr r6, [sp, #376] @ 0x178 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r0, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ eors r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ @@ -341846,15 +341845,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (2fd420 ) │ │ │ │ ldr r1, [pc, #148] @ (2fd424 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (2fd428 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 2fd3f2 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 2fd3c4 │ │ │ │ @@ -341896,25 +341895,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #238 @ 0xee │ │ │ │ + cmp r3, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ movs r5, r7 │ │ │ │ bvs.n 2fd420 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (2fd750 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #248] @ 0xf8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (2fd534 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -341931,23 +341930,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (2fd544 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #216] @ (2fd548 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (2fd54c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342009,29 +342008,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 2fd49e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2fd5d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ movs r5, r7 │ │ │ │ lsls r4, r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r6, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #196 @ 0xc4 │ │ │ │ + cmp r1, #244 @ 0xf4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bpl.n 2fd48c │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #238 @ 0xee │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342052,23 +342051,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (2fd670 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #216] @ (2fd674 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (2fd678 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342130,29 +342129,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 2fd5ca │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2fd6a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #128] @ 0x80 │ │ │ │ + ldr r3, [sp, #320] @ 0x140 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #384] @ 0x180 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ movs r5, r7 │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r5, #80 @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ bmi.n 2fd760 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342172,24 +342171,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (2fd804 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #320] @ (2fd808 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #304] @ (2fd80c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -342288,33 +342287,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2fd7e0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #214 @ 0xd6 │ │ │ │ + cmp r0, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ movs r5, r7 │ │ │ │ subs r4, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bcs.n 2fd7b4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2fd820 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342323,33 +342322,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (2fd8a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (2fd8a8 ) │ │ │ │ ldr r1, [pc, #92] @ (2fd8ac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #76] @ (2fd8b0 ) │ │ │ │ ldr r1, [pc, #80] @ (2fd8b4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #68] @ (2fd8b8 ) │ │ │ │ ldr r2, [pc, #68] @ (2fd8bc ) │ │ │ │ ldr r3, [pc, #72] @ (2fd8c0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -342359,23 +342358,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #776] @ 0x308 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #264 @ (adr r1, 2fd9b4 ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 2fda74 ) │ │ │ │ movs r3, r7 │ │ │ │ - b.n 2fd6f0 │ │ │ │ + b.n 2fd750 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r2, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -342393,15 +342392,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (2fd92c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2fd90c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -342409,24 +342408,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21ce5c │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #110 @ 0x6e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 2fd9ec │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -342442,15 +342441,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -342491,29 +342490,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21dd30 │ │ │ │ b.n 2fd9ac │ │ │ │ ldr r0, [pc, #36] @ (2fda08 ) │ │ │ │ add r0, pc │ │ │ │ blx 21dd30 │ │ │ │ b.n 2fd9ac │ │ │ │ - movs r5, #212 @ 0xd4 │ │ │ │ + movs r6, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #528] @ 0x210 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ bne.n 2fda78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2fd9d4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #312] @ 0x138 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2fda48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342521,26 +342520,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2fda50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #24] @ (2fda54 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2fcba8 │ │ │ │ nop │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #720] @ 0x2d0 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #24] │ │ │ │ movs r5, r7 │ │ │ │ ldrsb r6, [r7, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -342558,15 +342557,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2fdab2 │ │ │ │ @@ -342596,23 +342595,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r5, r1, #1 │ │ │ │ beq.n 2fdb38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + str r5, [sp, #720] @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r7, {r1, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -342678,30 +342677,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 2fc978 │ │ │ │ b.n 2fdb72 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7!, {r1, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #192] @ 0xc0 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (2fdf4c ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -342719,25 +342718,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #824] @ (2fdf60 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 21dfcc │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -342823,15 +342822,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (2fdf6c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 2fc954 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fde90 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -342899,15 +342898,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 2fc978 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 2fde7c │ │ │ │ adds r7, #1 │ │ │ │ b.n 2fdd9a │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ @@ -342918,15 +342917,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 21ce60 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (2fdf84 ) │ │ │ │ ldr r3, [pc, #248] @ (2fdf50 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342952,28 +342951,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 2fdd72 │ │ │ │ ldr r1, [pc, #244] @ (2fdf88 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ b.n 2fde52 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (2fdf8c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6902fc │ │ │ │ + bl 69032c │ │ │ │ b.n 2fde52 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 21dfcc │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -342991,26 +342990,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (2fdf94 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2fde52 │ │ │ │ ldr r2, [pc, #148] @ (2fdf98 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (2fdf9c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 2fde42 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (2fdfa0 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -343018,105 +343017,105 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 2fde42 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #856] @ 0x358 │ │ │ │ + str r4, [sp, #24] │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #230 @ 0xe6 │ │ │ │ + movs r2, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #944] @ 0x3b0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r4!, {r1, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ udiv pc, fp, pc │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #312] @ 0x138 │ │ │ │ + str r3, [sp, #504] @ 0x1f8 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #160] @ 0xa0 │ │ │ │ + str r3, [sp, #352] @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (2fdfb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ vld4.16 {d0-d3}, [r6 :64], r4 │ │ │ │ ldr r0, [pc, #4] @ (2fdfbc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ vst4.16 {d16-d19}, [lr :64], r4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #52] @ 2fe00c │ │ │ │ ldr r2, [pc, #52] @ (2fe010 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe014 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2fdff6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #904] @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #0] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2fe09c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343125,35 +343124,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (2fe0a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (2fe0a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (2fe0ac ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #84] @ (2fe0b0 ) │ │ │ │ ldr r1, [pc, #88] @ (2fe0b4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #72] @ (2fe0b8 ) │ │ │ │ ldr r2, [pc, #72] @ (2fe0bc ) │ │ │ │ ldr r3, [pc, #76] @ (2fe0c0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -343165,23 +343164,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r0, r2, #5 │ │ │ │ + subs r0, r0, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ movs r3, r7 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r5, #30 │ │ │ │ + lsrs r6, r3, #31 │ │ │ │ movs r5, r7 │ │ │ │ strh.w r0, [r6, #84] @ 0x54 │ │ │ │ adds r0, r0, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #6 │ │ │ │ @@ -343190,42 +343189,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #52] @ 2fe110 │ │ │ │ ldr r2, [pc, #52] @ (2fe114 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe118 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2fe0fa │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r4, r3, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (2fe1a0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -343234,15 +343233,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (2fe1a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ bl 2fe0c4 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -343267,21 +343266,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, r1, #1 │ │ │ │ + subs r4, r7, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #696] @ 0x2b8 │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #256] @ 0x100 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2fe1f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343289,31 +343288,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2fe200 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2fe258 │ │ │ │ sub sp, #12 │ │ │ │ @@ -343323,15 +343322,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2fe25c ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (2fe260 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 2fe240 │ │ │ │ ldr r2, [pc, #40] @ (2fe264 ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -343340,19 +343339,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r2, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #568] @ 0x238 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ movs r5, r7 │ │ │ │ ldr r7, [pc, #536] @ (2fe480 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -343363,25 +343362,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (2fe2e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #84] @ (2fe2e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (2fe2ec ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 3003ac │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 2fe2ca │ │ │ │ @@ -343390,29 +343389,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3003ac │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54241c │ │ │ │ - adds r0, r0, #4 │ │ │ │ + b.w 54244c │ │ │ │ + adds r0, r6, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ movs r5, r7 │ │ │ │ - nop {7} │ │ │ │ + nop {10} │ │ │ │ movs r4, r7 │ │ │ │ - itet ne │ │ │ │ - movne r4, r7 │ │ │ │ + itte mi │ │ │ │ + movmi r4, r7 │ │ │ │ │ │ │ │ 002fe2f0 : │ │ │ │ - ldrbeq.w r2, [r0, #105] @ 0x69 │ │ │ │ - movne r3, #0 │ │ │ │ + ldrbmi.w r2, [r0, #105] @ 0x69 │ │ │ │ + movpl r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ ands r2, r1 │ │ │ │ strh.w r3, [r0, #106] @ 0x6a │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ @@ -343442,36 +343441,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (2fe3d8 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2fe3b0 │ │ │ │ ldr r1, [pc, #128] @ (2fe3dc ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #120] @ (2fe3e0 ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (2fe3e4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 541060 │ │ │ │ + bl 541090 │ │ │ │ ldr r1, [pc, #104] @ (2fe3e8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r3, [pc, #96] @ (2fe3ec ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 300670 │ │ │ │ @@ -343482,43 +343481,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (2fe3f0 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #56] @ (2fe3f4 ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 2fe374 │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #304] @ 0x130 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 2fe428 │ │ │ │ + bgt.n 2fe488 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r7!, {r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r6, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r4, r1 │ │ │ │ + lsrs r4, r7 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fe3f8 : │ │ │ │ ldr r3, [pc, #80] @ (2fe44c ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ @@ -343560,15 +343559,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2fe474 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adc.w r0, r2, #13893632 @ 0xd40000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2fe4d4 ) │ │ │ │ @@ -343576,46 +343575,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (2fe4dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (2fe4e0 ) │ │ │ │ ldr r1, [pc, #64] @ (2fe4e4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #48] @ (2fe4e8 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54294c │ │ │ │ + bl 54297c │ │ │ │ ldr r1, [pc, #40] @ (2fe4ec ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ + b.w 542918 │ │ │ │ nop │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r1, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 2fe478 │ │ │ │ + bge.n 2fe4d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -343699,20 +343698,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2fe5ee │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r3, [pc, #60] @ (2fe62c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fe5d2 │ │ │ │ ldr r3, [pc, #52] @ (2fe630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -343725,25 +343724,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (2fe634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fe5d2 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 2fe666 │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 2fe676 │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 2fe664 │ │ │ │ @@ -343903,15 +343902,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (2fe8b4 ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fe6aa │ │ │ │ movs r3, #2 │ │ │ │ b.n 2fe778 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2fe6d6 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -343972,15 +343971,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ @@ -344051,25 +344050,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2fe99c ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fe8e8 │ │ │ │ stmia r1!, {r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ @@ -344118,15 +344117,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2fea78 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fe9d4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2fe4f0 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 2fea52 │ │ │ │ @@ -344152,15 +344151,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 2feac4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -344168,30 +344167,30 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (2feacc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2fe2f0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2fe5ac │ │ │ │ nop │ │ │ │ - asrs r2, r2, #21 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r5, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r3, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2feb90 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -344201,27 +344200,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #144] @ (2feb9c ) │ │ │ │ ldr r1, [pc, #148] @ (2feba0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (2feba4 ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ vldr d7, [pc, #100] @ 2feb80 │ │ │ │ ldr r3, [pc, #136] @ (2feba8 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -344259,28 +344258,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #19 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ movs r5, r7 │ │ │ │ mrc 0, 4, r0, cr0, cr4, {2} │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #344] @ 0x158 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r1, #4] │ │ │ │ + ldrh r0, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 002febb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -344349,15 +344348,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 2febf2 │ │ │ │ ldr r0, [pc, #60] @ (2fec90 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2febf2 │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 2febea │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -344372,15 +344371,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r4, pc │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #256] @ (2fed8c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fec94 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344415,15 +344414,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (2fedb8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2b3f94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -344440,15 +344439,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #140] @ (2fedc8 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (2fedcc ) │ │ │ │ add r0, pc │ │ │ │ @@ -344456,15 +344455,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (2fedd0 ) │ │ │ │ ldr r1, [pc, #132] @ (2fedd4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2b3f94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -344478,53 +344477,53 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (2fede0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #80] @ (2fede4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r4, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 2fecc4 │ │ │ │ + bcs.n 2fed24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r7, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ cmp r6, r8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 2fee14 │ │ │ │ + bcs.n 2fee74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r4, #9 │ │ │ │ + asrs r6, r2, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r2, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r6, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ add sl, lr │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002fede8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -344555,27 +344554,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (2fee44 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fee08 │ │ │ │ ldr r0, [pc, #28] @ (2fee48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ add sl, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002fee4c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -344610,29 +344609,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (2feebc ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fee72 │ │ │ │ ldr r0, [pc, #32] @ (2feec0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 2fee72 │ │ │ │ add r4, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ pop {r2, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r6, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002feec4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -344659,56 +344658,56 @@ │ │ │ │ ldr r3, [pc, #36] @ (2fef24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2feee4 │ │ │ │ ldr r0, [pc, #32] @ (2fef28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2feee4 │ │ │ │ nop │ │ │ │ cbnz r2, 2fef88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r2, r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2fef50 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add.w r0, r8, r4, lsr #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2fefac │ │ │ │ ldr r2, [pc, #68] @ (2fefb0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fefb4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (2fefb8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2fefbc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (2fefc0 ) │ │ │ │ @@ -344718,25 +344717,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 2ff014 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r2, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -344752,34 +344751,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r1, [pc, #156] @ (2ff0a4 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -344787,15 +344786,15 @@ │ │ │ │ ble.n 2ff068 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 543bac │ │ │ │ + bl 543bdc │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (2ff0a8 ) │ │ │ │ @@ -344804,73 +344803,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (2ff0b0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - b.n 2fef94 │ │ │ │ + b.n 2feff4 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fefcc │ │ │ │ + b.n 2ff02c │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r2, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r2, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #60] @ 2ff108 │ │ │ │ ldr r2, [pc, #60] @ (2ff10c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (2ff110 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2ff0f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2fee1c │ │ │ │ + b.n 2fee7c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fee54 │ │ │ │ + b.n 2feeb4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ff114 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -344881,15 +344880,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ff1a0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 2ff180 │ │ │ │ ldr.w r8, [pc, #92] @ 2ff1a4 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (2ff1a8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -344897,15 +344896,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2ff180 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2ff154 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -344917,23 +344916,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r5, r7 │ │ │ │ - b.n 2fedcc │ │ │ │ + b.n 2fee2c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2fee04 │ │ │ │ + b.n 2fee64 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 002ff1ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344941,28 +344940,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (2ff1ec ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 2ff22a │ │ │ │ ldr r1, [pc, #88] @ (2ff258 ) │ │ │ │ @@ -344997,15 +344996,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ff22a │ │ │ │ b.n 2ff226 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 2ff288 │ │ │ │ @@ -345023,15 +345022,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff2a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strex r0, r0, [r6, #336] @ 0x150 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (2ff334 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -345040,25 +345039,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (2ff33c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #112] @ (2ff340 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2ff344 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #96] @ (2ff348 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -345081,29 +345080,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r0, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #744 @ (adr r2, 2ff62c ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 2ff6ec ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #232] @ (2ff430 ) │ │ │ │ + ldr r0, [pc, #424] @ (2ff4f0 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ff2f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r5, #20] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 2ff3a2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -345200,21 +345199,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 2ff410 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2ff406 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -345230,25 +345229,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 2ff114 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ff52c │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #200] @ (2ff588 ) │ │ │ │ ldr r2, [pc, #204] @ (2ff58c ) │ │ │ │ ldr r1, [pc, #204] @ (2ff590 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2ff568 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2ff558 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -345309,22 +345308,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 2ff52e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2ff520 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 2ffac4 │ │ │ │ + b.n 2ffb24 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 2ffaf8 │ │ │ │ + b.n 2ffb58 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 2ff770 │ │ │ │ @@ -345334,15 +345333,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (2ff778 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 2ff748 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (2ff77c ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -345455,15 +345454,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (2ff79c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (2ff7a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 2ff1ac │ │ │ │ @@ -345489,37 +345488,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r5, r7 │ │ │ │ b.n 2ff13c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #31] │ │ │ │ + strh r6, [r3, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r0, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -345533,49 +345532,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #344] @ (2ff934 ) │ │ │ │ ldr r1, [pc, #344] @ (2ff938 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #332] @ (2ff93c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (2ff940 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #316] @ (2ff944 ) │ │ │ │ ldr r1, [pc, #320] @ (2ff948 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #300] @ (2ff94c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 2ff918 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -345657,60 +345656,60 @@ │ │ │ │ b.w 339ba4 │ │ │ │ ldr r0, [pc, #52] @ (2ff950 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r4, r5, r7} │ │ │ │ + stmia r7!, {r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - svc 126 @ 0x7e │ │ │ │ + svc 174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ movs r4, r7 │ │ │ │ - orrs r4, r0 │ │ │ │ + orrs r4, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 2ff114 │ │ │ │ cbz r0, 2ff9aa │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #64] @ (2ff9c0 ) │ │ │ │ ldr r2, [pc, #64] @ (2ff9c4 ) │ │ │ │ ldr r1, [pc, #68] @ (2ff9c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 2ff9aa │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -345720,43 +345719,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r6, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 2ff978 │ │ │ │ + udf #8 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 2ff9ac │ │ │ │ + udf #32 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 2ff114 │ │ │ │ cbz r0, 2ffa2a │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #72] @ (2ffa40 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (2ffa44 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (2ffa48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 2ffa2a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -345770,19 +345769,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r1, #26 │ │ │ │ + lsls r6, r7, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 2ffb04 │ │ │ │ + ble.n 2ff964 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 2ffb3c │ │ │ │ + ble.n 2ff99c │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -345797,25 +345796,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 2ff114 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ffab8 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #80] @ (2ffae0 ) │ │ │ │ ldr r2, [pc, #84] @ (2ffae4 ) │ │ │ │ ldr r1, [pc, #84] @ (2ffae8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 2ffab8 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -345833,19 +345832,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ffa76 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 2ffa76 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 2ffa7c │ │ │ │ + bgt.n 2ffadc │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 2ffab0 │ │ │ │ + ble.n 2ffb10 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -345858,25 +345857,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 2ff114 │ │ │ │ cbz r0, 2ffb4a │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #76] @ (2ffb74 ) │ │ │ │ ldr r2, [pc, #76] @ (2ffb78 ) │ │ │ │ ldr r1, [pc, #80] @ (2ffb7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 2ffb4a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 2ffb4c │ │ │ │ movs r0, #0 │ │ │ │ @@ -345892,19 +345891,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 2ffbdc │ │ │ │ + bgt.n 2ffc3c │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 2ffc10 │ │ │ │ + bgt.n 2ffc70 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -345920,26 +345919,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 2ff114 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ffbfe │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #120] @ (2ffc3c ) │ │ │ │ ldr r2, [pc, #120] @ (2ffc40 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (2ffc44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 2ffbf8 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 2ffc24 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2ffbfe │ │ │ │ uxth r2, r5 │ │ │ │ @@ -345973,19 +345972,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - lsls r4, r7, #18 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 2ffb64 │ │ │ │ + blt.n 2ffbc4 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 2ffb98 │ │ │ │ + blt.n 2ffbf8 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (2ffcbc ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -346025,27 +346024,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ffc6e │ │ │ │ ldr r0, [pc, #32] @ (2ffccc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2ffc6e │ │ │ │ nop │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ movs r5, r7 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (2ffd38 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -346073,15 +346072,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (2ffd48 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -346091,15 +346090,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002ffd4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346133,22 +346132,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r4, #6] │ │ │ │ movs r5, r7 │ │ │ │ udf #202 @ 0xca │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ffdc4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ udf #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346157,15 +346156,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2ffe1c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #60] @ (2ffe20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ str.w r2, [r0, #156] @ 0x9c │ │ │ │ @@ -346174,35 +346173,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2ffe58 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346210,15 +346209,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2ffeac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2ffeb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (2ffeb4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -346226,21 +346225,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r3, #12] │ │ │ │ + ldrb r4, [r1, #13] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #480 @ (adr r1, 300098 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 300158 ) │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2fff00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346248,31 +346247,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (2fff08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #36] @ (2fff0c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r0, #6] │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ movs r5, r7 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -346291,15 +346290,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21dfcc │ │ │ │ mov r0, r6 │ │ │ │ bl 2be9e0 │ │ │ │ @@ -346335,63 +346334,63 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ b.n 2fff76 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 30031c ) │ │ │ │ + add r3, pc, #24 @ (adr r3, 2fffdc ) │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #480 @ (adr r2, 3001a8 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 300268 ) │ │ │ │ movs r4, r7 │ │ │ │ add r3, sp, #376 @ 0x178 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, lr, #59 @ 0x3b │ │ │ │ + sub.w r0, lr, #59 @ 0x3b │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 300020 │ │ │ │ ldr r2, [pc, #48] @ (300024 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (300028 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #36] @ (30002c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r4, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r1, #7] │ │ │ │ movs r3, r7 │ │ │ │ - itet vc │ │ │ │ - lslvc r2, r0, #1 │ │ │ │ - ldrvs r7, [sp, #712] @ 0x2c8 │ │ │ │ - movvc r4, r7 │ │ │ │ + itte ge │ │ │ │ + lslge r2, r0, #1 │ │ │ │ + ldrge r7, [sp, #904] @ 0x388 │ │ │ │ + movlt r4, r7 │ │ │ │ │ │ │ │ 00300030 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (300134 ) │ │ │ │ @@ -346407,65 +346406,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 300094 │ │ │ │ ldr r5, [pc, #224] @ (30013c ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53fcf8 │ │ │ │ + bl 53fd28 │ │ │ │ ldr r3, [pc, #216] @ (300140 ) │ │ │ │ ldr r2, [pc, #216] @ (300144 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (300148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (30014c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53fcf8 │ │ │ │ + bl 53fd28 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (300150 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (300154 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 300080 │ │ │ │ ldr r2, [pc, #136] @ (300158 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (30015c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #124] @ (300160 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c70 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -346481,52 +346480,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (30016c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r2, sp, #328 @ 0x148 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r7, [sp, #360] @ 0x168 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #624 @ (adr r1, 3003b8 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 300478 ) │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #28] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #80] @ 0x50 │ │ │ │ + ldr r7, [sp, #272] @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r7, #2 │ │ │ │ + lsls r0, r5, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #328 @ (adr r1, 3002a0 ) │ │ │ │ + add r1, pc, #520 @ (adr r1, 300360 ) │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 300218 │ │ │ │ + beq.n 300078 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 300244 │ │ │ │ + beq.n 3000a4 │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r4, #25] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300170 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -346553,18 +346552,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21ef6c │ │ │ │ nop │ │ │ │ - vmla.i q8, q3, d0[3] │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + vmla.i q8, q3, d12[0] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r5, #24] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003001c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346576,24 +346575,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (300264 ) │ │ │ │ ldr r1, [pc, #136] @ (300268 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #116] @ (30026c ) │ │ │ │ ldr r1, [pc, #116] @ (300270 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #104] @ (300274 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 30024e │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 30023a │ │ │ │ @@ -346623,35 +346622,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (300288 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (30028c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - vmla.i q0, q6, d0[3] │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + vrev64. q0, q6 │ │ │ │ + strb r6, [r3, #31] │ │ │ │ movs r3, r7 │ │ │ │ - pop {r2, r3, r7, pc} │ │ │ │ + pop {r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 3002a8 ) │ │ │ │ + add r0, pc, #248 @ (adr r0, 300368 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - vhadd.u32 q0, q5, q6 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + vhadd.u16 q8, q5, q6 │ │ │ │ + strb r0, [r0, #21] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r7, #19] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300290 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346667,25 +346666,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (3002dc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2b3f94 │ │ │ │ nop │ │ │ │ - cdp2 0, 11, cr0, cr12, cr12, {2} │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + cdp2 0, 14, cr0, cr12, cr12, {2} │ │ │ │ + strb r2, [r1, #28] │ │ │ │ movs r3, r7 │ │ │ │ - pop {r1, r2, r4, r5, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003002e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346725,23 +346724,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (300358 ) │ │ │ │ ldr r0, [pc, #32] @ (30035c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cdp2 0, 4, cr0, cr4, cr12, {2} │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + cdp2 0, 7, cr0, cr4, cr12, {2} │ │ │ │ + strb r2, [r3, #17] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r1, #19] │ │ │ │ + strb r6, [r7, #19] │ │ │ │ movs r5, r7 │ │ │ │ - cdp2 0, 3, cr0, cr0, cr12, {2} │ │ │ │ - strb r6, [r2, #16] │ │ │ │ + cdp2 0, 6, cr0, cr0, cr12, {2} │ │ │ │ + strb r6, [r0, #17] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300360 : │ │ │ │ cbz r0, 30037c │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -346763,18 +346762,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3003a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [sl, #304] @ 0x130 │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + cdp2 0, 0, cr0, cr10, cr12, {2} │ │ │ │ + strb r0, [r6, #15] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003003ac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346803,24 +346802,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (30045c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #84] @ (300460 ) │ │ │ │ ldr r1, [pc, #88] @ (300464 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 3e1424 │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -346838,22 +346837,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #-304]! @ 0xfffffed0 │ │ │ │ - cbnz r6, 3004ba │ │ │ │ + stc2 0, cr0, [ip, #304]! @ 0x130 │ │ │ │ + cbnz r6, 3004c6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300468 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346898,23 +346897,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #112] @ (300550 ) │ │ │ │ ldr r1, [pc, #112] @ (300554 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3d8630 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -346944,140 +346943,140 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r6, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stc2 0, cr0, [r6], #304 @ 0x130 │ │ │ │ - strb r0, [r1, #19] │ │ │ │ + ldc2l 0, cr0, [r6], {76} @ 0x4c │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r3, r7 │ │ │ │ - hlt 0x0026 │ │ │ │ + revsh r6, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ movs r4, r7 │ │ │ │ - ldc2 0, cr0, [r8], #-304 @ 0xfffffed0 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + stc2l 0, cr0, [r8], #-304 @ 0xfffffed0 │ │ │ │ + strb r6, [r1, #9] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r7, #11] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00300564 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr.w ip, [pc, #44] @ 3005a8 │ │ │ │ ldr r2, [pc, #44] @ (3005ac ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (3005b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfbea004c │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldc2 0, cr0, [sl], {76} @ 0x4c │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #168] @ 0xa8 │ │ │ │ + ldr r4, [sp, #360] @ 0x168 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003005b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54226c │ │ │ │ + bl 54229c │ │ │ │ ldr.w ip, [pc, #44] @ 3005f8 │ │ │ │ ldr r2, [pc, #44] @ (3005fc ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (300600 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb9a004c │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + @ instruction: 0xfbca004c │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300604 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (30065c ) │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #64] @ (300660 ) │ │ │ │ ldr r2, [pc, #64] @ (300664 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (300668 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #52] @ (30066c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r4, pc, #456 @ (adr r4, 300828 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfb48004c │ │ │ │ - ldr r3, [sp, #888] @ 0x378 │ │ │ │ + @ instruction: 0xfb78004c │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ ... │ │ │ │ │ │ │ │ 00300670 : │ │ │ │ - b.w 54252c │ │ │ │ + b.w 54255c │ │ │ │ │ │ │ │ 00300674 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (3006c8 ) │ │ │ │ @@ -347086,40 +347085,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3006d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #44] @ (3006d4 ) │ │ │ │ ldr r1, [pc, #48] @ (3006d8 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfae0004c │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + @ instruction: 0xfb10004c │ │ │ │ + strb r2, [r6, #12] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + cbnz r4, 3006d6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #584] @ 0x248 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003006dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347144,55 +347143,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (3007c0 ) │ │ │ │ ldr r0, [pc, #172] @ (3007c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (3007c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #140] @ (3007cc ) │ │ │ │ ldr r2, [pc, #144] @ (3007d0 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (3007d4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #132] @ (3007d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (3007dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #92] @ (3007e0 ) │ │ │ │ ldr r2, [pc, #96] @ (3007e4 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3007e8 ) │ │ │ │ @@ -347200,52 +347199,52 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 30074e │ │ │ │ ldr r1, [pc, #84] @ (3007ec ) │ │ │ │ ldr r0, [pc, #88] @ (3007f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 300722 │ │ │ │ ldr r1, [pc, #76] @ (3007f4 ) │ │ │ │ ldr r0, [pc, #80] @ (3007f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 300722 │ │ │ │ add r3, pc, #664 @ (adr r3, 300a50 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa54004c │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + @ instruction: 0xfa84004c │ │ │ │ + strb r6, [r3, #6] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfa2a004c │ │ │ │ - ldr r2, [sp, #776] @ 0x308 │ │ │ │ + @ instruction: 0xfa5a004c │ │ │ │ + ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #60] @ 0x3c │ │ │ │ - vld1.8 {d16[2]}, [r6], ip │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + @ instruction: 0xfa2e003c │ │ │ │ + @ instruction: 0xfa16004c │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ movs r4, r7 │ │ │ │ - ldr??.w r0, [r4, #76] @ 0x4c │ │ │ │ - strb r2, [r2, #3] │ │ │ │ + @ instruction: 0xfa04004c │ │ │ │ + strb r2, [r0, #4] │ │ │ │ movs r5, r7 │ │ │ │ - vst1.8 {d16[2]}, [r4], ip │ │ │ │ - strb r6, [r4, #2] │ │ │ │ + ldr??.w r0, [r4, #76] @ 0x4c │ │ │ │ + strb r6, [r2, #3] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003007fc : │ │ │ │ cbnz r0, 300812 │ │ │ │ ldr r3, [pc, #108] @ (30086c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347265,43 +347264,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (300878 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #56] @ (30087c ) │ │ │ │ ldr r1, [pc, #60] @ (300880 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cmp r2, #144 @ 0x90 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [r2], ip │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + ldr??.w r0, [r2, ip] │ │ │ │ + strb r4, [r2, #6] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb76e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00300884 : │ │ │ │ cbnz r0, 30089a │ │ │ │ ldr r3, [pc, #108] @ (3008f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347321,47 +347320,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (300900 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #56] @ (300904 ) │ │ │ │ ldr r1, [pc, #60] @ (300908 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ cmp r2, #8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrh.w r0, [sl, #76] @ 0x4c │ │ │ │ - strb r4, [r3, #3] │ │ │ │ + str??.w r0, [sl, #76] @ 0x4c │ │ │ │ + strb r4, [r1, #4] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (300914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bmi.n 30084c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347369,32 +347368,32 @@ │ │ │ │ ldr r2, [pc, #52] @ (300964 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (300968 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #40] @ (30096c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr??.w r0, [r2, #76] @ 0x4c │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + vld4.16 {d0-d3}, [r2], ip │ │ │ │ + strb r0, [r2, #2] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -347417,33 +347416,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 300f58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r2, [pc, #1408] @ 300f5c │ │ │ │ ldr.w r1, [pc, #1408] @ 300f60 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r5, #0 │ │ │ │ bl 300674 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -347481,50 +347480,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 300f78 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1288] @ 300f7c │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 300a96 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 300f80 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 300aae │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 300f84 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr.w r1, [pc, #1240] @ 300f88 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c0a80 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr.w r3, [pc, #1216] @ 300f8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 300670 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -347554,15 +347553,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 300a24 │ │ │ │ ldr.w r0, [pc, #1136] @ 300f94 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300c4e │ │ │ │ ldr.w r3, [pc, #1116] @ 300f98 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -347594,50 +347593,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 300fa8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1040] @ 300fac │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 300bbe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (300fb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 300bd6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (300fb4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #992] @ (300fb8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c0a80 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r3, [pc, #920] @ (300f8c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 300670 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -347666,15 +347665,15 @@ │ │ │ │ bls.w 300ec8 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 300b52 │ │ │ │ ldr r0, [pc, #888] @ (300fbc ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 300f2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 300d4e │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 300c6c │ │ │ │ @@ -347692,53 +347691,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (300fcc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 300ca6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (300fd0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 300cbe │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (300fd4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 56fc70 │ │ │ │ + bl 56fca0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 300cc2 │ │ │ │ ldr r1, [pc, #764] @ (300fd8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r3, [pc, #672] @ (300f8c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 300670 │ │ │ │ mov r1, sl │ │ │ │ @@ -347771,27 +347770,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 300d54 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (300fe4 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 300d54 │ │ │ │ ldr r3, [pc, #572] @ (300f8c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 300fe8 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 300564 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 300670 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347812,51 +347811,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (300ff8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 300de4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (300ffc ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 300de4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (301000 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 300dfc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (301004 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r1, [pc, #520] @ (301008 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 300670 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -347898,26 +347897,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ ldr r1, [pc, #412] @ (301014 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 605374 │ │ │ │ + bl 6053a4 │ │ │ │ mov r8, r0 │ │ │ │ b.n 300b7c │ │ │ │ ldr r0, [pc, #400] @ (301018 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ ldr r1, [pc, #392] @ (30101c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 605374 │ │ │ │ + bl 6053a4 │ │ │ │ mov r7, r0 │ │ │ │ b.n 300a52 │ │ │ │ ldr r3, [pc, #380] @ (301020 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 300c2c │ │ │ │ @@ -347927,15 +347926,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 300c2c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (301024 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 300c2c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 300c4e │ │ │ │ ldr r3, [pc, #344] @ (301028 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347946,15 +347945,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 300b0c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (30102c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 300b0c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 300b32 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 300e38 │ │ │ │ ldr r2, [pc, #292] @ (301030 ) │ │ │ │ @@ -347967,15 +347966,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 300e42 │ │ │ │ ldr r0, [pc, #276] @ (301034 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 300e42 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (301038 ) │ │ │ │ movs r2, #119 @ 0x77 │ │ │ │ ldr r1, [pc, #264] @ (30103c ) │ │ │ │ ldr r0, [pc, #264] @ (301040 ) │ │ │ │ add r3, pc │ │ │ │ @@ -347984,130 +347983,130 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #48 @ (adr r1, 300f78 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r1, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - ldr??.w r0, [lr, ip] │ │ │ │ + strh.w r0, [lr, #76] @ 0x4c │ │ │ │ add r0, pc, #624 @ (adr r0, 3011cc ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #808] @ 0x328 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ movs r4, r7 │ │ │ │ - strb.w r0, [lr, ip] │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldrh.w r0, [lr, ip] │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #27 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r1, r6] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #84] @ 0x54 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf6e0004c │ │ │ │ - bcs.n 300f2c │ │ │ │ + @ instruction: 0xf710004c │ │ │ │ + bcs.n 300f8c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r6, #92] @ 0x5c │ │ │ │ + ldr r4, [r4, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r0, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r4, 301024 │ │ │ │ + push {r2, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #32] │ │ │ │ + str r6, [sp, #224] @ 0xe0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ movs r5, r7 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #172 @ 0xac │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r2, #80] @ 0x50 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - sub.w r0, r8, #13369344 @ 0xcc0000 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + rsbs r0, r8, #13369344 @ 0xcc0000 │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - uxtb r0, r6 │ │ │ │ + cbz r0, 301018 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #320] @ 0x140 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r7, r5] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #72] @ 0x48 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ - ldr??.w r0, [r8, #60] @ 0x3c │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + vld4.8 {d0-d3}, [r8 :256], ip │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - eor.w r0, r2, #13369344 @ 0xcc0000 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf4b2004c │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 30102e │ │ │ │ + cbz r2, 30103a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #1000] @ 0x3e8 │ │ │ │ + str r4, [sp, #168] @ 0xa8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r7, r0] │ │ │ │ + ldr r2, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, r6] │ │ │ │ + ldrb r2, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adcs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #832] @ (30136c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf2ee004c │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf31e004c │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ itee le │ │ │ │ movle r2, #0 │ │ │ │ @@ -348131,25 +348130,25 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3010ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #152] @ (301168 ) │ │ │ │ @@ -348157,87 +348156,87 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #156] @ (301170 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #140] @ (301174 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #136] @ (301178 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #124] @ (30117c ) │ │ │ │ ldr r1, [pc, #128] @ (301180 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #112] @ (301184 ) │ │ │ │ ldr r1, [pc, #116] @ (301188 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #104] @ (30118c ) │ │ │ │ ldr r1, [pc, #104] @ (301190 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r0, [r5, #67] @ 0x43 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ strh.w r3, [r6, #108] @ 0x6c │ │ │ │ movw r3, #1537 @ 0x601 │ │ │ │ strh.w r3, [r6, #114] @ 0x72 │ │ │ │ strb.w r0, [r5, #66] @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #68] @ (301194 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - sub.w r0, ip, #76 @ 0x4c │ │ │ │ - ldr r6, [r7, #8] │ │ │ │ + rsbs r0, ip, #76 @ 0x4c │ │ │ │ + ldr r6, [r5, #12] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, sp, #616 @ 0x268 │ │ │ │ + add r6, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r2, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #30 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r1, #14] │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ movs r5, r7 │ │ │ │ mrc 0, 7, r0, cr4, cr10, {2} │ │ │ │ lsls r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bmi.n 3011b6 │ │ │ │ @@ -348261,25 +348260,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30122c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #76] @ (301230 ) │ │ │ │ ldr r1, [pc, #76] @ (301234 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #60] @ (301238 ) │ │ │ │ ldr r2, [pc, #64] @ (30123c ) │ │ │ │ mov.w r1, #28672 @ 0x7000 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ @@ -348290,22 +348289,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0ac004c │ │ │ │ - str r6, [r7, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf0dc004c │ │ │ │ + str r6, [r5, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #808 @ 0x328 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r3, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348317,25 +348316,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3012b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #76] @ (3012b4 ) │ │ │ │ ldr r1, [pc, #76] @ (3012b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #60] @ (3012bc ) │ │ │ │ ldr r2, [pc, #64] @ (3012c0 ) │ │ │ │ movw r1, #28944 @ 0x7110 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ @@ -348346,22 +348345,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, r8, #76 @ 0x4c │ │ │ │ - str r2, [r7, #112] @ 0x70 │ │ │ │ + orrs.w r0, r8, #76 @ 0x4c │ │ │ │ + str r2, [r5, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #280 @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r2, #26] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ movs r4, r7 │ │ │ │ ldmia r3, {r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r3, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348374,41 +348373,41 @@ │ │ │ │ ldr r1, [pc, #76] @ (30132c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [pc, #60] @ 301330 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (301334 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vmla.i32 d0, d2, d12[0] │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + vmla.i16 d16, d2, d4[1] │ │ │ │ + str r4, [r4, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #120] @ 0x78 │ │ │ │ + str r6, [r7, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r5, r3] │ │ │ │ + strb r4, [r3, r4] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 301398 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348417,41 +348416,41 @@ │ │ │ │ ldr r1, [pc, #76] @ (3013a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [pc, #60] @ 3013a4 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (3013a8 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vhadd.s32 q0, q7, q6 │ │ │ │ - str r0, [r0, #112] @ 0x70 │ │ │ │ + vhadd.s16 q8, q7, q6 │ │ │ │ + str r0, [r6, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r4, r7] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #160] @ 30145c │ │ │ │ sub sp, #12 │ │ │ │ @@ -348459,15 +348458,15 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #156] @ (301464 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add.w lr, r0, #1776 @ 0x6f0 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ movs r1, #7 │ │ │ │ @@ -348502,18 +348501,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - cdp 0, 11, cr0, cr10, cr12, {2} │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + cdp 0, 14, cr0, cr10, cr12, {2} │ │ │ │ + str r4, [r7, #104] @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r1 │ │ │ │ ldrb.w ip, [r3, #96] @ 0x60 │ │ │ │ cmp.w ip, #15 │ │ │ │ ble.n 301484 │ │ │ │ movs r0, #0 │ │ │ │ @@ -348561,15 +348560,15 @@ │ │ │ │ orr.w r2, r2, lr │ │ │ │ ands r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #104] @ (301598 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -348582,24 +348581,24 @@ │ │ │ │ add.w r8, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #88] @ (3015a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #72] @ (3015a4 ) │ │ │ │ ldr r1, [pc, #72] @ (3015a8 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 337b68 │ │ │ │ cmp r4, #4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 301544 │ │ │ │ movs r0, #0 │ │ │ │ @@ -348607,22 +348606,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [sl, #-304] @ 0xfffffed0 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + ldcl 0, cr0, [sl, #-304]! @ 0xfffffed0 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ movs r4, r7 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (301688 ) │ │ │ │ add.w r5, r0, #1776 @ 0x6f0 │ │ │ │ @@ -348638,24 +348637,24 @@ │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r1, [pc, #176] @ (301690 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #160] @ (301694 ) │ │ │ │ ldr r1, [pc, #160] @ (301698 ) │ │ │ │ add.w r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ bl 337b68 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, r4 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -348690,22 +348689,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldc 0, cr0, [r8], #304 @ 0x130 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + stcl 0, cr0, [r8], #304 @ 0x130 │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - add r1, sp, #576 @ 0x240 │ │ │ │ + add r1, sp, #768 @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #712 @ 0x2c8 │ │ │ │ + add r2, sp, #904 @ 0x388 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #2 │ │ │ │ ittt eq │ │ │ │ addeq.w r3, r0, #16384 @ 0x4000 │ │ │ │ moveq r2, #0 │ │ │ │ strbeq.w r2, [r3, #2940] @ 0xb7c │ │ │ │ b.n 3015ac │ │ │ │ @@ -348720,62 +348719,62 @@ │ │ │ │ ldr r1, [pc, #108] @ (301730 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #92] @ (301734 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #92] @ (301738 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #80] @ (30173c ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #80] @ (301740 ) │ │ │ │ addw r1, r6, #1780 @ 0x6f4 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ bl 2b3ce0 │ │ │ │ ldr r1, [pc, #68] @ (301744 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add.w r2, r6, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs.w r0, ip, ip, lsl #1 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + @ instruction: 0xebec004c │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r5, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r6, #40] @ 0x28 │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #56] @ 0x38 │ │ │ │ + str r0, [r1, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (30181c ) │ │ │ │ @@ -348790,18 +348789,18 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #180] @ (301828 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #172] @ (30182c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5425c0 │ │ │ │ + bl 5425f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ bl 2919a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #156] @ (301830 ) │ │ │ │ movs r3, #4 │ │ │ │ @@ -348853,34 +348852,34 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 291080 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 290254 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - adds.w r0, r6, ip, lsl #1 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + adc.w r0, r6, ip, lsl #1 │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #1008 @ (adr r7, 301c1c ) │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r4, #48] @ 0x30 │ │ │ │ + str r4, [r2, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r0, #52] @ 0x34 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, #48] @ 0x30 │ │ │ │ + str r6, [r6, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r6, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r6, #44] @ 0x2c │ │ │ │ + str r6, [r4, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348921,47 +348920,47 @@ │ │ │ │ add r2, pc │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r9, r4, #76 @ 0x4c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #376] @ (301a50 ) │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #368] @ (301a54 ) │ │ │ │ add r6, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 339db4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r8, r5, #1776 @ 0x6f0 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ movs r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ movs r6, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r8, #-8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -349007,15 +349006,15 @@ │ │ │ │ orr.w ip, ip, lr │ │ │ │ ands r3, r1 │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 301930 │ │ │ │ mov r4, r8 │ │ │ │ add.w r6, r5, #1840 @ 0x730 │ │ │ │ movs r7, #15 │ │ │ │ sub.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -349031,37 +349030,37 @@ │ │ │ │ lsl.w ip, r7, ip │ │ │ │ orr.w ip, ip, lr │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 3019e6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r6, #304] @ 0x130 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + and.w r0, r6, ip, lsl #1 │ │ │ │ + str r2, [r2, #28] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r7, #24] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r1, #16] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, pc, #736 @ (adr r6, 301d30 ) │ │ │ │ + add r6, pc, #928 @ (adr r6, 301df0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #824 @ (adr r7, 301d8c ) │ │ │ │ + add r7, pc, #1016 @ (adr r7, 301e4c ) │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r9, [pc, #1092] @ 301eb0 │ │ │ │ @@ -349081,38 +349080,38 @@ │ │ │ │ add.w r3, r9, #60 @ 0x3c │ │ │ │ ldr.w r1, [pc, #1068] @ 301ec4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ add.w r8, r9, #76 @ 0x4c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r2, [pc, #1032] @ 301ec8 │ │ │ │ ldr.w r1, [pc, #1032] @ 301ecc │ │ │ │ add.w r3, r9, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a9c0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33aa2c │ │ │ │ mov r3, sl │ │ │ │ @@ -349168,40 +349167,40 @@ │ │ │ │ add.w r9, r8, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #836] @ (301ee4 ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #812] @ (301ee8 ) │ │ │ │ add.w r3, r8, #92 @ 0x5c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cbnz r0, 301bf8 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -349211,58 +349210,58 @@ │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #752] @ (301ef0 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ - bl 5483e4 │ │ │ │ + bl 548414 │ │ │ │ ldr r2, [pc, #740] @ (301ef4 ) │ │ │ │ ldr r1, [pc, #744] @ (301ef8 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r3, #14 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [pc, #720] @ 301efc │ │ │ │ bl 300290 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ add r8, pc │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 301be2 │ │ │ │ ldrb.w r3, [fp, #3115] @ 0xc2b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 301e44 │ │ │ │ ldrb.w r3, [fp, #3112] @ 0xc28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349279,74 +349278,74 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #7008 @ 0x1b60 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ add.w sl, r7, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #568] @ (301f14 ) │ │ │ │ adds r2, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #548] @ (301f18 ) │ │ │ │ ldr.w r2, [fp, #2936] @ 0xb78 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #524] @ (301f1c ) │ │ │ │ ldrb.w r2, [fp, #3116] @ 0xc2c │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #500] @ (301f20 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 301be2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ movs r1, #0 │ │ │ │ bl 2b3f94 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [pc, #436] @ (301f24 ) │ │ │ │ mov r2, r5 │ │ │ │ @@ -349368,20 +349367,20 @@ │ │ │ │ ldr r1, [pc, #416] @ (301f38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #400] @ (301f3c ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ ldr r3, [pc, #308] @ (301eec ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ @@ -349395,15 +349394,15 @@ │ │ │ │ bl 2b3f94 │ │ │ │ b.n 301b6c │ │ │ │ ldr r0, [pc, #356] @ (301f40 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r5, #1776 @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 543ca8 │ │ │ │ + bl 543cd8 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 2fecb8 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, r0, #4 │ │ │ │ add.w ip, r0, #60 @ 0x3c │ │ │ │ ldr.w r1, [r3, #4]! │ │ │ │ @@ -349417,15 +349416,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (301f4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #300] @ (301f50 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ bl 2b3ce0 │ │ │ │ addw r1, r5, #1780 @ 0x6f4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -349439,138 +349438,138 @@ │ │ │ │ adds r6, #32 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 5489c8 │ │ │ │ + bl 5489f8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #2 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 301c8c │ │ │ │ b.n 301be2 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe808004c │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + @ instruction: 0xe838004c │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - add r4, pc, #952 @ (adr r4, 302274 ) │ │ │ │ + add r5, pc, #120 @ (adr r5, 301f34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ movs r5, r7 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #904 @ (adr r5, 302258 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 301f18 ) │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r6, [r0, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r1, r1] │ │ │ │ movs r3, r7 │ │ │ │ - add r3, pc, #984 @ (adr r3, 3022b8 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 301f78 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 301ce4 │ │ │ │ + b.n 301d44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r3, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #184] @ (301fac ) │ │ │ │ + ldr r2, [pc, #376] @ (30206c ) │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r0, #6] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #792 @ (adr r2, 302228 ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 3022e8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 301aac │ │ │ │ + b.n 301b0c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r1, [sp, #336] @ 0x150 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r7, #10] │ │ │ │ + ldrb r4, [r5, #11] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, r4] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ bl 1f5f26 │ │ │ │ - bl 5c7f2a │ │ │ │ - ldrb r6, [r5, r5] │ │ │ │ + bl 5c7f2a │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 301904 │ │ │ │ + b.n 301964 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #848 @ (adr r1, 30228c ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 301f4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - bl 5cbf42 │ │ │ │ - b.n 301824 │ │ │ │ + bl 5cbf42 │ │ │ │ + b.n 301884 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r7, r5] │ │ │ │ + ldrh r6, [r5, r6] │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #368 @ (adr r1, 3020c0 ) │ │ │ │ + add r1, pc, #560 @ (adr r1, 302180 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r7, r2] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (301f60 ) │ │ │ │ add r1, pc │ │ │ │ b.n 301a58 │ │ │ │ - ldrh r0, [r7, r6] │ │ │ │ + ldrh r0, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (301f6c ) │ │ │ │ add r1, pc │ │ │ │ b.n 301a58 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00301f70 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00301f74 : │ │ │ │ @@ -349587,21 +349586,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (301f9c ) │ │ │ │ ldr r1, [pc, #24] @ (301fa0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 6901e4 │ │ │ │ + b.w 690214 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - b.n 302664 │ │ │ │ + b.n 3026c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00301fa4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -349612,28 +349611,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (301fec ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 302644 │ │ │ │ + b.n 3026a4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r7, r7] │ │ │ │ + ldrb r0, [r5, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrb r0, [r1, r0] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00301ff0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -349644,66 +349643,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (302038 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3025f8 │ │ │ │ + b.n 302658 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrh r4, [r3, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030203c : │ │ │ │ ldr r3, [pc, #24] @ (302058 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 30205c │ │ │ │ ldr r1, [pc, #24] @ (302060 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 6901e4 │ │ │ │ - b.n 3025a8 │ │ │ │ + b.w 690214 │ │ │ │ + b.n 302608 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r6, r5] │ │ │ │ + ldrh r0, [r4, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00302064 : │ │ │ │ ldr r3, [pc, #24] @ (302080 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 302084 │ │ │ │ ldr r1, [pc, #24] @ (302088 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 6901e4 │ │ │ │ - b.n 302580 │ │ │ │ + b.w 690214 │ │ │ │ + b.n 3025e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030208c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00302090 : │ │ │ │ @@ -349764,15 +349763,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30212c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bkpt 0x0032 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -349912,25 +349911,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (3023f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #316] @ (3023fc ) │ │ │ │ ldr r1, [pc, #320] @ (302400 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 3007fc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (302404 ) │ │ │ │ @@ -350024,35 +350023,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3025b8 │ │ │ │ + b.n 302618 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r4, r5] │ │ │ │ movs r5, r7 │ │ │ │ pop {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r6, r3] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r5, r3] │ │ │ │ + ldr r6, [r3, r4] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r4, r3] │ │ │ │ + ldr r2, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 30246c │ │ │ │ sub sp, #12 │ │ │ │ @@ -350060,15 +350059,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (302474 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #44] @ (302478 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -350076,19 +350075,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + strb r0, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -350102,34 +350101,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (3024d0 ) │ │ │ │ ldr r2, [pc, #52] @ (3024d4 ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r6 │ │ │ │ bl 3001c4 │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (3024e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cbnz r2, 30254c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 302570 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350218,15 +350217,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 688b8c │ │ │ │ + bl 688bbc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3025c0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -350238,15 +350237,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (302858 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (30285c ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -350321,15 +350320,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 30273e │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 688aa0 │ │ │ │ + bl 688ad0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 30283a │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 30280e │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -350446,49 +350445,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (302890 ) │ │ │ │ ldr r0, [pc, #80] @ (302894 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ble.n 3027a0 │ │ │ │ + ble.n 302800 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r4, [r5, r1] │ │ │ │ + ldrsb r4, [r3, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r0, [r0, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ rev16 r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ movs r5, r7 │ │ │ │ cbnz r4, 30289a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r2, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 302970 │ │ │ │ + blt.n 3027d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (302924 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -350497,26 +350496,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (30292c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #108] @ (302930 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (302934 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (302938 ) │ │ │ │ ldr r3, [pc, #92] @ (30293c ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -350529,36 +350528,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (302944 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #52] @ (302948 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ - blt.n 302930 │ │ │ │ + b.w 5415e4 │ │ │ │ + blt.n 302990 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [sp, #744] @ 0x2e8 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #76] @ 0x4c │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r0, #9 │ │ │ │ + asrs r6, r6, #9 │ │ │ │ movs r4, r7 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 302924 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -350576,15 +350575,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 688b8c │ │ │ │ + bl 688bbc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -350686,46 +350685,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (302ae8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ bl 3024e4 │ │ │ │ b.n 302aae │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 21c400 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 302ad2 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 302aa2 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6889dc │ │ │ │ + bl 688a0c │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 21c400 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 302aae │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ - bls.n 302b34 │ │ │ │ + bls.n 302b94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r0, r0] │ │ │ │ + strh r2, [r6, r0] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -350796,15 +350795,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (302c28 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (302c2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 302be2 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -350834,23 +350833,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3e12b8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 302bda │ │ │ │ nop │ │ │ │ - bhi.n 302c34 │ │ │ │ + bhi.n 302c94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + str r4, [r7, r3] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (302c38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -350858,40 +350857,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (302c98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (302c9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #56] @ (302ca0 ) │ │ │ │ ldr r1, [pc, #60] @ (302ca4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bvc.n 302be4 │ │ │ │ + bvc.n 302c44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [pc, #240] @ (302d8c ) │ │ │ │ + ldr r5, [pc, #432] @ (302e4c ) │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 302c94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350906,15 +350905,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (302d44 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #108] @ (302d48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 302cf6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -350943,32 +350942,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (302d54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 302ce2 │ │ │ │ ... │ │ │ │ - bvc.n 302db0 │ │ │ │ + bvc.n 302e10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r3, r1] │ │ │ │ + str r6, [r1, r2] │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r7, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r0] │ │ │ │ + str r6, [r3, r1] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 302de0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -350979,15 +350978,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (302dec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #100] @ (302df0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 302da6 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -351016,31 +351015,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 302d92 │ │ │ │ - bvs.n 302cf8 │ │ │ │ + bvs.n 302d58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #800] @ (303108 ) │ │ │ │ + ldr r7, [pc, #992] @ (3031c8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #696] @ (3030a4 ) │ │ │ │ + ldr r7, [pc, #888] @ (303164 ) │ │ │ │ movs r5, r7 │ │ │ │ ldrb r6, [r1, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #544] @ (303020 ) │ │ │ │ + ldr r7, [pc, #736] @ (3030e0 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 302ea8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -351049,15 +351048,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (302eb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 302e80 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (302eb4 ) │ │ │ │ @@ -351074,15 +351073,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (302ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c1924 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 21e9a0 │ │ │ │ @@ -351097,29 +351096,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 302e38 │ │ │ │ nop │ │ │ │ - bpl.n 302e70 │ │ │ │ + bvs.n 302ed0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #64] @ (302ef0 ) │ │ │ │ + ldr r7, [pc, #256] @ (302fb0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #152] @ (302f4c ) │ │ │ │ + ldr r7, [pc, #344] @ (30300c ) │ │ │ │ movs r5, r7 │ │ │ │ uxtb r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 302df4 │ │ │ │ + bpl.n 302e54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #824 @ (adr r2, 3031f8 ) │ │ │ │ + add r2, pc, #1016 @ (adr r2, 3032b8 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #912 @ (adr r2, 303254 ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 302f14 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #24] @ (302ee0 ) │ │ │ │ + ldr r7, [pc, #216] @ (302fa0 ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00302ec8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -351138,65 +351137,65 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (302f70 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #104] @ (302f74 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (302f78 ) │ │ │ │ - bl 541160 │ │ │ │ + bl 541190 │ │ │ │ ldr r3, [pc, #96] @ (302f7c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (302f80 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #76] @ (302f84 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2c17cc │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #272] @ (303084 ) │ │ │ │ + ldr r6, [pc, #464] @ (303144 ) │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #176 @ (adr r2, 30302c ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 3030ec ) │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 302f34 │ │ │ │ + bpl.n 302f94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #56 @ (adr r2, 302fbc ) │ │ │ │ + add r2, pc, #248 @ (adr r2, 30307c ) │ │ │ │ movs r4, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ @@ -351246,27 +351245,27 @@ │ │ │ │ b.w 3f2dd0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3f3318 │ │ │ │ ldr r0, [pc, #28] @ (303028 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 302fda │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r5, #11 │ │ │ │ lsls r2, r5, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r5, [pc, #592] @ (30327c ) │ │ │ │ + ldr r5, [pc, #784] @ (30333c ) │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030302c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -351286,24 +351285,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bpl.n 30312c │ │ │ │ + bpl.n 302f8c │ │ │ │ movs r4, r7 │ │ │ │ cbz r0, 303084 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (303084 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ cbz r4, 303098 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -351334,15 +351333,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 5fce34 │ │ │ │ + bl 5fce64 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 3031d6 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ @@ -351372,15 +351371,15 @@ │ │ │ │ strh r2, [r3, #20] │ │ │ │ movs r2, #0 │ │ │ │ blx 21c4fc │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6889cc │ │ │ │ + bl 6889fc │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 30325a │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ @@ -351407,15 +351406,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 3031c4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 688a34 │ │ │ │ + bl 688a64 │ │ │ │ adds r6, #16 │ │ │ │ blx 21ce60 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 3031ae │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -351475,15 +351474,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 30318c │ │ │ │ ldr r1, [pc, #164] @ (303300 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ b.n 30315e │ │ │ │ ldr r1, [pc, #148] @ (303304 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 303136 │ │ │ │ ldr r1, [pc, #140] @ (303308 ) │ │ │ │ @@ -351491,15 +351490,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 303136 │ │ │ │ ldr r0, [pc, #132] @ (30330c ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 303136 │ │ │ │ ldr r1, [pc, #120] @ (303310 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3031e8 │ │ │ │ @@ -351508,29 +351507,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3031e8 │ │ │ │ ldr r0, [pc, #104] @ (303314 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3031e8 │ │ │ │ ldr r3, [pc, #92] @ (303318 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303224 │ │ │ │ ldr r3, [pc, #68] @ (303308 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303224 │ │ │ │ ldr r0, [pc, #76] @ (30331c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303224 │ │ │ │ ldr r3, [pc, #68] @ (303320 ) │ │ │ │ movs r2, #206 @ 0xce │ │ │ │ ldr r1, [pc, #68] @ (303324 ) │ │ │ │ ldr r0, [pc, #72] @ (303328 ) │ │ │ │ add r3, pc │ │ │ │ @@ -351538,41 +351537,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3032b8 │ │ │ │ + bcs.n 303318 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #472] @ (3034d4 ) │ │ │ │ + ldr r3, [pc, #664] @ (303594 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0x47ca │ │ │ │ + @ instruction: 0x47fa │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ blx lr │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #168] @ (3033b8 ) │ │ │ │ + ldr r4, [pc, #360] @ (303478 ) │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #576] @ (303558 ) │ │ │ │ + ldr r3, [pc, #768] @ (303618 ) │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #296] @ (303448 ) │ │ │ │ + ldr r3, [pc, #488] @ (303508 ) │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 3033b4 │ │ │ │ + bne.n 303414 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #888] @ (3036a0 ) │ │ │ │ + ldr r3, [pc, #56] @ (303360 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #976] @ (3036fc ) │ │ │ │ + ldr r3, [pc, #144] @ (3033bc ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -351589,35 +351588,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fcbc4 │ │ │ │ + bl 5fcbf4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 303388 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 303392 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fcbc4 │ │ │ │ + bl 5fcbf4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 303370 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 303362 │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3033a2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5fce34 │ │ │ │ + bl 5fce64 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (3033d8 ) │ │ │ │ ldr r3, [pc, #44] @ (3033d4 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -351648,44 +351647,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (303450 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w ip, [pc, #72] @ 303454 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (303458 ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 3034b0 │ │ │ │ + beq.n 303510 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r8, r3 │ │ │ │ + cmp r8, r9 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r6, #26] │ │ │ │ + ldrh r2, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -351706,31 +351705,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (3034a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #208] @ (303570 ) │ │ │ │ + ldr r1, [pc, #400] @ (303630 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #512] @ (3036a4 ) │ │ │ │ + ldr r2, [pc, #704] @ (303764 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (303530 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 30351a │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 688b8c │ │ │ │ + bl 688bbc │ │ │ │ cbnz r0, 3034d6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -351739,33 +351738,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3034fa │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r3, [pc, #60] @ (303538 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3034e2 │ │ │ │ ldr r3, [pc, #52] @ (30353c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3034e2 │ │ │ │ ldr r0, [pc, #48] @ (303540 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3034e2 │ │ │ │ ldr r3, [pc, #40] @ (303544 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (303548 ) │ │ │ │ ldr r0, [pc, #40] @ (30354c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -351777,21 +351776,21 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #232] @ (30362c ) │ │ │ │ + ldr r2, [pc, #424] @ (3036ec ) │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #624] @ (3037bc ) │ │ │ │ + ldr r0, [pc, #816] @ (30387c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #80] @ (3035a0 ) │ │ │ │ + ldr r2, [pc, #272] @ (303660 ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 303770 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -351811,34 +351810,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (303784 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #496] @ (303788 ) │ │ │ │ ldr r1, [pc, #496] @ (30378c ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 21dfcc │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 5fd0c0 │ │ │ │ + bl 5fd0f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30369c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 30332c │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -351884,27 +351883,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #340] @ (30379c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 303672 │ │ │ │ ldr r3, [pc, #324] @ (3037a0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #324] @ (3037a4 ) │ │ │ │ ldr r1, [pc, #328] @ (3037a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #312] @ (3037ac ) │ │ │ │ ldr r3, [pc, #260] @ (30377c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -351922,39 +351921,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (3037b4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 303672 │ │ │ │ ldr r3, [pc, #256] @ (3037b8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #256] @ (3037bc ) │ │ │ │ ldr r1, [pc, #256] @ (3037c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 303672 │ │ │ │ ldr r2, [pc, #240] @ (3037c4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (3037c8 ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5fd434 │ │ │ │ + bl 5fd464 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (3037cc ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -351976,89 +351975,89 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3035f8 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (3037d8 ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3035f8 │ │ │ │ ldr r1, [pc, #152] @ (3037dc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30362e │ │ │ │ ldr r1, [pc, #132] @ (3037d4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30362e │ │ │ │ ldr r0, [pc, #132] @ (3037e0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 30362e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r2, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #72] @ (3037c4 ) │ │ │ │ + ldr r2, [pc, #264] @ (303884 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #192] @ (303844 ) │ │ │ │ + ldr r2, [pc, #384] @ (303904 ) │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r2, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + ldmia r6!, {r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [pc, #760] @ (303a94 ) │ │ │ │ + ldr r2, [pc, #952] @ (303b54 ) │ │ │ │ movs r5, r7 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47a2 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r3, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #968] @ (303b70 ) │ │ │ │ + ldr r2, [pc, #136] @ (303830 ) │ │ │ │ movs r5, r7 │ │ │ │ - bx fp │ │ │ │ + blx r1 │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r4, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #104] @ (30381c ) │ │ │ │ + ldr r1, [pc, #296] @ (3038dc ) │ │ │ │ movs r5, r7 │ │ │ │ - bx r2 │ │ │ │ + bx r8 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #816] @ (303af0 ) │ │ │ │ + ldr r1, [pc, #1008] @ (303bb0 ) │ │ │ │ movs r5, r7 │ │ │ │ - mov sl, pc │ │ │ │ + bx r5 │ │ │ │ movs r5, r7 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [fp :128] │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r2, [pc, #256] @ (3038d0 ) │ │ │ │ + ldr r2, [pc, #448] @ (303990 ) │ │ │ │ movs r5, r7 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #824] @ (303b14 ) │ │ │ │ + ldr r0, [pc, #1016] @ (303bd4 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #408] @ (30397c ) │ │ │ │ + ldr r1, [pc, #600] @ (303a3c ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (3039e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352116,15 +352115,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 303896 │ │ │ │ ldr r0, [pc, #356] @ (3039f0 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 3038ba │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -352136,15 +352135,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3038ac │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 688a3c │ │ │ │ + b.w 688a6c │ │ │ │ ldr r0, [pc, #296] @ (3039f4 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3038dc │ │ │ │ ldr r0, [pc, #280] @ (3039ec ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -352165,19 +352164,19 @@ │ │ │ │ bpl.n 30381c │ │ │ │ ldr r0, [pc, #256] @ (3039fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r0, [pc, #244] @ (303a00 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 30399c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30381c │ │ │ │ @@ -352195,15 +352194,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30381c │ │ │ │ ldr r0, [pc, #184] @ (303a08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 3038e4 │ │ │ │ add r3, pc, #8 @ (adr r3, 303968 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -352243,27 +352242,27 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1000] @ (303ddc ) │ │ │ │ + ldr r1, [pc, #168] @ (303a9c ) │ │ │ │ movs r5, r7 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #104] @ (303a68 ) │ │ │ │ + ldr r1, [pc, #296] @ (303b28 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #280] @ (303b1c ) │ │ │ │ + ldr r0, [pc, #472] @ (303bdc ) │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #504] @ (303c04 ) │ │ │ │ + ldr r0, [pc, #696] @ (303cc4 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ (303aa8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352272,25 +352271,25 @@ │ │ │ │ ldr r1, [pc, #140] @ (303ab0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #124] @ (303ab4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #124] @ (303ab8 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #80] @ 303aa0 │ │ │ │ ldr r2, [pc, #104] @ (303abc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (303ac0 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -352318,27 +352317,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2} │ │ │ │ + ldmia r2, {r2, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r7, [sp, #40] @ 0x28 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, r9 │ │ │ │ + cmp r6, pc │ │ │ │ movs r5, r7 │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r3 │ │ │ │ movs r5, r7 │ │ │ │ add r7, pc, #408 @ (adr r7, 303c58 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #16] @ (303ad4 ) │ │ │ │ + ldr r0, [pc, #208] @ (303b94 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (303c5c ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -352411,20 +352410,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303af0 │ │ │ │ ldr r0, [pc, #232] @ (303c70 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 303af0 │ │ │ │ ldr r0, [pc, #224] @ (303c74 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 303c1a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303af0 │ │ │ │ @@ -352460,15 +352459,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (303c68 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 303af0 │ │ │ │ ldr r0, [pc, #104] @ (303c7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 303af0 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 303ba6 │ │ │ │ add r3, pc, #8 @ (adr r3, 303c28 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -352491,25 +352490,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r7 │ │ │ │ movs r5, r7 │ │ │ │ - mov sl, ip │ │ │ │ + bx r2 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, r3 │ │ │ │ + mov sl, r9 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (303c88 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r5, pc, #648 @ (adr r5, 303f14 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352518,44 +352517,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (303cec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #60] @ (303cf0 ) │ │ │ │ ldr r1, [pc, #60] @ (303cf4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30302c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 339884 │ │ │ │ - ldmia r0!, {r6} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r0 │ │ │ │ movs r5, r7 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r3 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r5, #10 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r4, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (303d88 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352564,31 +352563,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (303d90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #112] @ (303d94 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (303d98 ) │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #96] @ (303d9c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #88] @ (303da0 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -352606,31 +352605,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - stc2l 0, cr0, [r4, #236]! @ 0xec │ │ │ │ + mrc2 0, 0, r0, cr4, cr11, {1} │ │ │ │ stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ add r4, pc, #752 @ (adr r4, 304098 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (303db0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ add r4, pc, #936 @ (adr r4, 30415c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -352697,25 +352696,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (303eb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #76] @ (303eb8 ) │ │ │ │ ldr r1, [pc, #76] @ (303ebc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #60] @ (303ec0 ) │ │ │ │ ldr r3, [pc, #64] @ (303ec4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (303ec8 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -352728,23 +352727,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 303c68 │ │ │ │ + b.n 303cc8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 303c94 │ │ │ │ + b.n 303cf4 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -352762,54 +352761,54 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #68] @ (303f4c ) │ │ │ │ ldr r1, [pc, #72] @ (303f50 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #60] @ (303f54 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (303f58 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, ip │ │ │ │ movs r5, r7 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, lr │ │ │ │ movs r5, r7 │ │ │ │ - b.n 303bac │ │ │ │ + b.n 303c0c │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfaaa003c │ │ │ │ - add r4, r4 │ │ │ │ + @ instruction: 0xfada003c │ │ │ │ + add r4, sl │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (303ffc ) │ │ │ │ @@ -352820,27 +352819,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #124] @ (304008 ) │ │ │ │ ldr r1, [pc, #124] @ (30400c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (304010 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #108] @ (304014 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 303fd8 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -352868,36 +352867,36 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303fac │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (304020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 303fac │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics r4, r4 │ │ │ │ + mvns r4, r2 │ │ │ │ movs r5, r7 │ │ │ │ - bics r6, r6 │ │ │ │ + mvns r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + strh r2, [r1, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - muls r2, r3 │ │ │ │ + bics r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (3040c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -352906,15 +352905,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (3040cc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (3040d0 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 304086 │ │ │ │ @@ -352923,15 +352922,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (3040d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #104] @ (3040dc ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30409a │ │ │ │ @@ -352954,39 +352953,39 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 304082 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (3040e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 304082 │ │ │ │ nop │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmn r2, r4 │ │ │ │ + orrs r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ - cmn r0, r6 │ │ │ │ + orrs r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmn r2, r5 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 3042e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -352998,15 +352997,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (3042f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 30425a │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (3042ec ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -353016,15 +353015,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (3042fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #432] @ (304300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3042ba │ │ │ │ movs r0, #0 │ │ │ │ b.n 304284 │ │ │ │ @@ -353041,15 +353040,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30430c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #368] @ (304300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30415a │ │ │ │ ldr r3, [pc, #376] @ (304310 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353062,29 +353061,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 30415a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (304318 ) │ │ │ │ ldr r0, [pc, #364] @ (30431c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30415a │ │ │ │ ldr.w ip, [pc, #356] @ 304320 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (304324 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (304328 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #288] @ (304300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30415a │ │ │ │ ldr r3, [pc, #296] @ (304310 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353097,29 +353096,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 30415a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (30432c ) │ │ │ │ ldr r0, [pc, #304] @ (304330 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30415a │ │ │ │ ldr.w ip, [pc, #296] @ 304334 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (304338 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (30433c ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #208] @ (304300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30415a │ │ │ │ ldr r3, [pc, #216] @ (304310 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353132,27 +353131,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 30415a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (304340 ) │ │ │ │ ldr r0, [pc, #244] @ (304344 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30415a │ │ │ │ ldr.w ip, [pc, #236] @ 304348 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (30434c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (304350 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #132] @ (304300 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 304296 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353172,15 +353171,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 304280 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (304354 ) │ │ │ │ ldr r0, [pc, #168] @ (304358 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 304280 │ │ │ │ ldr r3, [pc, #84] @ (304310 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30415a │ │ │ │ ldr r3, [pc, #76] @ (304314 ) │ │ │ │ @@ -353189,80 +353188,80 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30415a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (30435c ) │ │ │ │ ldr r0, [pc, #136] @ (304360 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30415a │ │ │ │ nop │ │ │ │ - stmia r4!, {r5} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r0, r2 │ │ │ │ + negs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ - tst r2, r4 │ │ │ │ + negs r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r3!, {r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #70 @ 0x46 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r6, #23] │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r2 │ │ │ │ + negs r4, r0 │ │ │ │ movs r5, r7 │ │ │ │ - rors r2, r5 │ │ │ │ + tst r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ movs r3, r7 │ │ │ │ - sbcs r4, r6 │ │ │ │ + rors r4, r4 │ │ │ │ movs r5, r7 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r5 │ │ │ │ movs r5, r7 │ │ │ │ - adcs r2, r1 │ │ │ │ + adcs r2, r7 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r5 │ │ │ │ + adcs r4, r3 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r5 │ │ │ │ + asrs r2, r3 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r5 │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsrs r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353360,15 +353359,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 3045b4 │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 304518 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (3046dc ) │ │ │ │ @@ -353386,15 +353385,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3043fc │ │ │ │ ldr r0, [pc, #532] @ (3046e8 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3043fc │ │ │ │ ldr r1, [pc, #504] @ (3046ec ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -353405,15 +353404,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3043fc │ │ │ │ ldr r0, [pc, #484] @ (3046f0 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3043fc │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 304672 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -353581,19 +353580,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #18 │ │ │ │ + subs r7, #66 @ 0x42 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 304b34 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -353688,15 +353687,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (304b48 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3048a6 │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 304750 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -353709,15 +353708,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 304750 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -353737,15 +353736,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 304750 │ │ │ │ add r1, pc, #8 @ (adr r1, 3048c4 ) │ │ │ │ @@ -353882,15 +353881,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 304964 │ │ │ │ b.n 304952 │ │ │ │ ldr r0, [pc, #312] @ (304b4c ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 30474a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3047e0 │ │ │ │ @@ -353977,17 +353976,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00304b50 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -354108,15 +354107,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -354177,15 +354176,15 @@ │ │ │ │ bne.n 304cc2 │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 304cc2 │ │ │ │ b.n 304c08 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb86c │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00304d7c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354205,33 +354204,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ movs r5, r7 │ │ │ │ str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (304dcc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 42bdb8 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ + b.w 543d90 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (304e8c ) │ │ │ │ @@ -354242,15 +354241,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (304e94 ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 304d7c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354260,15 +354259,15 @@ │ │ │ │ bl 339b54 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 42b804 │ │ │ │ mov r0, r5 │ │ │ │ bl 304b50 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (304e98 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -354276,19 +354275,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 42bd34 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42b7a4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvs.n 304ef8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354299,27 +354298,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (304f38 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (304f3c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (304f40 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #92] @ (304f44 ) │ │ │ │ ldr r2, [pc, #96] @ (304f48 ) │ │ │ │ ldr r3, [pc, #96] @ (304f4c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -354331,40 +354330,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #10 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, lr │ │ │ │ movs r4, r7 │ │ │ │ - mcrr 0, 3, r0, r2, cr11 │ │ │ │ + ldcl 0, cr0, [r2], #-236 @ 0xffffff14 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ rev r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354375,15 +354374,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (304fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #52] @ (304fbc ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (304fc0 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354393,22 +354392,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb626 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mov r0, r3 │ │ │ │ + mov r0, r9 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xeb96003b │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + rsb r0, r6, fp, rrx │ │ │ │ + adds r5, #182 @ 0xb6 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -354443,15 +354442,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 304ffa │ │ │ │ ldr r2, [pc, #68] @ (305080 ) │ │ │ │ ldr r3, [pc, #44] @ (305068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -354470,18 +354469,18 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 305098 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xeb24003b │ │ │ │ + adcs.w r0, r4, fp, rrx │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - blx r0 │ │ │ │ + blx r6 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354493,24 +354492,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (3050f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #72] @ (3050f4 ) │ │ │ │ ldr r1, [pc, #72] @ (3050f8 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #60] @ (3050fc ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (305100 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354520,26 +354519,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add sl, lr │ │ │ │ + cmp r2, r4 │ │ │ │ movs r4, r7 │ │ │ │ - orns r0, r2, fp, rrx │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xeaa2003b │ │ │ │ + cmp r1, #20 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (305160 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -354549,33 +354548,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (305168 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 4146a4 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 21c400 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 334dd0 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bdb8 │ │ │ │ - push {r2, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #14 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354638,15 +354637,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21efcc │ │ │ │ nop │ │ │ │ - cbz r4, 3052a8 │ │ │ │ + cbz r4, 3052b4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 30516c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -354838,21 +354837,21 @@ │ │ │ │ b.n 3053d4 │ │ │ │ bl 21ef9c │ │ │ │ nop │ │ │ │ ldrsb r4, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (305778 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 305492 │ │ │ │ + cbz r0, 30549e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #212 @ 0xd4 │ │ │ │ + adds r2, #4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (305550 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -354861,30 +354860,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (305558 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #196] @ (30555c ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (305560 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (305564 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54668c │ │ │ │ + bl 5466bc │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 3054c8 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -354897,15 +354896,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (305568 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (30556c ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (305570 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -354931,29 +354930,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 21f02c │ │ │ │ - cbz r6, 30555a │ │ │ │ + cbz r6, 305566 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #12 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r6 │ │ │ │ + asrs r2, r4 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 305248 │ │ │ │ + b.n 3052a8 │ │ │ │ movs r3, r7 │ │ │ │ beq.n 3055f0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r2, r6, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354968,15 +354967,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3055ba │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 3057f0 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -354991,15 +354990,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (30581c ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3055f8 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 3057f0 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -355036,15 +355035,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3057d4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 30569c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #432] @ (305824 ) │ │ │ │ ldr r3, [pc, #416] @ (305814 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355112,15 +355111,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 42b804 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 30516c │ │ │ │ mov r0, r7 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (305838 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -355150,15 +355149,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (305844 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (305848 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 414490 │ │ │ │ b.n 305670 │ │ │ │ @@ -355196,28 +355195,28 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r4, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #174 @ 0xae │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + cmp r7, #118 @ 0x76 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r5, {r1, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r5, #134 @ 0x86 │ │ │ │ + cmp r5, #182 @ 0xb6 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -356049,21 +356048,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #656] @ (3064d4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [pc, #544] @ (306468 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #128 @ 0x80 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #16] @ (306264 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (306578 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #592] @ (3064b0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #44] @ (306290 ) │ │ │ │ ldr r3, [pc, #48] @ (306294 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -356371,19 +356370,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bx r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (306908 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #86 @ 0x56 │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -356697,19 +356696,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ add sl, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #800] @ (306cc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r7, #1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (306bc0 ) │ │ │ │ @@ -356907,21 +356906,21 @@ │ │ │ │ b.n 306a92 │ │ │ │ bl 21effc │ │ │ │ blx 21e3b8 │ │ │ │ bl 21ef9c │ │ │ │ nop │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, r1, #7 │ │ │ │ + adds r0, r7, #7 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #800] @ (306eec ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #5 │ │ │ │ + adds r4, r4, #6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (306d68 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -357075,15 +357074,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #150 @ 0x96 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r5, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (3070a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r0, r7 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 306fdc │ │ │ │ @@ -357298,33 +357297,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 306fac │ │ │ │ blx 21e3b8 │ │ │ │ bl 21efcc │ │ │ │ nop │ │ │ │ subs r4, #248 @ 0xf8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #800] @ (307308 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r7, #24 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, r3, r7 │ │ │ │ + subs r0, r1, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (307008 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strb r6, [r7, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 307084 │ │ │ │ @@ -357362,27 +357361,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 307034 │ │ │ │ ldr r0, [pc, #32] @ (307094 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 307034 │ │ │ │ nop │ │ │ │ subs r2, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r3, #0 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (3071ac ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -357475,15 +357474,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3070c4 │ │ │ │ ldr r0, [pc, #48] @ (3071bc ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3070c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 309948 │ │ │ │ @@ -357491,15 +357490,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #4 │ │ │ │ + adds r0, r7, #4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (307260 ) │ │ │ │ @@ -357507,25 +357506,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (307268 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #132] @ (30726c ) │ │ │ │ ldr r1, [pc, #132] @ (307270 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #116] @ (307274 ) │ │ │ │ ldr r2, [pc, #120] @ (307278 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30727c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -357536,50 +357535,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #80] @ (307284 ) │ │ │ │ ldr r1, [pc, #84] @ (307288 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #600] @ (3074c4 ) │ │ │ │ + ldr r5, [pc, #792] @ (307584 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + movs r3, #210 @ 0xd2 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #864 @ (adr r0, 3075ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -357664,15 +357663,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 307470 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 307484 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (307488 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -357730,50 +357729,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #68] @ (3074a0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 309adc │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #432] @ 0x1b0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r3, r6 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r7, r5 │ │ │ │ + subs r6, r5, r6 │ │ │ │ movs r5, r7 │ │ │ │ strb r0, [r5, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r1, r5 │ │ │ │ + subs r4, r7, r5 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r6, r4 │ │ │ │ + subs r0, r4, r5 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #296] @ (3075c4 ) │ │ │ │ + ldr r3, [pc, #488] @ (307684 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ sxth r6, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -357784,25 +357783,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (3074e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 309768 │ │ │ │ nop │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r4, r0 │ │ │ │ + subs r4, r2, r1 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r6, r0 │ │ │ │ + subs r6, r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (307558 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357811,25 +357810,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (307560 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #76] @ (307564 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (307568 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #60] @ (30756c ) │ │ │ │ ldr r2, [pc, #64] @ (307570 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -357840,62 +357839,62 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, r3, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + subs r6, r3, r0 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r6, #17 │ │ │ │ + lsls r6, r4, #18 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #328] @ (3076b4 ) │ │ │ │ + ldr r2, [pc, #520] @ (307774 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #31 │ │ │ │ + asrs r2, r2, #32 │ │ │ │ movs r5, r7 │ │ │ │ - vqadd.s64 d16, d8, d28 │ │ │ │ + vshr.s32 d0, d28, #24 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3075d0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #72] @ (3075d4 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (3075d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 543d60 │ │ │ │ + bl 543d90 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 3075c2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42bdb8 │ │ │ │ - str r1, [sp, #328] @ 0x148 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r2, r5 │ │ │ │ + adds r4, r0, r6 │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r4, r5 │ │ │ │ + adds r6, r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (3078d4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -358004,15 +358003,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 307604 │ │ │ │ ldr r0, [pc, #484] @ (3078e4 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 307604 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 3099e4 │ │ │ │ movs r1, #0 │ │ │ │ b.n 307686 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -358034,15 +358033,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 307728 │ │ │ │ ldr r0, [pc, #424] @ (3078ec ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 307728 │ │ │ │ ldr r3, [pc, #400] @ (3078e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358099,15 +358098,15 @@ │ │ │ │ b.n 3077ba │ │ │ │ ldr r0, [pc, #264] @ (3078f0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30764e │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -358116,22 +358115,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 30764e │ │ │ │ ldr r0, [pc, #216] @ (3078f4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30764e │ │ │ │ ldr r0, [pc, #204] @ (3078f8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3076d6 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358141,23 +358140,23 @@ │ │ │ │ beq.w 3076d6 │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3076d6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 3076d6 │ │ │ │ ldr r0, [pc, #140] @ (3078fc ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3076ca │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358168,15 +358167,15 @@ │ │ │ │ beq.n 3077ba │ │ │ │ b.n 3077b2 │ │ │ │ ldr r0, [pc, #96] @ (307900 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3076be │ │ │ │ @@ -358192,29 +358191,29 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #976] @ (307cb0 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r1, r1 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r4, #29 │ │ │ │ + asrs r2, r2, #30 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r4, #28 │ │ │ │ + asrs r2, r2, #29 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r3, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r3, #27 │ │ │ │ movs r5, r7 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -358260,15 +358259,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 3079c4 │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -358293,15 +358292,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 307994 │ │ │ │ ldr r0, [pc, #100] @ (307a48 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 307994 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (307a3c ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -358321,31 +358320,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 307a0c │ │ │ │ ldr r0, [pc, #40] @ (307a50 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 307a0c │ │ │ │ nop │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #48] @ (307a80 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (307b44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -358415,26 +358414,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 307a74 │ │ │ │ ldr r0, [pc, #28] @ (307b54 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 307a74 │ │ │ │ adds r0, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (307c0c ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -358492,22 +358491,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 307bfe │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 307bbe │ │ │ │ ldr r0, [pc, #20] @ (307c14 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 307bf8 │ │ │ │ cmp r7, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 307c58 │ │ │ │ bls.n 307c50 │ │ │ │ @@ -359505,15 +359504,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 308782 │ │ │ │ mov r0, r5 │ │ │ │ bl 307914 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -359531,15 +359530,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 307e18 │ │ │ │ b.n 308754 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -359550,15 +359549,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 308806 │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -359571,15 +359570,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 3087fc │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -360000,15 +359999,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 308c60 │ │ │ │ ldr r0, [pc, #212] @ (308d64 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 308b6e │ │ │ │ @@ -360021,15 +360020,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 308af2 │ │ │ │ ldr r0, [pc, #160] @ (308d6c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 308af2 │ │ │ │ ldr r3, [pc, #148] @ (308d70 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308bd0 │ │ │ │ @@ -360042,15 +360041,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 308bd0 │ │ │ │ ldr r1, [pc, #76] @ (308d5c ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 308b60 │ │ │ │ ldr r1, [pc, #68] @ (308d60 ) │ │ │ │ @@ -360058,15 +360057,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 308b60 │ │ │ │ ldr r0, [pc, #76] @ (308d78 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 308b60 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ @@ -360079,25 +360078,25 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ movs r5, r7 │ │ │ │ cmp r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #12 │ │ │ │ + lsls r4, r2, #13 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00308d7c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -360935,21 +360934,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 30914c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r7, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r6, r0, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r2, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r6, #11] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003096e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -361340,21 +361339,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b804 │ │ │ │ mov r0, r8 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -361538,15 +361537,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r1, [pc, #688] @ (309fec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (309da8 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -361580,15 +361579,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #320] @ (309eec ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -361628,26 +361627,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 21dfcc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 309e2c │ │ │ │ ldr r2, [pc, #64] @ (309e90 ) │ │ │ │ ldr r3, [pc, #52] @ (309e84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -361667,15 +361666,15 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov lr, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r4, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf2d4003c │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -361725,19 +361724,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -361766,23 +361765,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ b.n 309f6e │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361792,45 +361791,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (30a0b4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (30a0b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #184] @ (30a0bc ) │ │ │ │ ldr r1, [pc, #184] @ (30a0c0 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #168] @ (30a0c4 ) │ │ │ │ ldr r1, [pc, #168] @ (30a0c8 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #152] @ (30a0cc ) │ │ │ │ ldr r1, [pc, #152] @ (30a0d0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #136] @ (30a0d4 ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (30a0d8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (30a0dc ) │ │ │ │ add r4, pc │ │ │ │ @@ -361861,39 +361860,39 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bls.n 309ff0 │ │ │ │ + bls.n 30a050 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r7, #5 │ │ │ │ + subs r0, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 30a008 │ │ │ │ + bls.n 30a068 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 30a03c │ │ │ │ + bls.n 30a09c │ │ │ │ movs r2, r7 │ │ │ │ - sbc.w r0, ip, #12255232 @ 0xbb0000 │ │ │ │ - ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ + @ instruction: 0xf59c003b │ │ │ │ + ldr r3, [sp, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ - eor.w r0, sl, #60 @ 0x3c │ │ │ │ - orns r0, ip, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf0ba003c │ │ │ │ + @ instruction: 0xf0ac003c │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r2, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf0c2003c │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orns r0, r6, #60 @ 0x3c │ │ │ │ + @ instruction: 0xf0a6003c │ │ │ │ add lr, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -362052,15 +362051,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 30a280 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 30a280 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362075,25 +362074,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 30a372 │ │ │ │ eors r3, r2 │ │ │ │ @@ -362185,26 +362184,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (30a644 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (30a648 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #500] @ (30a64c ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (30a650 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -362274,33 +362273,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 339884 │ │ │ │ mov r0, r4 │ │ │ │ bl 42b804 │ │ │ │ ldr r6, [pc, #312] @ (30a660 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #308] @ (30a664 ) │ │ │ │ ldr r1, [pc, #312] @ (30a668 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 30c2d0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (30a66c ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -362317,42 +362316,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #188] @ (30a674 ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #156] @ (30a678 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ ldr r2, [pc, #132] @ (30a67c ) │ │ │ │ ldr r3, [pc, #64] @ (30a63c ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362368,38 +362367,38 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, #112] @ 0x70 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r4, r7, #25 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 30a724 │ │ │ │ + bpl.n 30a584 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r5 │ │ │ │ + subs r4, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc 0, cr0, [r0], {60} @ 0x3c │ │ │ │ - stcl 0, cr0, [lr], #-240 @ 0xffffff10 │ │ │ │ + ldc 0, cr0, [r0], #240 @ 0xf0 │ │ │ │ + ldc 0, cr0, [lr], {60} @ 0x3c │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r4], {60} @ 0x3c │ │ │ │ + stcl 0, cr0, [r4], {60} @ 0x3c │ │ │ │ eors r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ands r0, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [r8], {60} @ 0x3c │ │ │ │ - str r0, [r6, #92] @ 0x5c │ │ │ │ + mcrr 0, 3, r0, r8, cr12 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orrs.w r0, sl, #59 @ 0x3b │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + eor.w r0, sl, #59 @ 0x3b │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ strh r6, [r2, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362612,24 +362611,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (30a948 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #72] @ (30a94c ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (30a950 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #60] @ (30a954 ) │ │ │ │ ldr r2, [pc, #64] @ (30a958 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -362640,27 +362639,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 30a8f4 │ │ │ │ - movs r4, r7 │ │ │ │ - b.n 30a8d4 │ │ │ │ + @ instruction: 0xe806003c │ │ │ │ + b.n 30a934 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 30a868 │ │ │ │ + beq.n 30a8c8 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r5, #25 │ │ │ │ + asrs r0, r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 30a94c │ │ │ │ + bgt.n 30a9ac │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 30a9c0 │ │ │ │ + cbnz r0, 30a9cc │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -362672,15 +362670,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 3393ac │ │ │ │ cmp r5, #4 │ │ │ │ @@ -362706,19 +362704,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 42bd34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 42c200 │ │ │ │ - str r6, [r4, #24] │ │ │ │ + str r6, [r2, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 30a860 │ │ │ │ + b.n 30a8c0 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 30a880 │ │ │ │ + b.n 30a8e0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 30aa64 │ │ │ │ sub sp, #20 │ │ │ │ @@ -362726,44 +362724,44 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (30aa6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 30aa32 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 30aa44 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 30aa56 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bdb8 │ │ │ │ - str r6, [r2, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 30a7dc │ │ │ │ + b.n 30a83c │ │ │ │ movs r4, r7 │ │ │ │ - b.n 30a7c0 │ │ │ │ + b.n 30a820 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 30ab84 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362773,15 +362771,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -362826,26 +362824,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 30ab7c │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6a03dc │ │ │ │ + bl 6a040c │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 30aad0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30ab20 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 30ab20 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -362860,18 +362858,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 30ab20 │ │ │ │ - str r4, [r2, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xeafc003b │ │ │ │ - str r0, [sp, #488] @ 0x1e8 │ │ │ │ + @ instruction: 0xeb2c003b │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (30ac08 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -362908,25 +362906,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30abac │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (30ac18 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30abac │ │ │ │ nop │ │ │ │ mrc2 0, 7, r0, cr4, cr11, {2} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30a658 │ │ │ │ + b.n 30a6b8 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363109,17 +363107,17 @@ │ │ │ │ b.n 30adb6 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 30adb6 │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -363157,33 +363155,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -363255,21 +363253,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - b.n 30b428 │ │ │ │ + b.n 30b488 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 30b410 │ │ │ │ + b.n 30b470 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, r1] │ │ │ │ + ldrb r2, [r7, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ble.n 30b048 │ │ │ │ + ble.n 30b0a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (30b3e0 ) │ │ │ │ @@ -363292,15 +363290,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (30b3ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (30b3f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -363375,15 +363373,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (30b400 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -363460,15 +363458,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30b408 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 30b2f0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -363587,31 +363585,31 @@ │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa36005b │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 30adf0 │ │ │ │ + b.n 30ae50 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r0, #20] │ │ │ │ + ldrh r2, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r0, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r6, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 30ad40 │ │ │ │ + b.n 30ada0 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ movs r3, r7 │ │ │ │ - b.n 30ba3c │ │ │ │ + b.n 30ba9c │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf76a005b │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -363770,15 +363768,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 30b608 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6a040c │ │ │ │ + bl 6a043c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -363814,40 +363812,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 30bb38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 21dfcc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 30bfb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30bab0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 6a040c │ │ │ │ + bl 6a043c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30ba44 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 30b72e │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -363887,15 +363885,15 @@ │ │ │ │ b.n 30b6d8 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 30c060 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30b6d6 │ │ │ │ @@ -364244,28 +364242,28 @@ │ │ │ │ b.n 30b7a6 │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ b.n 30ba80 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r6, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - svc 42 @ 0x2a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r5, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0xf3b8005b │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 21cf44 │ │ │ │ mov.w r9, #4 │ │ │ │ @@ -364363,25 +364361,25 @@ │ │ │ │ bpl.n 30bc1e │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (30bc6c ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bc1e │ │ │ │ nop │ │ │ │ mcr 0, 5, r0, cr10, cr11, {2} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30bb94 │ │ │ │ + bge.n 30bbf4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bc70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364413,24 +364411,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30bc9c │ │ │ │ ldr r0, [pc, #28] @ (30bce0 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bc9c │ │ │ │ mrc 0, 0, r0, cr4, cr11, {2} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30bda4 │ │ │ │ + bge.n 30bc04 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bce4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364476,44 +364474,44 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30bd28 │ │ │ │ ldr r0, [pc, #60] @ (30bd98 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bd28 │ │ │ │ ldr r3, [pc, #52] @ (30bd9c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30bd38 │ │ │ │ ldr r3, [pc, #32] @ (30bd94 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30bd38 │ │ │ │ ldr r0, [pc, #36] @ (30bda0 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bd38 │ │ │ │ nop │ │ │ │ ldc 0, cr0, [lr, #364] @ 0x16c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 30be20 │ │ │ │ + bge.n 30be80 │ │ │ │ movs r4, r7 │ │ │ │ strb r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 30bd88 │ │ │ │ + bge.n 30bde8 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bda4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -364647,15 +364645,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30beb2 │ │ │ │ ldr r1, [pc, #148] @ (30bfa8 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30be86 │ │ │ │ ldr r1, [pc, #128] @ (30bfa0 ) │ │ │ │ @@ -364668,15 +364666,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (30bfac ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30be86 │ │ │ │ ldr r3, [pc, #104] @ (30bfb0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30be58 │ │ │ │ ldr r3, [pc, #76] @ (30bfa0 ) │ │ │ │ @@ -364687,42 +364685,42 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (30bfb4 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 30be58 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldcl 0, cr0, [r8], {91} @ 0x5b │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [sl], {91} @ 0x5b │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #114 @ 0x72 │ │ │ │ + movs r6, #162 @ 0xa2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stc 0, cr0, [ip], {91} @ 0x5b │ │ │ │ movs r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30bf48 │ │ │ │ + bls.n 30bfa8 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 30c004 │ │ │ │ + bls.n 30c064 │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [pc, #672] @ (30c254 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30bf10 │ │ │ │ + bhi.n 30bf70 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030bfb8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364764,42 +364762,42 @@ │ │ │ │ ldr r2, [pc, #60] @ (30c050 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30bff0 │ │ │ │ ldr r0, [pc, #52] @ (30c054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bff0 │ │ │ │ ldr r2, [pc, #48] @ (30c058 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 30bff0 │ │ │ │ ldr r2, [pc, #28] @ (30c050 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30bff0 │ │ │ │ ldr r0, [pc, #32] @ (30c05c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30bff0 │ │ │ │ @ instruction: 0xeacc005b │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r9 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 30c05c │ │ │ │ + bls.n 30c0bc │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30bf80 │ │ │ │ + bhi.n 30bfe0 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c060 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364848,24 +364846,24 @@ │ │ │ │ ldr r2, [pc, #28] @ (30c0f8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c0c0 │ │ │ │ ldr r0, [pc, #24] @ (30c0fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30c0c0 │ │ │ │ ands.w r0, ip, fp, lsr #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30c020 │ │ │ │ + bhi.n 30c080 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c100 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364882,46 +364880,46 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30c15e │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldr r3, [pc, #40] @ (30c188 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30c138 │ │ │ │ ldr r3, [pc, #32] @ (30c18c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c138 │ │ │ │ ldr r0, [pc, #24] @ (30c190 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30c138 │ │ │ │ ldrd r0, r0, [sl, #-364]! @ 0x16c │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 30c234 │ │ │ │ + bhi.n 30c094 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c194 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -364988,25 +364986,25 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (30c260 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30c20a │ │ │ │ nop │ │ │ │ @ instruction: 0xe8d8005b │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 30c1e0 │ │ │ │ + bvc.n 30c240 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c264 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 30c2bc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -365035,24 +365033,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (30c2c8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30c28c │ │ │ │ ldr r0, [pc, #24] @ (30c2cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ @ instruction: 0xe826005b │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r8, fp │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 30c208 │ │ │ │ + bvc.n 30c268 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0030c2d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365278,15 +365276,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r0, #154 @ 0x9a │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0030c510 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -365324,36 +365322,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -365369,15 +365367,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -365386,40 +365384,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -365678,25 +365676,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30c914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adds r6, r2, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.w 5425a8 │ │ │ │ + b.w 5425d8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -366097,15 +366095,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 30c9f0 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 30c9f0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -366172,49 +366170,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 30ce34 │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 30ce2c │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 30ce5a │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -366306,25 +366304,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30d030 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #132] @ (30d034 ) │ │ │ │ ldr r1, [pc, #132] @ (30d038 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #116] @ (30d03c ) │ │ │ │ ldr r2, [pc, #120] @ (30d040 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30d044 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -366335,49 +366333,49 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #80] @ (30d04c ) │ │ │ │ ldr r1, [pc, #84] @ (30d050 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r3, #21 │ │ │ │ + asrs r0, r1, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ - vmla.i d16, d14, d1[0] │ │ │ │ - stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + vext.8 q8, q7, , #0 │ │ │ │ + stmia r6!, {r1, r3} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r3, #52] @ 0x34 │ │ │ │ + ldr r4, [r1, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrh r0, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -366393,25 +366391,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #316] @ (30d1c4 ) │ │ │ │ ldr r1, [pc, #320] @ (30d1c8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (30d1cc ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -366455,15 +366453,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (30d1d4 ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -366483,38 +366481,38 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r2!, {r1, r5} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #32 │ │ │ │ + add r1, sp, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - cdp 0, 14, cr0, cr2, cr1, {2} │ │ │ │ + vhadd.s16 q0, q1, │ │ │ │ asrs r6, r7, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2} │ │ │ │ movs r4, r7 │ │ │ │ ldrsb r0, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -366583,25 +366581,25 @@ │ │ │ │ bl 42bd34 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 42c29c │ │ │ │ b.n 30d254 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ mov r7, r0 │ │ │ │ blx 21e9a0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 42bd34 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 42c2d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ @@ -366629,25 +366627,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (30d35c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #76] @ (30d360 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (30d364 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #60] @ (30d368 ) │ │ │ │ ldr r2, [pc, #64] @ (30d36c ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -366658,26 +366656,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #488 @ (adr r6, 30d54c ) │ │ │ │ + add r6, pc, #680 @ (adr r6, 30d60c ) │ │ │ │ movs r2, r7 │ │ │ │ - mrrc 0, 4, r0, r6, cr1 │ │ │ │ - cbz r6, 30d3a4 │ │ │ │ + stc 0, cr0, [r6], {65} @ 0x41 │ │ │ │ + sxth r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #496] @ 0x1f0 │ │ │ │ + str r1, [sp, #688] @ 0x2b0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 30d3d0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -366685,37 +366683,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (30d3d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 30d3c0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a00f4 │ │ │ │ + bl 6a0124 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 42bdb8 │ │ │ │ nop │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -366735,31 +366733,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 339ba4 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 30d400 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 30d468 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -366779,32 +366777,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #44] @ (30d4c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339ba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30ce10 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #1 │ │ │ │ + asrs r0, r5, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + stmia r1!, {r1, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r7, #100] @ 0x64 │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (30d650 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366812,15 +366810,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (30d658 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -366834,15 +366832,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -366912,23 +366910,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r5, #92] @ 0x5c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -366979,15 +366977,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -367020,15 +367018,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #10 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339ba4 │ │ │ │ @@ -367038,19 +367036,19 @@ │ │ │ │ nop │ │ │ │ bmi.n 30d7c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 30d760 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r7, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00ce │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (30d968 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -367061,15 +367059,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (30d970 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 30d812 │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -367186,19 +367184,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3e9224 │ │ │ │ b.n 30d89a │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r6, #48] @ 0x30 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2680] @ 30e400 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -367372,15 +367370,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [pc, #2304] @ 30e420 │ │ │ │ ldr.w r3, [pc, #2272] @ 30e404 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -367401,15 +367399,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 30e42c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 30dd2a │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -367464,15 +367462,15 @@ │ │ │ │ ldr.w r1, [pc, #2072] @ 30e438 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 30dd30 │ │ │ │ @@ -367671,15 +367669,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -368089,15 +368087,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -368157,41 +368155,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ bne.n 30e414 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 30e45c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r4, #9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - revsh r6, r0 │ │ │ │ + revsh r6, r6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r6, #7 │ │ │ │ + lsrs r6, r4, #8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - hlt 0x0004 │ │ │ │ + hlt 0x0034 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + str r0, [r6, #0] │ │ │ │ movs r3, r7 │ │ │ │ ldmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 30dc4c │ │ │ │ + b.n 30dcac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r6, r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 30ead4 │ │ │ │ + b.n 30eb34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ bmi.n 30e4a8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ tst.w r3, #196608 @ 0x30000 │ │ │ │ beq.w 30e190 │ │ │ │ @@ -368621,15 +368619,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 30f074 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -369064,15 +369062,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339ba4 │ │ │ │ @@ -369080,15 +369078,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 30ce10 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #628] @ (30f084 ) │ │ │ │ ldr r3, [pc, #580] @ (30f058 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369114,15 +369112,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (30f090 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #552] @ (30f094 ) │ │ │ │ ldr r3, [pc, #492] @ (30f058 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369176,15 +369174,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30ce10 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 30e668 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (30f0a0 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (30f058 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -369281,30 +369279,30 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r4!, {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stc2 0, cr0, [sl], {76} @ 0x4c │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + ldc2 0, cr0, [sl], #304 @ 0x130 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #792 @ (adr r7, 30f394 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 30f454 ) │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf72c004c │ │ │ │ - ldr r5, [pc, #272] @ (30f194 ) │ │ │ │ + @ instruction: 0xf75c004c │ │ │ │ + ldr r5, [pc, #464] @ (30f254 ) │ │ │ │ movs r3, r7 │ │ │ │ pop {r1, r2, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subw r0, sl, #2124 @ 0x84c │ │ │ │ - add r7, pc, #216 @ (adr r7, 30f168 ) │ │ │ │ + @ instruction: 0xf6da004c │ │ │ │ + add r7, pc, #408 @ (adr r7, 30f228 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #712] @ (30f35c ) │ │ │ │ + ldr r4, [pc, #904] @ (30f41c ) │ │ │ │ movs r3, r7 │ │ │ │ pop {r2, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r6, 30f11a │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r6, 30f108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -369332,15 +369330,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1604] @ 30f728 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30f85e │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 30f85e │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -369701,15 +369699,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #468] @ (30f734 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339ba4 │ │ │ │ @@ -369789,15 +369787,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #244] @ (30f744 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 339ba4 │ │ │ │ @@ -369814,15 +369812,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 339ba4 │ │ │ │ @@ -369863,35 +369861,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 30f750 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, ip, #13369344 @ 0xcc0000 │ │ │ │ - add r4, pc, #672 @ (adr r4, 30f9c8 ) │ │ │ │ + orrs.w r0, ip, #13369344 @ 0xcc0000 │ │ │ │ + add r4, pc, #864 @ (adr r4, 30fa88 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #160] @ (30f7cc ) │ │ │ │ + ldr r2, [pc, #352] @ (30f88c ) │ │ │ │ movs r3, r7 │ │ │ │ - vmla.i32 d0, d12, d12[0] │ │ │ │ - add r0, pc, #216 @ (adr r0, 30f80c ) │ │ │ │ + vmla.i16 d16, d12, d4[1] │ │ │ │ + add r0, pc, #408 @ (adr r0, 30f8cc ) │ │ │ │ movs r3, r7 │ │ │ │ - cmp ip, r6 │ │ │ │ + cmp ip, ip │ │ │ │ movs r3, r7 │ │ │ │ push {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr0, cr12, {2} │ │ │ │ - ldr r7, [sp, #304] @ 0x130 │ │ │ │ + cdp 0, 15, cr0, cr0, cr12, {2} │ │ │ │ + ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - add lr, r7 │ │ │ │ + add lr, sp │ │ │ │ movs r3, r7 │ │ │ │ - cdp 0, 7, cr0, cr6, cr12, {2} │ │ │ │ - add r8, r1 │ │ │ │ + cdp 0, 10, cr0, cr6, cr12, {2} │ │ │ │ + add r8, r7 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -369977,18 +369975,18 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 30f326 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 30f5ae │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r4, #304] @ 0x130 │ │ │ │ - ldr r6, [sp, #56] @ 0x38 │ │ │ │ + ldc 0, cr0, [r4, #304]! @ 0x130 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ - bics r4, r0 │ │ │ │ + bics r4, r6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 30f88a │ │ │ │ ldr r0, [pc, #664] @ (30fb1c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -370213,62 +370211,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (30fb5c ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #232 @ (adr r4, 30fc0c ) │ │ │ │ + add r4, pc, #424 @ (adr r4, 30fccc ) │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #160 @ (adr r4, 30fbc8 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 30fc88 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #88 @ (adr r4, 30fb84 ) │ │ │ │ + add r4, pc, #280 @ (adr r4, 30fc44 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #16 @ (adr r4, 30fb40 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 30fc00 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #968 @ (adr r3, 30fefc ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 30fbbc ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #896 @ (adr r3, 30feb8 ) │ │ │ │ + add r4, pc, #64 @ (adr r4, 30fb78 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #824 @ (adr r3, 30fe74 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 30ff34 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #752 @ (adr r3, 30fe30 ) │ │ │ │ + add r3, pc, #944 @ (adr r3, 30fef0 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #680 @ (adr r3, 30fdec ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 30feac ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #608 @ (adr r3, 30fda8 ) │ │ │ │ + add r3, pc, #800 @ (adr r3, 30fe68 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #536 @ (adr r3, 30fd64 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 30fe24 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #464 @ (adr r3, 30fd20 ) │ │ │ │ + add r3, pc, #656 @ (adr r3, 30fde0 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #392 @ (adr r3, 30fcdc ) │ │ │ │ + add r3, pc, #584 @ (adr r3, 30fd9c ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #320 @ (adr r3, 30fc98 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 30fd58 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #248 @ (adr r3, 30fc54 ) │ │ │ │ + add r3, pc, #440 @ (adr r3, 30fd14 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #176 @ (adr r3, 30fc10 ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 30fcd0 ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (30fb68 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldc 0, cr0, [lr], {87} @ 0x57 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 42bdb8 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 543d60 │ │ │ │ + bl 543d90 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 334dd0 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -370301,15 +370299,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (30fc78 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30fc44 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30fbe2 │ │ │ │ @@ -370333,35 +370331,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30fc04 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (30fc88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 30fc04 │ │ │ │ ldr r3, [pc, #32] @ (30fc8c ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 30fbfa │ │ │ │ add r6, sp, #888 @ 0x378 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #544] @ (30fe98 ) │ │ │ │ + ldr r7, [pc, #736] @ (30ff58 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #544 @ (adr r2, 30fea0 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 30ff60 ) │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #432 @ (adr r2, 30fe3c ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 30fefc ) │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #336 @ (adr r2, 30fde0 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 30fea0 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (30fd30 ) │ │ │ │ @@ -370369,25 +370367,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30fd38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #132] @ (30fd3c ) │ │ │ │ ldr r1, [pc, #132] @ (30fd40 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #116] @ (30fd44 ) │ │ │ │ ldr r2, [pc, #120] @ (30fd48 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (30fd4c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -370401,38 +370399,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r1, [pc, #72] @ (30fd54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xe8d0004c │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + stmdb r0, {r2, r3, r6} │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ eors.w r0, lr, r7, lsr #1 │ │ │ │ subs r5, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -370449,15 +370447,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (30fdb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #52] @ (30fdbc ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (30fdc0 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -370467,22 +370465,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xe806004c │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ + @ instruction: 0xe836004c │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + strh r6, [r6, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r1, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -370598,15 +370596,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 339884 │ │ │ │ mov r0, r4 │ │ │ │ bl 339b54 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (30ff78 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -370617,20 +370615,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 42b7a4 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 30fe72 │ │ │ │ nop │ │ │ │ - b.n 30fe50 │ │ │ │ + b.n 30feb0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldmia.w r0!, {r0, r1, r2, r4, r6} │ │ │ │ - add r0, pc, #72 @ (adr r0, 30ffbc ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 31007c ) │ │ │ │ movs r4, r7 │ │ │ │ - add r0, pc, #16 @ (adr r0, 30ff88 ) │ │ │ │ + add r0, pc, #208 @ (adr r0, 310048 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370745,15 +370743,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (310104 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31002e │ │ │ │ ldr r0, [pc, #80] @ (310108 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31002e │ │ │ │ ldr r3, [pc, #72] @ (31010c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31006e │ │ │ │ ldr r3, [pc, #52] @ (310104 ) │ │ │ │ @@ -370762,37 +370760,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31006e │ │ │ │ ldr r0, [pc, #52] @ (310110 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31006e │ │ │ │ nop │ │ │ │ add r3, sp, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r7, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30fb00 │ │ │ │ + b.n 30fb60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #320] @ 0x140 │ │ │ │ + ldr r6, [sp, #512] @ 0x200 │ │ │ │ movs r4, r7 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #544] @ 0x220 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (310228 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -370862,15 +370860,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (310238 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 310152 │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -370889,30 +370887,30 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 310188 │ │ │ │ ldr r1, [pc, #36] @ (31023c ) │ │ │ │ ldr r0, [pc, #36] @ (310240 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 310174 │ │ │ │ nop │ │ │ │ add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #776] @ 0x308 │ │ │ │ + ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3108fc │ │ │ │ + b.n 31095c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #124] @ (3102c4 ) │ │ │ │ ldr r3, [pc, #128] @ (3102c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31025e │ │ │ │ @@ -370948,15 +370946,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (3102d4 ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (3102d8 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -370965,17 +370963,17 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #168] @ 0xa8 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (3103c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370983,24 +370981,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #220] @ (3103d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #204] @ (3103d4 ) │ │ │ │ ldr r1, [pc, #208] @ (3103d8 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (3103dc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #196] @ (3103e0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3103aa │ │ │ │ @@ -371051,35 +371049,35 @@ │ │ │ │ ldr r2, [pc, #48] @ (3103e8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 310326 │ │ │ │ ldr r0, [pc, #44] @ (3103ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 310326 │ │ │ │ - b.n 3108d4 │ │ │ │ + b.n 310934 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [sp, #600] @ 0x258 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #184] @ 0xb8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ movs r4, r7 │ │ │ │ add r7, pc, #504 @ (adr r7, 3105d8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #768] @ 0x300 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (310590 ) │ │ │ │ @@ -371197,30 +371195,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (3105ac ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3104ee │ │ │ │ ldr r3, [pc, #84] @ (3105b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31043e │ │ │ │ ldr r3, [pc, #64] @ (3105a8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31043e │ │ │ │ ldr r0, [pc, #60] @ (3105b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31043e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -371235,19 +371233,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #256 @ (adr r6, 3106a4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #192] @ 0xc0 │ │ │ │ + ldr r3, [sp, #384] @ 0x180 │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -371990,15 +371988,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (310f8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 310c50 │ │ │ │ ldr r0, [pc, #88] @ (310f90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 310c50 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 30fba0 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -372015,23 +372013,23 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 310f34 │ │ │ │ + bls.n 310f94 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ @@ -372161,15 +372159,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (311390 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 311098 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 3103f0 │ │ │ │ b.n 311098 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -372328,15 +372326,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (31139c ) │ │ │ │ ldr r1, [pc, #192] @ (3113a0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 31105a │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 42bd34 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -372363,15 +372361,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (3113a8 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 311098 │ │ │ │ ldr r2, [pc, #96] @ (3113ac ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31126e │ │ │ │ @@ -372380,15 +372378,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31126e │ │ │ │ ldr r1, [pc, #80] @ (3113b0 ) │ │ │ │ ldr r0, [pc, #80] @ (3113b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 31126e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -372396,35 +372394,35 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31146c │ │ │ │ + bmi.n 3112cc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 311428 │ │ │ │ + bcs.n 311488 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r6, #44] @ 0x2c │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r5, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 311958 │ │ │ │ sub sp, #24 │ │ │ │ @@ -372630,15 +372628,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 31167a │ │ │ │ ldr r1, [pc, #760] @ (311968 ) │ │ │ │ ldr r0, [pc, #760] @ (31196c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 310fb8 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -372769,15 +372767,15 @@ │ │ │ │ bl 30f878 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (311974 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 3113ec │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3118ee │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -372797,15 +372795,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (31197c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 311402 │ │ │ │ ldr r3, [pc, #196] @ (311964 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -372817,30 +372815,30 @@ │ │ │ │ bpl.w 311402 │ │ │ │ ldr r1, [pc, #200] @ (311980 ) │ │ │ │ ldr r0, [pc, #200] @ (311984 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #188] @ (311988 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 311630 │ │ │ │ ldr r3, [pc, #136] @ (311960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 311630 │ │ │ │ ldr r1, [pc, #168] @ (31198c ) │ │ │ │ ldr r0, [pc, #172] @ (311990 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 311630 │ │ │ │ ldr r2, [pc, #152] @ (311988 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 311900 │ │ │ │ ldr r2, [pc, #104] @ (311960 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -372863,63 +372861,63 @@ │ │ │ │ ldr r3, [pc, #56] @ (311960 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 31169c │ │ │ │ ldr r0, [pc, #100] @ (311998 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31169c │ │ │ │ ldr r1, [pc, #92] @ (31199c ) │ │ │ │ ldr r0, [pc, #96] @ (3119a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 311648 │ │ │ │ nop │ │ │ │ str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r5, #18] │ │ │ │ + ldrh r0, [r3, #20] │ │ │ │ movs r4, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r1, #8] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r4, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + ldrh r2, [r0, #6] │ │ │ │ movs r4, r7 │ │ │ │ muls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #56] @ 0x38 │ │ │ │ + strh r4, [r1, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r4, #5 │ │ │ │ + lsls r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372978,15 +372976,15 @@ │ │ │ │ bhi.n 311ae2 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 311ad0 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -373013,15 +373011,15 @@ │ │ │ │ bhi.n 311aec │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldr r2, [pc, #116] @ (311b18 ) │ │ │ │ ldr r3, [pc, #108] @ (311b10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373391,25 +373389,25 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r7, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r5, #32] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r1, #32] │ │ │ │ + strh r4, [r7, #32] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00311e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373502,19 +373500,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (311f8c ) │ │ │ │ ldr r0, [pc, #20] @ (311f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00311f94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -373587,15 +373585,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 311fea │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ b.n 311fea │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 427894 │ │ │ │ bl 4259e8 │ │ │ │ @@ -373615,19 +373613,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrh r0, [r6, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r3, #14] │ │ │ │ + strh r2, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031209c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373650,15 +373648,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 3120fa │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 69460c │ │ │ │ + bl 69463c │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 312136 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 312136 │ │ │ │ @@ -373667,15 +373665,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 312110 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 3120d8 │ │ │ │ ldr r2, [pc, #72] @ (31215c ) │ │ │ │ ldr r3, [pc, #68] @ (312158 ) │ │ │ │ add r2, pc │ │ │ │ @@ -373693,15 +373691,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 312110 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -373735,15 +373733,15 @@ │ │ │ │ cbz r1, 312198 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 312204 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 3121de │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -373845,25 +373843,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 6a6510 │ │ │ │ + bl 6a6540 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 3121e0 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -373909,15 +373907,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 31235e │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 3122fa │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -373933,27 +373931,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 31229c │ │ │ │ b.n 3122fa │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 31227c │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 31229c │ │ │ │ b.n 3122fa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (3123e8 ) │ │ │ │ @@ -373967,19 +373965,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrh r4, [r4, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r6, #26] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r5, r6] │ │ │ │ + strh r6, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003123f4 : │ │ │ │ cbz r0, 312402 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -373995,19 +373993,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (312430 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r5, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312434 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374096,15 +374094,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 31257a │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 31254e │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 31254e │ │ │ │ @@ -374183,29 +374181,29 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r1, #19] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r5, #17] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312620 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374233,19 +374231,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31267c ) │ │ │ │ ldr r0, [pc, #20] @ (312680 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r4, #15] │ │ │ │ + ldrb r6, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312684 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374299,19 +374297,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31271c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - itt ge │ │ │ │ - lslge r4, r1, #1 │ │ │ │ - ldrbge r6, [r1, #13] │ │ │ │ + ite le │ │ │ │ + lslle r4, r1, #1 │ │ │ │ + ldrbgt r6, [r7, #13] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312720 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374330,19 +374328,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (312764 ) │ │ │ │ ldr r0, [pc, #20] @ (312768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - itet pl │ │ │ │ - lslpl r4, r1, #1 │ │ │ │ - ldrbmi r0, [r0, #12] │ │ │ │ - movpl r4, r7 │ │ │ │ - str r2, [r5, r0] │ │ │ │ + itte hi │ │ │ │ + lslhi r4, r1, #1 │ │ │ │ + ldrbhi r0, [r6, #12] │ │ │ │ + movls r4, r7 │ │ │ │ + str r2, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031276c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00312770 : │ │ │ │ @@ -374422,31 +374420,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (31285c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x00ac │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r0, #10] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00c4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r7, #8] │ │ │ │ + ldrb r6, [r5, #9] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r2, #11] │ │ │ │ + ldrb r0, [r0, #12] │ │ │ │ movs r4, r7 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r4, #8] │ │ │ │ + ldrb r6, [r2, #9] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r2, #11] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00312860 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -374641,19 +374639,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (312a64 ) │ │ │ │ ldr r0, [pc, #20] @ (312a68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - pop {r1, r2, r4, r6} │ │ │ │ + pop {r1, r2, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r0, #0] │ │ │ │ + ldrb r0, [r6, #0] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #168] @ (312b14 ) │ │ │ │ + ldr r5, [pc, #360] @ (312bd4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312a6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374719,15 +374717,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6a647c │ │ │ │ + bl 6a64ac │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (312c34 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374746,15 +374744,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 6a6510 │ │ │ │ + bl 6a6540 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -374784,15 +374782,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 312bd6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a6510 │ │ │ │ + bl 6a6540 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 312b68 │ │ │ │ blx 21c400 │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 21e9a0 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -374822,25 +374820,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (312c44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312ba8 │ │ │ │ ldrb r0, [r5, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (312e9c ) │ │ │ │ @@ -374890,15 +374888,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312d1a │ │ │ │ ldr r0, [pc, #476] @ (312eb4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312d1a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 312d6e │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -374964,15 +374962,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (312eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 312d00 │ │ │ │ ldr r0, [pc, #300] @ (312ec0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312d00 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312cae │ │ │ │ ldr r3, [pc, #280] @ (312ec4 ) │ │ │ │ @@ -374983,29 +374981,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (312eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 312cae │ │ │ │ ldr r0, [pc, #256] @ (312ec8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312cae │ │ │ │ ldr r2, [pc, #252] @ (312ecc ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 312c84 │ │ │ │ ldr r2, [pc, #208] @ (312eb0 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 312c84 │ │ │ │ ldr r0, [pc, #228] @ (312ed0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 312c84 │ │ │ │ ldr r3, [pc, #220] @ (312ed4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312d42 │ │ │ │ @@ -375016,15 +375014,15 @@ │ │ │ │ bpl.n 312d42 │ │ │ │ ldr r0, [pc, #200] @ (312ed8 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312d42 │ │ │ │ ldr r3, [pc, #136] @ (312eac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312d1a │ │ │ │ ldr r3, [pc, #128] @ (312eb0 ) │ │ │ │ @@ -375032,43 +375030,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 312d1a │ │ │ │ ldr r0, [pc, #156] @ (312edc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312d1a │ │ │ │ ldr r3, [pc, #148] @ (312ee0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312cae │ │ │ │ ldr r3, [pc, #84] @ (312eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 312cae │ │ │ │ ldr r0, [pc, #124] @ (312ee4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312cae │ │ │ │ ldr r3, [pc, #116] @ (312ee8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312d00 │ │ │ │ ldr r3, [pc, #48] @ (312eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 312d00 │ │ │ │ ldr r0, [pc, #92] @ (312eec ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 312d00 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r0, [r6, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -375076,43 +375074,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #29] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r2, [r2, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #23] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r0, #23] │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ movs r4, r7 │ │ │ │ tst r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00312ef0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -375166,19 +375164,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (312f84 ) │ │ │ │ ldr r0, [pc, #20] @ (312f88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #48] @ (312fbc ) │ │ │ │ + ldr r0, [pc, #240] @ (31307c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00312f8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375252,19 +375250,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xb804 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r6, #20] │ │ │ │ movs r4, r7 │ │ │ │ - bx r8 │ │ │ │ + bx lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313060 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375336,19 +375334,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb708 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r6, #16] │ │ │ │ + strb r6, [r4, #17] │ │ │ │ movs r4, r7 │ │ │ │ - mov r6, lr │ │ │ │ + mov lr, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031312c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00313130 : │ │ │ │ @@ -375369,19 +375367,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (313168 ) │ │ │ │ ldr r0, [pc, #20] @ (31316c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb6b8 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ movs r4, r7 │ │ │ │ - mov r6, r4 │ │ │ │ + mov r6, sl │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313170 : │ │ │ │ cbz r0, 313180 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375398,19 +375396,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3131ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003131b0 : │ │ │ │ cbz r0, 3131c0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375427,19 +375425,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3131ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r5, #13] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003131f0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375477,19 +375475,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (313268 ) │ │ │ │ ldr r0, [pc, #20] @ (31326c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - push {r3, r4, r5, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, r4 │ │ │ │ + cmp r6, sl │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313270 : │ │ │ │ cbz r0, 313294 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -375512,19 +375510,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3132c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r2, #10] │ │ │ │ + strb r4, [r0, #11] │ │ │ │ movs r4, r7 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003132c4 : │ │ │ │ cbz r0, 3132d4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375541,19 +375539,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (313300 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ movs r4, r7 │ │ │ │ - add ip, r2 │ │ │ │ + add ip, r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313304 : │ │ │ │ cbz r0, 313314 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375570,19 +375568,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (313340 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6, r7} │ │ │ │ + push {r1, r2, r4, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sl │ │ │ │ + add ip, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00313344 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00313348 : │ │ │ │ @@ -375844,15 +375842,15 @@ │ │ │ │ bpl.w 3137ae │ │ │ │ ldr.w r0, [pc, #2544] @ 314048 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137b0 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31442a │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -376007,88 +376005,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 3133e4 │ │ │ │ ldr.w r0, [pc, #2040] @ 314058 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313410 │ │ │ │ b.n 31379e │ │ │ │ ldr.w r0, [pc, #2008] @ 31405c │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313408 │ │ │ │ b.n 313782 │ │ │ │ ldr.w r0, [pc, #1976] @ 314060 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313400 │ │ │ │ b.n 313766 │ │ │ │ ldr.w r0, [pc, #1936] @ 314064 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3134be │ │ │ │ b.n 31372e │ │ │ │ ldr.w r0, [pc, #1900] @ 314068 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313470 │ │ │ │ b.n 3136b4 │ │ │ │ ldr.w r0, [pc, #1876] @ 31406c │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313410 │ │ │ │ b.n 313642 │ │ │ │ ldr.w r0, [pc, #1844] @ 314070 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313408 │ │ │ │ b.n 313624 │ │ │ │ ldr.w r3, [pc, #1812] @ 314074 │ │ │ │ @@ -376101,19 +376099,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 313804 │ │ │ │ ldr.w r0, [pc, #1788] @ 314078 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 313804 │ │ │ │ ldr.w r0, [pc, #1776] @ 31407c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 3139a6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376124,15 +376122,15 @@ │ │ │ │ beq.w 3133e4 │ │ │ │ b.n 3135bc │ │ │ │ ldr.w r0, [pc, #1724] @ 314080 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 3139e4 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376202,23 +376200,23 @@ │ │ │ │ bpl.w 313558 │ │ │ │ ldr.w r0, [pc, #1492] @ 314088 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137b0 │ │ │ │ ldr.w r0, [pc, #1472] @ 31408c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 313b34 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -376226,15 +376224,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313556 │ │ │ │ b.n 313a98 │ │ │ │ ldr.w r0, [pc, #1424] @ 314090 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 313b18 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376271,15 +376269,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 313558 │ │ │ │ ldr.w r0, [pc, #1300] @ 314098 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376307,15 +376305,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 313488 │ │ │ │ ldr.w r0, [pc, #1200] @ 3140a0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313470 │ │ │ │ b.n 313bc4 │ │ │ │ ldr.w r3, [pc, #1176] @ 3140a4 │ │ │ │ @@ -376376,20 +376374,20 @@ │ │ │ │ bpl.w 3137ae │ │ │ │ ldr r0, [pc, #1012] @ (3140a8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137b0 │ │ │ │ ldr r0, [pc, #992] @ (3140ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376397,37 +376395,37 @@ │ │ │ │ beq.w 3134be │ │ │ │ b.n 313c30 │ │ │ │ ldr r0, [pc, #960] @ (3140b0 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313410 │ │ │ │ b.n 313c9c │ │ │ │ ldr r0, [pc, #928] @ (3140b4 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313408 │ │ │ │ b.n 313c80 │ │ │ │ ldr r0, [pc, #900] @ (3140b8 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -376516,44 +376514,44 @@ │ │ │ │ bpl.w 3137ae │ │ │ │ ldr r0, [pc, #628] @ (3140c4 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 3137b0 │ │ │ │ ldr r0, [pc, #608] @ (3140c8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313408 │ │ │ │ b.n 313e1e │ │ │ │ ldr r0, [pc, #576] @ (3140cc ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313410 │ │ │ │ b.n 313e3a │ │ │ │ ldr r0, [pc, #544] @ (3140d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 313ec6 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376564,15 +376562,15 @@ │ │ │ │ beq.w 3133e4 │ │ │ │ b.n 313dbe │ │ │ │ ldr r0, [pc, #496] @ (3140d4 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 313f02 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376631,47 +376629,47 @@ │ │ │ │ bpl.w 313488 │ │ │ │ ldr r0, [pc, #300] @ (3140d8 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137b0 │ │ │ │ ldr r0, [pc, #280] @ (3140dc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313476 │ │ │ │ b.n 313f5c │ │ │ │ ldr r0, [pc, #248] @ (3140e0 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313488 │ │ │ │ b.n 313f94 │ │ │ │ ldr r0, [pc, #216] @ (3140e4 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31347e │ │ │ │ b.n 313f78 │ │ │ │ strb r0, [r6, #28] │ │ │ │ @@ -376684,93 +376682,93 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ ldr r2, [pc, #240] @ (314140 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r5, #80] @ 0x50 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r0, #80] @ 0x50 │ │ │ │ + ldr r6, [r6, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r1, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r5, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r6, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r1, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r0, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r3, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r0, #60] @ 0x3c │ │ │ │ + ldr r4, [r6, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #44] @ 0x2c │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r5, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r7, #48] @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ subs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r7, #108] @ 0x6c │ │ │ │ + str r6, [r5, #112] @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r5, #16] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r2, #108] @ 0x6c │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r3, #92] @ 0x5c │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r0, #92] @ 0x5c │ │ │ │ + str r4, [r6, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r2, #92] @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r7, #84] @ 0x54 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #1000] @ (3144d4 ) │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 314134 │ │ │ │ add.w ip, sp, #24 │ │ │ │ @@ -376787,22 +376785,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 313558 │ │ │ │ ldr r0, [pc, #952] @ (3144d8 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137b0 │ │ │ │ ldr r0, [pc, #932] @ (3144dc ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -376851,47 +376849,47 @@ │ │ │ │ bpl.w 313488 │ │ │ │ ldr r0, [pc, #776] @ (3144e0 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137b0 │ │ │ │ ldr r0, [pc, #752] @ (3144e4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313476 │ │ │ │ b.n 31418a │ │ │ │ ldr r0, [pc, #724] @ (3144e8 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313488 │ │ │ │ b.n 3141c2 │ │ │ │ ldr r0, [pc, #692] @ (3144ec ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31347e │ │ │ │ b.n 3141a6 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -376937,52 +376935,52 @@ │ │ │ │ bpl.w 313d84 │ │ │ │ ldr r0, [pc, #548] @ (3144f0 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137b0 │ │ │ │ ldr r0, [pc, #524] @ (3144f4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 313d84 │ │ │ │ b.n 3142b6 │ │ │ │ ldr r3, [pc, #460] @ (3144d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 313d68 │ │ │ │ ldr r0, [pc, #484] @ (3144f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 313d6e │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 31343e │ │ │ │ ldr r0, [pc, #452] @ (3144fc ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 3137b0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #428] @ (314500 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #424] @ (314504 ) │ │ │ │ ldr r0, [pc, #428] @ (314508 ) │ │ │ │ @@ -377125,127 +377123,127 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #68] @ 0x44 │ │ │ │ + str r2, [r3, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r0, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r6, #56] @ 0x38 │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r6, #52] @ 0x34 │ │ │ │ + str r4, [r4, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r2, #52] @ 0x34 │ │ │ │ + str r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #720 @ (adr r4, 3147d4 ) │ │ │ │ + add r4, pc, #912 @ (adr r4, 314894 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r2, #60] @ 0x3c │ │ │ │ + str r4, [r0, #64] @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #624 @ (adr r4, 314780 ) │ │ │ │ + add r4, pc, #816 @ (adr r4, 314840 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r1, #28] │ │ │ │ + str r2, [r7, #28] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ + movs r4, r7 │ │ │ │ + add r4, pc, #720 @ (adr r4, 3147ec ) │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + str r2, [r4, #28] │ │ │ │ + movs r4, r7 │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ + movs r4, r7 │ │ │ │ + add r4, pc, #624 @ (adr r4, 314798 ) │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + str r0, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #528 @ (adr r4, 31472c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 314740 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ + str r0, [r2, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #432 @ (adr r4, 3146d8 ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 3146ec ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r2, [r3, #24] │ │ │ │ + movs r4, r7 │ │ │ │ + str r0, [r7, #32] │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #336 @ (adr r4, 314680 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 314698 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r4, #32] │ │ │ │ + str r0, [r1, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #240 @ (adr r4, 31462c ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 314644 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #144 @ (adr r4, 3145d8 ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 3145f0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r2, #20] │ │ │ │ movs r4, r7 │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #48 @ (adr r4, 314584 ) │ │ │ │ + add r4, pc, #48 @ (adr r4, 31459c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r7, #16] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r0, #36] @ 0x24 │ │ │ │ + str r0, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #976 @ (adr r3, 314930 ) │ │ │ │ + add r3, pc, #976 @ (adr r3, 314948 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r4, #16] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, #32] │ │ │ │ + str r0, [r0, #28] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #880 @ (adr r3, 3148dc ) │ │ │ │ + add r3, pc, #880 @ (adr r3, 3148f4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r2, #32] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #784 @ (adr r3, 314888 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 3148a0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r6, #12] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r0, #16] │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #688 @ (adr r3, 314834 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 31484c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r3, #12] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r4, #28] │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #592 @ (adr r3, 3147e0 ) │ │ │ │ + add r3, pc, #592 @ (adr r3, 3147f8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r0, #12] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r4, [r6, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #496 @ (adr r3, 31478c ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 3147a4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r2, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, #40] @ 0x28 │ │ │ │ - movs r4, r7 │ │ │ │ - add r3, pc, #400 @ (adr r3, 314738 ) │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ - movs r4, r7 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ - movs r4, r7 │ │ │ │ - add r3, pc, #304 @ (adr r3, 3146e4 ) │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - str r2, [r7, #4] │ │ │ │ - movs r4, r7 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003145bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377271,19 +377269,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (314610 ) │ │ │ │ ldr r0, [pc, #20] @ (314614 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r2, pc, #72 @ (adr r2, 314658 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 314718 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #126 @ 0x7e │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314618 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377305,19 +377303,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (314668 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #768 @ (adr r1, 314964 ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 314a24 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r6, [r5, r3] │ │ │ │ + ldrsh r6, [r3, r4] │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031466c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377338,19 +377336,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3146b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #448 @ (adr r1, 314874 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 314934 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003146bc : │ │ │ │ cbz r0, 3146cc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377367,19 +377365,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3146fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #176 @ (adr r1, 3147a8 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 314868 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r3, r1] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #152 @ 0x98 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314700 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377402,19 +377400,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31474c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #880 @ (adr r0, 314ab8 ) │ │ │ │ + add r1, pc, #48 @ (adr r1, 314778 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r1, r0] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314750 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377426,15 +377424,15 @@ │ │ │ │ cbz r2, 314770 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 314792 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -377458,19 +377456,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3147cc ) │ │ │ │ ldr r0, [pc, #20] @ (3147d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r0, pc, #344 @ (adr r0, 314924 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 3149e4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r0, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003147d4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377491,19 +377489,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31481c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #48 @ (adr r0, 314848 ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 314908 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314820 : │ │ │ │ cbz r0, 314836 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -377522,19 +377520,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (314860 ) │ │ │ │ ldr r0, [pc, #20] @ (314864 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r7, [sp, #776] @ 0x308 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r6, r3] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #46 @ 0x2e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00314868 : │ │ │ │ cbz r0, 314878 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -377551,19 +377549,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (3148a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r3, r3] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003148ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -377624,15 +377622,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (3149b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31494e │ │ │ │ ldr r0, [pc, #112] @ (3149b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -377649,19 +377647,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (3149c0 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314904 │ │ │ │ ldr r0, [pc, #56] @ (3149c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3148d8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314934 │ │ │ │ b.n 31494e │ │ │ │ @@ -377672,21 +377670,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r5] │ │ │ │ + ldrsh r6, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003149c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -377766,15 +377764,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 314bd2 │ │ │ │ movs r5, #0 │ │ │ │ b.n 314abc │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 314c1e │ │ │ │ @@ -377801,26 +377799,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (314c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 314a28 │ │ │ │ ldr r0, [pc, #432] @ (314c9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314a28 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 314c4a │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a635c │ │ │ │ + bl 6a638c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314a9c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 314b7a │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -377831,20 +377829,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6945dc │ │ │ │ + bl 69460c │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 69460c │ │ │ │ + bl 69463c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 314b64 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -377856,23 +377854,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ b.n 314abc │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314a9c │ │ │ │ b.n 314b24 │ │ │ │ ldr r3, [pc, #268] @ (314ca0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -377880,55 +377878,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (314c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 314a00 │ │ │ │ ldr r0, [pc, #248] @ (314ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314a00 │ │ │ │ ldr r3, [pc, #244] @ (314ca8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314ac8 │ │ │ │ ldr r3, [pc, #216] @ (314c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314ac8 │ │ │ │ ldr r0, [pc, #228] @ (314cac ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314ac8 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 314b0e │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314a9c │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6945dc │ │ │ │ + bl 69460c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 69460c │ │ │ │ + bl 69463c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 314b68 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -377942,15 +377940,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (314c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 314a28 │ │ │ │ ldr r0, [pc, #112] @ (314cb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314a28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 314b0e │ │ │ │ ldr r3, [pc, #100] @ (314cb8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -377960,15 +377958,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (314c98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 314a28 │ │ │ │ ldr r0, [pc, #80] @ (314cbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314a28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 314abc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ @@ -377980,31 +377978,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r2] │ │ │ │ + ldrsh r6, [r2, r3] │ │ │ │ movs r4, r7 │ │ │ │ tst r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r6, r6] │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, r6] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00314cc0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378051,15 +378049,15 @@ │ │ │ │ bhi.n 314d34 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 314da6 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ mov r0, r4 │ │ │ │ bl 312c48 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -378070,15 +378068,15 @@ │ │ │ │ bhi.n 314d68 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 314da0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6a62cc │ │ │ │ + bl 6a62fc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314e38 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (314ee4 ) │ │ │ │ ldr r3, [pc, #352] @ (314ee0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378127,24 +378125,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 314d0e │ │ │ │ ldr r0, [pc, #264] @ (314ef4 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314d0e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 314ea2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 314d7c │ │ │ │ ldr r0, [pc, #244] @ (314ef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 314e5e │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 314ec0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378157,15 +378155,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (314eec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 314dfc │ │ │ │ ldr r0, [pc, #208] @ (314f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314dfc │ │ │ │ ldr r3, [pc, #200] @ (314f04 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314d7a │ │ │ │ ldr r3, [pc, #168] @ (314eec ) │ │ │ │ @@ -378174,30 +378172,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314d7a │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (314f08 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314d7a │ │ │ │ cbz r2, 314e7c │ │ │ │ ldr r3, [pc, #168] @ (314f0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 314e7c │ │ │ │ ldr r3, [pc, #128] @ (314eec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 314e7c │ │ │ │ ldr r0, [pc, #156] @ (314f10 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movs r7, #16 │ │ │ │ b.n 314d10 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 314dfc │ │ │ │ ldr r3, [pc, #140] @ (314f14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -378206,29 +378204,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (314eec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 314dfc │ │ │ │ ldr r0, [pc, #124] @ (314f18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314dfc │ │ │ │ ldr r3, [pc, #120] @ (314f1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314dfc │ │ │ │ ldr r3, [pc, #60] @ (314eec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 314dfc │ │ │ │ ldr r0, [pc, #104] @ (314f20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314dfc │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 314e80 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 314dd6 │ │ │ │ b.n 314d0e │ │ │ │ @@ -378246,37 +378244,37 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r7, r2] │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r5] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ strh r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #32] @ (314f30 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r3] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -378302,15 +378300,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (314f78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -378358,27 +378356,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (31501c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 314fec │ │ │ │ ldr r0, [pc, #24] @ (315020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314fec │ │ │ │ ldr r0, [pc, #20] @ (315024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 314fec │ │ │ │ ldrh r0, [r3, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (3150dc ) │ │ │ │ @@ -378386,25 +378384,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (3150e4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #152] @ (3150e8 ) │ │ │ │ ldr r1, [pc, #152] @ (3150ec ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #136] @ (3150f0 ) │ │ │ │ ldr r3, [pc, #140] @ (3150f4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (3150f8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -378421,52 +378419,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #88] @ (315104 ) │ │ │ │ ldr r1, [pc, #88] @ (315108 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, r7 │ │ │ │ + cmp r2, sp │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xeaba003a │ │ │ │ + @ instruction: 0xeaea003a │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r0, r0] │ │ │ │ + ldrb r4, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldc 0, cr0, [r6, #356] @ 0x164 │ │ │ │ push {r4, lr} │ │ │ │ @@ -378518,19 +378516,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31519c ) │ │ │ │ add r0, pc │ │ │ │ bl 3d3c10 │ │ │ │ ldr r0, [pc, #16] @ (3151a0 ) │ │ │ │ add r0, pc │ │ │ │ bl 3d3c10 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, r4] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r4, r4] │ │ │ │ + ldrh r0, [r2, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r3, r4] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (315230 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -378539,26 +378537,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (315238 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (31523c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (315240 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #88] @ (315244 ) │ │ │ │ ldr r2, [pc, #92] @ (315248 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -378567,66 +378565,66 @@ │ │ │ │ ldr r2, [pc, #76] @ (31524c ) │ │ │ │ ldr r1, [pc, #76] @ (315250 ) │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r0, r4] │ │ │ │ + ldrh r2, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r2, #88] @ 0x58 │ │ │ │ + ldr r4, [r0, #92] @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #38 @ 0x26 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ - bics r4, r1 │ │ │ │ + bics r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ - stmdb ip, {r1, r3, r4, r5} │ │ │ │ + ldmdb ip!, {r1, r3, r4, r5} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (31530c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #168] @ (315310 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (315314 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #152] @ (315318 ) │ │ │ │ ldr r1, [pc, #156] @ (31531c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 3152f2 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -378661,22 +378659,22 @@ │ │ │ │ bl 311ef4 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 312f20 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 31529a │ │ │ │ nop │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orrs r6, r3 │ │ │ │ + muls r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ - stmia.w r0!, {r1, r3, r4, r5} │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + @ instruction: 0xe8d0003a │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 315338 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -378695,15 +378693,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3153ac ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 334f7c │ │ │ │ cbz r0, 315380 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -378720,19 +378718,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r4, r6 │ │ │ │ + negs r4, r4 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 315318 │ │ │ │ + b.n 315378 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #248] @ (3154b8 ) │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -378749,15 +378747,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ movs r6, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r5, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r6, [sp, #56] @ 0x38 │ │ │ │ @@ -378819,23 +378817,23 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #648] @ 0x288 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrsb r0, [r1, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r4, r7 │ │ │ │ + rors r4, r5 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 315344 │ │ │ │ + b.n 3153a4 │ │ │ │ movs r2, r7 │ │ │ │ ldrsb r0, [r7, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378871,30 +378869,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (315560 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 336724 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 315542 │ │ │ │ b.n 315504 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 315514 │ │ │ │ - str r5, [sp, #32] │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - eors r4, r3 │ │ │ │ + lsls r4, r1 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31511c │ │ │ │ + b.n 31517c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #348] @ (3156d8 ) │ │ │ │ @@ -378913,15 +378911,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -379009,23 +379007,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r1, #1 │ │ │ │ strb r4, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3151e8 │ │ │ │ + b.n 315248 │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r7, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379035,15 +379033,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (3157c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 21c400 │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 31577c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -379055,75 +379053,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 315794 │ │ │ │ ldr r4, [pc, #124] @ (3157d8 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #124] @ (3157dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (3157e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 335154 │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 311ef4 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 312f20 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 31572a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 336778 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 3157a2 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 335bfc │ │ │ │ b.n 31575a │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r7, r6] │ │ │ │ + strb r2, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #184] @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 315f80 │ │ │ │ + b.n 314fe0 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #42 @ 0x2a │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ - b.n 315f38 │ │ │ │ + b.n 315f98 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (3159a0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -379143,15 +379141,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379263,29 +379261,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (3159bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 21e238 <__printf_chk@plt+0x4> │ │ │ │ b.n 31597e │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - str r2, [sp, #240] @ 0xf0 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ strh r0, [r2, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 315fa4 │ │ │ │ + b.n 316004 │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (315ce8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -379295,15 +379293,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (315cf4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #776] @ (315cf8 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #104 @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -379388,15 +379386,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -379408,15 +379406,15 @@ │ │ │ │ blt.n 315bfe │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 336724 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 315b2c │ │ │ │ @@ -379429,15 +379427,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (315d18 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 42b804 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -379445,15 +379443,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (315d1c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -379509,23 +379507,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #232] @ (315d38 ) │ │ │ │ ldr r1, [pc, #236] @ (315d3c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338178 │ │ │ │ cbnz r0, 315cc6 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -379562,63 +379560,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (315d48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #376] @ 0x178 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r3, r4] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ ldrh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r5, r4] │ │ │ │ + strh r0, [r3, r5] │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #178 @ 0xb2 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 315d70 │ │ │ │ + b.n 315dd0 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r4, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r5, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, r3, #5 │ │ │ │ + adds r6, r1, #6 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #204 @ 0xcc │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r6, r1] │ │ │ │ + str r4, [r4, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #224] @ (315e2c ) │ │ │ │ + ldr r3, [pc, #416] @ (315eec ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -379652,15 +379650,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (315e90 ) │ │ │ │ ldr r1, [pc, #236] @ (315e94 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 315dcc │ │ │ │ bl 335d5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 315e78 │ │ │ │ @@ -379689,15 +379687,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (315ea0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 315e28 │ │ │ │ bl 335d5c │ │ │ │ cbnz r0, 315e58 │ │ │ │ mov r0, r8 │ │ │ │ @@ -379735,35 +379733,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (315eb0 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (315eb4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r3, r7 │ │ │ │ - ble.n 315f64 │ │ │ │ + ble.n 315dc4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ movs r3, r7 │ │ │ │ - ble.n 315eb0 │ │ │ │ + ble.n 315f10 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #904] @ (316234 ) │ │ │ │ + ldr r7, [pc, #72] @ (315ef4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #600] @ (316108 ) │ │ │ │ + ldr r7, [pc, #792] @ (3161c8 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #816] @ (3161e4 ) │ │ │ │ + ldr r6, [pc, #1008] @ (3162a4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #376] @ (316030 ) │ │ │ │ + ldr r7, [pc, #568] @ (3160f0 ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 315f54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -379774,15 +379772,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -379815,19 +379813,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 315d4c │ │ │ │ - ldrh r4, [r4, #26] │ │ │ │ + ldrh r4, [r2, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #182 @ 0xb6 │ │ │ │ + adds r6, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 315fd0 │ │ │ │ + bgt.n 316030 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (3160c0 ) │ │ │ │ @@ -379860,15 +379858,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -379939,19 +379937,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #112] @ (316134 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - blt.n 316180 │ │ │ │ + blt.n 315fe0 │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #204 @ 0xcc │ │ │ │ + adds r5, #252 @ 0xfc │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [pc, #64] @ (316118 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -380040,15 +380038,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -380088,15 +380086,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [pc, #1420] @ 316808 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 312770 │ │ │ │ @@ -380165,15 +380163,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 3167b8 │ │ │ │ ldr.w r0, [pc, #1236] @ 316824 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -380227,15 +380225,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 316828 │ │ │ │ ldr.w r1, [pc, #1048] @ 31682c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3128a0 │ │ │ │ cbnz r0, 316438 │ │ │ │ @@ -380385,15 +380383,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -380471,15 +380469,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #268] @ (316808 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -380569,61 +380567,61 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #608] @ (316a54 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r1, [pc, #272] @ (316908 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r4, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ - bls.n 316894 │ │ │ │ + bls.n 3168f4 │ │ │ │ movs r2, r7 │ │ │ │ ldr r4, [pc, #704] @ (316acc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #16] @ (316820 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #872] @ (316b80 ) │ │ │ │ + ldr r2, [pc, #40] @ (316840 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #216] @ (3168f4 ) │ │ │ │ + ldr r3, [pc, #408] @ (3169b4 ) │ │ │ │ movs r4, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ bx fp │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #792] @ (316b40 ) │ │ │ │ + ldr r2, [pc, #984] @ (316c00 ) │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #120 @ 0x78 │ │ │ │ + adds r1, #168 @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 316824 │ │ │ │ + bvc.n 316884 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r7, #176 @ 0xb0 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - bpl.n 31689c │ │ │ │ + bpl.n 3168fc │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r3, #26] │ │ │ │ + strh r0, [r1, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31689c │ │ │ │ + bmi.n 3168fc │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r6 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 316876 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 316884 │ │ │ │ @@ -380762,19 +380760,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 3168ce │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 3168f8 │ │ │ │ nop │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mvns r6, r6 │ │ │ │ + add r6, r4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, r7 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3316] @ 3176ec │ │ │ │ @@ -380909,15 +380907,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #10 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 3146bc │ │ │ │ @@ -380976,15 +380974,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -381106,15 +381104,15 @@ │ │ │ │ b.n 316e4e │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -381153,15 +381151,15 @@ │ │ │ │ beq.w 316fa2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -381488,15 +381486,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -381537,15 +381535,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -381574,15 +381572,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 316ece │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -381680,15 +381678,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 31711a │ │ │ │ dmb ish │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -381884,53 +381882,53 @@ │ │ │ │ strd r3, r2, [sp, #80] @ 0x50 │ │ │ │ b.n 317194 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #27] │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #36 @ 0x24 │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7, {r2, r5, r7} │ │ │ │ + ldmia r7, {r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r7, #25] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r5, {r4, r5, r6} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r6, #0] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r7, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r2, #226 @ 0xe2 │ │ │ │ + movs r3, #18 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #13] │ │ │ │ + strb r2, [r3, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #44] @ (317774 ) │ │ │ │ movw r2, #2003 @ 0x7d3 │ │ │ │ ldr r1, [pc, #44] @ (317778 ) │ │ │ │ ldr r0, [pc, #44] @ (31777c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -381942,23 +381940,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (317784 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #0 │ │ │ │ + adds r6, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #26 │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #72 @ 0x48 │ │ │ │ + adds r7, #120 @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 317bd0 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -382064,15 +382062,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -382153,15 +382151,15 @@ │ │ │ │ bne.w 318bac │ │ │ │ ldr r1, [pc, #536] @ (317bf4 ) │ │ │ │ ldr r0, [pc, #540] @ (317bf8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 42bd34 │ │ │ │ ldr r2, [pc, #504] @ (317bfc ) │ │ │ │ @@ -382275,15 +382273,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (317c0c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -382330,40 +382328,40 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #228 @ 0xe4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, #198 @ 0xc6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r2, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r5, #3 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r7, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ movs r3, r7 │ │ │ │ - ittt al │ │ │ │ - moval r2, r7 │ │ │ │ - cmpal r6, #242 @ 0xf2 │ │ │ │ - lslal r3, r3, #1 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + movs r2, r7 │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ + lsls r3, r3, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 318258 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r2, [pc, #1600] @ 31825c │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1596] @ 318260 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ @@ -382373,15 +382371,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -382501,15 +382499,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -382548,15 +382546,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 315564 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -382586,15 +382584,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -382694,15 +382692,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (318280 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -382783,15 +382781,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (31828c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3177ca │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 318188 │ │ │ │ @@ -382913,47 +382911,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (318298 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21e234 <__printf_chk@plt> │ │ │ │ - ldr r4, [r2, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r3, r6 │ │ │ │ movs r3, r7 │ │ │ │ - bkpt 0x00ea │ │ │ │ - movs r2, r7 │ │ │ │ - negs r0, r3 │ │ │ │ - movs r0, r0 │ │ │ │ + itte ne │ │ │ │ + movne r2, r7 │ │ │ │ + negne r0, r3 │ │ │ │ + moveq r0, r0 │ │ │ │ cmp r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r4, #36] @ 0x24 │ │ │ │ + ldr r0, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r6, 3182d0 │ │ │ │ + cbnz r6, 3182dc │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r0, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #18 │ │ │ │ + asrs r2, r2, #19 │ │ │ │ movs r3, r7 │ │ │ │ - rev r4, r4 │ │ │ │ + rev16 r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ cmp r0, #108 @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #146 @ 0x92 │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -383743,33 +383741,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (318c14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #132 @ 0x84 │ │ │ │ + movs r3, #180 @ 0xb4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r5, r1] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #174 @ 0xae │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #200 @ 0xc8 │ │ │ │ + movs r3, #248 @ 0xf8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ movs r4, r7 │ │ │ │ - movs r3, #124 @ 0x7c │ │ │ │ + movs r3, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (318c20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrsh r6, [r1, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -383778,36 +383776,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (318ce8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (318cec ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (318cf0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #140] @ (318cf4 ) │ │ │ │ ldr r1, [pc, #144] @ (318cf8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 304d7c │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -383818,15 +383816,15 @@ │ │ │ │ bl 3001c4 │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 42b804 │ │ │ │ mov r0, r4 │ │ │ │ bl 304b50 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (318cfc ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -383835,26 +383833,26 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 42bd34 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42b7a4 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + str r4, [r0, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r4, #22 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #150 @ 0x96 │ │ │ │ movs r4, r7 │ │ │ │ - stc 0, cr0, [r6, #-228]! @ 0xffffff1c │ │ │ │ - adds r3, #0 │ │ │ │ + ldcl 0, cr0, [r6, #-228] @ 0xffffff1c │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383864,23 +383862,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (318d6c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #64] @ (318d70 ) │ │ │ │ ldr r1, [pc, #68] @ (318d74 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (318d78 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -383889,18 +383887,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrsh r6, [r6, r3] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldcl 0, cr0, [r4], #-228 @ 0xffffff1c │ │ │ │ - adds r2, #78 @ 0x4e │ │ │ │ + stc 0, cr0, [r4], #228 @ 0xe4 │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ stmia r1!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r4, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -383917,37 +383915,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (318de0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5476a0 │ │ │ │ + bl 5476d0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 547f40 │ │ │ │ + bl 547f70 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 318e0c │ │ │ │ + bvc.n 318e6c │ │ │ │ movs r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r4, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf2d40046 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 318e2c │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -383957,28 +383955,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (318e34 ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 67bdac │ │ │ │ - ldrsh r2, [r2, r0] │ │ │ │ + b.w 67bddc │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r5, #188 @ 0xbc │ │ │ │ + movs r5, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #166 @ 0xa6 │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 318ee0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -383996,23 +383994,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 67bdac │ │ │ │ + bl 67bddc │ │ │ │ cbnz r0, 318ebc │ │ │ │ ldr r2, [pc, #88] @ (318ef4 ) │ │ │ │ ldr r3, [pc, #76] @ (318ee8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -384031,33 +384029,33 @@ │ │ │ │ bl 3d3294 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 318ed2 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 318e98 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r6] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ adds r2, r7, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #64 @ 0x40 │ │ │ │ + movs r5, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ subs r4, r7, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (318f00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrh r6, [r2, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -384066,25 +384064,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #164] @ (318fc0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #152] @ (318fc4 ) │ │ │ │ ldr r1, [pc, #152] @ (318fc8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #108] @ 318fb0 │ │ │ │ ldr r2, [pc, #132] @ (318fcc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #132] @ (318fd0 ) │ │ │ │ add.w r0, r0, #3808 @ 0xee0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384098,15 +384096,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c1924 │ │ │ │ addw r1, r4, #3976 @ 0xf88 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c1874 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #84] @ (318fd4 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #3984 @ 0xf90 │ │ │ │ @@ -384119,27 +384117,27 @@ │ │ │ │ b.w 42b7a4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r4] │ │ │ │ + ldrb r4, [r2, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - tst r6, r2 │ │ │ │ + negs r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r3 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #158 @ 0x9e │ │ │ │ + movs r4, #206 @ 0xce │ │ │ │ movs r4, r7 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r4, r7 │ │ │ │ ldrh r2, [r0, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #148 @ 0x94 │ │ │ │ + movs r4, #196 @ 0xc4 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -384154,40 +384152,40 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 319012 │ │ │ │ ldr.w r0, [r4, #3976] @ 0xf88 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr r3, [pc, #44] @ (319040 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 319004 │ │ │ │ ldr r3, [pc, #36] @ (319044 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319004 │ │ │ │ ldr r0, [pc, #28] @ (319048 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 319004 │ │ │ │ subs r0, r5, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #202 @ 0xca │ │ │ │ + movs r3, #250 @ 0xfa │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #412] @ (3191f8 ) │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ @@ -384280,15 +384278,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319078 │ │ │ │ ldr r0, [pc, #188] @ (319208 ) │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 319078 │ │ │ │ ldr.w ip, [r0, #764] @ 0x2fc │ │ │ │ mov r1, ip │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ b.n 31906e │ │ │ │ ldr.w ip, [r0, #756] @ 0x2f4 │ │ │ │ @@ -384344,15 +384342,15 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 319274 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384360,47 +384358,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (31927c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #68] @ (319280 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w ip, [pc, #68] @ 319284 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (319288 ) │ │ │ │ orr.w r3, r3, #8 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #44] @ (31928c ) │ │ │ │ ldr r1, [pc, #44] @ (319290 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - ldrh r2, [r3, r0] │ │ │ │ + b.w 5415e4 │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31914c │ │ │ │ + b.n 3191ac │ │ │ │ movs r1, r7 │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc2l 15, cr15, [r1], {255} @ 0xff │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -384414,15 +384412,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #76] @ (3192f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ add.w r0, r4, #776 @ 0x308 │ │ │ │ @@ -384432,19 +384430,19 @@ │ │ │ │ blx 21dfcc │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2290 @ 0x8f2 │ │ │ │ movw r2, #1514 @ 0x5ea │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21dfc8 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #34 @ 0x22 │ │ │ │ + movs r1, #82 @ 0x52 │ │ │ │ movs r4, r7 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #192] @ (3193d0 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -384514,25 +384512,25 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319326 │ │ │ │ ldr r0, [pc, #24] @ (3193e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 319326 │ │ │ │ asrs r6, r7, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #156 @ 0x9c │ │ │ │ + movs r0, #204 @ 0xcc │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #432] @ (3195a4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -384646,15 +384644,15 @@ │ │ │ │ bpl.w 31940e │ │ │ │ ldr r0, [pc, #140] @ (3195b4 ) │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ b.n 31940e │ │ │ │ and.w r5, r5, #2147483648 @ 0x80000000 │ │ │ │ orrs r5, r1 │ │ │ │ bne.n 319550 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ subs r3, #0 │ │ │ │ @@ -384684,29 +384682,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 319468 │ │ │ │ ldr r0, [pc, #32] @ (3195bc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 319468 │ │ │ │ asrs r6, r3, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384785,19 +384783,19 @@ │ │ │ │ nop │ │ │ │ asrs r2, r6, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #17 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 319734 │ │ │ │ + bvs.n 319794 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (319864 ) │ │ │ │ @@ -384810,33 +384808,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (319868 ) │ │ │ │ ldr r1, [pc, #424] @ (31986c ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (319870 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #416] @ (319874 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r1, [pc, #388] @ (319878 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ bl 3dcacc │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 319852 │ │ │ │ ldr r5, [pc, #364] @ (31987c ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 319880 │ │ │ │ @@ -384870,15 +384868,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3a29d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 319830 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -384924,24 +384922,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3a2b0c │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3197e8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 52dc28 │ │ │ │ + bl 52dc58 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 31981a │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 3197b0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -384952,57 +384950,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (319894 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r1, [pc, #84] @ (319898 ) │ │ │ │ ldr r0, [pc, #88] @ (31989c ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3df61c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r4, r3, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r0, #44] @ 0x2c │ │ │ │ + ldr r0, [r6, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - b.n 319df4 │ │ │ │ + b.n 319e54 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 319b4c │ │ │ │ + b.n 319bac │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r4, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r7, #0 │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r1, #7 │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r6, #6 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r7, #4 │ │ │ │ + adds r4, r5, #5 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, r0, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 319998 │ │ │ │ + bmi.n 3197f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003198a0 : │ │ │ │ ldr.w r1, [r0, #620] @ 0x26c │ │ │ │ b.w 3b0234 │ │ │ │ │ │ │ │ 003198a8 : │ │ │ │ @@ -385209,15 +385207,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ movs r4, #0 │ │ │ │ b.n 319a04 │ │ │ │ mov r3, r2 │ │ │ │ b.n 3199f2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 319ab8 │ │ │ │ ldr r3, [pc, #88] @ (319b30 ) │ │ │ │ ldr r2, [pc, #96] @ (319b38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ strd r0, r1, [sp] │ │ │ │ movs r1, #1 │ │ │ │ @@ -385251,21 +385249,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (319e54 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r2, r4 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + subs r6, r3, r3 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r6, r3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319b44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385283,52 +385281,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r1, [pc, #264] @ (319c90 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 319c94 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #248] @ (319c98 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 54667c │ │ │ │ + bl 546448 │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #208] @ (319c9c ) │ │ │ │ ldr r1, [pc, #212] @ (319ca0 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 319c2e │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 319c02 │ │ │ │ @@ -385388,41 +385386,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (319cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #100 @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r4, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 319c3c │ │ │ │ + ble.n 319c9c │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r7, r7 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r2, r7 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r4, #92] @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #800] @ (319fc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r7 │ │ │ │ + adds r2, r6, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #1000] @ (31a098 ) │ │ │ │ + str r2, [r5, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r1, r3 │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 319d58 │ │ │ │ + beq.n 319bb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00319cb8 : │ │ │ │ b.w 3af1f0 │ │ │ │ │ │ │ │ 00319cbc : │ │ │ │ push {r4, lr} │ │ │ │ @@ -385451,25 +385449,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (319d1c ) │ │ │ │ ldr r0, [pc, #32] @ (319d20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #520] @ (319f18 ) │ │ │ │ + ldr r7, [pc, #712] @ (319fd8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, r3, r5 │ │ │ │ + adds r0, r1, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #432] @ (319ecc ) │ │ │ │ + ldr r7, [pc, #624] @ (319f8c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + adds r2, r7, r0 │ │ │ │ movs r4, r7 │ │ │ │ - adds r6, r6, r5 │ │ │ │ + adds r6, r4, r6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319d24 : │ │ │ │ b.w 3afb28 │ │ │ │ │ │ │ │ 00319d28 : │ │ │ │ b.w 3afb9c │ │ │ │ @@ -385557,52 +385555,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r8, [pc, #1304] @ 31a324 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 31a328 │ │ │ │ ldr.w r7, [pc, #1304] @ 31a32c │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ - bl 54667c │ │ │ │ + bl 546448 │ │ │ │ + bl 5466ac │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r2, [pc, #1244] @ 31a330 │ │ │ │ ldr.w r1, [pc, #1244] @ 31a334 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 319e7c │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -385648,60 +385646,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 31a344 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1084] @ 31a348 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r1, [pc, #1056] @ 31a34c │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 319f46 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 319fa6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 52dbc8 │ │ │ │ + bl 52dbf8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 319f40 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (31a350 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ cbz r6, 319f70 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 52dc28 │ │ │ │ + bl 52dc58 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 319f64 │ │ │ │ ldr r0, [pc, #992] @ (31a354 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r2, [pc, #988] @ (31a358 ) │ │ │ │ ldr r3, [pc, #912] @ (31a310 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -385752,15 +385750,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 31a076 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3a29d0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 319ffe │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -385770,15 +385768,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ bl 3df61c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3af8d4 │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -385786,15 +385784,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 31969c │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 319f70 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 52dc28 │ │ │ │ + bl 52dc58 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 31a068 │ │ │ │ b.n 319f70 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 319fc2 │ │ │ │ @@ -385921,47 +385919,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (31a380 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #460] @ (31a384 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r1, [pc, #436] @ (31a388 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3dcacc │ │ │ │ bl 3df61c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 31a214 │ │ │ │ ldr r0, [pc, #396] @ (31a38c ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 31969c │ │ │ │ b.n 319f7a │ │ │ │ movs r4, #0 │ │ │ │ @@ -385991,15 +385989,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a2d8 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 52ac9c │ │ │ │ + bl 52accc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31a24c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b0a4c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31a24c │ │ │ │ @@ -386012,25 +386010,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #616] @ 0x268 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 69dbb4 │ │ │ │ + bl 69dbe4 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #616] @ 0x268 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 31a2d0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 52ac9c │ │ │ │ + bl 52accc │ │ │ │ cbz r0, 31a2c2 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3b0a4c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31a218 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -386044,15 +386042,15 @@ │ │ │ │ b.n 31a0d8 │ │ │ │ ldr.w r0, [r6, #636] @ 0x27c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 31a232 │ │ │ │ ldr r0, [pc, #184] @ (31a39c ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 319f7a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #636] @ 0x27c │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -386060,83 +386058,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ lsrs r4, r1, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31a28c │ │ │ │ + blt.n 31a2ec │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [pc, #560] @ (31a54c ) │ │ │ │ + ldr r6, [pc, #752] @ (31a60c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r3, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r5, #28 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 31a3b4 │ │ │ │ + bge.n 31a414 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r6, #27 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #488] @ (31a524 ) │ │ │ │ + ldr r5, [pc, #680] @ (31a5e4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r5, #24 │ │ │ │ + asrs r0, r3, #25 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 31a258 │ │ │ │ + bge.n 31a2b8 │ │ │ │ movs r1, r7 │ │ │ │ - movs r0, #96 @ 0x60 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 31a3b0 │ │ │ │ + bls.n 31a410 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r2, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #744] @ (31a648 ) │ │ │ │ + ldr r4, [pc, #936] @ (31a708 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r5, #21 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #800] @ (31a690 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r0, #19 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #808] @ (31a6a0 ) │ │ │ │ + ldr r2, [pc, #1000] @ (31a760 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r7, #13 │ │ │ │ + asrs r0, r5, #14 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + str r6, [r1, #0] │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 31a33c │ │ │ │ + bhi.n 31a39c │ │ │ │ movs r1, r7 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bvs.n 31a298 │ │ │ │ + bvs.n 31a2f8 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r7, #21 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #960] @ (31a754 ) │ │ │ │ + ldr r2, [pc, #128] @ (31a414 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r1, #10 │ │ │ │ + asrs r6, r7, #10 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r5, #19 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a3a0 : │ │ │ │ ldr.w r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 31a3aa │ │ │ │ bx r3 │ │ │ │ @@ -386244,25 +386242,25 @@ │ │ │ │ udf #255 @ 0xff │ │ │ │ lsls r4, r1, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #168] @ (31a558 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blx ip │ │ │ │ + ldr r0, [pc, #64] @ (31a4fc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r6, r7, #1 │ │ │ │ + asrs r6, r5, #2 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r3, #12 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a4c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -386341,15 +386339,15 @@ │ │ │ │ bge.n 31a544 │ │ │ │ blx 21ca2c <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #136] @ (31a614 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr.w r2, [r4, #636] @ 0x27c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 31a5b2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386395,27 +386393,27 @@ │ │ │ │ nop │ │ │ │ lsls r0, r0, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ movs r4, r7 │ │ │ │ - mov sl, r3 │ │ │ │ + mov sl, r9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r5, #29 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ movs r4, r7 │ │ │ │ - mov r2, lr │ │ │ │ + mov sl, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r2, #28 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #5 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a630 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386426,28 +386424,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (31a670 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (31a674 ) │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bx r3 │ │ │ │ + bx r9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r3, #5 │ │ │ │ + asrs r2, r1, #6 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a678 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386459,29 +386457,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (31a6c4 ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, pc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a6c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386493,28 +386491,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mov r4, pc │ │ │ │ + mov ip, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r5, #3 │ │ │ │ + asrs r2, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386526,28 +386524,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, fp │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r1, #3 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r6, #1 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a768 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -386559,41 +386557,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (31a80c ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 31a630 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 421b68 │ │ │ │ cbnz r0, 31a7d6 │ │ │ │ ldr r1, [pc, #100] @ (31a810 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #92] @ (31a814 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #80] @ (31a818 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66c3ec │ │ │ │ + bl 66c41c │ │ │ │ ldr r2, [pc, #68] @ (31a81c ) │ │ │ │ ldr r3, [pc, #44] @ (31a808 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386609,21 +386607,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r3, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r6, #32 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r5, #32 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ movs r4, r7 │ │ │ │ lsls r6, r7, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0031a820 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -386637,15 +386635,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (31a93c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 31a678 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -386667,19 +386665,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (31a944 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #172] @ (31a948 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 31a926 │ │ │ │ ldr.w r9, [pc, #164] @ 31a94c │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 31a950 │ │ │ │ ldr r7, [pc, #160] @ (31a954 ) │ │ │ │ add r9, pc │ │ │ │ @@ -386693,15 +386691,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (31a95c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (31a960 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 31a926 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 31a912 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -386731,48 +386729,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 31a8f6 │ │ │ │ ldr.w ip, [pc, #80] @ 31a970 │ │ │ │ add ip, pc │ │ │ │ b.n 31a8fc │ │ │ │ mov r0, r6 │ │ │ │ - bl 66c464 │ │ │ │ + bl 66c494 │ │ │ │ b.n 31a864 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r4, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #808] @ 0x328 │ │ │ │ + ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r6, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r5, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r0, #30 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #432 @ (adr r1, 31ab04 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 31abc4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #792 @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stcl 0, cr0, [lr, #280]! @ 0x118 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + cdp 0, 1, cr0, cr14, cr6, {2} │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + lsrs r0, r1, #31 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r2, #28 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r7, #28 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -386785,22 +386783,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #956] @ (31ad64 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -386827,15 +386825,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (31ad6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 31ad04 │ │ │ │ ldr r3, [pc, #856] @ (31ad70 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 31ad74 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -386844,15 +386842,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 31ab92 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31abba │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31abe0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -386869,15 +386867,15 @@ │ │ │ │ beq.w 31ad24 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 31ad18 │ │ │ │ ldr r1, [pc, #772] @ (31ad7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31aac8 │ │ │ │ ldr.w r9, [pc, #756] @ 31ad80 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386890,21 +386888,21 @@ │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31ad48 │ │ │ │ ldr r1, [pc, #724] @ (31ad84 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 31aac8 │ │ │ │ ldr r1, [pc, #712] @ (31ad88 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31ab10 │ │ │ │ ldr.w r9, [pc, #696] @ 31ad8c │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386917,131 +386915,131 @@ │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31ad3c │ │ │ │ ldr r1, [pc, #664] @ (31ad90 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 31ab10 │ │ │ │ ldr r1, [pc, #652] @ (31ad94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31ac66 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31ac92 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 31ab32 │ │ │ │ ldr r1, [pc, #620] @ (31ad98 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 31ab3e │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 31ab3e │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 31ab7c │ │ │ │ ldr r1, [pc, #604] @ (31ad9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 31ab5c │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (31ada0 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 31ab6c │ │ │ │ ldr r1, [pc, #576] @ (31ada4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 31ab7c │ │ │ │ ldr r1, [pc, #564] @ (31ada8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #556] @ (31adac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 31ad02 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 31aa2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa40 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa40 │ │ │ │ ldr r1, [pc, #480] @ (31adb0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa48 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (31adb4 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa48 │ │ │ │ ldr r1, [pc, #444] @ (31adb8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa50 │ │ │ │ ldr r1, [pc, #428] @ (31adbc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31aa50 │ │ │ │ ldr r1, [pc, #412] @ (31adc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa50 │ │ │ │ ldr r1, [pc, #404] @ (31adc4 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aaf6 │ │ │ │ @@ -387051,47 +387049,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aaf6 │ │ │ │ ldr r1, [pc, #372] @ (31adc8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab1a │ │ │ │ ldr r1, [pc, #356] @ (31adcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab1a │ │ │ │ ldr r1, [pc, #336] @ (31add0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab24 │ │ │ │ ldr r1, [pc, #320] @ (31add4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ab24 │ │ │ │ ldr r1, [pc, #300] @ (31add8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31ab24 │ │ │ │ ldr r1, [pc, #292] @ (31addc ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aaae │ │ │ │ @@ -387101,145 +387099,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31aaae │ │ │ │ ldr r1, [pc, #260] @ (31ade0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aac8 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 31ad30 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 31ad18 │ │ │ │ ldr r1, [pc, #236] @ (31ade4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa80 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 66c590 │ │ │ │ + bl 66c5c0 │ │ │ │ b.n 31a9d8 │ │ │ │ ldr r1, [pc, #216] @ (31ade8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa80 │ │ │ │ ldr r1, [pc, #208] @ (31adec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa80 │ │ │ │ ldr r1, [pc, #200] @ (31adf0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa80 │ │ │ │ ldr r1, [pc, #192] @ (31adf4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aa80 │ │ │ │ ldr r1, [pc, #184] @ (31adf8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31ab10 │ │ │ │ ldr r1, [pc, #176] @ (31adfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aac8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r2, #27 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ movs r4, r7 │ │ │ │ lsls r4, r7, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ - movs r4, r7 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r3, #3 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + asrs r2, r1, #4 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r2, #26 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r0, r0, #27 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 31acc8 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ + movs r4, r7 │ │ │ │ + bmi.n 31ad28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 31ae44 │ │ │ │ + bmi.n 31aca4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r5, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r2, #17 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r2, #21 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r5, #16 │ │ │ │ + lsrs r2, r3, #17 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #16 │ │ │ │ + lsrs r2, r7, #16 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + cbnz r4, 31adf8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r7, #15 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7, #16 │ │ │ │ + lsrs r4, r5, #17 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031ae00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387252,22 +387250,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ ldr r1, [pc, #628] @ (31b0a8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -387294,27 +387292,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (31b0b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31af82 │ │ │ │ ldr.w r8, [pc, #528] @ 31b0b4 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (31b0b8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31afb4 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 31b094 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -387323,51 +387321,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (31b0bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (31b0c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31afba │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31afcc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31afde │ │ │ │ ldr r1, [pc, #464] @ (31b0c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 31af0a │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31b060 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b03e │ │ │ │ ldr r1, [pc, #436] @ (31b0c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (31b0cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 31af36 │ │ │ │ ldr r1, [pc, #416] @ (31b0d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 31af46 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31b054 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 31af54 │ │ │ │ @@ -387384,20 +387382,20 @@ │ │ │ │ bne.n 31afec │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b000 │ │ │ │ ldr r1, [pc, #352] @ (31b0d4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 31aeac │ │ │ │ mov r0, r9 │ │ │ │ - bl 66c608 │ │ │ │ + bl 66c638 │ │ │ │ b.n 31ae64 │ │ │ │ ldr r2, [pc, #332] @ (31b0d8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aed6 │ │ │ │ ldr r2, [pc, #328] @ (31b0dc ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aed6 │ │ │ │ @@ -387419,173 +387417,173 @@ │ │ │ │ ldr r2, [pc, #316] @ (31b0f4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aed6 │ │ │ │ ldr r1, [pc, #316] @ (31b0f8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31aeec │ │ │ │ ldr r1, [pc, #300] @ (31b0fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31aef2 │ │ │ │ ldr r1, [pc, #288] @ (31b100 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31aef2 │ │ │ │ ldr r1, [pc, #276] @ (31b104 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31af72 │ │ │ │ ldr r1, [pc, #260] @ (31b108 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 31b032 │ │ │ │ ldr.w sl, [pc, #252] @ 31b10c │ │ │ │ add sl, pc │ │ │ │ b.n 31b022 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 31b032 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31b016 │ │ │ │ ldr r1, [pc, #220] @ (31b110 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31af72 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31af36 │ │ │ │ ldr r1, [pc, #204] @ (31b114 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 31af2c │ │ │ │ ldr r1, [pc, #192] @ (31b118 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31af46 │ │ │ │ ldr r1, [pc, #184] @ (31b11c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 31af1e │ │ │ │ b.n 31af28 │ │ │ │ ldr r1, [pc, #164] @ (31b120 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31af54 │ │ │ │ ldr r1, [pc, #156] @ (31b124 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 31af64 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (31b128 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31aed6 │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r0], {90} @ 0x5a │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ movs r5, r7 │ │ │ │ ldc2 0, cr0, [r0], #-360 @ 0xfffffe98 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r6, #15 │ │ │ │ + lsrs r0, r4, #16 │ │ │ │ movs r4, r7 │ │ │ │ - itee lt │ │ │ │ - movlt r2, r7 │ │ │ │ - lsrge r0, r6, #12 │ │ │ │ - movge r4, r7 │ │ │ │ - lsrs r6, r0, #15 │ │ │ │ + ittt al │ │ │ │ + moval r2, r7 │ │ │ │ + lsral r0, r4, #13 │ │ │ │ + moval r4, r7 │ │ │ │ + lsrs r6, r6, #15 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #15 │ │ │ │ + lsrs r2, r6, #15 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r7, #10 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + lsrs r0, r2, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r6, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r1, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r1, #11 │ │ │ │ + lsrs r0, r7, #11 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #12 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r7, #12 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r6, #10 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #30 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + lsrs r0, r5, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r3, #9 │ │ │ │ + lsrs r0, r1, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r4, #9 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r5, #9 │ │ │ │ + lsrs r0, r3, #10 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #776] @ 0x308 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -387637,29 +387635,29 @@ │ │ │ │ blt.n 31b1dc │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 31b1e4 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 31b1c0 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -387758,15 +387756,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 31b4a4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 31b734 │ │ │ │ ldr r3, [pc, #1008] @ (31b728 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -387887,15 +387885,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 31b328 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r2, #1 │ │ │ │ b.n 31b330 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -387903,30 +387901,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 31b50c │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31b330 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 31b4d8 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31b330 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -388132,15 +388130,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ │ │ │ │ 0031b770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -388357,15 +388355,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 31b9c8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31b7c4 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 31ba9c │ │ │ │ cbnz r4, 31b9f8 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -388504,15 +388502,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 31bbfa │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31b962 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -388558,21 +388556,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 31bc04 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31ba10 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31b962 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31ba10 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -388602,28 +388600,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31b99a │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ b.n 31ba56 │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bb10 │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bbb0 │ │ │ │ mov r4, r2 │ │ │ │ b.n 31bc3c │ │ │ │ @@ -388831,15 +388829,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 31bea2 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31bcea │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 31bcea │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 31bcea │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -388906,27 +388904,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -388941,15 +388939,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31bfb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cmp r4, #38 @ 0x26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (31c0e0 ) │ │ │ │ @@ -388960,24 +388958,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (31c0e8 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (31c0ec ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 543cd8 │ │ │ │ + bl 543d08 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 31bf3c │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 31beec │ │ │ │ @@ -389036,15 +389034,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (31c100 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389053,26 +389051,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbfe003b │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + stc2 0, cr0, [lr], #-236 @ 0xffffff14 │ │ │ │ + cmp r6, #30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r6], {59} @ 0x3b │ │ │ │ + mcrr2 0, 3, r0, r6, cr11 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #166 @ 0xa6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbe4003b │ │ │ │ - @ instruction: 0xfbdc003b │ │ │ │ - @ instruction: 0xfbce003b │ │ │ │ - @ instruction: 0xfb48003b │ │ │ │ + ldc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ + stc2 0, cr0, [ip], {59} @ 0x3b │ │ │ │ + @ instruction: 0xfbfe003b │ │ │ │ + @ instruction: 0xfb78003b │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31c11a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389116,26 +389114,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31c204 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (31c208 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31c20c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #100] @ (31c210 ) │ │ │ │ ldr r2, [pc, #104] @ (31c214 ) │ │ │ │ ldr r3, [pc, #104] @ (31c218 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -389149,41 +389147,41 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #124 @ 0x7c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ movs r1, r7 │ │ │ │ - stc2l 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ - bcc.n 31c200 │ │ │ │ + cdp2 0, 1, cr0, cr14, cr0, {2} │ │ │ │ + bmi.n 31c260 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r7, #5] │ │ │ │ + ldrb r2, [r5, #6] │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfa80003b │ │ │ │ + @ instruction: 0xfab0003b │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 31c236 │ │ │ │ @@ -389249,49 +389247,49 @@ │ │ │ │ ldr r2, [pc, #36] @ (31c2f0 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (31c2f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 31b748 │ │ │ │ nop │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vst4.8 {d0-d3}, [r0 :256], fp │ │ │ │ - ldrsb.w r0, [r6, fp, lsl #3] │ │ │ │ + ldrsh.w r0, [r0, fp, lsl #3] │ │ │ │ + vst4.8 {d16-d19}, [r6 :256], fp │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 31c338 │ │ │ │ ldr r2, [pc, #44] @ (31c33c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (31c340 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 31bf34 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ - cmp r2, #182 @ 0xb6 │ │ │ │ + b.w 543d90 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh.w r0, [ip, #59] @ 0x3b │ │ │ │ - ldr.w r0, [r2, #59] @ 0x3b │ │ │ │ + str??.w r0, [ip, #59] @ 0x3b │ │ │ │ + vst4.8 {d0-d3}, [r2 :256], fp │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (31c3a0 ) │ │ │ │ ldr r2, [pc, #76] @ (31c3a4 ) │ │ │ │ @@ -389299,52 +389297,52 @@ │ │ │ │ ldr r1, [pc, #76] @ (31c3a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (31c3ac ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #64] @ (31c3b0 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (31c3b4 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (31c3b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr??.w r0, [r2, fp, lsl #3] │ │ │ │ - strb.w r0, [sl, #59] @ 0x3b │ │ │ │ + strh.w r0, [r2, #59] @ 0x3b │ │ │ │ + ldrh.w r0, [sl, #59] @ 0x3b │ │ │ │ b.n 31c204 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r2, #59] @ 0x3b │ │ │ │ - str??.w r0, [r4, #59] @ 0x3b │ │ │ │ + ldrsb.w r0, [r2, fp, lsl #3] │ │ │ │ + ldrsb.w r0, [r4, fp, lsl #3] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31c3c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cmp r1, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389355,15 +389353,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (31c4e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 339b54 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389423,40 +389421,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (31c4f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #38 @ 0x26 │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh.w r0, [r0, #59] @ 0x3b │ │ │ │ - ldrh.w r0, [ip, #59] @ 0x3b │ │ │ │ + ldr.w r0, [r0, #59] @ 0x3b │ │ │ │ + str??.w r0, [ip, #59] @ 0x3b │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str??.w r0, [r0, fp, lsl #3] │ │ │ │ - ldr.w r0, [r6, fp, lsl #3] │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + ldrb.w r0, [r0, #59] @ 0x3b │ │ │ │ + strb.w r0, [r6, #59] @ 0x3b │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf74c003b │ │ │ │ - @ instruction: 0xf7dc003b │ │ │ │ + @ instruction: 0xf77c003b │ │ │ │ + strb.w r0, [ip, fp, lsl #3] │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31c512 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389512,26 +389510,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31c61c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (31c620 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31c624 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (31c628 ) │ │ │ │ ldr r3, [pc, #104] @ (31c62c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389553,31 +389551,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ + b.w 542918 │ │ │ │ nop │ │ │ │ - cmp r0, #124 @ 0x7c │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 31c69a │ │ │ │ + push {r1, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldr??.w r0, [r6, #64] @ 0x40 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + @ instruction: 0xfa060040 │ │ │ │ + beq.n 31c648 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r4, #21] │ │ │ │ + strb r2, [r2, #22] │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf6e8003b │ │ │ │ + @ instruction: 0xf718003b │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -389585,53 +389583,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (31c680 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (31c684 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31b748 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31b748 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf634003b │ │ │ │ - movw r0, #59451 @ 0xe83b │ │ │ │ + @ instruction: 0xf664003b │ │ │ │ + @ instruction: 0xf67e003b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (31c6cc ) │ │ │ │ ldr r2, [pc, #52] @ (31c6d0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (31c6d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31bf34 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 31bf34 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ - movs r7, #112 @ 0x70 │ │ │ │ + b.w 543d90 │ │ │ │ + movs r7, #160 @ 0xa0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf5ea003b │ │ │ │ - addw r0, r6, #2107 @ 0x83b │ │ │ │ + @ instruction: 0xf61a003b │ │ │ │ + @ instruction: 0xf636003b │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (31c750 ) │ │ │ │ ldr r2, [pc, #104] @ (31c754 ) │ │ │ │ @@ -389639,15 +389637,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (31c758 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (31c75c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #92] @ (31c760 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (31c764 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (31c768 ) │ │ │ │ @@ -389655,47 +389653,47 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ ldr r1, [pc, #68] @ (31c76c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r7, #32 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf59a003b │ │ │ │ - subs.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ + rsb r0, sl, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf5e6003b │ │ │ │ b.n 31ce8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ - @ instruction: 0xf5e0003b │ │ │ │ - rsb r0, ip, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf580003b │ │ │ │ + @ instruction: 0xf610003b │ │ │ │ + @ instruction: 0xf5fc003b │ │ │ │ ldr r0, [pc, #4] @ (31c778 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ movs r6, #46 @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389706,15 +389704,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (31c890 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 339b54 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389774,40 +389772,40 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (31c8a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf598003b │ │ │ │ - subs.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + rsb r0, r8, #12255232 @ 0xbb0000 │ │ │ │ + @ instruction: 0xf5e4003b │ │ │ │ movs r5, #162 @ 0xa2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adcs.w r0, ip, #12255232 @ 0xbb0000 │ │ │ │ - adcs.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ - movs r6, #6 │ │ │ │ + @ instruction: 0xf58c003b │ │ │ │ + @ instruction: 0xf582003b │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf39c003b │ │ │ │ - @ instruction: 0xf4d4003b │ │ │ │ + @ instruction: 0xf3cc003b │ │ │ │ + add.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 31c8c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389875,26 +389873,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (31c9ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (31c9f0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31c9f4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (31c9f8 ) │ │ │ │ ldr r3, [pc, #104] @ (31c9fc ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389916,31 +389914,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ + b.w 542918 │ │ │ │ nop │ │ │ │ - movs r4, #252 @ 0xfc │ │ │ │ + movs r5, #44 @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add sp, #168 @ 0xa8 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ movs r1, r7 │ │ │ │ - addw r0, r6, #2112 @ 0x840 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + @ instruction: 0xf6360040 │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf3c4003b │ │ │ │ + @ instruction: 0xf3f4003b │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -389948,53 +389946,53 @@ │ │ │ │ ldr r2, [pc, #44] @ (31ca50 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (31ca54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31b748 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31b748 │ │ │ │ - movs r4, #58 @ 0x3a │ │ │ │ + movs r4, #106 @ 0x6a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf30c003b │ │ │ │ - @ instruction: 0xf326003b │ │ │ │ + @ instruction: 0xf33c003b │ │ │ │ + @ instruction: 0xf356003b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (31ca9c ) │ │ │ │ ldr r2, [pc, #52] @ (31caa0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (31caa4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31bf34 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 31bf34 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + b.w 543d90 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movt r0, #8251 @ 0x203b │ │ │ │ - @ instruction: 0xf2de003b │ │ │ │ + @ instruction: 0xf2f2003b │ │ │ │ + @ instruction: 0xf30e003b │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (31cb20 ) │ │ │ │ ldr r2, [pc, #104] @ (31cb24 ) │ │ │ │ @@ -390002,15 +390000,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (31cb28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (31cb2c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #92] @ (31cb30 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (31cb34 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (31cb38 ) │ │ │ │ @@ -390018,44 +390016,44 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ ldr r1, [pc, #68] @ (31cb3c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r3, #160 @ 0xa0 │ │ │ │ + movs r3, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf272003b │ │ │ │ - @ instruction: 0xf28e003b │ │ │ │ + subw r0, r2, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf2be003b │ │ │ │ svc 198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf180003b │ │ │ │ - @ instruction: 0xf210003b │ │ │ │ - @ instruction: 0xf1fc003b │ │ │ │ + subs.w r0, r0, #59 @ 0x3b │ │ │ │ + movw r0, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf22c003b │ │ │ │ │ │ │ │ 0031cb40 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ bx lr │ │ │ │ @@ -390075,17 +390073,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31cb84 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ │ │ │ │ 0031cb8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390270,15 +390268,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -390300,15 +390298,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ nop │ │ │ │ │ │ │ │ 0031ce20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -390720,22 +390718,22 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 31d2ac │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 31d230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r5, #3 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r5, #0 │ │ │ │ + adds r6, r3, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc2l 0, cr0, [r4], #232 @ 0xe8 │ │ │ │ - ldc2l 0, cr0, [r8], #232 @ 0xe8 │ │ │ │ + ldc2 0, cr0, [r4, #-232] @ 0xffffff18 │ │ │ │ + stc2 0, cr0, [r8, #-232]! @ 0xffffff18 │ │ │ │ │ │ │ │ 0031d2b4 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31d3b4 │ │ │ │ bic.w r1, r2, #3 │ │ │ │ @@ -391056,15 +391054,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov r0, r4 │ │ │ │ bl 31cddc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -391072,15 +391070,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (31d694 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adds r2, r1, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -391091,15 +391089,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (31d7b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 339b54 │ │ │ │ mov r1, r0 │ │ │ │ @@ -391163,40 +391161,40 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (31d7d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xe984003b │ │ │ │ - @ instruction: 0xe998003b │ │ │ │ + @ instruction: 0xe9b4003b │ │ │ │ + strd r0, r0, [r8, #236] @ 0xec │ │ │ │ asrs r0, r7, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrd r0, r0, [r4, #-236] @ 0xec │ │ │ │ - strd r0, r0, [r6, #-236] @ 0xec │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + @ instruction: 0xe984003b │ │ │ │ + ldrd r0, r0, [r6, #-236]! @ 0xec │ │ │ │ + asrs r6, r6, #29 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xe8dc003b │ │ │ │ - ldmia.w r4!, {r0, r1, r3, r4, r5} │ │ │ │ + stmdb ip, {r0, r1, r3, r4, r5} │ │ │ │ + strd r0, r0, [r4], #236 @ 0xec │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 31d7f4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -391244,25 +391242,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (31d8e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (31d8e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (31d8ec ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #104] @ (31d8f0 ) │ │ │ │ ldr r3, [pc, #108] @ (31d8f4 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -391285,33 +391283,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ + b.w 542918 │ │ │ │ nop │ │ │ │ - asrs r4, r5, #25 │ │ │ │ + asrs r4, r3, #26 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, pc, #200 @ (adr r1, 31d9ac ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 31da6c ) │ │ │ │ movs r1, r7 │ │ │ │ - b.n 31d704 │ │ │ │ + b.n 31d764 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r1, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 31d8d0 │ │ │ │ - movs r3, r7 │ │ │ │ + @ instruction: 0xe818003b │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -391342,61 +391339,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (31d988 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (31d98c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31cddc │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31cddc │ │ │ │ nop │ │ │ │ - asrs r6, r5, #21 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31d74c │ │ │ │ + b.n 31d7ac │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31d774 │ │ │ │ + b.n 31d7d4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (31d9dc ) │ │ │ │ ldr r2, [pc, #60] @ (31d9e0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (31d9e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 31d640 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 31d640 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 543d60 │ │ │ │ + b.w 543d90 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31d708 │ │ │ │ + b.n 31d768 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31d734 │ │ │ │ + b.n 31d794 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (31da64 ) │ │ │ │ @@ -391405,15 +391402,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (31da6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (31da70 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #96] @ (31da74 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (31da78 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (31da7c ) │ │ │ │ @@ -391422,49 +391419,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ ldr r1, [pc, #72] @ (31da80 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 548bb4 │ │ │ │ + bl 548be4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r7, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31d6e0 │ │ │ │ + b.n 31d740 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31d70c │ │ │ │ + b.n 31d76c │ │ │ │ movs r3, r7 │ │ │ │ beq.n 31d980 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31defc │ │ │ │ + b.n 31df5c │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31e020 │ │ │ │ + b.n 31e080 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31dff4 │ │ │ │ + b.n 31e054 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 31daca │ │ │ │ @@ -391718,44 +391715,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31dce6 │ │ │ │ ldr r0, [pc, #60] @ (31dd68 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31dce6 │ │ │ │ ldr r3, [pc, #52] @ (31dd6c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dd00 │ │ │ │ ldr r3, [pc, #32] @ (31dd64 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31dd00 │ │ │ │ ldr r0, [pc, #32] @ (31dd70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31dd00 │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e4bc │ │ │ │ + b.n 31e51c │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e508 │ │ │ │ + b.n 31e568 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391899,15 +391896,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 31de7e │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ b.n 31de7e │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 31de9c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #200] @ 0xc8 │ │ │ │ @@ -391917,19 +391914,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31df34 ) │ │ │ │ ldr r0, [pc, #20] @ (31df38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31e39c │ │ │ │ + b.n 31e3fc │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31e3bc │ │ │ │ + b.n 31e41c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -391966,15 +391963,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 31df88 │ │ │ │ ldr r1, [pc, #108] @ (31e024 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -391987,15 +391984,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (31e02c ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 31df6a │ │ │ │ ldr r1, [pc, #80] @ (31e030 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31df7e │ │ │ │ @@ -392005,15 +392002,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31df7e │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (31e034 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31df7e │ │ │ │ ldr r3, [pc, #48] @ (31e038 ) │ │ │ │ movw r2, #1553 @ 0x611 │ │ │ │ ldr r1, [pc, #48] @ (31e03c ) │ │ │ │ ldr r0, [pc, #48] @ (31e040 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -392025,25 +392022,25 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e3d0 │ │ │ │ + b.n 31e430 │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e420 │ │ │ │ + b.n 31e480 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r0, #28 │ │ │ │ + lsrs r2, r6, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 31e2d0 │ │ │ │ + b.n 31e330 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 31e324 │ │ │ │ + b.n 31e384 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 31e1cc │ │ │ │ mov r7, r0 │ │ │ │ @@ -392131,15 +392128,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (31e1d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31e0fe │ │ │ │ ldr r0, [pc, #144] @ (31e1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e0fe │ │ │ │ ldr r3, [pc, #140] @ (31e1e0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e0f6 │ │ │ │ ldr r3, [pc, #120] @ (31e1d8 ) │ │ │ │ @@ -392148,15 +392145,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e0f6 │ │ │ │ ldr r0, [pc, #120] @ (31e1e4 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e0f6 │ │ │ │ ldr r3, [pc, #108] @ (31e1e8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e06c │ │ │ │ ldr r3, [pc, #76] @ (31e1d8 ) │ │ │ │ @@ -392164,51 +392161,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e070 │ │ │ │ ldr r0, [pc, #80] @ (31e1ec ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e070 │ │ │ │ ldr r3, [pc, #68] @ (31e1f0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e112 │ │ │ │ ldr r3, [pc, #32] @ (31e1d8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31e112 │ │ │ │ ldr r0, [pc, #48] @ (31e1f4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldmia r2, {r2, r3, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e47c │ │ │ │ + b.n 31e4dc │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #960] @ (31e5a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e490 │ │ │ │ + b.n 31e4f0 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e310 │ │ │ │ + b.n 31e370 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e314 │ │ │ │ + b.n 31e374 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (31e2ec ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392257,15 +392254,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (31e2f8 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31e2b4 │ │ │ │ ldr r0, [pc, #120] @ (31e2fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 31e234 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -392293,41 +392290,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31e2a2 │ │ │ │ ldr r0, [pc, #36] @ (31e304 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop │ │ │ │ ldmia r0!, {r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #624] @ (31e568 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e3ec │ │ │ │ + b.n 31e44c │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e3ac │ │ │ │ + b.n 31e40c │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (31e32c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ lsrs r0, r2, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -392335,15 +392332,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3068] @ 0xbfc │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 31e380 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 21c400 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 31e3c0 │ │ │ │ @@ -392366,17 +392363,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 3e12b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69dc28 │ │ │ │ + bl 69dc58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6889dc │ │ │ │ + bl 688a0c │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 21c400 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e36c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -392482,21 +392479,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 688aa0 │ │ │ │ + bl 688ad0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31e518 │ │ │ │ ldr r1, [pc, #80] @ (31e538 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69dc28 │ │ │ │ + bl 69dc58 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 31e530 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -392526,21 +392523,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 688aa0 │ │ │ │ + bl 688ad0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31e592 │ │ │ │ ldr r1, [pc, #76] @ (31e5b0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69dc28 │ │ │ │ + bl 69dc58 │ │ │ │ vldr d7, [pc, #56] @ 31e5a8 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -392702,15 +392699,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31e700 │ │ │ │ ldr r0, [pc, #252] @ (31e834 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e700 │ │ │ │ ldr r1, [pc, #216] @ (31e820 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31e680 │ │ │ │ ldr r1, [pc, #228] @ (31e838 ) │ │ │ │ @@ -392723,15 +392720,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 31e680 │ │ │ │ ldr r0, [pc, #208] @ (31e83c ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e680 │ │ │ │ ldr r3, [pc, #192] @ (31e840 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e6c2 │ │ │ │ ldr r3, [pc, #164] @ (31e830 ) │ │ │ │ @@ -392739,15 +392736,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31e6c2 │ │ │ │ ldr r0, [pc, #172] @ (31e844 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e6c2 │ │ │ │ ldr r3, [pc, #164] @ (31e848 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e6e2 │ │ │ │ ldr r3, [pc, #128] @ (31e830 ) │ │ │ │ @@ -392755,15 +392752,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31e6e2 │ │ │ │ ldr r0, [pc, #144] @ (31e84c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e6e2 │ │ │ │ ldr r3, [pc, #132] @ (31e850 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e6a2 │ │ │ │ ldr r3, [pc, #88] @ (31e830 ) │ │ │ │ @@ -392771,77 +392768,77 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e6a2 │ │ │ │ ldr r0, [pc, #108] @ (31e854 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e6a2 │ │ │ │ ldr r1, [pc, #100] @ (31e858 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 31e680 │ │ │ │ ldr r1, [pc, #44] @ (31e830 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 31e680 │ │ │ │ ldr r0, [pc, #76] @ (31e85c ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31e680 │ │ │ │ stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bge.n 31e8b4 │ │ │ │ + bge.n 31e914 │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 31e888 │ │ │ │ + ble.n 31e8e8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 31e790 │ │ │ │ + bgt.n 31e7f0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31e7cc │ │ │ │ + blt.n 31e82c │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31e830 │ │ │ │ + bgt.n 31e890 │ │ │ │ movs r3, r7 │ │ │ │ bics r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31e78c │ │ │ │ + blt.n 31e7ec │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 31e7f8 │ │ │ │ + blt.n 31e858 │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ mvn.w r3, #124 @ 0x7c │ │ │ │ str r3, [r0, #28] │ │ │ │ cbz r2, 31e89a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392863,15 +392860,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392893,15 +392890,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392925,15 +392922,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392954,15 +392951,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -393010,15 +393007,15 @@ │ │ │ │ cbnz r3, 31ea5c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (31ea8c ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -393035,27 +393032,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31ea34 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (31ea98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31ea34 │ │ │ │ stmia r0!, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ orrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 31eae8 │ │ │ │ + bge.n 31eb48 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -393089,15 +393086,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69c530 │ │ │ │ + b.w 69c560 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31eaf0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31e9e0 │ │ │ │ @@ -393124,15 +393121,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ ldrb.w r3, [r6, #202] @ 0xca │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -393160,15 +393157,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5f8488 │ │ │ │ + bl 5f84b8 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 31ec18 │ │ │ │ ldr r0, [pc, #144] @ (31ec58 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -393188,15 +393185,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (31ec64 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 31eb8a │ │ │ │ movs r1, #1 │ │ │ │ b.n 31ec1a │ │ │ │ mov r1, r8 │ │ │ │ @@ -393228,15 +393225,15 @@ │ │ │ │ lslmi r2, r3, #1 │ │ │ │ cmpmi r3, #168 @ 0xa8 │ │ │ │ movmi r0, r0 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 31ebf0 │ │ │ │ + bhi.n 31ec50 │ │ │ │ movs r3, r7 │ │ │ │ bkpt 0x007a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393283,31 +393280,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (31ed14 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1754 @ 0x6da │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ movs r0, #6 │ │ │ │ b.n 31ecac │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0016 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #8 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bhi.n 31ed6c │ │ │ │ + bhi.n 31edcc │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31edf8 │ │ │ │ + bmi.n 31ec58 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 31ee5c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -393375,15 +393372,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -393408,15 +393405,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (31ee70 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #324] @ 0x144 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 31ed82 │ │ │ │ ldr r3, [pc, #44] @ (31ee74 ) │ │ │ │ movw r2, #6927 @ 0x1b0f │ │ │ │ ldr r1, [pc, #40] @ (31ee78 ) │ │ │ │ ldr r0, [pc, #44] @ (31ee7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -393429,21 +393426,21 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31ee5c │ │ │ │ + bvc.n 31eebc │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r6, #3 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bcc.n 31ee88 │ │ │ │ + bcc.n 31eee8 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb8c6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -393476,15 +393473,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 31eeb8 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 69c530 │ │ │ │ + b.w 69c560 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31eed6 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #385] @ 0x181 │ │ │ │ cbnz r1, 31ef3e │ │ │ │ ldrb.w ip, [r2, #225] @ 0xe1 │ │ │ │ @@ -393529,25 +393526,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (31efec ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #120] @ (31eff0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (31eff4 ) │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #104] @ (31eff8 ) │ │ │ │ ldr r1, [pc, #108] @ (31effc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (31f000 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (31f004 ) │ │ │ │ @@ -393565,44 +393562,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (31f00c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #64] @ (31f010 ) │ │ │ │ ldr r1, [pc, #68] @ (31f014 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5428e8 │ │ │ │ - vmla.i32 q0, q6, d11[0] │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + b.w 542918 │ │ │ │ + vmla.i16 q8, q6, d3[1] │ │ │ │ + ldrh r2, [r3, #18] │ │ │ │ movs r1, r7 │ │ │ │ - beq.n 31effc │ │ │ │ + beq.n 31f05c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 31f03c ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 31f0fc ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #584] @ (31f240 ) │ │ │ │ + ldr r3, [pc, #776] @ (31f300 ) │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #177 @ 0xb1 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #135 @ 0x87 │ │ │ │ movs r0, r0 │ │ │ │ bl fff5b002 <__bss_end__@@Base+0xff5934fa> │ │ │ │ adds r4, #91 @ 0x5b │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r0, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 31ef54 │ │ │ │ + bpl.n 31efb4 │ │ │ │ movs r3, r7 │ │ │ │ vshr.u16 q8, q3, #10 │ │ │ │ adds r1, #143 @ 0x8f │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -393623,23 +393620,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9106 @ 0x2392 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 67b888 │ │ │ │ + bl 67b8b8 │ │ │ │ ldr r2, [pc, #60] @ (31f0b4 ) │ │ │ │ ldr r3, [pc, #48] @ (31f0a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -393650,22 +393647,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - cdp2 0, 14, cr0, cr0, cr11, {2} │ │ │ │ + vhadd.u16 q0, q0, │ │ │ │ rev16 r6, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 31f0d4 │ │ │ │ + bne.n 31f134 │ │ │ │ movs r3, r7 │ │ │ │ rev r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -393681,15 +393678,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 31f122 │ │ │ │ ldrb.w r4, [r2, #202] @ 0xca │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 31f11e │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -393744,18 +393741,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (31f1a4 ) │ │ │ │ ldr r0, [pc, #20] @ (31f1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldc2l 0, cr0, [ip, #-300]! @ 0xfffffed4 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + stc2 0, cr0, [ip, #300]! @ 0x12c │ │ │ │ + ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - bmi.n 31f268 │ │ │ │ + bmi.n 31f0c8 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (31f1d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393763,16 +393760,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ - stc2l 0, cr0, [lr, #-300] @ 0xfffffed4 │ │ │ │ - udf #140 @ 0x8c │ │ │ │ + ldc2l 0, cr0, [lr, #-300]! @ 0xfffffed4 │ │ │ │ + udf #188 @ 0xbc │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (31f204 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393780,16 +393777,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ - ldc2 0, cr0, [lr, #-300] @ 0xfffffed4 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + stc2l 0, cr0, [lr, #-300] @ 0xfffffed4 │ │ │ │ + udf #140 @ 0x8c │ │ │ │ movs r2, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 31f296 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -393911,15 +393908,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69c530 │ │ │ │ + b.w 69c560 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 31f362 │ │ │ │ ldr.w r1, [r5, #280] @ 0x118 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 31f314 │ │ │ │ b.n 31f336 │ │ │ │ @@ -393939,15 +393936,15 @@ │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ lsls r2, r5 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -394000,15 +393997,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31f372 │ │ │ │ ldr r0, [pc, #100] @ (31f494 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 31f372 │ │ │ │ ldr r3, [pc, #88] @ (31f498 ) │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #84] @ (31f49c ) │ │ │ │ ldr r0, [pc, #88] @ (31f4a0 ) │ │ │ │ @@ -394041,30 +394038,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 31f3dc │ │ │ │ + bcs.n 31f43c │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfac8004b │ │ │ │ - bne.n 31f50c │ │ │ │ + @ instruction: 0xfaf8004b │ │ │ │ + bne.n 31f56c │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 31f558 │ │ │ │ + bcs.n 31f3b8 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfab2004b │ │ │ │ - bne.n 31f4ec │ │ │ │ + @ instruction: 0xfae2004b │ │ │ │ + bne.n 31f54c │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 31f508 │ │ │ │ + bcs.n 31f568 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfa9c004b │ │ │ │ - bne.n 31f4cc │ │ │ │ + @ instruction: 0xfacc004b │ │ │ │ + bne.n 31f52c │ │ │ │ movs r3, r7 │ │ │ │ - bne.n 31f4b8 │ │ │ │ + bcs.n 31f518 │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 31f54e │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 31f54e │ │ │ │ push {r4, lr} │ │ │ │ @@ -394098,15 +394095,15 @@ │ │ │ │ movw r1, #12576 @ 0x3120 │ │ │ │ adc.w r3, r4, #0 │ │ │ │ ldr.w lr, [lr, r1] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394255,29 +394252,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 21dfcc │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -394331,26 +394328,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31f74e │ │ │ │ ldr r0, [pc, #28] @ (31f7c8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 31f74e │ │ │ │ push {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7, {r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (31f900 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394368,23 +394365,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9115 @ 0x239b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 67b888 │ │ │ │ + bl 67b8b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f8a4 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -394455,37 +394452,37 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (31f920 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9129 @ 0x23a9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 31f8a4 │ │ │ │ movs r2, #0 │ │ │ │ b.n 31f894 │ │ │ │ movs r2, #2 │ │ │ │ b.n 31f894 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf72c004b │ │ │ │ + @ instruction: 0xf75c004b │ │ │ │ uxth r0, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #22 │ │ │ │ + lsrs r0, r1, #23 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ cbz r0, 31f954 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf636004b │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + @ instruction: 0xf666004b │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (31f9b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394494,26 +394491,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (31f9b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #372 @ 0x174 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #104] @ (31f9bc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (31f9c0 ) │ │ │ │ add.w r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #88] @ (31f9c4 ) │ │ │ │ ldr r2, [pc, #88] @ (31f9c8 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -394526,41 +394523,41 @@ │ │ │ │ ldr r2, [pc, #72] @ (31f9d4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (31f9d8 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5476a0 │ │ │ │ + bl 5476d0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbs r0, r2, #13303808 @ 0xcb0000 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + addw r0, r2, #2123 @ 0x84b │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r5} │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ bl 1a99d2 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #24 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -394727,29 +394724,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fb5e │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (31fbac ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31fb5e │ │ │ │ nop │ │ │ │ add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ubfx r0, r8, #1, #12 │ │ │ │ - stmia r6!, {r2, r3} │ │ │ │ + @ instruction: 0xf3f8004b │ │ │ │ + stmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394809,15 +394806,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ mov r0, r2 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ b.n 31fbec │ │ │ │ ldr.w r1, [r9] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ adc.w r1, r1, r0 │ │ │ │ @@ -394849,18 +394846,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (31fcdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movw r0, #49227 @ 0xc04b │ │ │ │ - stmia r4!, {r1, r4, r7} │ │ │ │ + @ instruction: 0xf27c004b │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -394964,22 +394961,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (31fec0 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #188] @ (31fec4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (31fec8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 31fe4e │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -395032,27 +395029,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (31fed0 ) │ │ │ │ ldr r0, [pc, #40] @ (31fed4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf120004b │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + adcs.w r0, r0, #75 @ 0x4b │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1!, {r7} │ │ │ │ + ldmia r1!, {r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmia r2!, {r0, r1, r2, r4, r5} │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, #75 @ 0x4b │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + eors.w r0, r6, #75 @ 0x4b │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #552] @ 320114 │ │ │ │ mov r7, r0 │ │ │ │ @@ -395171,22 +395168,22 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32006e │ │ │ │ ldr r0, [pc, #244] @ (320128 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32006e │ │ │ │ ldr r0, [pc, #236] @ (32012c ) │ │ │ │ strd r4, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r5, [sp] │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r5, 320066 │ │ │ │ add.w lr, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [lr, #2296] @ 0x8f8 │ │ │ │ adds r1, r0, #1 │ │ │ │ cmp r1, r5 │ │ │ │ bhi.w 31ff2c │ │ │ │ @@ -395203,15 +395200,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (320120 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31ffd2 │ │ │ │ ldr r0, [pc, #164] @ (320134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31ffd2 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 3200ee │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 31ff9e │ │ │ │ ldr r3, [pc, #148] @ (320138 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -395222,76 +395219,76 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 31ffb6 │ │ │ │ ldr r0, [pc, #124] @ (32013c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31ffb6 │ │ │ │ ldr r3, [pc, #116] @ (320140 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31ffe0 │ │ │ │ ldr r3, [pc, #72] @ (320120 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31ffe0 │ │ │ │ ldr r0, [pc, #96] @ (320144 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 31ffe0 │ │ │ │ ldr r3, [pc, #88] @ (320148 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32009c │ │ │ │ ldr r3, [pc, #36] @ (320120 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32009c │ │ │ │ ldr r0, [pc, #68] @ (32014c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32009c │ │ │ │ nop │ │ │ │ add r3, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r3} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2} │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 32017c │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 32016c │ │ │ │ @@ -395339,18 +395336,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3201e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21f0bc │ │ │ │ - stcl 0, cr0, [r0, #-300] @ 0xfffffed4 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + ldcl 0, cr0, [r0, #-300]! @ 0xfffffed4 │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -395515,33 +395512,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - rsb r0, r6, fp, lsl #1 │ │ │ │ - stmia r2!, {r2, r4, r5} │ │ │ │ + @ instruction: 0xebf6004b │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r3, r4, r6} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - subs.w r0, r0, fp, lsl #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xebe0004b │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xeb9a004b │ │ │ │ - stmia r2!, {r3} │ │ │ │ + rsb r0, sl, fp, lsl #1 │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xeb82004b │ │ │ │ - stmia r1!, {r4, r5, r6, r7} │ │ │ │ + subs.w r0, r2, fp, lsl #1 │ │ │ │ + stmia r2!, {r5} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -395553,15 +395550,15 @@ │ │ │ │ ldr.w r2, [r3, #240] @ 0xf0 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 32044a │ │ │ │ ldrh.w r2, [r3, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 320436 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -395641,15 +395638,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #202] @ 0xca │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 596a1c │ │ │ │ + bl 596a4c │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395665,15 +395662,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69c530 │ │ │ │ + b.w 69c560 │ │ │ │ ldr r2, [pc, #272] @ (320660 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 32059e │ │ │ │ ldr r2, [pc, #264] @ (320664 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -395681,15 +395678,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32059e │ │ │ │ ldr r0, [pc, #260] @ (320668 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 32061a │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -395728,15 +395725,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 320614 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 320614 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 320614 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -395744,15 +395741,15 @@ │ │ │ │ bpl.n 320614 │ │ │ │ vldr d7, [r9, #200] @ 0xc8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 32052a │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320614 │ │ │ │ ldr r3, [pc, #76] @ (320670 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -395765,39 +395762,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 320614 │ │ │ │ ldr r0, [pc, #56] @ (320674 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 32052a │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 320530 │ │ │ │ add r6, pc, #152 @ (adr r6, 3206ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395852,15 +395849,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395917,15 +395914,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3207d0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 3207f6 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6a6d5c │ │ │ │ + bl 6a6d8c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 32081c │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #196] @ (320898 ) │ │ │ │ ldr r3, [pc, #184] @ (32088c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395940,15 +395937,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6a6d28 │ │ │ │ + bl 6a6d58 │ │ │ │ b.n 3207ca │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -395968,29 +395965,29 @@ │ │ │ │ ldr r3, [pc, #108] @ (3208a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3207b6 │ │ │ │ ldr r0, [pc, #104] @ (3208a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3207b6 │ │ │ │ ldr r3, [pc, #84] @ (32089c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3207b6 │ │ │ │ ldr r3, [pc, #80] @ (3208a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3207b6 │ │ │ │ ldr r0, [pc, #76] @ (3208a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3207b6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3208ac ) │ │ │ │ movw r2, #1356 @ 0x54c │ │ │ │ ldr r1, [pc, #64] @ (3208b0 ) │ │ │ │ ldr r0, [pc, #68] @ (3208b4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -396010,23 +396007,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #784 @ (adr r2, 320bac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3205f0 │ │ │ │ + b.n 320650 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb8e6 │ │ │ │ + cbnz r6, 3208b8 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 3208c0 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 320930 │ │ │ │ sub sp, #8 │ │ │ │ @@ -396036,15 +396033,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 335d5c │ │ │ │ cbnz r0, 3208fa │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 32090e │ │ │ │ @@ -396064,19 +396061,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 339ba4 │ │ │ │ - b.n 3205b0 │ │ │ │ + b.n 320610 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #102 @ 0x66 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (3209f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -396123,15 +396120,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 320964 │ │ │ │ ldr r0, [pc, #76] @ (320a00 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 320964 │ │ │ │ ldr r2, [pc, #60] @ (320a04 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 320980 │ │ │ │ @@ -396141,31 +396138,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320980 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (320a08 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 320980 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 32095c │ │ │ │ add r1, pc, #280 @ (adr r1, 320b0c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #944] @ (320dac ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r4} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -396255,31 +396252,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (320b28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 3203b0 │ │ │ │ + b.n 320410 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + revsh r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r4, 320b80 │ │ │ │ + cbnz r4, 320b8c │ │ │ │ movs r3, r7 │ │ │ │ - b.n 320370 │ │ │ │ + b.n 3203d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - hlt 0x001a │ │ │ │ + revsh r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r6, 320b88 │ │ │ │ + cbnz r6, 320b94 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 320350 │ │ │ │ + b.n 3203b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - hlt 0x0004 │ │ │ │ + hlt 0x0034 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r0, 320b96 │ │ │ │ + cbnz r0, 320ba2 │ │ │ │ movs r3, r7 │ │ │ │ b.n 320a0c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -396293,22 +396290,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 69cd0c │ │ │ │ + bl 69cd3c │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 320ba4 │ │ │ │ mov r0, r8 │ │ │ │ bl 335d5c │ │ │ │ cbz r0, 320b8a │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 320be8 │ │ │ │ @@ -396334,34 +396331,34 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 3e12b8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 69dc28 │ │ │ │ + bl 69dc58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6889dc │ │ │ │ + bl 688a0c │ │ │ │ b.n 320b7e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 336778 │ │ │ │ b.n 320b8a │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 321390 │ │ │ │ + b.n 3213f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r0, #18] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #240 @ 0xf0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396372,15 +396369,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (320ce8 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (320cec ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396427,34 +396424,34 @@ │ │ │ │ bpl.n 320ca0 │ │ │ │ ldr r0, [pc, #52] @ (320cfc ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3212b4 │ │ │ │ + b.n 321314 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #16 │ │ │ │ movs r2, r7 │ │ │ │ ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396465,15 +396462,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (320de0 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (320de4 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396520,35 +396517,35 @@ │ │ │ │ bpl.n 320d94 │ │ │ │ ldr r0, [pc, #56] @ (320df4 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3211c4 │ │ │ │ + b.n 321224 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #2] │ │ │ │ + ldrh r2, [r3, #4] │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #236 @ 0xec │ │ │ │ + cmp r6, #28 │ │ │ │ movs r2, r7 │ │ │ │ ldr r5, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r4, r6, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (320f28 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -396571,15 +396568,15 @@ │ │ │ │ bcs.n 320ea0 │ │ │ │ ldr.w r3, [r4, #304] @ 0x130 │ │ │ │ cbnz r3, 320e6e │ │ │ │ add.w ip, r0, #12544 @ 0x3100 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip, #32] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 320f06 │ │ │ │ add sp, #28 │ │ │ │ @@ -396625,15 +396622,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 320e8e │ │ │ │ ldr r0, [pc, #108] @ (320f38 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 320e8e │ │ │ │ ldr r3, [pc, #100] @ (320f3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320ea8 │ │ │ │ ldr r3, [pc, #80] @ (320f34 ) │ │ │ │ @@ -396644,15 +396641,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 320f20 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (320f40 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 320ea8 │ │ │ │ ldr r3, [pc, #60] @ (320f44 ) │ │ │ │ mov.w r2, #3888 @ 0xf30 │ │ │ │ ldr r1, [pc, #56] @ (320f48 ) │ │ │ │ ldr r0, [pc, #60] @ (320f4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -396666,25 +396663,25 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r6, r7} │ │ │ │ + pop {r1, r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 320f9a │ │ │ │ + cbnz r6, 320fa6 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 320f48 │ │ │ │ + b.n 320fa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sxtb r6, r0 │ │ │ │ + sxtb r6, r6 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r3, r5, r7} │ │ │ │ + pop {r3, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -396702,15 +396699,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 335d5c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396766,22 +396763,22 @@ │ │ │ │ add.w r1, r1, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (321098 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #88] @ (32109c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3210a0 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69dad8 │ │ │ │ + bl 69db08 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396793,27 +396790,27 @@ │ │ │ │ bne.n 32101a │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 32101a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 336724 │ │ │ │ b.n 320faa │ │ │ │ - svc 160 @ 0xa0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #156 @ 0x9c │ │ │ │ + cmp r3, #204 @ 0xcc │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r2, #48] @ 0x30 │ │ │ │ + strh r4, [r0, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ - udf #236 @ 0xec │ │ │ │ + svc 28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ movs r1, r7 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r4, 321104 │ │ │ │ + cbnz r4, 321110 │ │ │ │ movs r3, r7 │ │ │ │ lsls r5, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3210b6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396834,15 +396831,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 335d5c │ │ │ │ cbnz r0, 321118 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 32112c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -396867,33 +396864,33 @@ │ │ │ │ ldr r1, [pc, #28] @ (32114c ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (321150 ) │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - udf #66 @ 0x42 │ │ │ │ + udf #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #60 @ 0x3c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ movs r3, r7 │ │ │ │ - hlt 0x0032 │ │ │ │ + revsh r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 688b8c │ │ │ │ + bl 688bbc │ │ │ │ cbnz r0, 321186 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396905,28 +396902,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3211a8 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3211bc │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3210a4 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (32136c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -396939,15 +396936,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (321378 ) │ │ │ │ @@ -396965,24 +396962,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32133a │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3212ce │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldrb.w r3, [r7, #229] @ 0xe5 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3212b6 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21c400 │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -397014,15 +397011,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 32fe90 │ │ │ │ cbz r0, 32130e │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 321254 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 21c794 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397038,15 +397035,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 321254 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (321388 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 321254 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -397076,15 +397073,15 @@ │ │ │ │ bpl.w 32123c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (321390 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32123c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -397094,19 +397091,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7fa │ │ │ │ + @ instruction: 0xb82a │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -397124,15 +397121,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #164] @ (321484 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32145a │ │ │ │ cbnz r6, 32144e │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -397143,29 +397140,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 21e9a0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r1, [pc, #104] @ (321488 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -397186,26 +397183,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3213ea │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (321494 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3213ea │ │ │ │ str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00321498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397221,32 +397218,32 @@ │ │ │ │ ldr r6, [pc, #728] @ (32179c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #704] @ (3217a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32171c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 321698 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 321524 │ │ │ │ bls.w 3216b8 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -397272,17 +397269,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2172 @ 0x87c │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321666 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -397305,15 +397302,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32169e │ │ │ │ add.w r3, r8, #12544 @ 0x3100 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr.w r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 32177a │ │ │ │ ldr.w r5, [r7, #244] @ 0xf4 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -397341,15 +397338,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 321666 │ │ │ │ ldrh.w r1, [r7, #226] @ 0xe2 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 321742 │ │ │ │ @@ -397387,15 +397384,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3072] @ 0xc00 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 31df3c │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ b.n 32155e │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -397417,15 +397414,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32153a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #220] @ (3217bc ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32153a │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -397453,15 +397450,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3214ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ (3217c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3214ec │ │ │ │ ldr r1, [pc, #132] @ (3217c8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 321636 │ │ │ │ ldr r1, [pc, #104] @ (3217b8 ) │ │ │ │ @@ -397470,15 +397467,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 321636 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (3217cc ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 321636 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @@ -397496,41 +397493,41 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 321744 │ │ │ │ + bls.n 3217a4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #240 @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 3216ec │ │ │ │ + bvc.n 32174c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #840 @ 0x348 │ │ │ │ + add r2, sp, #8 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #896] @ (321b70 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -397571,15 +397568,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 321968 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 321a18 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -397599,15 +397596,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -397686,15 +397683,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b06 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -397718,24 +397715,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 3e9224 │ │ │ │ mov r0, r5 │ │ │ │ bl 320c0c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 32184c │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 321938 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 3218f6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 32194a │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 69cd08 │ │ │ │ + bl 69cd38 │ │ │ │ b.n 32194a │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 321ab6 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -397752,15 +397749,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (321ba0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 321aa8 │ │ │ │ bl 335d5c │ │ │ │ ldr r3, [pc, #312] @ (321b94 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -397841,15 +397838,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 321986 │ │ │ │ ldr r0, [pc, #148] @ (321bb4 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 321986 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321c46 │ │ │ │ ldr r2, [pc, #128] @ (321bb8 ) │ │ │ │ ldr r3, [pc, #64] @ (321b78 ) │ │ │ │ add r2, pc │ │ │ │ @@ -397875,43 +397872,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 321b54 │ │ │ │ + bvc.n 321bb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 321b44 │ │ │ │ + bvc.n 321ba4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + movs r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 321b48 │ │ │ │ + bpl.n 321ba8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 321be8 │ │ │ │ + cbz r4, 321bf4 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ (321cac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397930,30 +397927,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 321c8e │ │ │ │ ldr r0, [pc, #208] @ (321cbc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #200] @ (321cc0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 321c20 │ │ │ │ ldr r3, [pc, #176] @ (321cb0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 321af0 │ │ │ │ ldr r0, [pc, #180] @ (321cc4 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321af0 │ │ │ │ ldr r3, [pc, #164] @ (321cc8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -397963,29 +397960,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 321af0 │ │ │ │ ldr r0, [pc, #140] @ (321ccc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 321af0 │ │ │ │ ldr r3, [pc, #136] @ (321cd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321b34 │ │ │ │ ldr r3, [pc, #92] @ (321cb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 321b34 │ │ │ │ ldr r0, [pc, #116] @ (321cd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 321b34 │ │ │ │ ldr r3, [pc, #108] @ (321cd8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397993,15 +397990,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (321cb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 321a6a │ │ │ │ ldr r0, [pc, #84] @ (321cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 321a6a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (321ce0 ) │ │ │ │ movw r2, #682 @ 0x2aa │ │ │ │ ldr r1, [pc, #72] @ (321ce4 ) │ │ │ │ ldr r0, [pc, #76] @ (321ce8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -398014,37 +398011,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 321cf6 │ │ │ │ + sxth r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 321cca │ │ │ │ + cbz r6, 321cd6 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 321cd2 │ │ │ │ + cbz r2, 321cde │ │ │ │ movs r3, r7 │ │ │ │ bxns ip │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 321cdc │ │ │ │ + cbz r4, 321ce8 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 321ce6 │ │ │ │ + cbz r6, 321cf2 │ │ │ │ movs r3, r7 │ │ │ │ - bcs.n 321dcc │ │ │ │ + bcs.n 321c2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r4, pc, #744 @ (adr r4, 321fd0 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 322090 ) │ │ │ │ movs r3, r7 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #348] @ (321e5c ) │ │ │ │ ldr r3, [pc, #352] @ (321e60 ) │ │ │ │ @@ -398070,15 +398067,15 @@ │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cbz r3, 321d4c │ │ │ │ movs r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321e42 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 596980 │ │ │ │ + bl 5969b0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321d38 │ │ │ │ ldr.w r3, [r7, #2296] @ 0x8f8 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ adds r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -398152,15 +398149,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 321d32 │ │ │ │ ldr r0, [pc, #92] @ (321e6c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r8, #3068] @ 0xbfc │ │ │ │ ldr.w r4, [r3, r5, lsl #2] │ │ │ │ b.n 321d32 │ │ │ │ ldr r3, [pc, #76] @ (321e70 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398169,15 +398166,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321de8 │ │ │ │ ldr r0, [pc, #60] @ (321e74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 321de8 │ │ │ │ ldr r3, [pc, #52] @ (321e78 ) │ │ │ │ movw r2, #4828 @ 0x12dc │ │ │ │ ldr r1, [pc, #48] @ (321e7c ) │ │ │ │ ldr r0, [pc, #52] @ (321e80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -398189,25 +398186,25 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 321e04 │ │ │ │ + beq.n 321e64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 321ea8 ) │ │ │ │ + add r3, pc, #232 @ (adr r3, 321f68 ) │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (322138 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -398219,15 +398216,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r4, r6, #22400 @ 0x5780 │ │ │ │ add.w r5, r6, #23424 @ 0x5b80 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 321eca │ │ │ │ bl 331c2c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -398307,15 +398304,15 @@ │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #636 @ 0x27c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (32214c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3220b0 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3796] @ 0xed4 │ │ │ │ bl 33f174 │ │ │ │ @@ -398349,30 +398346,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (322158 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322100 │ │ │ │ mov r0, r6 │ │ │ │ bl 33f1bc │ │ │ │ ldr r3, [pc, #276] @ (32215c ) │ │ │ │ ldr r2, [pc, #280] @ (322160 ) │ │ │ │ ldr r1, [pc, #280] @ (322164 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3220f4 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3796] @ 0xed4 │ │ │ │ bl 33f174 │ │ │ │ @@ -398440,37 +398437,37 @@ │ │ │ │ strh.w r0, [r3, #3864] @ 0xf18 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3866] @ 0xf1a │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 321f72 │ │ │ │ - beq.n 32221c │ │ │ │ + beq.n 32207c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r3, #2 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r7!, {r1, r2, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #816 @ (adr r5, 32247c ) │ │ │ │ + add r5, pc, #1008 @ (adr r5, 32253c ) │ │ │ │ movs r3, r7 │ │ │ │ - b.n 321d04 │ │ │ │ + b.n 321d64 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #192 @ (adr r5, 322224 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 3222e4 ) │ │ │ │ movs r3, r7 │ │ │ │ - b.n 321be0 │ │ │ │ + b.n 321c40 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3221e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398478,24 +398475,24 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #104] @ (3221e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #88] @ (3221ec ) │ │ │ │ ldr r1, [pc, #92] @ (3221f0 ) │ │ │ │ add.w r4, r4, #648 @ 0x288 │ │ │ │ movw r3, #9148 @ 0x23bc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (3221f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #76] @ (3221f8 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3221c0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398511,36 +398508,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (322200 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3221b4 │ │ │ │ ldr r0, [pc, #44] @ (322204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3221b4 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r1, #16] │ │ │ │ + strb r2, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r7, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3229d0 │ │ │ │ + b.n 321a30 │ │ │ │ movs r2, r7 │ │ │ │ ldrh r6, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (32232c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398551,15 +398548,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (322334 ) │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3792] @ 0xed0 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 322294 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -398643,34 +398640,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (322340 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7172 @ 0x1c04 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32226e │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 321e84 │ │ │ │ b.n 322284 │ │ │ │ nop │ │ │ │ - ldmia r4, {r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r5, r3 │ │ │ │ + adds r4, r3, r4 │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r2, #14] │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4, {r1, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 322844 │ │ │ │ + b.n 3228a4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398699,15 +398696,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (3223f8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #684 @ 0x2ac │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f234 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 3223ca │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -398730,19 +398727,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #1696 @ 0x6a0 │ │ │ │ bl 342ec8 │ │ │ │ b.n 32236e │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 3227ec │ │ │ │ + b.n 32284c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ (322514 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398751,15 +398748,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (32251c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #716 @ 0x2cc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 321e84 │ │ │ │ add.w r3, r4, #22400 @ 0x5780 │ │ │ │ add.w r0, r4, #23424 @ 0x5b80 │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ @@ -398830,19 +398827,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3224a8 │ │ │ │ ldr.w r3, [r5, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3224a8 │ │ │ │ b.n 3224e6 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #256] @ 0x100 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 322804 │ │ │ │ + b.n 322864 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r3, [pc, #3376] @ 323264 │ │ │ │ @@ -398864,33 +398861,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #8958 @ 0x22fe │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [pc, #3328] @ 32327c │ │ │ │ ldr.w r1, [pc, #3328] @ 323280 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 33f1bc │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #8961 @ 0x2301 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3226d2 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -398912,15 +398909,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 21e758 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3226bc │ │ │ │ ldr.w r3, [r9, #1664] @ 0x680 │ │ │ │ cbz r3, 32262a │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398966,19 +398963,19 @@ │ │ │ │ ldr.w r1, [pc, #3048] @ 32328c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8335 @ 0x208f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 322708 │ │ │ │ ldr.w r0, [pc, #3024] @ 323290 │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 32261c │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3225b8 │ │ │ │ @@ -398991,15 +398988,15 @@ │ │ │ │ ldr.w r1, [pc, #2984] @ 32329c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8293 @ 0x2065 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r2, [pc, #2964] @ 3232a0 │ │ │ │ ldr.w r3, [pc, #2912] @ 323270 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -399019,28 +399016,28 @@ │ │ │ │ ldr.w r1, [pc, #2920] @ 3232ac │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8324 @ 0x2084 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 322708 │ │ │ │ ldr.w r3, [pc, #2896] @ 3232b0 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2892] @ 3232b4 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2892] @ 3232b8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8300 @ 0x206c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 322708 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 3f7680 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 322ff0 │ │ │ │ @@ -399092,15 +399089,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr.w r7, [r9, #1564] @ 0x61c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 3230f8 │ │ │ │ add.w r3, r7, #8192 @ 0x2000 │ │ │ │ add.w r7, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r7, #3613] @ 0xe1d │ │ │ │ @@ -399131,15 +399128,15 @@ │ │ │ │ ldr.w r2, [pc, #2588] @ 3232c4 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2584] @ 3232c8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ mov r8, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3231a2 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f1bc │ │ │ │ ldr.w r3, [pc, #2556] @ 3232cc │ │ │ │ @@ -399147,15 +399144,15 @@ │ │ │ │ ldr.w r1, [pc, #2556] @ 3232d4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32322c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r7, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f174 │ │ │ │ @@ -399185,22 +399182,22 @@ │ │ │ │ blx 21c2a8 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r7, #3072] @ 0xc00 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3272] @ 0xcc8 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 21c2a8 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -399332,15 +399329,15 @@ │ │ │ │ ldr.w r1, [pc, #2012] @ 3232e4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8698 @ 0x21fa │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3836] @ 0xefc │ │ │ │ ldrh.w r2, [r0, #3868] @ 0xf1c │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399478,15 +399475,15 @@ │ │ │ │ movs r2, #12 │ │ │ │ bl 339884 │ │ │ │ ldr.w r0, [r9, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 3e15c8 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -399497,15 +399494,15 @@ │ │ │ │ ldr.w r1, [pc, #1544] @ 323300 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r5, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323572 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r8, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f174 │ │ │ │ @@ -399538,26 +399535,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1408] @ 323308 │ │ │ │ strh.w r3, [r7, #3274] @ 0xcca │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ ldr.w r2, [pc, #1396] @ 32330c │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r8, #4 │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r7, #3350] @ 0xd16 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r7, #3364] @ 0xd24 │ │ │ │ strb.w r3, [r7, #3366] @ 0xd26 │ │ │ │ strb.w r3, [r7, #3367] @ 0xd27 │ │ │ │ movs r3, #1 │ │ │ │ @@ -399630,15 +399627,15 @@ │ │ │ │ strh.w r3, [r7, #3784] @ 0xec8 │ │ │ │ ldr.w r3, [r9, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323582 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r8, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1229] @ 0x4cd │ │ │ │ mov.w r0, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1224] @ 0x4c8 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1230] @ 0x4ce │ │ │ │ @@ -399708,51 +399705,51 @@ │ │ │ │ ldr r1, [pc, #864] @ (323318 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8307 @ 0x2073 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #840] @ (32331c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #840] @ (323320 ) │ │ │ │ ldr r1, [pc, #844] @ (323324 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8318 @ 0x207e │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #820] @ (323328 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #820] @ (32332c ) │ │ │ │ ldr r1, [pc, #824] @ (323330 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8343 @ 0x2097 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #800] @ (323334 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #800] @ (323338 ) │ │ │ │ ldr r1, [pc, #804] @ (32333c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8354 @ 0x20a2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldrh.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32374e │ │ │ │ ldr.w r3, [r6, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399808,49 +399805,49 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #3808] @ 0xee0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r2, #3812] @ 0xee4 │ │ │ │ b.n 322a36 │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 322ac0 │ │ │ │ ldr.w fp, [pc, #580] @ 323340 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #572] @ (323344 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 322708 │ │ │ │ ldr r3, [pc, #548] @ (323348 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #548] @ (32334c ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #8920 @ 0x22d8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str.w r0, [r9, #1564] @ 0x61c │ │ │ │ b.w 32287e │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ bl 341ac8 │ │ │ │ b.n 322ad8 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.w 322708 │ │ │ │ ldr.w r3, [r8, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3229e0 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ ldr.w r2, [r4, #2112] @ 0x840 │ │ │ │ strb.w r3, [fp, #3839] @ 0xeff │ │ │ │ @@ -399863,15 +399860,15 @@ │ │ │ │ strb.w r3, [fp, #3838] @ 0xefe │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 32319c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3836] @ 0xefc │ │ │ │ b.n 3229ea │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3228c8 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -399897,15 +399894,15 @@ │ │ │ │ strb.w r3, [fp, #3870] @ 0xf1e │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 323208 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3868] @ 0xf1c │ │ │ │ b.w 3229fc │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ b.n 322a66 │ │ │ │ @@ -399936,126 +399933,126 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 322de4 │ │ │ │ strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3232ec │ │ │ │ + b.n 32334c │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #864] @ 0x360 │ │ │ │ movs r3, r7 │ │ │ │ - add r7, pc, #912 @ (adr r7, 323624 ) │ │ │ │ + add r0, sp, #80 @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r2, r3, r4} │ │ │ │ + ldmia r0!, {r2, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 323644 ) │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #552] @ 0x228 │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r1, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 3235a8 ) │ │ │ │ + add r7, pc, #944 @ (adr r7, 323668 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ movs r3, r7 │ │ │ │ - bgt.n 323230 │ │ │ │ + bgt.n 323290 │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #296] @ 0x128 │ │ │ │ + str r6, [sp, #488] @ 0x1e8 │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 3233e4 │ │ │ │ + bge.n 323244 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #408 @ (adr r7, 323484 ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 323544 ) │ │ │ │ movs r3, r7 │ │ │ │ stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 32325c │ │ │ │ + bls.n 3232bc │ │ │ │ movs r2, r7 │ │ │ │ ldc2 0, cr0, [r4, #-360]! @ 0xfffffe98 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ movs r3, r7 │ │ │ │ - bhi.n 32321c │ │ │ │ + bhi.n 32327c │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, pc, #672 @ (adr r5, 3235ac ) │ │ │ │ + add r5, pc, #864 @ (adr r5, 32366c ) │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r3, #2 │ │ │ │ movs r2, r7 │ │ │ │ - itte pl │ │ │ │ - lslpl r3, r1, #1 │ │ │ │ - ldrpl r7, [sp, #624] @ 0x270 │ │ │ │ - movmi r3, r7 │ │ │ │ - str r1, [sp, #600] @ 0x258 │ │ │ │ + itet hi │ │ │ │ + lslhi r3, r1, #1 │ │ │ │ + ldrls r7, [sp, #816] @ 0x330 │ │ │ │ + movhi r3, r7 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ movs r3, r7 │ │ │ │ - it cc │ │ │ │ - lslcc r3, r1, #1 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + it vs │ │ │ │ + lslvs r3, r1, #1 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #664] @ 0x298 │ │ │ │ movs r3, r7 │ │ │ │ - it ne │ │ │ │ - lslne r3, r1, #1 │ │ │ │ - add r0, pc, #72 @ (adr r0, 323378 ) │ │ │ │ + it mi │ │ │ │ + lslmi r3, r1, #1 │ │ │ │ + add r0, pc, #264 @ (adr r0, 323438 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ movs r3, r7 │ │ │ │ - bkpt 0x00f8 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ - add r0, pc, #440 @ (adr r0, 3234f4 ) │ │ │ │ + it cs │ │ │ │ + lslcs r3, r1, #1 │ │ │ │ + add r0, pc, #632 @ (adr r0, 3235b4 ) │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #992 @ (adr r1, 323724 ) │ │ │ │ + add r2, pc, #160 @ (adr r2, 3233e4 ) │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #976 @ (adr r1, 323718 ) │ │ │ │ + add r2, pc, #144 @ (adr r2, 3233d8 ) │ │ │ │ movs r3, r7 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0016 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 322c38 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 322c38 │ │ │ │ @@ -400168,30 +400165,30 @@ │ │ │ │ orr.w r3, r3, #540 @ 0x21c │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #2164] @ 0x874 │ │ │ │ strb.w r2, [r9, #1476] @ 0x5c4 │ │ │ │ b.w 322c9e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 68ff74 │ │ │ │ + bl 68ffa4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 322c2e │ │ │ │ ldr r3, [pc, #676] @ (323774 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #676] @ (323778 ) │ │ │ │ ldr r1, [pc, #676] @ (32377c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8313 @ 0x2079 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr.w r2, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 322aec │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ addw r3, r3, #513 @ 0x201 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -400249,27 +400246,27 @@ │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ b.n 322ed4 │ │ │ │ ldr.w r3, [r6, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322f62 │ │ │ │ b.n 322f6e │ │ │ │ mov r0, r2 │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ ldr r3, [pc, #472] @ (32378c ) │ │ │ │ ldr r2, [pc, #476] @ (323790 ) │ │ │ │ ldr r1, [pc, #476] @ (323794 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8329 @ 0x2089 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r7, #3800] @ 0xed8 │ │ │ │ strb.w r1, [r7, #3801] @ 0xed9 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3230e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -400283,66 +400280,66 @@ │ │ │ │ ldr r1, [pc, #420] @ (3237a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8348 @ 0x209c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #400] @ (3237a4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #400] @ (3237a8 ) │ │ │ │ ldr r1, [pc, #400] @ (3237ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8370 @ 0x20b2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 323512 │ │ │ │ ldr r3, [pc, #372] @ (3237b0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (3237b4 ) │ │ │ │ ldr r1, [pc, #372] @ (3237b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8375 @ 0x20b7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #352] @ (3237bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (3237c0 ) │ │ │ │ ldr r1, [pc, #352] @ (3237c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8365 @ 0x20ad │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #332] @ (3237c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (3237cc ) │ │ │ │ ldr r1, [pc, #332] @ (3237d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8360 @ 0x20a8 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ adc.w r8, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3233c6 │ │ │ │ ldr r3, [pc, #300] @ (3237d4 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -400350,164 +400347,164 @@ │ │ │ │ ldr r1, [pc, #304] @ (3237dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8381 @ 0x20bd │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #280] @ (3237e0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (3237e4 ) │ │ │ │ ldr r1, [pc, #280] @ (3237e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8387 @ 0x20c3 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #260] @ (3237ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (3237f0 ) │ │ │ │ ldr r1, [pc, #260] @ (3237f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8399 @ 0x20cf │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #240] @ (3237f8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (3237fc ) │ │ │ │ ldr r1, [pc, #240] @ (323800 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8393 @ 0x20c9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #212] @ (323804 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #212] @ (323808 ) │ │ │ │ ldr r1, [pc, #216] @ (32380c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8415 @ 0x20df │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 322708 │ │ │ │ ldr r3, [pc, #192] @ (323810 ) │ │ │ │ movw r2, #8689 @ 0x21f1 │ │ │ │ ldr r1, [pc, #188] @ (323814 ) │ │ │ │ ldr r0, [pc, #192] @ (323818 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3236d4 │ │ │ │ + bne.n 323734 │ │ │ │ movs r2, r7 │ │ │ │ cbnz r2, 3237c2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ movs r3, r7 │ │ │ │ - rev r2, r7 │ │ │ │ + rev16 r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ rev16 r4, r4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - beq.n 323818 │ │ │ │ + beq.n 323878 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r2, 3237a6 │ │ │ │ + cbnz r2, 3237b2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r6, 3237a0 │ │ │ │ + cbnz r6, 3237ac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 3237b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r6, #24] │ │ │ │ + ldrh r4, [r4, #26] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r5, #22] │ │ │ │ + ldrh r4, [r3, #24] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb88e │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, #22] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r4, #20] │ │ │ │ + ldrh r0, [r2, #22] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb842 │ │ │ │ + @ instruction: 0xb872 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r4, #18] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r5, #18] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb7dc │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, #16] │ │ │ │ + ldrh r0, [r1, #18] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (323b08 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -400539,30 +400536,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (323b18 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323948 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f1bc │ │ │ │ ldr r3, [pc, #652] @ (323b1c ) │ │ │ │ ldr r2, [pc, #652] @ (323b20 ) │ │ │ │ ldr r1, [pc, #656] @ (323b24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323952 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -400601,15 +400598,15 @@ │ │ │ │ bpl.n 323936 │ │ │ │ ldr r0, [pc, #544] @ (323b30 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323936 │ │ │ │ ldr r3, [pc, #520] @ (323b2c ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 323ab0 │ │ │ │ @@ -400704,37 +400701,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (323b38 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (323b3c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323858 │ │ │ │ ldr r3, [pc, #252] @ (323b2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 323858 │ │ │ │ ldr r1, [pc, #260] @ (323b40 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (323b44 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323858 │ │ │ │ bl 31f1dc │ │ │ │ ldr r0, [pc, #244] @ (323b48 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 323afc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 323858 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -400748,38 +400745,38 @@ │ │ │ │ beq.n 323a32 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 323a32 │ │ │ │ ldr r0, [pc, #196] @ (323b50 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 323a32 │ │ │ │ ldr r1, [pc, #184] @ (323b54 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (323b58 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3888 @ 0xf30 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323936 │ │ │ │ ldr r2, [pc, #168] @ (323b5c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 323930 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 323930 │ │ │ │ ldr r0, [pc, #156] @ (323b60 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 323930 │ │ │ │ ldr r3, [pc, #88] @ (323b2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (323b64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -400789,71 +400786,71 @@ │ │ │ │ beq.n 323a10 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 323a10 │ │ │ │ ldr r0, [pc, #124] @ (323b68 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 323a10 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 323ad8 │ │ │ │ b.n 323af6 │ │ │ │ nop │ │ │ │ strb r4, [r4, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb6d2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r3, #10 │ │ │ │ + lsls r4, r1, #11 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb67c │ │ │ │ + @ instruction: 0xb6ac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r2, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r5, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r1, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #720] @ (323e20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #208] @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ strb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #608] @ 0x260 │ │ │ │ + ldr r0, [sp, #800] @ 0x320 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 3247f4 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -400881,30 +400878,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 32480c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323cf2 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f1bc │ │ │ │ ldr.w r3, [pc, #3108] @ 324810 │ │ │ │ ldr.w r2, [pc, #3108] @ 324814 │ │ │ │ ldr.w r1, [pc, #3108] @ 324818 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323e08 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -400923,15 +400920,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 324824 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -400973,15 +400970,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 323be2 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -400992,15 +400989,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 324840 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -401080,15 +401077,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 32484c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 324a08 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -401120,15 +401117,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 324b5e │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 324b9e │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 324aaa │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 323f28 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -401202,30 +401199,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 32485c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r1, [pc, #2224] @ 324860 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 323bb8 │ │ │ │ ldr.w r1, [pc, #2152] @ 324828 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 323bb8 │ │ │ │ ldr.w r0, [pc, #2200] @ 324864 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323bb8 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 323c9a │ │ │ │ add r3, pc, #8 @ (adr r3, 323ff0 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -401373,15 +401370,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 325100 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69cd08 │ │ │ │ + b.w 69cd38 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 324828 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -401395,15 +401392,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 324870 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323d6c │ │ │ │ ldr.w r3, [pc, #1552] @ 324828 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -401413,15 +401410,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 324874 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 324878 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 323d64 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 32425a │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -401487,15 +401484,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 324884 │ │ │ │ ldr.w r0, [pc, #1392] @ 324888 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 323f30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 323f30 │ │ │ │ ldr.w r3, [pc, #1260] @ 324828 │ │ │ │ @@ -401588,15 +401585,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 323cac │ │ │ │ ldr.w r0, [pc, #1140] @ 3248b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 323cac │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 323f30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 323f30 │ │ │ │ @@ -401748,15 +401745,15 @@ │ │ │ │ bne.w 325100 │ │ │ │ ldr r0, [pc, #724] @ (3248d8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3245c8 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3245c8 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3245c8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401820,15 +401817,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (3248e4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323f30 │ │ │ │ ldr r3, [pc, #508] @ (3248e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401923,145 +401920,145 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32478c │ │ │ │ ldr r0, [pc, #280] @ (3248fc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32478c │ │ │ │ ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 32485a │ │ │ │ + cbz r2, 324866 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ movs r2, r7 │ │ │ │ - vqadd.u8 d16, d4, d25 │ │ │ │ - cbz r4, 32485a │ │ │ │ + vqadd.u64 d16, d4, d25 │ │ │ │ + cbz r4, 324866 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #12] │ │ │ │ + ldrh r6, [r6, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - uxtb r2, r1 │ │ │ │ + uxtb r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ - mcr2 0, 6, r0, cr4, cr9, {1} │ │ │ │ + mrc2 0, 7, r0, cr4, cr9, {1} │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #92] @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxth r0, r7 │ │ │ │ + sxtb r0, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r4, 324878 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldc2l 0, cr0, [r0, #228]! @ 0xe4 │ │ │ │ - sub sp, #432 @ 0x1b0 │ │ │ │ + mcr2 0, 1, r0, cr0, cr9, {1} │ │ │ │ + cbz r4, 32484e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ movs r2, r7 │ │ │ │ - stc2l 0, cr0, [r6], #228 @ 0xe4 │ │ │ │ + ldc2 0, cr0, [r6, #-228] @ 0xffffff1c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ add ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [r4, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #136] @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - add r4, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #992 @ 0x3e0 │ │ │ │ + add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #488 @ (adr r3, 324a74 ) │ │ │ │ + add r3, pc, #680 @ (adr r3, 324b34 ) │ │ │ │ movs r3, r7 │ │ │ │ str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #624 @ 0x270 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #456 @ (adr r2, 324a60 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 324b20 ) │ │ │ │ movs r3, r7 │ │ │ │ str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #368 @ 0x170 │ │ │ │ + add r3, sp, #560 @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #552 @ (adr r1, 324acc ) │ │ │ │ + add r1, pc, #744 @ (adr r1, 324b8c ) │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 324a80 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 324b40 ) │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #656 @ (adr r2, 324b48 ) │ │ │ │ + add r2, pc, #848 @ (adr r2, 324c08 ) │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #160] @ (32498c ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #312] @ 0x138 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r7 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 323f30 │ │ │ │ @@ -402087,15 +402084,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 325100 │ │ │ │ ldr.w r0, [pc, #2924] @ 3254c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323f30 │ │ │ │ ldr.w r3, [pc, #2900] @ 3254c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402171,15 +402168,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 3254e8 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324760 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3252cc │ │ │ │ ldr.w r2, [pc, #2688] @ 3254ec │ │ │ │ ldr.w r3, [pc, #2640] @ 3254c0 │ │ │ │ @@ -402201,15 +402198,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325286 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 32474c │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 69cd08 │ │ │ │ + bl 69cd38 │ │ │ │ b.w 323ec2 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 3e15c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -402280,15 +402277,15 @@ │ │ │ │ ldr.w r1, [pc, #2440] @ 325500 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2440] @ 325504 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324b24 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 323f30 │ │ │ │ ldr.w r3, [pc, #2408] @ 325508 │ │ │ │ @@ -402301,15 +402298,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 323eb2 │ │ │ │ ldr.w r0, [pc, #2384] @ 32550c │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 323eb2 │ │ │ │ ldr.w r1, [pc, #2368] @ 325510 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32414a │ │ │ │ @@ -402319,45 +402316,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 32414a │ │ │ │ ldr.w r0, [pc, #2344] @ 325514 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32414a │ │ │ │ ldr.w r2, [pc, #2324] @ 325518 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3241f2 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3241f2 │ │ │ │ ldr.w r0, [pc, #2308] @ 32551c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 3241f2 │ │ │ │ ldr.w r2, [pc, #2288] @ 325520 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32422a │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32422a │ │ │ │ ldr.w r0, [pc, #2272] @ 325524 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32422a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3252aa │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -402404,15 +402401,15 @@ │ │ │ │ ldr.w r1, [pc, #2124] @ 325530 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #636 @ 0x27c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32515c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f174 │ │ │ │ @@ -402423,15 +402420,15 @@ │ │ │ │ ldr.w r1, [pc, #2076] @ 32553c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325168 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3256ea │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -402504,19 +402501,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325462 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5630 @ 0x15fe │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 324e64 │ │ │ │ ldr.w r6, [r2, #456] @ 0x1c8 │ │ │ │ @@ -402579,27 +402576,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3242f0 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3242f0 │ │ │ │ ldr.w r0, [pc, #1596] @ 325544 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3242f0 │ │ │ │ ldr.w r2, [pc, #1584] @ 325548 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 324564 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 324564 │ │ │ │ ldr.w r0, [pc, #1568] @ 32554c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 324564 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3253ee │ │ │ │ ldr.w r3, [pc, #1392] @ 3254b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -402609,15 +402606,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3247ba │ │ │ │ ldr.w r1, [pc, #1528] @ 325550 │ │ │ │ ldr.w r0, [pc, #1528] @ 325554 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3247ba │ │ │ │ ldr.w r3, [pc, #1512] @ 325558 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32462e │ │ │ │ ldr.w r3, [pc, #1340] @ 3254b8 │ │ │ │ @@ -402625,15 +402622,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32462e │ │ │ │ ldr.w r0, [pc, #1488] @ 32555c │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32462e │ │ │ │ ldr.w r3, [pc, #1476] @ 325560 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32478c │ │ │ │ ldr.w r3, [pc, #1292] @ 3254b8 │ │ │ │ @@ -402642,15 +402639,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32478c │ │ │ │ ldr.w r0, [pc, #1452] @ 325564 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32478c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325412 │ │ │ │ ldr.w r3, [pc, #1248] @ 3254b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402659,38 +402656,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 324776 │ │ │ │ ldr.w r1, [pc, #1404] @ 325568 │ │ │ │ ldr.w r0, [pc, #1404] @ 32556c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 324776 │ │ │ │ ldr.w r2, [pc, #1388] @ 325570 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32452e │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32452e │ │ │ │ ldr.w r0, [pc, #1372] @ 325574 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32452e │ │ │ │ ldr.w r2, [pc, #1360] @ 325578 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3243fc │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3243fc │ │ │ │ ldr.w r0, [pc, #1344] @ 32557c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3243fc │ │ │ │ ldr.w r3, [pc, #1332] @ 325580 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324738 │ │ │ │ @@ -402699,38 +402696,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324738 │ │ │ │ ldr.w r0, [pc, #1308] @ 325584 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 324738 │ │ │ │ ldr.w r2, [pc, #1296] @ 325588 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32434c │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32434c │ │ │ │ ldr.w r0, [pc, #1280] @ 32558c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32434c │ │ │ │ ldr.w r2, [pc, #1268] @ 325590 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32438c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32438c │ │ │ │ ldr.w r0, [pc, #1252] @ 325594 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32438c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 325676 │ │ │ │ ldr r3, [pc, #1008] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402767,15 +402764,15 @@ │ │ │ │ bpl.n 3250d4 │ │ │ │ ldr.w r1, [pc, #1152] @ 32559c │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1152] @ 3255a0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3250d4 │ │ │ │ ldr.w r3, [pc, #1136] @ 3255a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324a0e │ │ │ │ ldr r3, [pc, #888] @ (3254b8 ) │ │ │ │ @@ -402784,15 +402781,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324a16 │ │ │ │ ldr.w r0, [pc, #1112] @ 3255a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324a16 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 324d02 │ │ │ │ b.n 324d14 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402807,15 +402804,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 324ada │ │ │ │ ldr.w r0, [pc, #1052] @ 3255b0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324ada │ │ │ │ ldr.w r3, [pc, #1044] @ 3255b4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324b64 │ │ │ │ ldr r3, [pc, #780] @ (3254b8 ) │ │ │ │ @@ -402824,23 +402821,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 324b6c │ │ │ │ ldr r0, [pc, #1020] @ (3255b8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324b6c │ │ │ │ ldr r1, [pc, #1012] @ (3255bc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (3255c0 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324b24 │ │ │ │ ldr r1, [pc, #1000] @ (3255c4 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 324b12 │ │ │ │ ldr r1, [pc, #720] @ (3254b8 ) │ │ │ │ @@ -402850,15 +402847,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 324b1a │ │ │ │ ldr r0, [pc, #976] @ (3255c8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 324b1a │ │ │ │ ldr r3, [pc, #964] @ (3255cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3249ce │ │ │ │ @@ -402866,15 +402863,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3249d6 │ │ │ │ ldr r0, [pc, #940] @ (3255d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 3249d6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3256c8 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 324760 │ │ │ │ @@ -402888,15 +402885,15 @@ │ │ │ │ ldr r3, [pc, #616] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325236 │ │ │ │ ldr r0, [pc, #892] @ (3255d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325236 │ │ │ │ ldr r3, [pc, #880] @ (3255dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402904,71 +402901,71 @@ │ │ │ │ ldr r3, [pc, #580] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 325236 │ │ │ │ ldr r0, [pc, #864] @ (3255e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325236 │ │ │ │ ldr r3, [pc, #860] @ (3255e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324aa0 │ │ │ │ ldr r3, [pc, #548] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 324aa0 │ │ │ │ ldr r0, [pc, #840] @ (3255e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 324aa0 │ │ │ │ ldr r3, [pc, #832] @ (3255ec ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324c62 │ │ │ │ ldr r3, [pc, #512] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 324c62 │ │ │ │ ldr r0, [pc, #812] @ (3255f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324c62 │ │ │ │ ldr r3, [pc, #804] @ (3255f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324a68 │ │ │ │ ldr r3, [pc, #476] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324a68 │ │ │ │ ldr r0, [pc, #784] @ (3255f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 324a68 │ │ │ │ ldr r3, [pc, #776] @ (3255fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324ee2 │ │ │ │ ldr r3, [pc, #440] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 324ee2 │ │ │ │ ldr r0, [pc, #756] @ (325600 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324ee2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325236 │ │ │ │ ldr r3, [pc, #744] @ (325604 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402978,15 +402975,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 325236 │ │ │ │ ldr r0, [pc, #728] @ (325608 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #708] @ (32560c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402997,15 +402994,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #692] @ (325610 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #672] @ (325614 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403014,15 +403011,15 @@ │ │ │ │ ldr r3, [pc, #312] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #652] @ (325618 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #636] @ (32561c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403032,15 +403029,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #616] @ (325620 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #596] @ (325624 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403049,45 +403046,45 @@ │ │ │ │ ldr r3, [pc, #220] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #576] @ (325628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr r3, [pc, #572] @ (32562c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324f44 │ │ │ │ ldr r3, [pc, #188] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324f4c │ │ │ │ ldr r0, [pc, #548] @ (325630 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324f4c │ │ │ │ ldr r3, [pc, #536] @ (32562c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324fd6 │ │ │ │ ldr r3, [pc, #152] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 324fde │ │ │ │ ldr r0, [pc, #516] @ (325634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324fde │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #500] @ (325638 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403096,15 +403093,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #480] @ (32563c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr r3, [pc, #476] @ (325640 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324e22 │ │ │ │ ldr r3, [pc, #72] @ (3254b8 ) │ │ │ │ @@ -403112,15 +403109,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 324e22 │ │ │ │ ldr r0, [pc, #456] @ (325644 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 324e22 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #436] @ (325648 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403129,220 +403126,220 @@ │ │ │ │ ldr r3, [pc, #24] @ (3254b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #416] @ (32564c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #656] @ 0x290 │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #240] @ (3255bc ) │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + str r7, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #56 @ (adr r5, 325514 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 3255d4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r6, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #808 @ (adr r4, 325810 ) │ │ │ │ + add r4, pc, #1000 @ (adr r4, 3258d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [sp, #624] @ 0x270 │ │ │ │ + ldr r5, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, pc, #40 @ (adr r4, 325520 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 3255e0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ ldrsh r0, [r4, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 325744 ) │ │ │ │ + add r3, pc, #768 @ (adr r3, 325804 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #360] @ 0x168 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #200 @ (adr r0, 3255e0 ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 3256a0 ) │ │ │ │ movs r3, r7 │ │ │ │ movs r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r4, #14] │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #176 @ (adr r2, 3255dc ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 32569c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb8a2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #952 @ (adr r1, 3258f0 ) │ │ │ │ + add r2, pc, #120 @ (adr r2, 3255b0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #416] @ (3256dc ) │ │ │ │ + ldr r0, [pc, #608] @ (32579c ) │ │ │ │ movs r2, r7 │ │ │ │ - stcl 0, cr0, [r8, #228]! @ 0xe4 │ │ │ │ + mrc 0, 0, r0, cr8, cr9, {1} │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #1008] @ (32593c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #872] @ 0x368 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r3, #2] │ │ │ │ + ldrh r4, [r1, #4] │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #608] @ 0x260 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ movs r3, r7 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #8] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [sp, #128] @ 0x80 │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #40] @ 0x28 │ │ │ │ + str r5, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #304] @ (3256c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #248] @ 0xf8 │ │ │ │ + str r4, [sp, #440] @ 0x1b8 │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r6, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #576] @ 0x240 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ movs r3, r7 │ │ │ │ negs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ movs r3, r7 │ │ │ │ add r4, sl │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r4, #0] │ │ │ │ movs r3, r7 │ │ │ │ ldr r5, [pc, #512] @ (3257e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #56] @ 0x38 │ │ │ │ + strh r0, [r1, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #2] │ │ │ │ + ldrh r2, [r1, #4] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #576] @ (325858 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r1, #8] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r5, #8] │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [pc, #0] @ (325630 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r3, #26] │ │ │ │ movs r3, r7 │ │ │ │ movs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r5, #8] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [pc, #960] @ (325a0c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #208] @ (325724 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32510a │ │ │ │ ldr r3, [pc, #200] @ (325728 ) │ │ │ │ @@ -403350,15 +403347,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 325110 │ │ │ │ ldr r0, [pc, #192] @ (32572c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325110 │ │ │ │ ldr r3, [pc, #184] @ (325730 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3250c4 │ │ │ │ ldr r3, [pc, #164] @ (325728 ) │ │ │ │ @@ -403366,23 +403363,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3250ca │ │ │ │ ldr r0, [pc, #160] @ (325734 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3250ca │ │ │ │ ldr r1, [pc, #152] @ (325738 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #152] @ (32573c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3940 @ 0xf64 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3250d4 │ │ │ │ ldr r3, [pc, #140] @ (325740 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #140] @ (325744 ) │ │ │ │ movw r2, #6766 @ 0x1a6e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -403397,15 +403394,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (325728 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #104] @ (32574c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325236 │ │ │ │ ldr r3, [pc, #88] @ (325750 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403416,44 +403413,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 325236 │ │ │ │ ldr r0, [pc, #68] @ (325754 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325260 │ │ │ │ bl 21f1b4 │ │ │ │ bl 21f08c │ │ │ │ nop │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #32] │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #30] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -403509,15 +403506,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (325938 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -403604,19 +403601,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 21cf10 │ │ │ │ b.n 3258f0 │ │ │ │ bl 21f08c │ │ │ │ - str r7, [sp, #64] @ 0x40 │ │ │ │ + str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #186 @ 0xba │ │ │ │ movs r2, r7 │ │ │ │ - b.n 325f50 │ │ │ │ + b.n 325fb0 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -403794,15 +403791,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (325c84 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -403924,25 +403921,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21f08c │ │ │ │ nop │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - svc 254 @ 0xfe │ │ │ │ + b.n 325ce4 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, #76] @ 0x4c │ │ │ │ + str r0, [r5, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (326034 ) │ │ │ │ @@ -404079,15 +404076,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 325eca │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ b.n 325cae │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 325e90 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -404195,15 +404192,15 @@ │ │ │ │ bl 3e0e4c │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ b.n 325cae │ │ │ │ ldr r3, [pc, #172] @ (326040 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325da6 │ │ │ │ ldr r3, [pc, #156] @ (32603c ) │ │ │ │ @@ -404216,15 +404213,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325da6 │ │ │ │ ldr r0, [pc, #128] @ (326048 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -404236,63 +404233,63 @@ │ │ │ │ bpl.w 325cd6 │ │ │ │ ldr r0, [pc, #108] @ (32604c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 325cd6 │ │ │ │ movs r3, #0 │ │ │ │ b.n 325d7e │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 325dc4 │ │ │ │ ldr r1, [pc, #76] @ (326050 ) │ │ │ │ ldr r0, [pc, #80] @ (326054 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3976 @ 0xf88 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 325ef2 │ │ │ │ ldr r2, [pc, #68] @ (326058 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 325eec │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 325eec │ │ │ │ ldr r0, [pc, #52] @ (32605c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 325eec │ │ │ │ bl 21f08c │ │ │ │ ldr r5, [pc, #960] @ (3263f8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -404306,15 +404303,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 326478 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (32647c ) │ │ │ │ @@ -404355,15 +404352,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 326134 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3261c2 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32617a │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -404392,24 +404389,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (326488 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #756] @ (32648c ) │ │ │ │ ldr r1, [pc, #756] @ (326490 ) │ │ │ │ add.w r3, r9, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 3d7584 │ │ │ │ @@ -404519,15 +404516,15 @@ │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3262f6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 326316 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21dfcc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404576,15 +404573,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (32649c ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3260c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3263fc │ │ │ │ movs r6, #4 │ │ │ │ b.n 3262d6 │ │ │ │ @@ -404613,29 +404610,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (326498 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3262d2 │ │ │ │ ldr r0, [pc, #212] @ (3264a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3262d2 │ │ │ │ ldr r1, [pc, #200] @ (3264a0 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3262d2 │ │ │ │ ldr r1, [pc, #176] @ (326498 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3262d2 │ │ │ │ ldr r0, [pc, #180] @ (3264a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3262d2 │ │ │ │ ldr r3, [pc, #172] @ (3264ac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326388 │ │ │ │ ldr r3, [pc, #140] @ (326498 ) │ │ │ │ @@ -404643,15 +404640,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 326388 │ │ │ │ ldr r0, [pc, #152] @ (3264b0 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 326388 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 326388 │ │ │ │ ldr r1, [pc, #124] @ (3264ac ) │ │ │ │ @@ -404662,67 +404659,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (326498 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 326388 │ │ │ │ ldr r0, [pc, #108] @ (3264b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 326388 │ │ │ │ ldr r3, [pc, #100] @ (3264b8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32639e │ │ │ │ ldr r3, [pc, #56] @ (326498 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32639e │ │ │ │ ldr r0, [pc, #80] @ (3264bc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32639e │ │ │ │ bl 21f08c │ │ │ │ ldr r1, [pc, #936] @ (326824 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 32639c │ │ │ │ + bls.n 3263fc │ │ │ │ movs r1, r7 │ │ │ │ - asrs r6, r6, #31 │ │ │ │ + adds r6, r4, r0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r2, r7] │ │ │ │ + ldrsh r2, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #12] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r6, #8] │ │ │ │ + ldrh r0, [r4, #10] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r6, #12] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (3265a4 ) │ │ │ │ @@ -404801,27 +404798,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32659c │ │ │ │ ldr r0, [pc, #32] @ (3265b4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 326500 │ │ │ │ nop │ │ │ │ cmp ip, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ movs r3, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -404889,15 +404886,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3266e0 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 326774 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -404949,24 +404946,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (326a00 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #704] @ (326a04 ) │ │ │ │ ldr r1, [pc, #704] @ (326a08 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3d7584 │ │ │ │ movs r3, #3 │ │ │ │ @@ -405117,15 +405114,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 326788 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32682e │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 326844 │ │ │ │ ldr r3, [pc, #256] @ (326a10 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -405138,15 +405135,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (326a18 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32662a │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 326852 │ │ │ │ ldr r3, [pc, #212] @ (326a1c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405158,15 +405155,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32682c │ │ │ │ ldr r0, [pc, #188] @ (326a20 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32682c │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 326852 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32682c │ │ │ │ @@ -405181,15 +405178,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32682c │ │ │ │ ldr r0, [pc, #136] @ (326a24 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32682c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -405214,37 +405211,37 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r8, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #94 @ 0x5e │ │ │ │ + cmp r6, #142 @ 0x8e │ │ │ │ movs r2, r7 │ │ │ │ - bcc.n 3269bc │ │ │ │ + bmi.n 326a1c │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r4, r0] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (326c28 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -405291,15 +405288,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 326b14 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -405356,25 +405353,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (326c40 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (326c44 ) │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 3d7584 │ │ │ │ movs r3, #3 │ │ │ │ @@ -405419,34 +405416,34 @@ │ │ │ │ beq.w 326ae8 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 326ae8 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 326bd2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bl 21f08c │ │ │ │ nop │ │ │ │ eors r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #46 @ 0x2e │ │ │ │ + cmp r2, #94 @ 0x5e │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r4, r2, #24 │ │ │ │ + lsrs r4, r0, #25 │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r4, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -405713,15 +405710,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (326f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326e58 │ │ │ │ ldr r0, [pc, #48] @ (326f30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 326e5a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #116 @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -405733,15 +405730,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r7, #30] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (32707c ) │ │ │ │ @@ -405991,15 +405988,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3270ae │ │ │ │ ldr r0, [pc, #132] @ (327244 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3270ae │ │ │ │ cbnz r6, 3271ea │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3271ea │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -406043,15 +406040,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -406110,41 +406107,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 327410 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69c530 │ │ │ │ + b.w 69c560 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3274d2 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -406197,18 +406194,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3272f4 │ │ │ │ ldrb.w r3, [fp, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3275be │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ b.n 32733e │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -406383,40 +406380,40 @@ │ │ │ │ ldr.w r3, [fp, #208] @ 0xd0 │ │ │ │ ldrh.w r1, [fp, #200] @ 0xc8 │ │ │ │ ldrh.w r0, [r6, #274] @ 0x112 │ │ │ │ add r1, r3 │ │ │ │ blx 21c6e0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldrb.w r2, [fp, #202] @ 0xca │ │ │ │ ldr r1, [pc, #260] @ (327784 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406456,15 +406453,15 @@ │ │ │ │ bpl.w 3275cc │ │ │ │ ldr r0, [pc, #140] @ (327790 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3275cc │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3275be │ │ │ │ @@ -406496,32 +406493,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (327798 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32772c │ │ │ │ blx 21e3b8 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r3] │ │ │ │ + strh r2, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -406631,18 +406628,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -406652,15 +406649,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (327948 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406857,39 +406854,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldrb.w r3, [r8, #202] @ 0xca │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (327cac ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 327ad6 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -406953,15 +406950,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327a10 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (327cb8 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 327a10 │ │ │ │ ldr r0, [pc, #92] @ (327cbc ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 327ac4 │ │ │ │ ldr r0, [pc, #72] @ (327cb4 ) │ │ │ │ @@ -406971,15 +406968,15 @@ │ │ │ │ bpl.w 327ac4 │ │ │ │ ldr r0, [pc, #68] @ (327cc0 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 327ac4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -406991,19 +406988,19 @@ │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r2, [pc, #704] @ (327f74 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #11] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #848] @ (328014 ) │ │ │ │ + ldr r6, [pc, #16] @ (327cd4 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 327d94 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 327d94 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -407031,24 +407028,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldrb.w r0, [r5, #202] @ 0xca │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldrh.w r2, [r5, #200] @ 0xc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #192] @ 0xc0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -407057,15 +407054,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (327d9c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -407151,15 +407148,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #696] @ (328114 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 327f48 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 327f24 │ │ │ │ @@ -407249,15 +407246,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327e66 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (328124 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 327e66 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 326a28 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407277,15 +407274,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (32812c ) │ │ │ │ ldr r3, [pc, #332] @ (32810c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -407296,15 +407293,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 327eca │ │ │ │ ldr r1, [pc, #320] @ (328130 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -407337,15 +407334,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (328138 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 327fba │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3280e2 │ │ │ │ ldr r7, [pc, #220] @ (32813c ) │ │ │ │ ldr r2, [pc, #224] @ (328140 ) │ │ │ │ @@ -407353,24 +407350,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #208] @ (328148 ) │ │ │ │ ldr r1, [pc, #208] @ (32814c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #392 @ 0x188 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3d7584 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -407393,23 +407390,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 327fba │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32809e │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 327f82 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bl 21f14c │ │ │ │ bl 21f180 │ │ │ │ nop │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -407421,30 +407418,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #0] │ │ │ │ movs r3, r7 │ │ │ │ str r4, [sp, #932] @ 0x3a4 │ │ │ │ @ instruction: 0xffff2ada │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #644] @ 0x284 │ │ │ │ vsri.32 , , #1 │ │ │ │ vsri.32 , , #1 │ │ │ │ - @ instruction: 0xffff6eae │ │ │ │ + @ instruction: 0xffff6ede │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ movs r2, r7 │ │ │ │ - hlt 0x002a │ │ │ │ + revsh r2, r3 │ │ │ │ movs r1, r7 │ │ │ │ - ldrsb.w r0, [r4, r8, lsl #3] │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + vst4.8 {d16-d19}, [r4 :256], r8 │ │ │ │ + subs r7, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r3, [sp, #780] @ 0x30c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (328518 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -407538,23 +407535,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add.w r7, r7, #392 @ 0x188 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #128] @ (3282e0 ) │ │ │ │ ldr r1, [pc, #132] @ (3282e4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3d7584 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -407569,38 +407566,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3282b8 │ │ │ │ bl 3d763c │ │ │ │ b.n 3281e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 328280 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 3281e4 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #176 @ 0xb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r1, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf7320038 │ │ │ │ - subs r5, #14 │ │ │ │ + @ instruction: 0xf7620038 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -407702,15 +407699,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32867a │ │ │ │ add.w r3, r7, #12544 @ 0x3100 │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #32 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr.w r3, [r9, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 328930 │ │ │ │ ldr.w r3, [r9, #244] @ 0xf4 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -407788,17 +407785,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 328154 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 328754 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #2 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -407933,15 +407930,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -407990,32 +407987,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #584] @ (328980 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3283a8 │ │ │ │ ldr r2, [pc, #576] @ (328984 ) │ │ │ │ add r2, pc │ │ │ │ b.n 328396 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 330234 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 32892c │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3287c4 │ │ │ │ ldr r1, [pc, #524] @ (328988 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -408053,15 +408050,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ b.n 3286b0 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3288de │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -408125,15 +408122,15 @@ │ │ │ │ bpl.n 328860 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #268] @ (3289a0 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 328860 │ │ │ │ ldr r3, [pc, #260] @ (3289a4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328700 │ │ │ │ ldr r3, [pc, #204] @ (32897c ) │ │ │ │ @@ -408145,15 +408142,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #228] @ (3289a8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 328700 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32890a │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 328516 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -408168,100 +408165,100 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 328860 │ │ │ │ ldr r0, [pc, #176] @ (3289b0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 328860 │ │ │ │ ldr r3, [pc, #168] @ (3289b4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3288d8 │ │ │ │ ldr r3, [pc, #100] @ (32897c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3288d8 │ │ │ │ ldr r0, [pc, #148] @ (3289b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3288d8 │ │ │ │ bl 21f180 │ │ │ │ ldr r3, [pc, #136] @ (3289bc ) │ │ │ │ movw r2, #3759 @ 0xeaf │ │ │ │ ldr r1, [pc, #136] @ (3289c0 ) │ │ │ │ ldr r0, [pc, #136] @ (3289c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3992 @ 0xf98 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ movs r7, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #40] @ 0x28 │ │ │ │ + ldr r6, [r0, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ bl 2aa95a │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [r7, #8] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r1, #12] │ │ │ │ + ldr r2, [r7, #12] │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ movs r3, r7 │ │ │ │ bl 1c698a │ │ │ │ - ldr r0, [r2, #12] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r0, #124] @ 0x7c │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ bl 178996 │ │ │ │ - str r6, [r1, #116] @ 0x74 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r1 │ │ │ │ + sbcs r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r6, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ ldr r5, [pc, #224] @ (328a98 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #0] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #28 │ │ │ │ + subs r0, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #840] @ 0x348 │ │ │ │ + ldr r1, [sp, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -408465,15 +408462,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #216] @ 0xd8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 328c4a │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -408495,15 +408492,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 328a28 │ │ │ │ ldr r0, [pc, #124] @ (328ce8 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 328a28 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 31e1f8 │ │ │ │ b.n 328b56 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -408542,25 +408539,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, #76] @ 0x4c │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #226 @ 0xe2 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #156 @ 0x9c │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r5, #72] @ 0x48 │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3180] @ 329980 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -408679,17 +408676,17 @@ │ │ │ │ bl 328154 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3299f6 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #1 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ b.n 328fec │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2844] @ 329984 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -408778,39 +408775,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21e9a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2544] @ 329988 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 328fec │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -408909,39 +408906,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 21e9a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2188] @ 32998c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 328fb2 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 328fea │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 329436 │ │ │ │ @@ -409039,15 +409036,15 @@ │ │ │ │ ldr.w r2, [pc, #1876] @ 329994 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ mov r3, r4 │ │ │ │ - bl 598510 │ │ │ │ + bl 598540 │ │ │ │ ldr.w r3, [pc, #1836] @ 329984 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -409098,15 +409095,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32963e │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 21c400 │ │ │ │ mov r0, sl │ │ │ │ - bl 69c530 │ │ │ │ + bl 69c560 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409204,15 +409201,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 329436 │ │ │ │ ldr.w r0, [pc, #1396] @ 3299a0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -409335,15 +409332,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1052] @ 3299b0 │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ - bl 598510 │ │ │ │ + bl 598540 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -409463,15 +409460,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 327248 │ │ │ │ @@ -409508,15 +409505,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #572] @ (3299b8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329526 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 31fbb0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409538,15 +409535,15 @@ │ │ │ │ bpl.w 328e50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #492] @ (3299c0 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 328e50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 31ec6c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409569,15 +409566,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #404] @ (3299c8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 328e96 │ │ │ │ ldr r3, [pc, #392] @ (3299cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32927a │ │ │ │ @@ -409590,15 +409587,15 @@ │ │ │ │ ldr r0, [pc, #368] @ (3299d0 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32927a │ │ │ │ ldr r2, [pc, #348] @ (3299d4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32903a │ │ │ │ ldr r2, [pc, #276] @ (32999c ) │ │ │ │ @@ -409612,15 +409609,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (3299d8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32903a │ │ │ │ ldr r3, [pc, #292] @ (3299dc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328dcc │ │ │ │ @@ -409636,15 +409633,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 328dcc │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3293ee │ │ │ │ ldr r3, [pc, #232] @ (3299e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -409655,15 +409652,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 328fe4 │ │ │ │ ldr r0, [pc, #208] @ (3299e8 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 328fe4 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3293ee │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -409688,15 +409685,15 @@ │ │ │ │ bl 326060 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3293b6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12544 @ 0x3100 │ │ │ │ adds r3, #32 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ b.n 32967a │ │ │ │ nop │ │ │ │ adds r6, r7, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r3, [r4, r5] │ │ │ │ @@ -409705,65 +409702,65 @@ │ │ │ │ vqrdmulh.s , , d22[0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r3, [r6, #27] │ │ │ │ vtbl.8 d17, {d15-d16}, d28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r2, r0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r3, #14] │ │ │ │ vsra.u32 d20, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r3, #6 │ │ │ │ movs r3, r7 │ │ │ │ ldr r1, [pc, #96] @ (329a20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, r7] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r3, r3] │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ movs r3, r7 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 329582 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #202] @ 0xca │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 329be4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 329ad0 │ │ │ │ ldr r1, [pc, #452] @ (329bec ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -409778,15 +409775,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 328fb2 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r8 │ │ │ │ - bl 69c530 │ │ │ │ + bl 69c560 │ │ │ │ b.w 328fec │ │ │ │ movs r6, #2 │ │ │ │ b.n 329a4e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -409821,25 +409818,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 329630 │ │ │ │ ldr r0, [pc, #312] @ (329bf8 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 3292fe │ │ │ │ ldr r1, [pc, #296] @ (329bfc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 328fb2 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 3292fe │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329436 │ │ │ │ @@ -409852,15 +409849,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 329436 │ │ │ │ ldr r0, [pc, #232] @ (329c04 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329436 │ │ │ │ movs r6, #2 │ │ │ │ b.n 329582 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -409883,15 +409880,15 @@ │ │ │ │ bpl.w 329526 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (329c0c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329526 │ │ │ │ ldr r3, [pc, #128] @ (329c08 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329516 │ │ │ │ ldr r3, [pc, #92] @ (329bf4 ) │ │ │ │ @@ -409903,52 +409900,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329516 │ │ │ │ ldr r3, [pc, #64] @ (329c00 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329506 │ │ │ │ ldr r3, [pc, #40] @ (329bf4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 329506 │ │ │ │ ldr r0, [pc, #56] @ (329c14 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329506 │ │ │ │ bl 21f14c │ │ │ │ blx 21e3b8 │ │ │ │ b.n 32a3ce │ │ │ │ vrsra.u32 , q2, #1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r7] │ │ │ │ + ldr r4, [r4, r0] │ │ │ │ movs r3, r7 │ │ │ │ b.n 32a28e │ │ │ │ vtbl.8 d17, {d15-d16}, d28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r7, #14 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2960] @ 32a7bc │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -410116,15 +410113,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 32a5f8 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #226] @ 0xe2 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 329fb6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 3201ec │ │ │ │ @@ -410302,15 +410299,15 @@ │ │ │ │ ldr.w r0, [pc, #2060] @ 32a804 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #2060] @ 32a808 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ - bl 69c4e0 │ │ │ │ + bl 69c510 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -410361,19 +410358,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1912] @ 32a814 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 329fe6 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 69c530 │ │ │ │ + bl 69c560 │ │ │ │ b.n 329e64 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 32a0b6 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -410422,15 +410419,15 @@ │ │ │ │ ldreq.w r3, [r9, #416] @ 0x1a0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -410587,15 +410584,15 @@ │ │ │ │ ldr.w r3, [pc, #1304] @ 32a800 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a2ca │ │ │ │ ldr.w r0, [pc, #1324] @ 32a820 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a2ca │ │ │ │ ldr.w r3, [pc, #1228] @ 32a7cc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329cc2 │ │ │ │ ldr.w r2, [pc, #1304] @ 32a824 │ │ │ │ @@ -410751,15 +410748,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #932] @ (32a82c ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #276 @ 0x114 │ │ │ │ - bl 598510 │ │ │ │ + bl 598540 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -410780,15 +410777,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 32a70a │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 32a704 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -410877,29 +410874,29 @@ │ │ │ │ bpl.w 329fb6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #624] @ (32a83c ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329fb6 │ │ │ │ ldr r3, [pc, #580] @ (32a81c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a2ca │ │ │ │ ldr r3, [pc, #540] @ (32a800 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32a2ca │ │ │ │ ldr r0, [pc, #592] @ (32a840 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a2ca │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 329e64 │ │ │ │ ldr.w r2, [r4, #416] @ 0x1a0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #308] @ 0x134 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -410943,15 +410940,15 @@ │ │ │ │ ldr.w r3, [r9, #240] @ 0xf0 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32a70a │ │ │ │ ldrh.w r2, [r9, #226] @ 0xe2 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 32a704 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -410987,15 +410984,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (32a800 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 329fb6 │ │ │ │ ldr r0, [pc, #356] @ (32a848 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 329fb6 │ │ │ │ mov r6, r8 │ │ │ │ b.w 329e64 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 32a1c6 │ │ │ │ movs r2, #15 │ │ │ │ @@ -411038,30 +411035,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32a3aa │ │ │ │ ldr r0, [pc, #248] @ (32a850 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a3aa │ │ │ │ ldr r3, [pc, #232] @ (32a854 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a396 │ │ │ │ ldr r3, [pc, #136] @ (32a800 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32a396 │ │ │ │ ldr r0, [pc, #212] @ (32a858 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a396 │ │ │ │ ldr r3, [pc, #204] @ (32a85c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a480 │ │ │ │ ldr r3, [pc, #100] @ (32a800 ) │ │ │ │ @@ -411072,96 +411069,96 @@ │ │ │ │ ldr r0, [pc, #184] @ (32a860 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a480 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r5, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r2, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r2, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, r3] │ │ │ │ + str r4, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r4, r3] │ │ │ │ movs r3, r7 │ │ │ │ lsrs r6, r4, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r1, r2] │ │ │ │ + str r0, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #736] @ (32aae0 ) │ │ │ │ + ldr r7, [pc, #928] @ (32aba0 ) │ │ │ │ movs r3, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #672] @ (32aaa8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [r6, #16] │ │ │ │ vshll.u32 q8, d20, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #832] @ (32ab54 ) │ │ │ │ + ldr r7, [pc, #0] @ (32a814 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ movs r3, r7 │ │ │ │ lsls r4, r7, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #424] @ (32a9d0 ) │ │ │ │ + ldr r4, [pc, #616] @ (32aa90 ) │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #120] @ (32a8a4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ vsli.64 q11, , #63 @ 0x3f │ │ │ │ vdup.8 d21, d1[7] │ │ │ │ vdup.8 d20, d20[7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #368] @ (32a9b0 ) │ │ │ │ + ldr r5, [pc, #560] @ (32aa70 ) │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #160 @ 0xa0 │ │ │ │ + movs r5, #208 @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #904] @ (32abd4 ) │ │ │ │ + ldr r2, [pc, #72] @ (32a894 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #864] @ (32abb4 ) │ │ │ │ + ldr r5, [pc, #32] @ (32a874 ) │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #624] @ (32aacc ) │ │ │ │ + ldr r5, [pc, #816] @ (32ab8c ) │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #312] @ (32a99c ) │ │ │ │ + ldr r4, [pc, #504] @ (32aa5c ) │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #564] @ (32aa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a442 │ │ │ │ ldr r3, [pc, #556] @ (32aaa0 ) │ │ │ │ @@ -411172,15 +411169,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #548] @ (32aaa4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a442 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 32a6f6 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 329e64 │ │ │ │ @@ -411196,15 +411193,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32a42a │ │ │ │ ldr r0, [pc, #488] @ (32aaac ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a42a │ │ │ │ ldr r3, [pc, #476] @ (32aab0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a63a │ │ │ │ ldr r3, [pc, #448] @ (32aaa0 ) │ │ │ │ @@ -411215,15 +411212,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #452] @ (32aab4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a63a │ │ │ │ ldr r3, [pc, #428] @ (32aab0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a4c4 │ │ │ │ ldr r3, [pc, #400] @ (32aaa0 ) │ │ │ │ @@ -411234,15 +411231,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #412] @ (32aab8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a4c4 │ │ │ │ ldr r3, [pc, #364] @ (32aa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a892 │ │ │ │ ldr r3, [pc, #356] @ (32aaa0 ) │ │ │ │ @@ -411270,15 +411267,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #328] @ (32aac0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a524 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 31dc88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32a398 │ │ │ │ @@ -411311,15 +411308,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 329e64 │ │ │ │ ldr r0, [pc, #220] @ (32aac8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 329e64 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #208] @ (32aacc ) │ │ │ │ movw r2, #4720 @ 0x1270 │ │ │ │ ldr r1, [pc, #204] @ (32aad0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -411338,15 +411335,15 @@ │ │ │ │ bpl.w 32a544 │ │ │ │ ldr r0, [pc, #176] @ (32aad8 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 32a544 │ │ │ │ ldr r3, [pc, #156] @ (32aadc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a71c │ │ │ │ @@ -411355,26 +411352,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32a71c │ │ │ │ ldr r0, [pc, #136] @ (32aae0 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 329e64 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 32a712 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #116] @ (32aae4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32a944 │ │ │ │ ldr r3, [pc, #100] @ (32aae8 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #96] @ (32aaec ) │ │ │ │ ldr r0, [pc, #100] @ (32aaf0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -411382,53 +411379,53 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21f11c │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #352] @ (32ac08 ) │ │ │ │ + ldr r5, [pc, #544] @ (32acc8 ) │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #544] @ (32acd0 ) │ │ │ │ + ldr r4, [pc, #736] @ (32ad90 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #696] @ (32ad70 ) │ │ │ │ + ldr r4, [pc, #888] @ (32ae30 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #512] @ (32acbc ) │ │ │ │ + ldr r4, [pc, #704] @ (32ad7c ) │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #248] @ (32abbc ) │ │ │ │ + ldr r2, [pc, #440] @ (32ac7c ) │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #960] @ (32ae8c ) │ │ │ │ + ldr r3, [pc, #128] @ (32ab4c ) │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r2, #29 │ │ │ │ + asrs r4, r0, #30 │ │ │ │ movs r3, r7 │ │ │ │ add r4, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #312] @ (32ac14 ) │ │ │ │ + ldr r1, [pc, #504] @ (32acd4 ) │ │ │ │ movs r3, r7 │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #176] @ (32ab94 ) │ │ │ │ + ldr r2, [pc, #368] @ (32ac54 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #416] @ (32ac88 ) │ │ │ │ + ldr r3, [pc, #608] @ (32ad48 ) │ │ │ │ movs r3, r7 │ │ │ │ - add ip, r0 │ │ │ │ + add ip, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (32abb8 ) │ │ │ │ @@ -411456,15 +411453,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 32ab7a │ │ │ │ ldr r2, [pc, #120] @ (32abc0 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -411496,15 +411493,15 @@ │ │ │ │ add.w r0, r7, #128 @ 0x80 │ │ │ │ bl 320730 │ │ │ │ b.n 32ab7a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ vshr.u8 q0, , #4 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #824] @ (32aefc ) │ │ │ │ + ldr r2, [pc, #1016] @ (32afbc ) │ │ │ │ movs r3, r7 │ │ │ │ vqadd.u16 q0, q5, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ @@ -411607,29 +411604,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ac6c │ │ │ │ ldr r0, [pc, #44] @ (32ad18 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32ac6c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ mrc2 0, 5, r0, cr2, cr9, {2} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 3, r0, cr12, cr9, {2} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ ldr r4, [pc, #544] @ (32af34 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #192] @ (32addc ) │ │ │ │ + ldr r1, [pc, #384] @ (32ae9c ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411759,29 +411756,29 @@ │ │ │ │ ldr r0, [pc, #56] @ (32aec0 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32ae68 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [r8, #-356] @ 0xfffffe9c │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ ldc2 0, cr0, [r2], #356 @ 0x164 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47ea │ │ │ │ + ldr r0, [pc, #104] @ (32af2c ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -411867,30 +411864,30 @@ │ │ │ │ ldr r3, [pc, #48] @ (32afe8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32af18 │ │ │ │ ldr r0, [pc, #44] @ (32afec ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 32af18 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfbb80059 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb8e0059 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb3a0059 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, pc │ │ │ │ + bxns r5 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412016,29 +412013,29 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b04a │ │ │ │ ldr r0, [pc, #40] @ (32b180 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32b04a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa8a0059 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa640059 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb.w r0, [r8, #89] @ 0x59 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r4 │ │ │ │ + cmp r8, sl │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (32b2ac ) │ │ │ │ @@ -412073,15 +412070,15 @@ │ │ │ │ add.w r8, r8, #120 @ 0x78 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 32b214 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -412146,15 +412143,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 31dd74 │ │ │ │ b.n 32b236 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str??.w r0, [ip, #89] @ 0x59 │ │ │ │ - add sl, pc │ │ │ │ + cmp r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldrh.w r0, [r0, r9, lsl #1] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #244] @ 32b3c0 │ │ │ │ @@ -412226,15 +412223,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 32b2e4 │ │ │ │ ldr r0, [pc, #76] @ (32b3d0 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32b2e4 │ │ │ │ cbz r2, 32b3b2 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 32b3b2 │ │ │ │ @@ -412251,15 +412248,15 @@ │ │ │ │ @ instruction: 0xf7c40059 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r5 │ │ │ │ + mvns r0, r3 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -412402,29 +412399,29 @@ │ │ │ │ ldr r0, [pc, #56] @ (32b598 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32b544 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subw r0, r0, #2137 @ 0x859 │ │ │ │ @ instruction: 0xf68a0059 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5f00059 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -412540,15 +412537,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32b5fa │ │ │ │ ldr r0, [pc, #52] @ (32b718 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32b5fa │ │ │ │ movs r2, #0 │ │ │ │ b.n 32b654 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4de0059 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -412557,15 +412554,15 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - eors r2, r5 │ │ │ │ + lsls r2, r3 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412699,29 +412696,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b776 │ │ │ │ ldr r0, [pc, #44] @ (32b8c0 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32b776 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf35e0059 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3380059 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf25e0059 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #236 @ 0xec │ │ │ │ + subs r7, #28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 32b9d0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -412795,15 +412792,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 32b8ec │ │ │ │ ldr r0, [pc, #76] @ (32b9e0 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32b8ec │ │ │ │ cbnz r2, 32b9c0 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 32b9c0 │ │ │ │ @@ -412820,15 +412817,15 @@ │ │ │ │ subs.w r0, ip, #89 @ 0x59 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -412893,15 +412890,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 32bae0 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 32bae0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -412929,32 +412926,32 @@ │ │ │ │ b.n 32ba98 │ │ │ │ add r3, pc, #160 @ (adr r3, 32bb98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #136 @ (adr r3, 32bb98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #116 @ (adr r3, 32bb98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #100 @ (adr r3, 32bb98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -413052,15 +413049,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 32bdce │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 694700 │ │ │ │ + bl 694730 │ │ │ │ cbnz r0, 32bcb0 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -413159,15 +413156,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bc22 │ │ │ │ ldr r0, [pc, #48] @ (32bdf4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32bc22 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 32bcfc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ mcr 0, 6, r0, cr14, cr9, {2} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -413175,15 +413172,15 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r2, #356] @ 0x164 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #14 │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (32c040 ) │ │ │ │ @@ -413220,15 +413217,15 @@ │ │ │ │ bhi.w 32c036 │ │ │ │ add.w r4, r4, #5600 @ 0x15e0 │ │ │ │ adds r4, #30 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c036 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -413253,23 +413250,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -413279,29 +413276,29 @@ │ │ │ │ ldrh.w r1, [r2, #3272] @ 0xcc8 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 32bfb8 │ │ │ │ ldrh.w r2, [r2, #3274] @ 0xcca │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 32bfb8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32c02c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -413352,15 +413349,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 32c024 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -413528,15 +413525,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32c174 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 69cd08 │ │ │ │ + bl 69cd38 │ │ │ │ ldr.w r2, [pc, #2528] @ 32cbb4 │ │ │ │ ldr.w r3, [pc, #2516] @ 32cbac │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #284] @ 0x11c │ │ │ │ eors r2, r3 │ │ │ │ @@ -413553,15 +413550,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 32c162 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ ldr.w r1, [sl, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr.w r2, [sl, #72] @ 0x48 │ │ │ │ str.w r1, [sl, #8] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldrd r3, r2, [r2, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c4da │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ @@ -413631,15 +413628,15 @@ │ │ │ │ ldr.w r1, [pc, #2264] @ 32cbc4 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [sl] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r4, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [sl, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -413843,15 +413840,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, lr │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1712] @ 32cbe0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r4, r2, #31 │ │ │ │ bmi.w 32c3e8 │ │ │ │ @@ -413866,15 +413863,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32c578 │ │ │ │ ldr.w r0, [pc, #1656] @ 32cbe8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ b.n 32c4c2 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, r1, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r0, r2, #31 │ │ │ │ @@ -413976,15 +413973,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32c4be │ │ │ │ ldr.w r0, [pc, #1420] @ 32cc2c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32c4be │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh.w r6, [r3, #76] @ 0x4c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 32ddc8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ @@ -414066,15 +414063,15 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 335d5c │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -414391,15 +414388,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r1 │ │ │ │ ands r7, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ - bl 69c4e0 │ │ │ │ + bl 69c510 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ strd r4, r8, [r0, #24] │ │ │ │ clz r2, r2 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ strd r8, r8, [r0, #32] │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -414450,101 +414447,101 @@ │ │ │ │ bics.w r0, r0, r9, lsr #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands.w r0, lr, r9, lsr #1 │ │ │ │ ldmia.w lr!, {r0, r3, r4, r6} │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #42 @ 0x2a │ │ │ │ + cmp r4, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bcs.n 32cb00 │ │ │ │ + bcs.n 32cb60 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r4, #0] │ │ │ │ + ldrb r0, [r2, #1] │ │ │ │ movs r1, r7 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ movs r3, r7 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #156 @ 0x9c │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #140 @ 0x8c │ │ │ │ + adds r4, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r2, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #190 @ 0xbe │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r3, #14 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #242 @ 0xf2 │ │ │ │ + adds r3, #34 @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #34 @ 0x22 │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #120 @ 0x78 │ │ │ │ + movs r7, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r1, r7 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #130 @ 0x82 │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r4, #194 @ 0xc2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r6, #71 @ 0x47 │ │ │ │ - vqrdmulh.s q9, , d16[0] │ │ │ │ + vcvt.f32.u32 d18, d0, #1 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r3, [pc, #3200] @ 32d8d8 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [pc, #3200] @ 32d8dc │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #3196] @ 32d8e0 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r5, #2240] @ 0x8c0 │ │ │ │ ldr r6, [r1, #64] @ 0x40 │ │ │ │ @@ -414701,15 +414698,15 @@ │ │ │ │ ldr.w r0, [pc, #2724] @ 32d8ec │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c4c2 │ │ │ │ ldr.w r3, [pc, #2700] @ 32d8f0 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [pc, #2700] @ 32d8f4 │ │ │ │ movw r2, #7393 @ 0x1ce1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -414746,15 +414743,15 @@ │ │ │ │ lsls r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 69c530 │ │ │ │ + bl 69c560 │ │ │ │ b.w 32c4c2 │ │ │ │ uxtb r2, r4 │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ bhi.w 32e78a │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32cfd2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -414865,15 +414862,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32c4be │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2300] @ 32d8fc │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c4be │ │ │ │ ldr.w r3, [pc, #2288] @ 32d900 │ │ │ │ add r3, pc │ │ │ │ add r3, r2 │ │ │ │ ldr.w r5, [r3, #1324] @ 0x52c │ │ │ │ b.n 32caba │ │ │ │ mov r0, r4 │ │ │ │ @@ -414899,15 +414896,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 32d06c │ │ │ │ ldr.w r0, [pc, #2212] @ 32d908 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 32c4c2 │ │ │ │ sub.w r9, r9, #4 │ │ │ │ cmp.w r9, #26 │ │ │ │ bhi.w 32cf4e │ │ │ │ add r3, pc, #8 @ (adr r3, 32d08c ) │ │ │ │ ldr.w r1, [r3, r9, lsl #2] │ │ │ │ @@ -414950,30 +414947,30 @@ │ │ │ │ lsls r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32c4c2 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 5969c4 │ │ │ │ + bl 5969f4 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr.w r3, [pc, #2044] @ 32d90c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 32d13e │ │ │ │ ldr.w r3, [pc, #1996] @ 32d8e8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32cb9a │ │ │ │ ldr.w r0, [pc, #2020] @ 32d910 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32cb9a │ │ │ │ ldr.w r3, [pc, #2004] @ 32d914 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414981,15 +414978,15 @@ │ │ │ │ ldr.w r3, [pc, #1944] @ 32d8e8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32cb9a │ │ │ │ ldr.w r0, [pc, #1976] @ 32d918 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32cb9a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r0, [r3, #3792] @ 0xed0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32d404 │ │ │ │ ldr.w r1, [r3, #3796] @ 0xed4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -415078,15 +415075,15 @@ │ │ │ │ ldr.w r3, [pc, #1660] @ 32d8e8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32d282 │ │ │ │ ldr.w r0, [pc, #1704] @ 32d924 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ movw r8, #261 @ 0x105 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ movs r2, #1 │ │ │ │ bl 322208 │ │ │ │ mov r8, r0 │ │ │ │ @@ -415661,53 +415658,53 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 326060 │ │ │ │ mov r8, r0 │ │ │ │ b.n 32d70c │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 32d8a0 │ │ │ │ nop │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf2e6003a │ │ │ │ + @ instruction: 0xf316003a │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #112 @ 0x70 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #246 @ 0xf6 │ │ │ │ + adds r0, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #30 │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #1 │ │ │ │ + adds r0, r7, #1 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe6003a │ │ │ │ + ldc2 0, cr0, [r6], {58} @ 0x3a │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #214 @ 0xd6 │ │ │ │ + cmp r5, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #0 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 32d8a0 │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 32d892 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -415750,15 +415747,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32c2dc │ │ │ │ ldr.w r0, [pc, #3168] @ 32e610 │ │ │ │ ldrh.w r2, [sl, #12] │ │ │ │ ldrh.w r1, [sl, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c2dc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c4be │ │ │ │ ldr.w r3, [pc, #3140] @ 32e614 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -415769,15 +415766,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32c4be │ │ │ │ ldr.w r0, [pc, #3112] @ 32e618 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c4be │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32da3c │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -415793,30 +415790,30 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32da02 │ │ │ │ ldr.w r0, [pc, #3056] @ 32e620 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32da02 │ │ │ │ ldr.w r3, [pc, #3036] @ 32e61c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32da02 │ │ │ │ ldr.w r3, [pc, #3008] @ 32e60c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32da02 │ │ │ │ ldr.w r0, [pc, #3016] @ 32e624 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32da02 │ │ │ │ ldr.w r3, [pc, #3008] @ 32e628 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c45e │ │ │ │ ldr.w r3, [pc, #2964] @ 32e60c │ │ │ │ @@ -415827,15 +415824,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #2976] @ 32e62c │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c45e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32db30 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 32c4c2 │ │ │ │ @@ -415851,15 +415848,15 @@ │ │ │ │ bpl.w 32c960 │ │ │ │ ldr.w r0, [pc, #2912] @ 32e634 │ │ │ │ mov r3, r7 │ │ │ │ ldrh r1, [r1, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 32c97c │ │ │ │ b.w 32c966 │ │ │ │ ldr.w r3, [pc, #2884] @ 32e638 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -415874,15 +415871,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [pc, #2852] @ 32e640 │ │ │ │ ldrh r1, [r2, #32] │ │ │ │ add r0, pc │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32ca4e │ │ │ │ ldr.w r3, [pc, #2832] @ 32e644 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32daa8 │ │ │ │ ldr.w r3, [pc, #2764] @ 32e60c │ │ │ │ @@ -415890,15 +415887,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32daa8 │ │ │ │ ldr.w r0, [pc, #2808] @ 32e648 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32daa8 │ │ │ │ ldr.w r3, [pc, #2776] @ 32e638 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32cea2 │ │ │ │ ldr.w r3, [pc, #2716] @ 32e60c │ │ │ │ @@ -415943,15 +415940,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c6f6 │ │ │ │ ldr.w r0, [pc, #2664] @ 32e654 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c6f6 │ │ │ │ ldr.w r3, [pc, #2652] @ 32e658 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c65a │ │ │ │ ldr.w r3, [pc, #2560] @ 32e60c │ │ │ │ @@ -415963,15 +415960,15 @@ │ │ │ │ uxtb r2, r4 │ │ │ │ ldr.w r0, [pc, #2620] @ 32e65c │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #8, #4 │ │ │ │ strd r6, r8, [sp, #8] │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c65a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ tst.w r6, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 32caba │ │ │ │ @@ -416086,15 +416083,15 @@ │ │ │ │ ldr.w r3, [pc, #2188] @ 32e60c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32dd58 │ │ │ │ ldr.w r0, [pc, #2268] @ 32e668 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32dd58 │ │ │ │ bic.w r1, r1, r0 │ │ │ │ b.n 32dd3a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ @@ -416141,15 +416138,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32ddce │ │ │ │ ldr.w r0, [pc, #2116] @ 32e670 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32ddce │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ uxth r5, r6 │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bcs.w 32c4be │ │ │ │ @@ -416176,15 +416173,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32caba │ │ │ │ ldr.w r0, [pc, #2024] @ 32e678 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32caba │ │ │ │ ldr.w r3, [pc, #2012] @ 32e67c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 32deb8 │ │ │ │ ldr.w r3, [pc, #1888] @ 32e60c │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -416206,26 +416203,26 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32d038 │ │ │ │ ldr.w r0, [pc, #1948] @ 32e684 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32d038 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #1928] @ 32e688 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp r4, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 32c744 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416240,15 +416237,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32d06c │ │ │ │ ldr.w r0, [pc, #1860] @ 32e690 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32d06c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r5, r2, #128 @ 0x80 │ │ │ │ ldrb.w r3, [r2, #37] @ 0x25 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.w 32e51e │ │ │ │ cmp r3, #3 │ │ │ │ @@ -416334,19 +416331,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32e0aa │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movs r0, #1 │ │ │ │ add.w r5, r3, #6368 @ 0x18e0 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ str.w r6, [r3, #3276] @ 0xccc │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -416378,15 +416375,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 32e042 │ │ │ │ ldr.w r0, [pc, #1488] @ 32e698 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32e042 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 32c4c2 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r1, #8 │ │ │ │ @@ -416494,15 +416491,15 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1204] @ 32e6a0 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 32e324 │ │ │ │ add r3, pc, #8 @ (adr r3, 32e208 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -416608,15 +416605,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ bl 320730 │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r0, [pc, #940] @ (32e6a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32e2a6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -416640,15 +416637,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32c4be │ │ │ │ ldr r0, [pc, #868] @ (32e6b0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c4be │ │ │ │ ldr.w r3, [r2, #3824] @ 0xef0 │ │ │ │ cmp r3, r5 │ │ │ │ blt.n 32e380 │ │ │ │ ldrh.w r2, [r2, #3828] @ 0xef4 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -416663,15 +416660,15 @@ │ │ │ │ b.w 32c4c2 │ │ │ │ movw r8, #16673 @ 0x4121 │ │ │ │ b.w 32c4c2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #800] @ (32e6b4 ) │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 32ca76 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416704,28 +416701,28 @@ │ │ │ │ add.w r7, r3, #22400 @ 0x5780 │ │ │ │ add.w r9, r3, #23424 @ 0x5b80 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ add.w r9, r9, #120 @ 0x78 │ │ │ │ b.n 32e416 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ cmp r7, r9 │ │ │ │ beq.w 32c4c2 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 32e410 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 32e408 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e408 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5fc3a4 │ │ │ │ + bl 5fc3d4 │ │ │ │ b.n 32e408 │ │ │ │ ldr r0, [pc, #640] @ (32e6b8 ) │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e3e2 │ │ │ │ ldr r0, [pc, #456] @ (32e60c ) │ │ │ │ @@ -416734,15 +416731,15 @@ │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 32e3e2 │ │ │ │ ldr r0, [pc, #620] @ (32e6bc ) │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 32e3e2 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 32c4c2 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 32e4e4 │ │ │ │ @@ -416888,100 +416885,100 @@ │ │ │ │ mov r8, r0 │ │ │ │ b.n 32e5b4 │ │ │ │ nop │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ movs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #138 @ 0x8a │ │ │ │ + movs r3, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #36 @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #202 @ 0xca │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #30 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ subs r4, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + movs r1, #176 @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r7, #0 │ │ │ │ + subs r0, r5, #1 │ │ │ │ movs r3, r7 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #0 │ │ │ │ + subs r6, r7, #0 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r2, #18 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r0, #2 │ │ │ │ + adds r4, r6, #2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #2 │ │ │ │ + adds r6, r2, #3 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #-232]! @ 0xffffff18 │ │ │ │ + ldc2 0, cr0, [sl, #232] @ 0xe8 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ movs r3, r7 │ │ │ │ strh r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r2, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r5, r3 │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r3, [pc, #1300] @ 32ebd8 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e584 │ │ │ │ ldr.w r3, [pc, #1288] @ 32ebdc │ │ │ │ @@ -416990,15 +416987,15 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32e584 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [pc, #1276] @ 32ebe0 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3792] @ 0xed0 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32e584 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ movs r2, #1 │ │ │ │ bl 32b59c │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c4c2 │ │ │ │ ldrd r1, r0, [sp, #32] │ │ │ │ @@ -417063,15 +417060,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32c4be │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r0, [pc, #1048] @ 32ebe8 │ │ │ │ ldrh r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32c4be │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -417204,15 +417201,15 @@ │ │ │ │ b.n 32e93c │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 32e986 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e938 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32e938 │ │ │ │ ldr r1, [pc, #668] @ (32ebec ) │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417226,15 +417223,15 @@ │ │ │ │ ldr r3, [pc, #620] @ (32ebdc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32caba │ │ │ │ ldr r0, [pc, #632] @ (32ebf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32caba │ │ │ │ ldr r1, [pc, #624] @ (32ebf8 ) │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 32e954 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs r3, r7, #0 │ │ │ │ @@ -417298,23 +417295,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 320730 │ │ │ │ mov r8, r0 │ │ │ │ b.w 32c4c2 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -417378,15 +417375,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32dbc0 │ │ │ │ ldr r0, [pc, #220] @ (32ec00 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 32dbc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r3, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3272] @ 0xcc8 │ │ │ │ b.w 32caba │ │ │ │ movs r5, #0 │ │ │ │ b.w 32caba │ │ │ │ @@ -417415,15 +417412,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32ea98 │ │ │ │ ldr r0, [pc, #132] @ (32ec08 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32ea98 │ │ │ │ ldr r3, [pc, #124] @ (32ec0c ) │ │ │ │ movw r2, #6232 @ 0x1858 │ │ │ │ ldr r1, [pc, #120] @ (32ec10 ) │ │ │ │ ldr r0, [pc, #124] @ (32ec14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -417449,60 +417446,60 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ movs r3, r7 │ │ │ │ - add r5, pc, #184 @ (adr r5, 32eca8 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 32ed68 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r6, [pc, #768] @ (32eef4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #26 │ │ │ │ + asrs r0, r6, #26 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #134 @ 0x86 │ │ │ │ + adds r7, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #31 │ │ │ │ + lsrs r4, r7, #31 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 32ecf8 │ │ │ │ + blt.n 32eb58 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 32eb90 │ │ │ │ + bpl.n 32ebf0 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 32eb6c │ │ │ │ + bpl.n 32ebcc │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 32ec70 │ │ │ │ + cbnz r4, 32ec7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r6, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bpl.n 32eb48 │ │ │ │ + bpl.n 32eba8 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 32ec76 │ │ │ │ + cbnz r4, 32ec82 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 688b8c │ │ │ │ + bl 688bbc │ │ │ │ cbnz r0, 32ec54 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -417571,15 +417568,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (32ee90 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r3, [pc, #348] @ (32ee94 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32ede2 │ │ │ │ @@ -417602,19 +417599,19 @@ │ │ │ │ bne.n 32ee64 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32ee06 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ b.n 32ed86 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -417626,15 +417623,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 21c3fc │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 21c794 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417652,15 +417649,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32ed42 │ │ │ │ ldr r0, [pc, #168] @ (32eea0 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32ed42 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #192] @ 0xc0 │ │ │ │ @@ -417672,28 +417669,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 21e9a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r1, [pc, #92] @ (32eea4 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 32edb2 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 32ed86 │ │ │ │ @@ -417708,31 +417705,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32edde │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (32eeac ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32edde │ │ │ │ pop {r1, r4, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 32efa0 │ │ │ │ + bgt.n 32ee00 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0032eeb0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -417791,15 +417788,15 @@ │ │ │ │ bl 32593c │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ b.n 32eeee │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (32f1b0 ) │ │ │ │ @@ -417827,15 +417824,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (32f1bc ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -417864,19 +417861,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f0ae │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 32f022 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 21c400 │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -417902,43 +417899,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 21c794 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f186 │ │ │ │ movs r7, #0 │ │ │ │ b.n 32f022 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ b.n 32f022 │ │ │ │ ldr r3, [pc, #264] @ (32f1c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32efe2 │ │ │ │ ldr r3, [pc, #260] @ (32f1c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32efe2 │ │ │ │ ldr r0, [pc, #252] @ (32f1cc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32efe2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418019,15 +418016,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 32f0aa │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (32f1d4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f0aa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 32f1f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418037,19 +418034,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ rev r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #3 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 32f294 │ │ │ │ + bls.n 32f0f4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0032f1d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -418081,25 +418078,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (32f29c ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #88] @ (32f2a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f27a │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 21c400 │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ blx 21c400 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418114,25 +418111,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f24e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (32f2ac ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f24e │ │ │ │ @ instruction: 0xb85e │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #1 │ │ │ │ + asrs r4, r3, #2 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418150,15 +418147,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #164] @ (32f3a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f376 │ │ │ │ cbnz r6, 32f36a │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -418169,29 +418166,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 21e9a0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a6cdc │ │ │ │ + bl 6a6d0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldr r1, [pc, #104] @ (32f3a4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418212,27 +418209,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f306 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (32f3b0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f306 │ │ │ │ @ instruction: 0xb7c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -418250,15 +418247,15 @@ │ │ │ │ ldrh.w r2, [r2, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r3, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ ldr r3, [pc, #124] @ (32f478 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f44c │ │ │ │ cbnz r6, 32f440 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -418268,15 +418265,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418297,27 +418294,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f404 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (32f488 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f404 │ │ │ │ nop │ │ │ │ @ instruction: 0xb6c6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ ldr r0, [pc, #448] @ (32f644 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0032f48c : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #229] @ 0xe5 │ │ │ │ @@ -418606,15 +418603,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (32f818 ) │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f67a │ │ │ │ ldr r1, [pc, #92] @ (32f81c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32f562 │ │ │ │ ldr r1, [pc, #72] @ (32f814 ) │ │ │ │ @@ -418626,38 +418623,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (32f820 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f562 │ │ │ │ blx 21e3b8 │ │ │ │ push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #15 │ │ │ │ + asrs r0, r0, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r1, #15 │ │ │ │ + asrs r2, r7, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r4, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #15 │ │ │ │ + lsrs r6, r0, #16 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #16 │ │ │ │ + lsrs r4, r6, #16 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0032f824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -418964,15 +418961,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 32fa00 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (32fe50 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 32fa00 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 32f928 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -419000,15 +418997,15 @@ │ │ │ │ bpl.w 32fa00 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (32fe58 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r3, [r9, #229] @ 0xe5 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 32fa00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -419109,15 +419106,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 32f9de │ │ │ │ ldr r0, [pc, #364] @ (32fe60 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 32f9de │ │ │ │ ldr r3, [pc, #336] @ (32fe64 ) │ │ │ │ @@ -419130,15 +419127,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32fac2 │ │ │ │ ldr r0, [pc, #316] @ (32fe68 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 32fac2 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -419156,15 +419153,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32fc0c │ │ │ │ ldr r0, [pc, #260] @ (32fe70 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 32fc0c │ │ │ │ ldr r3, [pc, #236] @ (32fe6c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419174,15 +419171,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32fc3c │ │ │ │ ldr r0, [pc, #220] @ (32fe74 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 32fc3c │ │ │ │ ldr r3, [pc, #204] @ (32fe78 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419192,15 +419189,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32fae2 │ │ │ │ ldr r0, [pc, #184] @ (32fe7c ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 32fae2 │ │ │ │ ldr r3, [pc, #172] @ (32fe80 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419213,15 +419210,15 @@ │ │ │ │ bpl.w 32fc58 │ │ │ │ ldr r0, [pc, #148] @ (32fe84 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32fc58 │ │ │ │ ldr r2, [pc, #132] @ (32fe88 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32f8b0 │ │ │ │ ldr r2, [pc, #60] @ (32fe4c ) │ │ │ │ @@ -419231,64 +419228,64 @@ │ │ │ │ bpl.w 32f8b0 │ │ │ │ ldr.w r2, [r6, #208] @ 0xd0 │ │ │ │ ldr r0, [pc, #108] @ (32fe8c ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 32f8b0 │ │ │ │ blx 21e3b8 │ │ │ │ sxtb r2, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r6, #30 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r2, #27 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #2 │ │ │ │ + lsrs r6, r3, #3 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r7, #30 │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r6, #30 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r2, #29 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #784] @ (33018c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #29 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsrs r6, r3, #32 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #160] @ (32ff2c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0032fe90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -419306,22 +419303,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #200] @ 0xc8 │ │ │ │ ldrb.w r7, [r6, #202] @ 0xca │ │ │ │ mov r1, sl │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldrb.w r3, [r4, #229] @ 0xe5 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -419363,15 +419360,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 5f8488 │ │ │ │ + bl 5f84b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33004a │ │ │ │ ldr r3, [pc, #320] @ (3300b0 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -419448,32 +419445,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (3300bc ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 32ff82 │ │ │ │ ldr r3, [pc, #116] @ (3300c0 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (3300c4 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (3300c8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (3300cc ) │ │ │ │ ldr r3, [pc, #52] @ (3300ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -419499,21 +419496,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ movs r3, r7 │ │ │ │ add r2, sp, #136 @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419633,15 +419630,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (330230 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 33013a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -419651,15 +419648,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #352 @ 0x160 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #16 │ │ │ │ + lsls r4, r3, #17 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00330234 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -419735,19 +419732,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33045a │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6a6c84 │ │ │ │ + bl 6a6cb4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 21c400 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r1, [pc, #836] @ (330678 ) │ │ │ │ ldr r2, [pc, #820] @ (33066c ) │ │ │ │ add r1, pc │ │ │ │ @@ -419789,18 +419786,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 21c0d4 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldrb.w r1, [r9, #229] @ 0xe5 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 3303d0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -419850,19 +419847,19 @@ │ │ │ │ b.n 3303ee │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 21e9a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 330606 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -419887,19 +419884,19 @@ │ │ │ │ blx 21e9a0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a67c4 │ │ │ │ + bl 6a67f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 6a682c │ │ │ │ + bl 6a685c │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 3304f2 │ │ │ │ ldrb.w r3, [r7, #220] @ 0xdc │ │ │ │ ldrh.w r2, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3305e0 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -419942,43 +419939,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 32f824 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 330314 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #264] @ (33067c ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ b.n 3305aa │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #228] @ (330680 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 330332 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 330512 │ │ │ │ ldr r1, [pc, #200] @ (330684 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -419990,15 +419987,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3302da │ │ │ │ ldr r0, [pc, #184] @ (33068c ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3302da │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 3304f2 │ │ │ │ b.n 330510 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 330524 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -420009,31 +420006,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 32f4fc │ │ │ │ b.n 33055a │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #112] @ (330690 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ b.n 3305aa │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 330524 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -420061,15 +420058,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr7, cr15, {7} │ │ │ │ mrc 15, 0, APSR_nzcv, cr1, cr15, {7} │ │ │ │ lsrs r0, r5, #30 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ movs r3, r7 │ │ │ │ stc 15, cr15, [r9], {255} @ 0xff │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ @@ -420165,15 +420162,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 330730 │ │ │ │ ldr r0, [pc, #100] @ (3307fc ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 330730 │ │ │ │ ldr r0, [pc, #88] @ (330800 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33074a │ │ │ │ ldr r0, [pc, #68] @ (3307f8 ) │ │ │ │ @@ -420181,52 +420178,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33074a │ │ │ │ ldr r0, [pc, #68] @ (330804 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 33074a │ │ │ │ ldr r3, [pc, #56] @ (330808 ) │ │ │ │ movw r2, #369 @ 0x171 │ │ │ │ ldr r1, [pc, #56] @ (33080c ) │ │ │ │ ldr r0, [pc, #56] @ (330810 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r3, pc, #856 @ (adr r3, 330b3c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r0, #17 │ │ │ │ + lsrs r0, r6, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bkpt 0x0062 │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x00a4 │ │ │ │ + bkpt 0x00d4 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 d0, d12, d26 │ │ │ │ + vqadd.u64 d0, d12, d26 │ │ │ │ strb r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 d0, d6, d26 │ │ │ │ - lsrs r6, r0, #14 │ │ │ │ + vqadd.u32 d16, d6, d26 │ │ │ │ + lsrs r6, r6, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r3, r5, r7, pc} │ │ │ │ + pop {r3, r4, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #4] @ (33081c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldmia.w lr!, {r0, r2, r4, r6} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 330894 │ │ │ │ sub sp, #20 │ │ │ │ @@ -420234,15 +420231,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (33089c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #80] @ (3308a0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3308a4 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3308a8 ) │ │ │ │ @@ -420251,43 +420248,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3308b0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r2, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, #5] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb75e │ │ │ │ movs r7, r7 │ │ │ │ asrs r1, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ asrs r7, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr10, {1} │ │ │ │ + mrc2 0, 7, r0, cr14, cr10, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (330928 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #100] @ (33092c ) │ │ │ │ @@ -420295,15 +420292,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (330930 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #80] @ (330934 ) │ │ │ │ add.w r3, r7, #12288 @ 0x3000 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #324] @ 0x144 │ │ │ │ blx 21c154 │ │ │ │ @@ -420311,37 +420308,37 @@ │ │ │ │ ldr r1, [pc, #68] @ (33093c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #52] @ (330940 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ bl 3d36e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #10 │ │ │ │ + lsrs r6, r7, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mrc2 0, 4, r0, cr0, cr10, {1} │ │ │ │ - ldc2 0, cr0, [r2, #228] @ 0xe4 │ │ │ │ - mcr2 0, 4, r0, cr6, cr10, {1} │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + mcr2 0, 6, r0, cr0, cr10, {1} │ │ │ │ + stc2l 0, cr0, [r2, #228] @ 0xe4 │ │ │ │ + mrc2 0, 5, r0, cr6, cr10, {1} │ │ │ │ + strb r2, [r1, #3] │ │ │ │ movs r0, r7 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -420512,35 +420509,35 @@ │ │ │ │ ldr r0, [pc, #56] @ (330b50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #2 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - hlt 0x002a │ │ │ │ + revsh r2, r3 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 330b9c │ │ │ │ + cbnz r6, 330ba8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r4], #-232 @ 0xffffff18 │ │ │ │ - ldc2 0, cr0, [r0], {58} @ 0x3a │ │ │ │ - lsrs r4, r3, #1 │ │ │ │ + stc2 0, cr0, [r4], #232 @ 0xe8 │ │ │ │ + stc2l 0, cr0, [r0], {58} @ 0x3a │ │ │ │ + lsrs r4, r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x002e │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 330ba4 │ │ │ │ + cbnz r2, 330bb0 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0018 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 330bb6 │ │ │ │ + cbnz r4, 330bc2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00330b54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -420568,15 +420565,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ str.w r0, [r7, #200] @ 0xc8 │ │ │ │ ubfx r6, r0, #16, #8 │ │ │ │ lsls r2, r6 │ │ │ │ str.w r2, [r7, #208] @ 0xd0 │ │ │ │ uxtah r2, r2, r0 │ │ │ │ ldrd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #204] @ 0xcc │ │ │ │ str.w r1, [r4, #212] @ 0xd4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #200] @ 0xc8 │ │ │ │ @@ -420588,17 +420585,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #196] @ 0xc4 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 595a94 │ │ │ │ + bl 595ac4 │ │ │ │ mov r1, sp │ │ │ │ - bl 5f8c9c │ │ │ │ + bl 5f8ccc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 330c0c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 330c52 │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -420624,15 +420621,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ mov r6, r0 │ │ │ │ b.n 330c0c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -420704,42 +420701,42 @@ │ │ │ │ beq.n 330d80 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3318b2 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 3313de │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3314f4 │ │ │ │ cbz r6, 330d80 │ │ │ │ ldr.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 331524 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2a98e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3310ba │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, sl │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2a9b24 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -420749,15 +420746,15 @@ │ │ │ │ bne.n 330dc2 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5faeb4 │ │ │ │ + bl 5faee4 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #184] @ 0xb8 │ │ │ │ blt.w 331674 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #212] @ 0xd4 │ │ │ │ strh.w r3, [r5, #214] @ 0xd6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -420937,21 +420934,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 685e14 │ │ │ │ + bl 685e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3315ec │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 686008 │ │ │ │ + bl 686038 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3315d2 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -420986,15 +420983,15 @@ │ │ │ │ ldr.w r1, [pc, #2252] @ 331964 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #476 @ 0x1dc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21ce14 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330f9e │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -421015,15 +421012,15 @@ │ │ │ │ bcc.w 33176c │ │ │ │ mov r6, fp │ │ │ │ mov r7, r9 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movw r3, #12576 @ 0x3120 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [r4, r3] │ │ │ │ add.w r7, r4, #12544 @ 0x3100 │ │ │ │ adds r3, r4, r3 │ │ │ │ @@ -421031,20 +421028,20 @@ │ │ │ │ mov r2, r8 │ │ │ │ strd lr, r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ mov r8, lr │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ ldrd r0, r1, [r4, #200] @ 0xc8 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ str r0, [sp, #32] │ │ │ │ str.w r0, [r5, #280] @ 0x118 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 331714 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -421212,30 +421209,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #208] @ 0xd0 │ │ │ │ add.w r9, r9, #1 │ │ │ │ strd fp, ip, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r9 │ │ │ │ strd ip, fp, [r4, #212] @ 0xd4 │ │ │ │ str.w ip, [r4, #220] @ 0xdc │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3313f4 │ │ │ │ str.w r6, [r5, #240] @ 0xf0 │ │ │ │ b.n 330f88 │ │ │ │ ldr.w r3, [pc, #1532] @ 331968 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r2, [pc, #1532] @ 33196c │ │ │ │ ldr.w r1, [pc, #1532] @ 331970 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #570 @ 0x23a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 330f9e │ │ │ │ cmp fp, r6 │ │ │ │ sbcs.w r3, r9, r7 │ │ │ │ bcc.w 3316ee │ │ │ │ ldr.w r8, [r5, #208] @ 0xd0 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -421252,15 +421249,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ str.w r6, [r5, #412] @ 0x19c │ │ │ │ b.n 330d0c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r9, #4] │ │ │ │ @@ -421270,30 +421267,30 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 330cc4 │ │ │ │ ldr.w r0, [pc, #1416] @ 331980 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ ldrb.w r3, [r4, #224] @ 0xe0 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #224] @ 0xe0 │ │ │ │ b.n 331362 │ │ │ │ ldr.w r0, [r5, #280] @ 0x118 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 21c0d4 │ │ │ │ str.w r0, [r5, #308] @ 0x134 │ │ │ │ ldr.w r0, [r5, #244] @ 0xf4 │ │ │ │ b.n 331166 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 686008 │ │ │ │ + bl 686038 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 331752 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 33104a │ │ │ │ ldr.w r3, [pc, #1340] @ 331984 │ │ │ │ mov r0, sl │ │ │ │ @@ -421337,29 +421334,29 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 331998 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #435 @ 0x1b3 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c400 │ │ │ │ b.n 3310ba │ │ │ │ ldr.w r3, [pc, #1224] @ 33199c │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1224] @ 3319a0 │ │ │ │ ldr.w r1, [pc, #1224] @ 3319a4 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #575 @ 0x23f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1196] @ 3319a8 │ │ │ │ ldr.w r1, [pc, #1196] @ 3319ac │ │ │ │ add r3, pc │ │ │ │ @@ -421369,29 +421366,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr.w r3, [pc, #1164] @ 3319b4 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r4, [pc, #1164] @ 3319b8 │ │ │ │ ldr.w r1, [pc, #1164] @ 3319bc │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ movs r3, #0 │ │ │ │ b.n 331558 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r3, r1 │ │ │ │ beq.w 3316ca │ │ │ │ adds r3, #1 │ │ │ │ @@ -421478,15 +421475,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ movw r2, #491 @ 0x1eb │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ b.n 3310ba │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 331606 │ │ │ │ ldr r3, [pc, #900] @ (3319d8 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -421495,64 +421492,64 @@ │ │ │ │ ldr r1, [pc, #896] @ (3319e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #876] @ (3319e4 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #876] @ (3319e8 ) │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ ldr r1, [pc, #876] @ (3319ec ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #860] @ (3319f0 ) │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ ldr r4, [pc, #856] @ (3319f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #856] @ (3319f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #844] @ (3319fc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #844] @ (331a00 ) │ │ │ │ ldr r1, [pc, #844] @ (331a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #558 @ 0x22e │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #828] @ (331a08 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (331a0c ) │ │ │ │ ldr r1, [pc, #828] @ (331a10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ blx 21c400 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #804] @ (331a14 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #804] @ (331a18 ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ @@ -421562,41 +421559,41 @@ │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp, #20] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #776] @ (331a20 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #776] @ (331a24 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ ldr r1, [pc, #776] @ (331a28 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #756] @ (331a2c ) │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ ldr r4, [pc, #752] @ (331a30 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #752] @ (331a34 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #740] @ (331a38 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #740] @ (331a3c ) │ │ │ │ ldr r1, [pc, #740] @ (331a40 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -421613,15 +421610,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd fp, r9, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ bne.w 33164c │ │ │ │ movs r1, #2 │ │ │ │ blx 21c6e0 │ │ │ │ ldrh.w r3, [r5, #464] @ 0x1d0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421685,15 +421682,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (331a58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ b.n 3310ba │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 331834 │ │ │ │ @@ -421703,182 +421700,183 @@ │ │ │ │ ldr r1, [pc, #488] @ (331a64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #525 @ 0x20d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ b.n 3310ba │ │ │ │ ldr r3, [pc, #464] @ (331a68 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #464] @ (331a6c ) │ │ │ │ ldr r1, [pc, #464] @ (331a70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #613 @ 0x265 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3310ba │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #444] @ (331a74 ) │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r1, [pc, #444] @ (331a78 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #444] @ (331a7c ) │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 3310ba │ │ │ │ ldr r3, [pc, #420] @ (331a80 ) │ │ │ │ mov.w r2, #608 @ 0x260 │ │ │ │ ldr r4, [pc, #420] @ (331a84 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #420] @ (331a88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 3310ba │ │ │ │ ldr r3, [pc, #404] @ (331a8c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #404] @ (331a90 ) │ │ │ │ ldr r1, [pc, #404] @ (331a94 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 3310ba │ │ │ │ ldr r3, [pc, #380] @ (331a98 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #380] @ (331a9c ) │ │ │ │ ldr r1, [pc, #384] @ (331aa0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #505 @ 0x1f9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, fp │ │ │ │ blx 21c400 │ │ │ │ b.w 3310ba │ │ │ │ blx 21e3b8 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r6, r3] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ movs r1, r7 │ │ │ │ - lsls r2, r0, #11 │ │ │ │ + lsls r2, r6, #11 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + stc2 0, cr0, [r8], #232 @ 0xe8 │ │ │ │ + @ instruction: 0xf6ec003a │ │ │ │ + movs r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r8], #-232 @ 0xffffff18 │ │ │ │ - @ instruction: 0xf6bc003a │ │ │ │ - vmla.i32 q8, q3, d10[0] │ │ │ │ - orrs.w r0, r4, #12189696 @ 0xba0000 │ │ │ │ - @ instruction: 0xf3e2003a │ │ │ │ - vmla.i16 q0, q6, d2[1] │ │ │ │ - @ instruction: 0xf766003a │ │ │ │ - @ instruction: 0xf39a003a │ │ │ │ - @ instruction: 0xf7ac003a │ │ │ │ - vhadd.u8 q0, q4, q5 │ │ │ │ - strb.w r0, [lr, #58] @ 0x3a │ │ │ │ - @ instruction: 0xf302003a │ │ │ │ - cdp2 0, 10, cr0, cr8, cr10, {2} │ │ │ │ - @ instruction: 0xf79a003a │ │ │ │ - subw r0, r2, #58 @ 0x3a │ │ │ │ + eor.w r0, r4, #12189696 @ 0xba0000 │ │ │ │ + ands.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ + vmla.i q8, q6, d2[2] │ │ │ │ + @ instruction: 0xf796003a │ │ │ │ + @ instruction: 0xf3ca003a │ │ │ │ + @ instruction: 0xf7dc003a │ │ │ │ + vhadd.u q0, q4, q5 │ │ │ │ + ldrh.w r0, [lr, #58] @ 0x3a │ │ │ │ + @ instruction: 0xf332003a │ │ │ │ + cdp2 0, 13, cr0, cr8, cr10, {2} │ │ │ │ + @ instruction: 0xf7ca003a │ │ │ │ + @ instruction: 0xf2d2003a │ │ │ │ + cdp2 0, 10, cr0, cr14, cr10, {2} │ │ │ │ + @ instruction: 0xf32c003a │ │ │ │ + subw r0, r8, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf4be003a │ │ │ │ + @ instruction: 0xf286003a │ │ │ │ cdp2 0, 7, cr0, cr14, cr10, {2} │ │ │ │ - @ instruction: 0xf2fc003a │ │ │ │ - @ instruction: 0xf278003a │ │ │ │ - eor.w r0, lr, #12189696 @ 0xba0000 │ │ │ │ + cdp2 0, 5, cr0, cr10, cr10, {2} │ │ │ │ + adds.w r0, r4, #12189696 @ 0xba0000 │ │ │ │ @ instruction: 0xf256003a │ │ │ │ - cdp2 0, 4, cr0, cr14, cr10, {2} │ │ │ │ - cdp2 0, 2, cr0, cr10, cr10, {2} │ │ │ │ - @ instruction: 0xf4e4003a │ │ │ │ - @ instruction: 0xf226003a │ │ │ │ - stc2 0, cr0, [r2, #296] @ 0x128 │ │ │ │ - @ instruction: 0xf6dc003a │ │ │ │ - sbcs.w r0, ip, #58 @ 0x3a │ │ │ │ + ldc2 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ + @ instruction: 0xf70c003a │ │ │ │ + sub.w r0, ip, #58 @ 0x3a │ │ │ │ + ldc2l 0, cr0, [lr, #-296] @ 0xfffffed8 │ │ │ │ + @ instruction: 0xf730003a │ │ │ │ + adcs.w r0, r8, #58 @ 0x3a │ │ │ │ stc2 0, cr0, [lr, #-296]! @ 0xfffffed8 │ │ │ │ - @ instruction: 0xf700003a │ │ │ │ + @ instruction: 0xf1f4003a │ │ │ │ @ instruction: 0xf128003a │ │ │ │ - ldc2l 0, cr0, [lr], #296 @ 0x128 │ │ │ │ - rsb r0, r4, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf0f8003a │ │ │ │ - ldc2l 0, cr0, [lr], {74} @ 0x4a │ │ │ │ - bic.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ - @ instruction: 0xf0dc003a │ │ │ │ - ldc2 0, cr0, [lr], #296 @ 0x128 │ │ │ │ - @ instruction: 0xf0f8003a │ │ │ │ - @ instruction: 0xf0bc003a │ │ │ │ - stc2 0, cr0, [r6], #296 @ 0x128 │ │ │ │ - add.w r0, r0, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf0a2003a │ │ │ │ + stc2 0, cr0, [lr, #-296] @ 0xfffffed8 │ │ │ │ + orrs.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ + add.w r0, ip, #58 @ 0x3a │ │ │ │ + stc2l 0, cr0, [lr], #296 @ 0x128 │ │ │ │ + @ instruction: 0xf128003a │ │ │ │ + @ instruction: 0xf0ec003a │ │ │ │ + ldc2l 0, cr0, [r6], {74} @ 0x4a │ │ │ │ + @ instruction: 0xf130003a │ │ │ │ + @ instruction: 0xf0d2003a │ │ │ │ + ldc2 0, cr0, [sl], #296 @ 0x128 │ │ │ │ + @ instruction: 0xf588003a │ │ │ │ + @ instruction: 0xf0b4003a │ │ │ │ + and.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ + eors.w r0, r4, #58 @ 0x3a │ │ │ │ stc2 0, cr0, [sl], {74} @ 0x4a │ │ │ │ - adcs.w r0, r8, #12189696 @ 0xba0000 │ │ │ │ + stc2l 0, cr0, [lr], #-296 @ 0xfffffed8 │ │ │ │ + orns r0, r0, #12189696 @ 0xba0000 │ │ │ │ + orn r0, ip, #58 @ 0x3a │ │ │ │ + mcrr2 0, 4, r0, sl, cr10 │ │ │ │ + adc.w r0, r0, #58 @ 0x3a │ │ │ │ + orr.w r0, r8, #58 @ 0x3a │ │ │ │ + ldc2 0, cr0, [r2], #-296 @ 0xfffffed8 │ │ │ │ + @ instruction: 0xf58c003a │ │ │ │ + bic.w r0, ip, #58 @ 0x3a │ │ │ │ + ldc2 0, cr0, [r6], {74} @ 0x4a │ │ │ │ + @ instruction: 0xf3ac003a │ │ │ │ + ands.w r0, r4, #58 @ 0x3a │ │ │ │ + @ instruction: 0xfb3e004a │ │ │ │ + rsb r0, r8, #12189696 @ 0xba0000 │ │ │ │ + vqadd.s64 d0, d8, d26 │ │ │ │ + @ instruction: 0xfb12004a │ │ │ │ + @ instruction: 0xf53c003a │ │ │ │ + vqadd.s8 d0, d12, d26 │ │ │ │ + @ instruction: 0xfaee004a │ │ │ │ + eor.w r0, r0, #58 @ 0x3a │ │ │ │ + mcr 0, 7, r0, cr10, cr10, {1} │ │ │ │ + @ instruction: 0xfad0004a │ │ │ │ + mcr 0, 6, r0, cr14, cr10, {1} │ │ │ │ eor.w r0, r4, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf3d2003a │ │ │ │ - orn r0, r4, #58 @ 0x3a │ │ │ │ - mrrc2 0, 4, r0, sl, cr10 │ │ │ │ - ldc2 0, cr0, [lr], #-296 @ 0xfffffed8 │ │ │ │ - orr.w r0, r0, #12189696 @ 0xba0000 │ │ │ │ - bics.w r0, ip, #58 @ 0x3a │ │ │ │ - ldc2 0, cr0, [sl], {74} @ 0x4a │ │ │ │ - adds.w r0, r0, #58 @ 0x3a │ │ │ │ - ands.w r0, r8, #58 @ 0x3a │ │ │ │ - stc2 0, cr0, [r2], {74} @ 0x4a │ │ │ │ - adcs.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ - vshr.s32 d16, d26, #4 │ │ │ │ - @ instruction: 0xfbe6004a │ │ │ │ - @ instruction: 0xf37c003a │ │ │ │ - vshr.s32 d16, d26, #28 │ │ │ │ - @ instruction: 0xfb0e004a │ │ │ │ - @ instruction: 0xf598003a │ │ │ │ - vqadd.s8 d0, d8, d26 │ │ │ │ - @ instruction: 0xfae2004a │ │ │ │ - add.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ - mrc 0, 6, r0, cr12, cr10, {1} │ │ │ │ - @ instruction: 0xfabe004a │ │ │ │ - orrs.w r0, r0, #58 @ 0x3a │ │ │ │ - mrc 0, 5, r0, cr10, cr10, {1} │ │ │ │ - @ instruction: 0xfaa0004a │ │ │ │ - mrc 0, 4, r0, cr14, cr10, {1} │ │ │ │ - orrs.w r0, r4, #58 @ 0x3a │ │ │ │ - @ instruction: 0xfa78004a │ │ │ │ - vshr.s8 d16, d26, #2 │ │ │ │ - mrc 0, 3, r0, cr6, cr10, {1} │ │ │ │ - @ instruction: 0xfa5e004a │ │ │ │ - vmvn.i32 d0, #10 @ 0x0000000a │ │ │ │ - mrc 0, 2, r0, cr10, cr10, {1} │ │ │ │ - @ instruction: 0xfa3c004a │ │ │ │ - bics.w r0, lr, #12189696 @ 0xba0000 │ │ │ │ - mrc 0, 1, r0, cr6, cr10, {1} │ │ │ │ + @ instruction: 0xfaa8004a │ │ │ │ + vshr.s32 d16, d26, #2 │ │ │ │ + mcr 0, 5, r0, cr6, cr10, {1} │ │ │ │ + @ instruction: 0xfa8e004a │ │ │ │ + vshr.s32 d0, d26, #16 │ │ │ │ + mcr 0, 4, r0, cr10, cr10, {1} │ │ │ │ + @ instruction: 0xfa6c004a │ │ │ │ + orn r0, lr, #12189696 @ 0xba0000 │ │ │ │ + mcr 0, 3, r0, cr6, cr10, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #336] @ (331c08 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr.w sl, [pc, #336] @ 331c0c │ │ │ │ @@ -421888,37 +421886,37 @@ │ │ │ │ add sl, pc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movw r3, #723 @ 0x2d3 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, sl, #300 @ 0x12c │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w fp, r5, #12288 @ 0x3000 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r1, [pc, #300] @ (331c14 ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #725 @ 0x2d5 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r4, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [fp, #324] @ 0x144 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 331bf4 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ - bl 54200c │ │ │ │ + bl 54203c │ │ │ │ cbnz r0, 331b2e │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -421976,60 +421974,60 @@ │ │ │ │ ldr r1, [pc, #100] @ (331c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #754 @ 0x2f2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331b18 │ │ │ │ str.w r3, [fp, #324] @ 0x144 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 331b66 │ │ │ │ ldr r2, [pc, #72] @ (331c24 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331b18 │ │ │ │ ldr r0, [pc, #48] @ (331c28 ) │ │ │ │ add.w r3, sl, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #730 @ 0x2da │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0], #232 @ 0xe8 │ │ │ │ - ldrb.w r0, [sl, #74] @ 0x4a │ │ │ │ - sub.w r0, r2, r9, rrx │ │ │ │ - @ instruction: 0xeaa40039 │ │ │ │ - @ instruction: 0xf7a2004a │ │ │ │ - @ instruction: 0xf258003a │ │ │ │ - @ instruction: 0xeb9c003a │ │ │ │ - movw r0, #41018 @ 0xa03a │ │ │ │ - b.n 3317bc │ │ │ │ + ldcl 0, cr0, [r0], {58} @ 0x3a │ │ │ │ + str.w r0, [sl, #74] @ 0x4a │ │ │ │ + rsbs r0, r2, r9, rrx │ │ │ │ + @ instruction: 0xead40039 │ │ │ │ + @ instruction: 0xf7d2004a │ │ │ │ + @ instruction: 0xf288003a │ │ │ │ + rsb r0, ip, sl, rrx │ │ │ │ + @ instruction: 0xf27a003a │ │ │ │ + b.n 33181c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00331c2c : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 596f30 │ │ │ │ + b.w 596f60 │ │ │ │ nop │ │ │ │ │ │ │ │ 00331c34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 5fc3a4 │ │ │ │ + bl 5fc3d4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 331c62 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -422075,40 +422073,40 @@ │ │ │ │ movw r3, #714 @ 0x2ca │ │ │ │ ldr r1, [pc, #80] @ (331d30 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 596f30 │ │ │ │ + bl 596f60 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5fc3a4 │ │ │ │ + bl 5fc3d4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #385] @ 0x181 │ │ │ │ cbnz r3, 331d14 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331c6c │ │ │ │ mov r0, r4 │ │ │ │ bl 330944 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 331c6c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf67c004a │ │ │ │ - orns r0, sl, sl, rrx │ │ │ │ - @ instruction: 0xe9800039 │ │ │ │ + subw r0, ip, #2122 @ 0x84a │ │ │ │ + @ instruction: 0xeaaa003a │ │ │ │ + @ instruction: 0xe9b00039 │ │ │ │ ldr r0, [pc, #4] @ (331d3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ bcc.n 331ce4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -422116,38 +422114,38 @@ │ │ │ │ ldr r2, [pc, #64] @ (331d98 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (331d9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w lr, [pc, #52] @ 331da0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 331da4 │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (331da8 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - @ instruction: 0xf762004a │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + b.w 5415e4 │ │ │ │ + @ instruction: 0xf792004a │ │ │ │ + ldrb r0, [r5, r1] │ │ │ │ movs r0, r7 │ │ │ │ - add r2, pc, #72 @ (adr r2, 331de8 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 331ea8 ) │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, #58 @ 0x3a │ │ │ │ + addw r0, r0, #58 @ 0x3a │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ @@ -422186,17 +422184,17 @@ │ │ │ │ ldr r0, [pc, #20] @ (331e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subw r0, r6, #2122 @ 0x84a │ │ │ │ - adc.w r0, ip, #58 @ 0x3a │ │ │ │ - adcs.w r0, ip, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf6d6004a │ │ │ │ + sbcs.w r0, ip, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf18c003a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (331fe8 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #424] @ (331fec ) │ │ │ │ @@ -422205,25 +422203,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (331ff0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (331ff4 ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331f68 │ │ │ │ ldr r3, [pc, #380] @ (331ff8 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -422317,40 +422315,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (332004 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331e98 │ │ │ │ ldr r3, [pc, #128] @ (332008 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (33200c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (332010 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331e98 │ │ │ │ ldr r3, [pc, #112] @ (332014 ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (332018 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (33201c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331e98 │ │ │ │ movs r3, #0 │ │ │ │ b.n 331efa │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (332020 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -422360,37 +422358,37 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 331e98 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf676004a │ │ │ │ - adds.w r0, r4, #58 @ 0x3a │ │ │ │ - push {r1, r5, r7} │ │ │ │ + subw r0, r6, #2122 @ 0x84a │ │ │ │ + adc.w r0, r4, #58 @ 0x3a │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r5, r6} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - adc.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ - bic.w r0, ip, #58 @ 0x3a │ │ │ │ - vshr.s32 d16, d26, #24 │ │ │ │ - @ instruction: 0xf52c004a │ │ │ │ - bic.w r0, lr, #58 @ 0x3a │ │ │ │ - vshr.s8 d16, d26, #2 │ │ │ │ - adds.w r0, r2, #13238272 @ 0xca0000 │ │ │ │ - bics.w r0, r0, #58 @ 0x3a │ │ │ │ - vshr.s32 d0, d26, #12 │ │ │ │ - @ instruction: 0xf4ec004a │ │ │ │ - bics.w r0, r6, #58 @ 0x3a │ │ │ │ - vshr.s8 d0, d26, #4 │ │ │ │ + sbcs.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ + orrs.w r0, ip, #58 @ 0x3a │ │ │ │ + ands.w r0, r8, #58 @ 0x3a │ │ │ │ + adcs.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + orrs.w r0, lr, #58 @ 0x3a │ │ │ │ + vshr.s32 d16, d26, #2 │ │ │ │ + adc.w r0, r2, #13238272 @ 0xca0000 │ │ │ │ + orn r0, r0, #58 @ 0x3a │ │ │ │ + vshr.s32 d16, d26, #28 │ │ │ │ + adds.w r0, ip, #13238272 @ 0xca0000 │ │ │ │ + orn r0, r6, #58 @ 0x3a │ │ │ │ + vshr.s32 d0, d26, #4 │ │ │ │ │ │ │ │ 0033202c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r7, r0, #8192 @ 0x2000 │ │ │ │ @@ -422404,15 +422402,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (3321b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #693 @ 0x2b5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cbz r3, 3320bc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3796] @ 0xed4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33f174 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -422504,55 +422502,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 3320a6 │ │ │ │ ldr r3, [pc, #72] @ (3321c8 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (3321cc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (3321d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 332176 │ │ │ │ ldr r3, [pc, #60] @ (3321d4 ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (3321d8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3321dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 332176 │ │ │ │ - orn r0, r8, #13238272 @ 0xca0000 │ │ │ │ - add r5, pc, #160 @ (adr r5, 332258 ) │ │ │ │ + eors.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ + add r5, pc, #352 @ (adr r5, 332318 ) │ │ │ │ movs r2, r7 │ │ │ │ - b.n 331c24 │ │ │ │ + b.n 331c84 │ │ │ │ movs r1, r7 │ │ │ │ - mrc 0, 6, r0, cr0, cr10, {1} │ │ │ │ - @ instruction: 0xf356004a │ │ │ │ - ldcl 0, cr0, [sl, #232]! @ 0xe8 │ │ │ │ - @ instruction: 0xf336004a │ │ │ │ - mcr 0, 7, r0, cr4, cr10, {1} │ │ │ │ - ldcl 0, cr0, [r8, #232] @ 0xe8 │ │ │ │ - @ instruction: 0xf31c004a │ │ │ │ - mcr 0, 7, r0, cr6, cr10, {1} │ │ │ │ - ldc 0, cr0, [lr, #232]! @ 0xe8 │ │ │ │ + vqadd.s8 d0, d0, d26 │ │ │ │ + usat r0, #10, r6, lsl #1 │ │ │ │ + mcr 0, 1, r0, cr10, cr10, {1} │ │ │ │ + bfi r0, r6, #1, #10 │ │ │ │ + vqadd.s16 d0, d4, d26 │ │ │ │ + mcr 0, 0, r0, cr8, cr10, {1} │ │ │ │ + sbfx r0, ip, #1, #11 │ │ │ │ + vqadd.s16 d0, d6, d26 │ │ │ │ + stcl 0, cr0, [lr, #232]! @ 0xe8 │ │ │ │ │ │ │ │ 003321e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r1, #1760] @ 0x6e0 │ │ │ │ @@ -422598,24 +422596,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ cbz r0, 3322ea │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #256] @ (33238c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 21de28 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -422645,15 +422643,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 332372 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 540f48 │ │ │ │ + bl 540f78 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #164] @ (332390 ) │ │ │ │ ldr r3, [pc, #152] @ (332388 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -422717,19 +422715,19 @@ │ │ │ │ bmi.n 3322d6 │ │ │ │ b.n 33232c │ │ │ │ nop │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ movs r1, r7 │ │ │ │ strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc 0, cr0, [r0, #232] @ 0xe8 │ │ │ │ + ldc 0, cr0, [r0, #232]! @ 0xe8 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (33248c ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -422738,15 +422736,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 540f3c │ │ │ │ + bl 540f6c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 21dfcc │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -422788,15 +422786,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 67c064 │ │ │ │ + bl 67c094 │ │ │ │ ldr r2, [pc, #52] @ (332498 ) │ │ │ │ ldr r3, [pc, #40] @ (332490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -422811,15 +422809,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], {58} @ 0x3a │ │ │ │ + ldc 0, cr0, [r2], #232 @ 0xe8 │ │ │ │ strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0033249c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -422837,15 +422835,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ lsrs r6, r2, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (3324d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldmia r4, {r1, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -422983,33 +422981,33 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (332650 ) │ │ │ │ ldr r0, [pc, #28] @ (332654 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - vhadd.s16 q0, q7, q5 │ │ │ │ - @ instruction: 0xeb34003a │ │ │ │ - adc.w r0, r6, sl, rrx │ │ │ │ - vhadd.s8 q0, q5, q5 │ │ │ │ - @ instruction: 0xeb20003a │ │ │ │ - sbc.w r0, r2, sl, rrx │ │ │ │ + vhadd.s8 q8, q7, q5 │ │ │ │ + sbc.w r0, r4, sl, rrx │ │ │ │ + sbcs.w r0, r6, sl, rrx │ │ │ │ + vhadd.s q0, q5, q5 │ │ │ │ + adcs.w r0, r0, sl, rrx │ │ │ │ + @ instruction: 0xeb92003a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (332684 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -423049,15 +423047,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (33275c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423067,30 +423065,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (332768 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 4, cr0, cr0, cr10, {2} │ │ │ │ - @ instruction: 0xeabe003a │ │ │ │ - orrs.w r0, r2, sl, rrx │ │ │ │ - cdp 0, 1, cr0, cr6, cr10, {2} │ │ │ │ - @ instruction: 0xeab8003a │ │ │ │ - bic.w r0, r4, sl, rrx │ │ │ │ + cdp 0, 7, cr0, cr0, cr10, {2} │ │ │ │ + @ instruction: 0xeaee003a │ │ │ │ + eor.w r0, r2, sl, rrx │ │ │ │ + cdp 0, 4, cr0, cr6, cr10, {2} │ │ │ │ + @ instruction: 0xeae8003a │ │ │ │ + orrs.w r0, r4, sl, rrx │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (332778 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c0d70 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ @@ -423103,34 +423101,34 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3327d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #44] @ (3327d8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (3327dc ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (3327e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - stc 0, cr0, [sl, #296]! @ 0x128 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + b.w 5415e4 │ │ │ │ + ldcl 0, cr0, [sl, #296] @ 0x128 │ │ │ │ + strh r0, [r5, r0] │ │ │ │ movs r0, r7 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #56] @ (33281c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -423144,27 +423142,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 21cbd0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 332846 │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 332846 │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 332846 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423208,23 +423206,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r4, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (332bd0 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe990003a │ │ │ │ - @ instruction: 0xe9b6003a │ │ │ │ + strd r0, r0, [r0, #232] @ 0xe8 │ │ │ │ + strd r0, r0, [r6, #232]! @ 0xe8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f564 │ │ │ │ + bl 54f594 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423268,17 +423266,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (332960 ) │ │ │ │ ldr r0, [pc, #20] @ (332964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xebf0004a │ │ │ │ - @ instruction: 0xe806003a │ │ │ │ - @ instruction: 0xe816003a │ │ │ │ + stc 0, cr0, [r0], #-296 @ 0xfffffed8 │ │ │ │ + @ instruction: 0xe836003a │ │ │ │ + strex r0, r0, [r6, #232] @ 0xe8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (3329e4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -423318,19 +423316,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r0, #56] @ 0x38 │ │ │ │ + ldr r2, [r6, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r1, #80] @ 0x50 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 332aa0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -423398,19 +423396,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #1008] @ (332ea0 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeaae004a │ │ │ │ - b.n 332844 │ │ │ │ - movs r2, r7 │ │ │ │ - b.n 332a68 │ │ │ │ + @ instruction: 0xeade004a │ │ │ │ + b.n 3328a4 │ │ │ │ movs r2, r7 │ │ │ │ + @ instruction: 0xe804003a │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 332b74 │ │ │ │ @@ -423477,24 +423474,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (332ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r4, #52] @ 0x34 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r3, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r2, #60] @ 0x3c │ │ │ │ + str r2, [r0, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ - strd r0, r0, [r2, #296] @ 0x128 │ │ │ │ - b.n 332750 │ │ │ │ + ldrd r0, r0, [r2, #296]! @ 0x128 │ │ │ │ + b.n 3327b0 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3329ac │ │ │ │ + b.n 332a0c │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -423541,18 +423538,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (332c48 ) │ │ │ │ ldr r0, [pc, #20] @ (332c4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - stmdb r8, {r1, r3, r6} │ │ │ │ - add r3, pc, #184 @ (adr r3, 332d04 ) │ │ │ │ + ldmdb r8!, {r1, r3, r6} │ │ │ │ + add r3, pc, #376 @ (adr r3, 332dc4 ) │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3328fc │ │ │ │ + b.n 33295c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (332d30 ) │ │ │ │ @@ -423589,15 +423586,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 332d08 │ │ │ │ ldr r0, [pc, #148] @ (332d44 ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 332d08 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -423629,37 +423626,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 332cfa │ │ │ │ ldr r3, [pc, #32] @ (332d4c ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 332cfe │ │ │ │ ldrb r0, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #240] @ (332e30 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33296c │ │ │ │ + b.n 3329cc │ │ │ │ movs r2, r7 │ │ │ │ stmia r4!, {r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 332d62 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -423680,30 +423677,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (332dbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #32] @ (332dc0 ) │ │ │ │ ldr r3, [pc, #36] @ (332dc4 ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - b.n 332d24 │ │ │ │ + b.w 5415e4 │ │ │ │ + b.n 332d84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #16] @ (332dcc ) │ │ │ │ + ldr r4, [pc, #208] @ (332e8c ) │ │ │ │ movs r0, r7 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423715,30 +423712,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (332e14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #32] @ (332e18 ) │ │ │ │ ldr r3, [pc, #36] @ (332e1c ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ - b.n 332ccc │ │ │ │ + b.w 5415e4 │ │ │ │ + b.n 332d2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #688] @ (3330c4 ) │ │ │ │ + ldr r3, [pc, #880] @ (333184 ) │ │ │ │ movs r0, r7 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r7 │ │ │ │ add sl, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423809,15 +423806,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 332f06 │ │ │ │ ldr r0, [pc, #88] @ (332f3c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 332f06 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 332f16 │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (332f30 ) │ │ │ │ @@ -423845,21 +423842,21 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33279c │ │ │ │ + b.n 3327fc │ │ │ │ movs r2, r7 │ │ │ │ - b.n 332b84 │ │ │ │ + b.n 332be4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 3333b4 │ │ │ │ + b.n 333414 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3336e8 │ │ │ │ + b.n 333748 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 332f84 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423867,25 +423864,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (332f8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 332c50 │ │ │ │ nop │ │ │ │ - b.n 332b3c │ │ │ │ + b.n 332b9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 33300c │ │ │ │ + bvs.n 33306c │ │ │ │ movs r0, r7 │ │ │ │ - bpl.n 332fbc │ │ │ │ + bpl.n 33301c │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 3333b4 │ │ │ │ @@ -424236,15 +424233,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 333270 │ │ │ │ ldr r0, [pc, #48] @ (3333d0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 333270 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 3330e8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r5, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -424255,15 +424252,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + svc 164 @ 0xa4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 333402 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -424361,39 +424358,39 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33347e │ │ │ │ ldr r0, [pc, #64] @ (333518 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 33347e │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 33346c │ │ │ │ nop │ │ │ │ strb r2, [r0, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r1, r2, r4, r5, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + udf #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033351c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424445,33 +424442,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33355c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (3335c8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33355c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ b.n 333552 │ │ │ │ nop │ │ │ │ strb r2, [r4, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ pop {r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ bxns r4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 333558 │ │ │ │ + ble.n 3335b8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003335cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424549,35 +424546,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333650 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (3336b8 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 333650 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 333646 │ │ │ │ nop │ │ │ │ strb r4, [r5, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r4, 3336fe │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #3 │ │ │ │ + asrs r4, r4, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (3336c4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3336d0 │ │ │ │ + ble.n 333730 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003336bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -424618,19 +424615,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (333740 ) │ │ │ │ ldr r0, [pc, #20] @ (333744 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - udf #16 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 333790 │ │ │ │ + bge.n 3337f0 │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 3337b4 │ │ │ │ + bge.n 333814 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00333748 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -424682,35 +424679,35 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33378c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (3337f4 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33378c │ │ │ │ mov r0, r1 │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 333782 │ │ │ │ nop │ │ │ │ strb r0, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ rev r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r5, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3337ec │ │ │ │ + bgt.n 33384c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003337f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -424751,19 +424748,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33387c ) │ │ │ │ ldr r0, [pc, #20] @ (333880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bgt.n 333824 │ │ │ │ + ble.n 333884 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bhi.n 333854 │ │ │ │ + bls.n 3338b4 │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 333878 │ │ │ │ + bls.n 3338d8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00333884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -424820,35 +424817,35 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (333940 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3338d2 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6acf38 │ │ │ │ + bl 6acf68 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3338c8 │ │ │ │ nop │ │ │ │ strb r6, [r5, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb8da │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #25 │ │ │ │ + lsrs r2, r4, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 333904 │ │ │ │ + blt.n 333964 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00333944 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -424891,19 +424888,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3339d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blt.n 3338d4 │ │ │ │ + blt.n 333934 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 333904 │ │ │ │ + bvc.n 333964 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 333928 │ │ │ │ + bvc.n 333988 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003339d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -425011,15 +425008,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 333b4e │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 333b48 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -425096,21 +425093,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (333c3c ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 333ba0 │ │ │ │ ldr r0, [pc, #56] @ (333c40 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r3, [pc, #44] @ (333c44 ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (333c48 ) │ │ │ │ ldr r0, [pc, #44] @ (333c4c ) │ │ │ │ add r3, pc │ │ │ │ @@ -425122,23 +425119,23 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 333d08 │ │ │ │ + bhi.n 333b68 │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 333ca8 │ │ │ │ + bhi.n 333d08 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 333c88 │ │ │ │ + bls.n 333ce8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 333cb8 │ │ │ │ + bpl.n 333d18 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 333c3c │ │ │ │ + bhi.n 333c9c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (333f44 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -425156,38 +425153,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r2, [pc, #700] @ (333f58 ) │ │ │ │ ldr r1, [pc, #700] @ (333f5c ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (333f60 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (333f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333ea2 │ │ │ │ ldr r2, [pc, #656] @ (333f68 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -425362,15 +425359,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (333f94 ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #216] @ (333f98 ) │ │ │ │ ldr r3, [pc, #136] @ (333f48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -425383,97 +425380,97 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (333f9c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r8 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 333dea │ │ │ │ ldr r0, [pc, #156] @ (333fa0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ b.n 333efc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (333fa4 ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 21ca20 │ │ │ │ b.n 333ef6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (333fa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ ldr r0, [pc, #116] @ (333fac ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 333ee8 │ │ │ │ + bhi.n 333f48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ movs r0, r7 │ │ │ │ - negs r6, r2 │ │ │ │ + cmp r6, r0 │ │ │ │ movs r0, r7 │ │ │ │ - stc 0, cr0, [r0], #-252 @ 0xffffff04 │ │ │ │ + mrrc 0, 3, r0, r0, cr15 @ │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcr2 0, 2, r0, cr8, cr15, {1} │ │ │ │ + mrc2 0, 3, r0, cr8, cr15, {1} │ │ │ │ ldr r0, [pc, #112] @ (333fe0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 333e9c │ │ │ │ + bvc.n 333efc │ │ │ │ movs r2, r7 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 333eec │ │ │ │ + bvc.n 333f4c │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 333f04 │ │ │ │ + bvc.n 333f64 │ │ │ │ movs r2, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 333f60 │ │ │ │ + bvc.n 333fc0 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 333f44 │ │ │ │ + bvs.n 333fa4 │ │ │ │ movs r2, r7 │ │ │ │ - bcs.n 333ee4 │ │ │ │ + bcs.n 333f44 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 334044 │ │ │ │ + bvs.n 333ea4 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 333f94 │ │ │ │ + bvs.n 333ff4 │ │ │ │ movs r2, r7 │ │ │ │ - bvs.n 333fb0 │ │ │ │ + bvs.n 334010 │ │ │ │ movs r2, r7 │ │ │ │ - bvs.n 33409c │ │ │ │ + bvs.n 333efc │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 334094 │ │ │ │ + bpl.n 333ef4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -425504,39 +425501,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #460] @ (3341e0 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (3341e4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ bl 332688 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33407a │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #408] @ (3341e8 ) │ │ │ │ ldr r3, [pc, #376] @ (3341cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -425552,15 +425549,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (3341ec ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #292] @ 3341b0 │ │ │ │ ldr r2, [pc, #352] @ (3341f0 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -425595,15 +425592,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #244] @ (334200 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -425616,34 +425613,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2c1924 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 334150 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 333c50 │ │ │ │ b.n 334046 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #72] @ 3341b8 │ │ │ │ ldr r2, [pc, #144] @ (334204 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (334208 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425653,15 +425650,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 3dcb38 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2c1924 │ │ │ │ b.n 334146 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -425676,43 +425673,43 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bpl.n 33428c │ │ │ │ + bpl.n 3340ec │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #176] @ 0xb0 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ movs r1, r7 │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r0, 3341f2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 3342b8 │ │ │ │ + bpl.n 334118 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bmi.n 334290 │ │ │ │ + bmi.n 3342f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 3341e0 │ │ │ │ + bpl.n 334240 │ │ │ │ movs r2, r7 │ │ │ │ add sp, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 334120 │ │ │ │ + bmi.n 334180 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -425744,27 +425741,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ bl 332688 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 3342b6 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #232] @ (334378 ) │ │ │ │ ldr r3, [pc, #212] @ (334364 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -425779,15 +425776,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #136] @ 334350 │ │ │ │ ldr r1, [pc, #176] @ (33437c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (334380 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -425798,35 +425795,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 3dcb38 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 334306 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 333c50 │ │ │ │ b.n 334284 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (334384 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #432 @ 0x1b0 │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -425844,29 +425841,29 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 33435c │ │ │ │ + bcc.n 3343bc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, sp, #792 @ 0x318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 33440c │ │ │ │ + bcc.n 33446c │ │ │ │ movs r2, r7 │ │ │ │ - bcs.n 33435c │ │ │ │ + bcc.n 3343bc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334388 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425977,25 +425974,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3344c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 334424 │ │ │ │ + beq.n 334484 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - beq.n 334400 │ │ │ │ + beq.n 334460 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 3345c0 │ │ │ │ + bne.n 334420 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (33454c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -426045,17 +426042,17 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 3345ec │ │ │ │ + bne.n 33464c │ │ │ │ movs r2, r7 │ │ │ │ - bne.n 3345d8 │ │ │ │ + bne.n 334638 │ │ │ │ movs r2, r7 │ │ │ │ str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00334560 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -426083,35 +426080,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 54901c │ │ │ │ + bl 54904c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33464e │ │ │ │ ldr r7, [pc, #240] @ (3346a4 ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33466e │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #224] @ (3346a8 ) │ │ │ │ ldr r2, [pc, #228] @ (3346ac ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -426119,15 +426116,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 33462c │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #172] @ (3346b0 ) │ │ │ │ ldr r3, [pc, #144] @ (334698 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426161,58 +426158,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3346bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3345f8 │ │ │ │ ldr r3, [pc, #80] @ (3346c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (3346c4 ) │ │ │ │ ldr r1, [pc, #80] @ (3346c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 3345f8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4} │ │ │ │ + stmia r0!, {r1, r2, r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - itt le │ │ │ │ - movle r0, r7 │ │ │ │ - strle r2, [r2, #72] @ 0x48 │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + movs r0, r7 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 3346cc │ │ │ │ + beq.n 33472c │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - beq.n 3346d0 │ │ │ │ + beq.n 334730 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r3} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003346cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426229,35 +426226,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (3347dc ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33479a │ │ │ │ ldr r6, [pc, #208] @ (3347e0 ) │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r4, [pc, #204] @ (3347e4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r2, [pc, #196] @ (3347e8 ) │ │ │ │ ldr r1, [pc, #196] @ (3347ec ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #180] @ (3347f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (3347f4 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c1c70 │ │ │ │ ldr r1, [pc, #176] @ (3347f8 ) │ │ │ │ @@ -426265,42 +426262,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 3e1424 │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3347a6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (3347fc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ b.n 33470e │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -426312,33 +426309,33 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rev r4, r0 │ │ │ │ + rev r4, r6 │ │ │ │ movs r1, r7 │ │ │ │ str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r3, #16] │ │ │ │ + ldrh r6, [r1, #18] │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r2, 334828 │ │ │ │ + cbnz r2, 334834 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7!, {r1, r2} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334800 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -426355,40 +426352,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #216] @ (33491c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3348d4 │ │ │ │ ldr r5, [pc, #204] @ (334920 ) │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r4, [pc, #200] @ (334924 ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ ldr r2, [pc, #192] @ (334928 ) │ │ │ │ ldr r1, [pc, #192] @ (33492c ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #176] @ (334930 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c1c70 │ │ │ │ movs r1, #0 │ │ │ │ @@ -426401,15 +426398,15 @@ │ │ │ │ bl 2c1670 │ │ │ │ ldr r2, [pc, #140] @ (334934 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 3348e2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -426417,15 +426414,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (334938 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ b.n 334852 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -426440,31 +426437,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ str r2, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r6, {r3, r5, r6} │ │ │ │ + ldmia r6!, {r3, r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3, r5} │ │ │ │ + pop {r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r5!, {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r2, r3, r5, pc} │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r5!, {r1, r3, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033493c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -426495,38 +426492,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (3349d4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (3349d8 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5492e0 │ │ │ │ + bl 549310 │ │ │ │ ldr.w ip, [pc, #48] @ 3349dc │ │ │ │ ldr r2, [pc, #48] @ (3349e0 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - revsh r6, r4 │ │ │ │ + cbnz r6, 334a1c │ │ │ │ movs r1, r7 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r3!, {r4, r7} │ │ │ │ + ldmia r3!, {r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 334a60 │ │ │ │ + pop {r2, r5} │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 003349e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426592,24 +426589,24 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 334a34 │ │ │ │ b.n 334a1c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (334aa8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ str r6, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -426636,25 +426633,25 @@ │ │ │ │ blx 21be04 │ │ │ │ movs r0, #0 │ │ │ │ blx 21e584 │ │ │ │ ldrsh r0, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (334e24 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r3, r4, r7} │ │ │ │ + ldmia r5!, {r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f1e4 │ │ │ │ + bl 54f214 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -426803,15 +426800,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 334baa │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 334cf6 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 334cfc │ │ │ │ @@ -426891,15 +426888,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (334dc0 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -426917,27 +426914,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (334dc8 ) │ │ │ │ ldr r0, [pc, #36] @ (334dcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r2, r7 │ │ │ │ add r6, pc, #656 @ (adr r6, 335054 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4} │ │ │ │ + ldmia r1!, {r2, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334dd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426948,29 +426945,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (334e20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #32] @ (334e24 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 4146a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 21c3fc │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r1, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ movs r2, r7 │ │ │ │ add r6, pc, #144 @ (adr r6, 334eb8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00334e28 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -427019,19 +427016,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (334eb8 ) │ │ │ │ ldr r0, [pc, #16] @ (334ebc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00334ec0 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -427237,15 +427234,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (33512c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33506c │ │ │ │ ldr r3, [pc, #80] @ (335130 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (335134 ) │ │ │ │ ldr r0, [pc, #80] @ (335138 ) │ │ │ │ add r3, pc │ │ │ │ @@ -427271,37 +427268,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 3357dc │ │ │ │ lsls r6, r4, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - stmia r6!, {r2, r5} │ │ │ │ + stmia r6!, {r2, r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r2} │ │ │ │ + stmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r0!, {r6, r7} │ │ │ │ + ldmia r0!, {r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00335154 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33516a │ │ │ │ movs r0, #0 │ │ │ │ @@ -427475,27 +427472,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6acf64 │ │ │ │ + bl 6acf94 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3352fe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3352d4 │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6acf64 │ │ │ │ + bl 6acf94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3352fe │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 3352fa │ │ │ │ ldr r3, [pc, #28] @ (335364 ) │ │ │ │ @@ -427508,19 +427505,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r4, r5} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r3} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00335370 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -427615,25 +427612,25 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrsb r4, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r6, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r3, r4, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r5} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00335484 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427691,15 +427688,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427711,19 +427708,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 3354de │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r3, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00335578 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -427911,15 +427908,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 53656c │ │ │ │ + bl 53659c │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 335752 │ │ │ │ b.n 335688 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -428021,15 +428018,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 6acf64 │ │ │ │ + bl 6acf94 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33585e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428067,19 +428064,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (335918 ) │ │ │ │ ldr r0, [pc, #20] @ (33591c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (3359d4 ) │ │ │ │ @@ -428109,59 +428106,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #96] @ (3359e8 ) │ │ │ │ ldr r1, [pc, #100] @ (3359ec ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3384f8 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (3359f0 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str r0, [r4, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #86 @ 0x56 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r6, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 335cb4 │ │ │ │ + b.n 335d14 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r4, #112] @ 0x70 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 335a0a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428175,21 +428172,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -428351,15 +428348,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 6acf64 │ │ │ │ + bl 6acf94 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335b92 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -428480,23 +428477,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54ea6c │ │ │ │ + b.w 54ea9c │ │ │ │ nop │ │ │ │ │ │ │ │ 00335d50 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -428596,19 +428593,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr r5, [pc, #8] @ (335e54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #880] @ (3361c4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r0, 335e5a │ │ │ │ + cbnz r0, 335e66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (335fac ) │ │ │ │ @@ -428703,15 +428700,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 53656c │ │ │ │ + bl 53659c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 335e9e │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (335fc4 ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (335fb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -428749,19 +428746,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #928] @ (336360 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #512] @ (3361c4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #160] @ (336068 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - revsh r2, r7 │ │ │ │ + cbnz r2, 33601a │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r1, r7] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00335fd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -428797,19 +428794,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336044 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x001c │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 336088 │ │ │ │ + cbnz r0, 336094 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336048 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428891,15 +428888,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3360a2 │ │ │ │ ldr r0, [pc, #72] @ (33616c ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 3360be │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -428916,15 +428913,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - rev r0, r5 │ │ │ │ + rev16 r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -428958,19 +428955,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3361e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8d8 │ │ │ │ + cbnz r0, 3361ea │ │ │ │ movs r2, r7 │ │ │ │ cbz r1, 336240 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -429175,70 +429172,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3363f8 │ │ │ │ ldr r3, [pc, #92] @ (33648c ) │ │ │ │ ldr r2, [pc, #96] @ (336490 ) │ │ │ │ ldr r1, [pc, #96] @ (336494 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 3363f8 │ │ │ │ ldr r3, [pc, #72] @ (336498 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (33649c ) │ │ │ │ ldr r1, [pc, #72] @ (3364a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 336426 │ │ │ │ ldr r0, [pc, #192] @ (33652c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb854 │ │ │ │ + @ instruction: 0xb884 │ │ │ │ movs r2, r7 │ │ │ │ - bl 70a47e <_IO_stdin_used@@Base+0x52c06> │ │ │ │ - cbz r2, 3364d0 │ │ │ │ + bl 70a47e <_IO_stdin_used@@Base+0x52bd6> │ │ │ │ + cbz r2, 3364dc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb6b2 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 3364d4 │ │ │ │ + cbz r2, 3364e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb77e │ │ │ │ movs r2, r7 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb694 │ │ │ │ movs r2, r7 │ │ │ │ - uxtb r6, r5 │ │ │ │ + cbz r6, 3364e2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb78c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + cpsid │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003364a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -429310,15 +429307,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r2, r2 │ │ │ │ add.w r4, r2, #32 │ │ │ │ b.n 3364ec │ │ │ │ nop │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb76c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336588 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 33659e │ │ │ │ movs r0, #0 │ │ │ │ @@ -429354,20 +429351,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 3365bc │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 336624 │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -429496,19 +429493,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (336770 ) │ │ │ │ ldr r0, [pc, #20] @ (336774 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r7, sp, #912 @ 0x390 │ │ │ │ + add sp, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 3367c2 │ │ │ │ + cbz r2, 3367ce │ │ │ │ movs r2, r7 │ │ │ │ - cbz r6, 3367ea │ │ │ │ + cbz r6, 3367f6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00336778 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -429545,19 +429542,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3367f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxtb r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 336848 │ │ │ │ + cbz r4, 336854 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003367f4 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33680a │ │ │ │ movs r0, #0 │ │ │ │ @@ -429717,19 +429714,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ tst r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #992 @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r6, 3369a2 │ │ │ │ + cbz r6, 3369ae │ │ │ │ movs r2, r7 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r5 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003369a0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429781,19 +429778,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336a3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -429826,46 +429823,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (336b4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #164] @ (336b50 ) │ │ │ │ ldr r1, [pc, #164] @ (336b54 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #144] @ (336b58 ) │ │ │ │ ldr r1, [pc, #148] @ (336b5c ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #128] @ (336b60 ) │ │ │ │ ldr r1, [pc, #132] @ (336b64 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (336b68 ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #116] @ (336b6c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (336b70 ) │ │ │ │ ldr r2, [pc, #120] @ (336b74 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -429893,31 +429890,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #27 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ movs r2, r7 │ │ │ │ - beq.n 336bcc │ │ │ │ + beq.n 336c2c │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ movs r0, r7 │ │ │ │ subs r7, #162 @ 0xa2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ @@ -429941,15 +429938,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 336ba4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -429973,15 +429970,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 336c68 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 336c02 │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -430032,15 +430029,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (336fbc ) │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 33f0ac │ │ │ │ movs r0, #0 │ │ │ │ @@ -430139,41 +430136,41 @@ │ │ │ │ nop │ │ │ │ subs r5, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (336e1c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ strh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 336e80 │ │ │ │ @@ -430183,67 +430180,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (336e88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #60] @ (336e8c ) │ │ │ │ ldr r3, [pc, #60] @ (336e90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (336e94 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (336e98 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r2, [pc, #48] @ (336e9c ) │ │ │ │ ldr r1, [pc, #48] @ (336ea0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54a04c │ │ │ │ + b.w 54a07c │ │ │ │ nop │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r2, #13 │ │ │ │ + lsrs r4, r0, #14 │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r5, r4] │ │ │ │ + str r6, [r3, r5] │ │ │ │ movs r7, r7 │ │ │ │ bx pc │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 336ee0 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -430253,71 +430250,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (336f00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #688 @ 0x2b0 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 546680 │ │ │ │ + bl 5466b0 │ │ │ │ cbz r0, 336f2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (336f6c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr r1, [pc, #56] @ (336f70 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ ldr r1, [pc, #48] @ (336f74 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 336f1a │ │ │ │ ldr r3, [pc, #32] @ (336f78 ) │ │ │ │ movw r2, #2846 @ 0xb1e │ │ │ │ ldr r1, [pc, #28] @ (336f7c ) │ │ │ │ ldr r0, [pc, #32] @ (336f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ movs r1, r7 │ │ │ │ - stmia r3!, {r3, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #632 @ 0x278 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (337060 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -430351,15 +430348,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 336fce │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 336ff8 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 337020 │ │ │ │ ldr r3, [pc, #120] @ (33706c ) │ │ │ │ add r3, pc │ │ │ │ b.n 337024 │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -430406,20 +430403,20 @@ │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ subs r2, #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb8e4 │ │ │ │ + cbnz r4, 337074 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - mrc2 0, 1, r0, cr10, cr8, {1} │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + mcr2 0, 3, r0, cr10, cr8, {1} │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -430428,31 +430425,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (3370c4 ) │ │ │ │ ldr r1, [pc, #48] @ (3370c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #36] @ (3370cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, pc, #568 @ (adr r7, 3372fc ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 3373bc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r0, #31 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ movs r2, r7 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -430462,32 +430459,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (337128 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2bcd2c │ │ │ │ ldr r1, [pc, #32] @ (33712c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4146a4 │ │ │ │ - add r7, pc, #224 @ (adr r7, 337204 ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 3372c4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [pc, #752] @ (33741c ) │ │ │ │ + ldr r7, [pc, #944] @ (3374dc ) │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -430497,15 +430494,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (3371a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (3371ac ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2bcce8 │ │ │ │ @@ -430522,19 +430519,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #864 @ (adr r6, 337504 ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 3371c4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r7, [pc, #352] @ (33730c ) │ │ │ │ + ldr r7, [pc, #544] @ (3373cc ) │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #81 @ 0x51 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r7, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430553,15 +430550,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (337280 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cbz r0, 337266 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 337266 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r2, #68] @ 0x44 │ │ │ │ @@ -430600,23 +430597,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 337242 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, pc, #336 @ (adr r6, 3373c4 ) │ │ │ │ + add r6, pc, #528 @ (adr r6, 337484 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #808] @ (3375ac ) │ │ │ │ + ldr r6, [pc, #1000] @ (33766c ) │ │ │ │ movs r2, r7 │ │ │ │ subs r0, #82 @ 0x52 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -430647,49 +430644,49 @@ │ │ │ │ ldr r6, [pc, #304] @ (337408 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #284] @ (33740c ) │ │ │ │ ldr r1, [pc, #284] @ (337410 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3373ae │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 3372ba │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #196] @ (337400 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3372ca │ │ │ │ ldr r3, [pc, #204] @ (337414 ) │ │ │ │ @@ -430704,15 +430701,15 @@ │ │ │ │ bpl.n 3372ca │ │ │ │ ldr r0, [pc, #188] @ (33741c ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3372d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 3373dc │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -430756,51 +430753,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (33743c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #496 @ (adr r5, 3375e8 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 3376a8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ movs r0, r7 │ │ │ │ adds r7, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #392 @ 0x188 │ │ │ │ + add r3, sp, #584 @ 0x248 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #600] @ (337664 ) │ │ │ │ + ldr r4, [pc, #792] @ (337724 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r5, [pc, #736] @ (3376f4 ) │ │ │ │ + ldr r5, [pc, #928] @ (3377b4 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #640 @ 0x280 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #336 @ (adr r4, 33757c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 33763c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #840 @ 0x348 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #248 @ (adr r4, 337530 ) │ │ │ │ + add r4, pc, #440 @ (adr r4, 3375f0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #496 @ 0x1f0 │ │ │ │ + add r2, sp, #688 @ 0x2b0 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3374cc │ │ │ │ @@ -430852,25 +430849,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3374f4 ) │ │ │ │ ldr r0, [pc, #32] @ (3374f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r3, pc, #408 @ (adr r3, 337680 ) │ │ │ │ + add r3, pc, #600 @ (adr r3, 337740 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #64 @ 0x40 │ │ │ │ + add r0, sp, #256 @ 0x100 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, pc, #312 @ (adr r3, 33762c ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 3376ec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #992 @ (adr r7, 3378d8 ) │ │ │ │ + add r0, sp, #160 @ 0xa0 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #888 @ 0x378 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (33758c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -430878,24 +430875,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (337594 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #104] @ (337598 ) │ │ │ │ ldr r1, [pc, #108] @ (33759c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c854 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 337552 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 337564 │ │ │ │ mov r0, r3 │ │ │ │ @@ -430917,23 +430914,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3409b0 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 337552 │ │ │ │ nop │ │ │ │ - add r3, pc, #64 @ (adr r3, 3375d0 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 337690 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r5, #18 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [pc, #336] @ (3376e8 ) │ │ │ │ + ldr r2, [pc, #528] @ (3377a8 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [pc, #480] @ (337780 ) │ │ │ │ + ldr r3, [pc, #672] @ (337840 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (337674 ) │ │ │ │ @@ -430951,50 +430948,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #164] @ (337688 ) │ │ │ │ ldr r1, [pc, #168] @ (33768c ) │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #148] @ (337690 ) │ │ │ │ ldr r1, [pc, #152] @ (337694 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 67b888 │ │ │ │ + bl 67b8b8 │ │ │ │ ldr r2, [pc, #80] @ (337698 ) │ │ │ │ ldr r3, [pc, #48] @ (337678 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -431010,27 +431007,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #400 @ (adr r2, 337810 ) │ │ │ │ + add r2, pc, #592 @ (adr r2, 3378d0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r7, #6 │ │ │ │ + subs r2, r5, #7 │ │ │ │ movs r1, r7 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #544] @ (3378b0 ) │ │ │ │ + ldr r1, [pc, #736] @ (337970 ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r5} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [pc, #688] @ (337948 ) │ │ │ │ + ldr r2, [pc, #880] @ (337a08 ) │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431041,24 +431038,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (337758 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #144] @ (33775c ) │ │ │ │ ldr r1, [pc, #144] @ (337760 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (337764 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -431087,26 +431084,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 3e1444 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e2294 │ │ │ │ mov r0, r4 │ │ │ │ - bl 536570 │ │ │ │ + bl 5365a0 │ │ │ │ b.n 337714 │ │ │ │ nop │ │ │ │ - add r1, pc, #448 @ (adr r1, 337914 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 3379d4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #736] @ (337a3c ) │ │ │ │ + ldr r0, [pc, #928] @ (337afc ) │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4} │ │ │ │ + stmia r4!, {r1, r2, r3, r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #872] @ (337acc ) │ │ │ │ + ldr r2, [pc, #40] @ (33778c ) │ │ │ │ movs r2, r7 │ │ │ │ adds r3, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431128,15 +431125,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #212 @ 0xd4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 337130 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3377f0 │ │ │ │ @@ -431163,43 +431160,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (337844 ) │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3377c6 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 3377c0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #120] @ (3378b0 ) │ │ │ │ + ldr r1, [pc, #312] @ (337970 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #576 @ (adr r0, 337a7c ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 337b3c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r2, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r1, #7 │ │ │ │ movs r0, r7 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -431228,32 +431225,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (3379c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #288] @ (3379cc ) │ │ │ │ ldr r1, [pc, #288] @ (3379d0 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov sl, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -431284,102 +431281,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (3379e0 ) │ │ │ │ ldr r1, [pc, #160] @ (3379e4 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov sl, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 3378e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 536574 │ │ │ │ + bl 5365a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33787e │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (3379e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ adds r2, #44 @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r7, #3 │ │ │ │ + lsls r6, r5, #4 │ │ │ │ movs r0, r7 │ │ │ │ - mov r8, fp │ │ │ │ + bx r1 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #168] @ (337a7c ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ movs r0, r7 │ │ │ │ - mov r6, r8 │ │ │ │ + mov r6, lr │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #144 @ (adr r5, 337a7c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 337b3c ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003379ec : │ │ │ │ cbz r1, 337a2e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 548c80 │ │ │ │ + bl 548cb0 │ │ │ │ ldr r3, [pc, #44] @ (337a3c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 334560 │ │ │ │ @@ -431392,15 +431389,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - add r4, pc, #912 @ (adr r4, 337dd0 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 337a90 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337a40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -431430,19 +431427,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (337a9c ) │ │ │ │ ldr r0, [pc, #20] @ (337aa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #272 @ (adr r2, 337bb0 ) │ │ │ │ + add r2, pc, #464 @ (adr r2, 337c70 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #488 @ (adr r4, 337c8c ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 337d4c ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1760] @ 0x6e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -431484,15 +431481,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 337b00 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 337afe │ │ │ │ @@ -431546,25 +431543,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (337bdc ) │ │ │ │ ldr r0, [pc, #32] @ (337be0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 337c74 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 337d34 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #744 @ (adr r2, 337ec0 ) │ │ │ │ + add r2, pc, #936 @ (adr r2, 337f80 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #64 @ (adr r1, 337c20 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 337ce0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #712 @ (adr r2, 337eac ) │ │ │ │ + add r2, pc, #904 @ (adr r2, 337f6c ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337be4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -431614,24 +431611,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (337d00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #140] @ (337d04 ) │ │ │ │ ldr r1, [pc, #140] @ (337d08 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 337cce │ │ │ │ ldr r4, [pc, #124] @ (337d0c ) │ │ │ │ ldr r6, [pc, #124] @ (337d10 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -431639,24 +431636,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 337ce0 │ │ │ │ ldr r1, [pc, #112] @ (337d14 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #100] @ (337d18 ) │ │ │ │ ldr r1, [pc, #100] @ (337d1c ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 337c9a │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -431668,37 +431665,37 @@ │ │ │ │ ldr r1, [pc, #60] @ (337d24 ) │ │ │ │ ldr r0, [pc, #60] @ (337d28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #784] @ 0x310 │ │ │ │ + ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2 0, cr0, [r2, #-220]! @ 0xffffff24 │ │ │ │ - orrs r4, r1 │ │ │ │ + stc2l 0, cr0, [r2, #-220]! @ 0xffffff24 │ │ │ │ + orrs r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00a2 │ │ │ │ movs r0, r7 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, fp │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc2 0, cr0, [r0, #-220] @ 0xffffff24 │ │ │ │ - cmn r4, r1 │ │ │ │ + ldc2 0, cr0, [r0, #-220]! @ 0xffffff24 │ │ │ │ + cmn r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x0036 │ │ │ │ + bkpt 0x0066 │ │ │ │ movs r0, r7 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r4 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #80 @ (adr r0, 337d78 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r2, pc, #168 @ (adr r2, 337dd4 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 337e94 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00337d2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -431712,22 +431709,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #380 @ 0x17c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 337da0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 337d8c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -431744,23 +431741,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (337dc0 ) │ │ │ │ add.w r3, r4, #424 @ 0x1a8 │ │ │ │ ldr r0, [pc, #28] @ (337dc4 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #888] @ 0x378 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #896 @ (adr r1, 33813c ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 337dfc ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r4, #58] @ 0x3a │ │ │ │ + strh r4, [r2, #60] @ 0x3c │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #600 @ (adr r1, 338020 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 3380e0 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (337f1c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -431792,25 +431789,25 @@ │ │ │ │ add.w r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #268] @ (337f30 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r7, r8, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #248] @ (337f34 ) │ │ │ │ ldr r1, [pc, #248] @ (337f38 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 337e20 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -431840,23 +431837,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (337f44 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #136] @ (337f48 ) │ │ │ │ ldr r1, [pc, #140] @ (337f4c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 337e7a │ │ │ │ ldr r2, [pc, #120] @ (337f50 ) │ │ │ │ ldr r3, [pc, #72] @ (337f24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431881,35 +431878,35 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 21cf10 │ │ │ │ b.n 337ed6 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #544 @ (adr r1, 338144 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 338204 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #48] @ 0x30 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfb7a0037 │ │ │ │ - adcs r4, r1 │ │ │ │ + @ instruction: 0xfbaa0037 │ │ │ │ + adcs r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r3 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #952 @ (adr r0, 3382f8 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 337fb8 ) │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfaec0037 │ │ │ │ - lsrs r2, r1 │ │ │ │ + smlatt r0, ip, r7, r0 │ │ │ │ + lsrs r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r0, r7 │ │ │ │ - rors r0, r5 │ │ │ │ + tst r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00337f54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431926,15 +431923,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #380 @ 0x17c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 337fb0 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -431949,23 +431946,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (337fd0 ) │ │ │ │ add.w r3, r5, #444 @ 0x1bc │ │ │ │ ldr r0, [pc, #28] @ (337fd4 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #80] @ 0x50 │ │ │ │ + ldr r5, [sp, #272] @ 0x110 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #536] @ 0x218 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #328] @ (338134 ) │ │ │ │ @@ -431977,24 +431974,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (33813c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #220 @ 0xdc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #300] @ (338140 ) │ │ │ │ ldr r1, [pc, #304] @ (338144 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3380ea │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [pc, #284] @ 338148 │ │ │ │ ldr r6, [pc, #284] @ (33814c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -432007,29 +432004,29 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 33808c │ │ │ │ ldr r1, [pc, #260] @ (338150 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #248] @ (338154 ) │ │ │ │ ldr r1, [pc, #248] @ (338158 ) │ │ │ │ add.w r3, fp, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #232] @ (33815c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 3380d4 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 3380ea │ │ │ │ mov r4, r9 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338042 │ │ │ │ @@ -432094,80 +432091,80 @@ │ │ │ │ ldr r1, [pc, #76] @ (338170 ) │ │ │ │ ldr r0, [pc, #76] @ (338174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb.w r0, [lr, #55] @ 0x37 │ │ │ │ - subs r7, #114 @ 0x72 │ │ │ │ + vst1.8 @ instruction: 0xf9ce0037 │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - revsh r0, r3 │ │ │ │ + cbnz r0, 338186 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r2 │ │ │ │ + lsrs r4, r0 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr??.w r0, [sl, r7, lsl #3] │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + vst1.8 @ instruction: 0xf98a0037 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x000e │ │ │ │ + hlt 0x003e │ │ │ │ movs r0, r7 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #24] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #832] @ 0x340 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #1016] @ 0x3f8 │ │ │ │ + str r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338178 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (3381a4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003381a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 33823a │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (338240 ) │ │ │ │ @@ -432182,15 +432179,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (338244 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (338248 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #64] @ (33824c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33821c │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -432204,19 +432201,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 21f278 │ │ │ │ nop │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ movs r1, r7 │ │ │ │ cbz r6, 338252 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sub sp, #488 @ 0x1e8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00338254 : │ │ │ │ @@ -432229,24 +432226,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (338308 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 53fcf8 │ │ │ │ + bl 53fd28 │ │ │ │ ldr r2, [pc, #140] @ (33830c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (338310 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 338302 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #380 @ 0x17c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -432258,15 +432255,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #80] @ 0x50 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #76] @ (33831c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 3382e2 │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -432281,23 +432278,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 21f278 │ │ │ │ nop │ │ │ │ - str r5, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb86a │ │ │ │ + @ instruction: 0xb89a │ │ │ │ movs r0, r7 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r4, #16] │ │ │ │ movs r1, r7 │ │ │ │ add sp, #288 @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ add sp, #200 @ 0xc8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00338324 : │ │ │ │ @@ -432312,24 +432309,24 @@ │ │ │ │ ldr r1, [pc, #136] @ (3383c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #120] @ (3383cc ) │ │ │ │ add.w r4, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #116] @ (3383d0 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 33837a │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -432342,33 +432339,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (3383dc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53fd64 │ │ │ │ + b.w 53fd94 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - str r4, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf6500037 │ │ │ │ - adds.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + @ instruction: 0xf6800037 │ │ │ │ + adc.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ + ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + str r4, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf5fa0037 │ │ │ │ - @ instruction: 0xf4c20039 │ │ │ │ + @ instruction: 0xf62a0037 │ │ │ │ + @ instruction: 0xf4f20039 │ │ │ │ │ │ │ │ 003383e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432476,74 +432473,74 @@ │ │ │ │ 003384f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #44] @ 33853c │ │ │ │ ldr r2, [pc, #44] @ (338540 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (338544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - str r3, [sp, #40] @ 0x28 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb600 │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #190 @ 0xbe │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #128] @ (3385e8 ) │ │ │ │ ldr r2, [pc, #132] @ (3385ec ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (3385f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (3385f4 ) │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 3385ce │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 3385ce │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -432561,58 +432558,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r2, [sp, #728] @ 0x2d8 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r5, r7, lr} │ │ │ │ movs r0, r7 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r2, #18] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003385f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #56] @ 338648 │ │ │ │ ldr r2, [pc, #56] @ (33864c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (338650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #40] @ 0x28 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {lr} │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r2, #190 @ 0xbe │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338654 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432624,15 +432621,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w lr, [r2, #100] @ 0x64 │ │ │ │ add.w r1, ip, #1280 @ 0x500 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [lr, #6] │ │ │ │ bic.w ip, ip, #8 │ │ │ │ strb.w ip, [lr, #6] │ │ │ │ - bl 54df18 │ │ │ │ + bl 54df48 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 3386ac │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -432665,15 +432662,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r1 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #1280 @ 0x500 │ │ │ │ ldr.w r3, [r2, #1432] @ 0x598 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54cf28 │ │ │ │ + bl 54cf58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r2, #877] @ 0x36d │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 338712 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -432715,33 +432712,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (338848 ) │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #220] @ (33884c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -432757,32 +432754,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (338858 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #128] @ (33885c ) │ │ │ │ ldr r1, [pc, #132] @ (338860 ) │ │ │ │ add.w r3, r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r4, #308 @ 0x134 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -432791,37 +432788,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (338864 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ nop │ │ │ │ - str r0, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf23e0037 │ │ │ │ - subs r0, #24 │ │ │ │ + @ instruction: 0xf26e0037 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #114 @ 0x72 │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 3388ae │ │ │ │ + cbz r4, 3388ba │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rsbs r0, r0, #55 @ 0x37 │ │ │ │ - adds r7, #170 @ 0xaa │ │ │ │ + addw r0, r0, #55 @ 0x37 │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 3388a4 │ │ │ │ + cbz r0, 3388b0 │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #204 @ 0xcc │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338868 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0033886c : │ │ │ │ @@ -432858,24 +432855,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #220 @ 0xdc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #276] @ (3389dc ) │ │ │ │ ldr r1, [pc, #280] @ (3389e0 ) │ │ │ │ add.w r3, r8, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 338980 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3dd2f8 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -432948,38 +432945,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (3389fc ) │ │ │ │ add.w r3, r8, #504 @ 0x1f8 │ │ │ │ ldr r0, [pc, #60] @ (338a00 ) │ │ │ │ movw r2, #1546 @ 0x60a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r7, #58] @ 0x3a │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf0e20037 │ │ │ │ - sxth r4, r4 │ │ │ │ + adds.w r0, r2, #55 @ 0x37 │ │ │ │ + sxtb r4, r2 │ │ │ │ movs r0, r7 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + subs r0, #16 │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + str r6, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #112] @ 0x70 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #224] @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00338a04 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -432990,24 +432987,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (338a94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #100] @ (338a98 ) │ │ │ │ ldr r1, [pc, #100] @ (338a9c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 338a78 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 3e1444 │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -433022,22 +433019,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.s64 d16, d6, d23 │ │ │ │ - adds r5, #80 @ 0x50 │ │ │ │ + vshr.s32 d0, d23, #26 │ │ │ │ + adds r5, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ - sub sp, #216 @ 0xd8 │ │ │ │ + sub sp, #408 @ 0x198 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #114 @ 0x72 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (338b9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -433047,24 +433044,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #296 @ 0x128 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r4, r4, #524 @ 0x20c │ │ │ │ mov r5, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 338b0a │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -433125,19 +433122,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21e9b8 │ │ │ │ blx 21c448 │ │ │ │ ldr.w r1, [r5, #1752] @ 0x6d8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 338b7a │ │ │ │ nop │ │ │ │ - add sp, #376 @ 0x178 │ │ │ │ + sub sp, #56 @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r5, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ movs r1, r7 │ │ │ │ add r7, pc, #656 @ (adr r7, 338e3c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ udf #191 @ 0xbf │ │ │ │ Address 0x338bae is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -433155,26 +433152,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 54296c │ │ │ │ - bl 54667c │ │ │ │ + bl 54299c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #332] @ (338d34 ) │ │ │ │ ldr r2, [pc, #332] @ (338d38 ) │ │ │ │ ldr r1, [pc, #336] @ (338d3c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #548 @ 0x224 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 338c76 │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 338c7c │ │ │ │ mov r2, r6 │ │ │ │ @@ -433276,18 +433273,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 338c7c │ │ │ │ b.n 338cac │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldcl 0, cr0, [r2, #-220]! @ 0xffffff24 │ │ │ │ - @ instruction: 0xf3080037 │ │ │ │ + stc 0, cr0, [r2, #220]! @ 0xdc │ │ │ │ + @ instruction: 0xf3380037 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (338fd0 ) │ │ │ │ ldr.w ip, [pc, #636] @ 338fd4 │ │ │ │ @@ -433343,32 +433340,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (338fe8 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #496] @ (338fec ) │ │ │ │ ldr r1, [pc, #496] @ (338ff0 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov fp, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (338ff4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -433383,35 +433380,35 @@ │ │ │ │ beq.n 338ece │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (338ff8 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w fp, [pc, #396] @ 338ffc │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (338ff4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -433478,15 +433475,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 338ebc │ │ │ │ ldr r3, [pc, #136] @ (33900c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 338e42 │ │ │ │ @@ -433504,47 +433501,47 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 338e42 │ │ │ │ - ldc 0, cr0, [r6], #-220 @ 0xffffff24 │ │ │ │ - ldrh r4, [r0, #22] │ │ │ │ + stcl 0, cr0, [r6], #-220 @ 0xffffff24 │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r7, #20] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ adds r2, r3, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub.w r0, sl, r7, rrx │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + rsbs r0, sl, r7, rrx │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #680 @ 0x2a8 │ │ │ │ movs r0, r7 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #432] @ 0x1b0 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -433561,15 +433558,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 21e9a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -433599,26 +433596,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 21cf10 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 338d40 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 3390ea │ │ │ │ ldr r3, [pc, #176] @ (339180 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (339184 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33cbbc │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 3e15c8 │ │ │ │ @@ -433642,15 +433639,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #592 @ 0x250 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 21c400 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -433663,29 +433660,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (339198 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #568 @ 0x238 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r1, #58] @ 0x3a │ │ │ │ + strh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #432] @ 0x1b0 │ │ │ │ + str r0, [sp, #624] @ 0x270 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r7, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ @@ -433804,29 +433801,29 @@ │ │ │ │ ldr r1, [pc, #20] @ (3392e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3392e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r7, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003392ec : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 542460 │ │ │ │ + bl 542490 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33919c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -433837,15 +433834,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (33939c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 339348 │ │ │ │ bl 33919c │ │ │ │ cmp r4, r5 │ │ │ │ @@ -433874,25 +433871,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (3393a4 ) │ │ │ │ ldr r0, [pc, #32] @ (3393a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #648 @ 0x288 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #792 @ (adr r7, 3396b4 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 339774 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r5, #130 @ 0x82 │ │ │ │ + cmp r5, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #10] │ │ │ │ + ldrh r0, [r7, #10] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003393ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -434087,34 +434084,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #520] @ (3397d4 ) │ │ │ │ ldr r1, [pc, #520] @ (3397d8 ) │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (3397dc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434137,15 +434134,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (3397e8 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 339476 │ │ │ │ mov r0, r4 │ │ │ │ bl 338d40 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -434205,34 +434202,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (3397f8 ) │ │ │ │ ldr r1, [pc, #236] @ (3397fc ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (3397dc ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434256,15 +434253,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (339804 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 339472 │ │ │ │ ldr r3, [pc, #116] @ (339808 ) │ │ │ │ movw r2, #1780 @ 0x6f4 │ │ │ │ ldr r1, [pc, #112] @ (33980c ) │ │ │ │ ldr r0, [pc, #116] @ (339810 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -434279,57 +434276,57 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #668 @ 0x29c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r6, #18] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 339f88 │ │ │ │ + b.n 338fe8 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #186 @ 0xba │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - add r5, pc, #120 @ (adr r5, 339850 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 339910 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r3, #10 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 339d44 │ │ │ │ + b.n 339da4 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #888 @ (adr r3, 339b74 ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 339834 ) │ │ │ │ movs r0, r7 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #202 @ 0xca │ │ │ │ movs r2, r7 │ │ │ │ cmp r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r7, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r6, #40] @ 0x28 │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r3, #40] @ 0x28 │ │ │ │ + strh r2, [r1, #42] @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r3, #14] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -434353,15 +434350,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 542460 │ │ │ │ + bl 542490 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 33919c │ │ │ │ │ │ │ │ 00339884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -434419,25 +434416,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (339af0 ) │ │ │ │ ldr r1, [pc, #448] @ (339af4 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3399de │ │ │ │ add r9, r4 │ │ │ │ @@ -434468,25 +434465,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (339b04 ) │ │ │ │ ldr r1, [pc, #332] @ (339b08 ) │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339958 │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -434584,63 +434581,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (339b40 ) │ │ │ │ ldr r0, [pc, #108] @ (339b44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #696 @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 339be0 │ │ │ │ + b.n 339c40 │ │ │ │ movs r7, r6 │ │ │ │ - movs r6, #86 @ 0x56 │ │ │ │ + movs r6, #134 @ 0x86 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #744 @ (adr r1, 339ddc ) │ │ │ │ + add r1, pc, #936 @ (adr r1, 339e9c ) │ │ │ │ movs r0, r7 │ │ │ │ - movs r7, #118 @ 0x76 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + b.n 339b48 │ │ │ │ movs r7, r6 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r6, #0 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #208 @ (adr r1, 339bd8 ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 339c98 ) │ │ │ │ movs r0, r7 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r7, #32 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r7, #2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r5, #16] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r7, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r2, #60] @ 0x3c │ │ │ │ + strh r6, [r0, #62] @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00339b48 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -434656,30 +434653,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 339b7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (339b94 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 543cd8 │ │ │ │ + b.w 543d08 │ │ │ │ ldr r3, [pc, #24] @ (339b98 ) │ │ │ │ movw r2, #1831 @ 0x727 │ │ │ │ ldr r1, [pc, #24] @ (339b9c ) │ │ │ │ ldr r0, [pc, #24] @ (339ba0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bhi.n 339b26 │ │ │ │ - @ instruction: 0xffff7c9e │ │ │ │ + vqdmulh.s , , d14[0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00339ba4 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -434706,19 +434703,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (339bf4 ) │ │ │ │ ldr r0, [pc, #20] @ (339bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #736 @ 0x2e0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r1, #56] @ 0x38 │ │ │ │ + strh r6, [r7, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00339bfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -434755,47 +434752,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (339d6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #256] @ (339d70 ) │ │ │ │ ldr r1, [pc, #256] @ (339d74 ) │ │ │ │ add.w r3, sl, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 339c44 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 339c50 │ │ │ │ ldr r3, [pc, #176] @ (339d78 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -434809,15 +434806,15 @@ │ │ │ │ bpl.n 339c50 │ │ │ │ ldr r0, [pc, #164] @ (339d80 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 339c58 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 339d2c │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -434838,19 +434835,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (339d88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ ldr r3, [pc, #76] @ (339d8c ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #764] @ 0x2fc │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 339d02 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -434858,37 +434855,37 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 339e24 │ │ │ │ + ble.n 339c84 │ │ │ │ movs r7, r6 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #20 │ │ │ │ + movs r3, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r0, r7 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #10] │ │ │ │ + strh r4, [r1, #12] │ │ │ │ movs r2, r7 │ │ │ │ lsrs r2, r2, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r4, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 00339d90 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 339da2 │ │ │ │ @@ -435040,42 +435037,42 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 339ed0 │ │ │ │ + bhi.n 339f30 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00339f0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339fc6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #264] @ (33a034 ) │ │ │ │ ldr r2, [pc, #264] @ (33a038 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #308 @ 0x134 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (33a03c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 339fca │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -435095,21 +435092,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 339fbc │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 339fc6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #192] @ (33a04c ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 339fca │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -435145,15 +435142,15 @@ │ │ │ │ b.n 339fc6 │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33a022 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 33a022 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 33a022 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -435164,27 +435161,27 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 339ffe │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 339f84 │ │ │ │ b.n 339fc6 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r3, [sp, #912] @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ - movs r1, #114 @ 0x72 │ │ │ │ + movs r1, #162 @ 0xa2 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r6, #4] │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ movs r0, r7 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a050 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -435284,46 +435281,46 @@ │ │ │ │ bne.n 33a250 │ │ │ │ mov r0, fp │ │ │ │ bl 339f0c │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a250 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #268] @ (33a274 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #260] @ (33a278 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r3, [pc, #252] @ (33a27c ) │ │ │ │ ldr r2, [pc, #256] @ (33a280 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #256] @ (33a284 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c0b28 │ │ │ │ ldr r3, [pc, #232] @ (33a288 ) │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #216] @ (33a28c ) │ │ │ │ ldr r3, [pc, #180] @ (33a26c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -435362,15 +435359,15 @@ │ │ │ │ cbnz r2, 33a250 │ │ │ │ mov r1, r5 │ │ │ │ mov r5, r3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33a152 │ │ │ │ ldr r0, [pc, #120] @ (33a290 ) │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ add.w r9, r1, #1 │ │ │ │ movs r2, #16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -435388,41 +435385,41 @@ │ │ │ │ movcs r2, #1 │ │ │ │ mov r3, ip │ │ │ │ b.n 33a1fc │ │ │ │ ldr r0, [pc, #64] @ (33a294 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ movs r0, #1 │ │ │ │ blx 21e584 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r2, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r6, #19 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - and.w r0, sl, #12058624 @ 0xb80000 │ │ │ │ - ldr r1, [sp, #544] @ 0x220 │ │ │ │ + bics.w r0, sl, #12058624 @ 0xb80000 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r4, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r5, #8] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a298 : │ │ │ │ cbz r0, 33a2f2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -435487,223 +435484,223 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #68] @ (33a390 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #60] @ (33a394 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr.w ip, [pc, #52] @ 33a398 │ │ │ │ ldr r2, [pc, #52] @ (33a39c ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (33a3a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r4, #11 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf2200038 │ │ │ │ - str r7, [sp, #648] @ 0x288 │ │ │ │ + @ instruction: 0xf2500038 │ │ │ │ + str r7, [sp, #840] @ 0x348 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033a3a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #68] @ (33a404 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #60] @ (33a408 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr.w ip, [pc, #52] @ 33a40c │ │ │ │ ldr r2, [pc, #52] @ (33a410 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #52] @ (33a414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + strh r2, [r0, #0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sub.w r0, ip, #56 @ 0x38 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + rsbs r0, ip, #56 @ 0x38 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033a418 : │ │ │ │ - b.w 54252c │ │ │ │ + b.w 54255c │ │ │ │ │ │ │ │ 0033a41c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (33a490 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #88] @ (33a494 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #80] @ (33a498 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r1, [pc, #72] @ (33a49c ) │ │ │ │ ldr r2, [pc, #72] @ (33a4a0 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (33a4a4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #56] @ (33a4a8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf12c0038 │ │ │ │ - str r6, [sp, #696] @ 0x2b8 │ │ │ │ + adcs.w r0, ip, #56 @ 0x38 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033a4ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (33a520 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ ldr r1, [pc, #88] @ (33a524 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r1, [pc, #80] @ (33a528 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r1, [pc, #72] @ (33a52c ) │ │ │ │ ldr r2, [pc, #72] @ (33a530 ) │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #296 @ 0x128 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (33a534 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #56] @ (33a538 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r1, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #5 │ │ │ │ + lsrs r0, r2, #6 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - eors.w r0, ip, #56 @ 0x38 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf0cc0038 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ movs r0, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033a53c : │ │ │ │ ldr r3, [pc, #112] @ (33a5b0 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -435751,22 +435748,22 @@ │ │ │ │ b.w 33a4ac │ │ │ │ lsls r4, r2, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8de003c │ │ │ │ - ldrh r6, [r6, r7] │ │ │ │ + stmdb lr, {r2, r3, r4, r5} │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r4, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r7, r7] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033a5d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -435902,32 +435899,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #184] @ (33a7f0 ) │ │ │ │ ldr r1, [pc, #184] @ (33a7f4 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov sl, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #824 @ 0x338 │ │ │ │ @@ -435941,15 +435938,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r2, #2640 @ 0xa50 │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -435960,39 +435957,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (33a804 ) │ │ │ │ ldr r0, [pc, #60] @ (33a808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #792 @ 0x318 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, #8] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r6, #26] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bcs.n 33a8d4 │ │ │ │ + bcs.n 33a734 │ │ │ │ movs r7, r6 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r2, r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, r5, r5 │ │ │ │ + adds r6, r3, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r0, #20] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033a80c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -436114,31 +436111,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (33a9b4 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 54269c │ │ │ │ + bl 5426cc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 33a98c │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 33a988 │ │ │ │ ldr.w ip, [pc, #96] @ 33a9b8 │ │ │ │ movs r3, #10 │ │ │ │ ldr r2, [pc, #92] @ (33a9bc ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #296 @ 0x128 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -436155,19 +436152,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 33a976 │ │ │ │ ldrh r4, [r5, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r1, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #24] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r0, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stc 0, cr0, [r8], #-224 @ 0xffffff20 │ │ │ │ + mrrc 0, 3, r0, r8, cr8 │ │ │ │ │ │ │ │ 0033a9c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (33aa18 ) │ │ │ │ @@ -436176,41 +436173,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (33aa20 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #48] @ (33aa24 ) │ │ │ │ ldr r1, [pc, #52] @ (33aa28 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r0, #23 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #992] @ 0x3e0 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r4, r6, #26 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033aa2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -436220,41 +436217,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (33aa8c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #48] @ (33aa90 ) │ │ │ │ ldr r1, [pc, #52] @ (33aa94 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r4, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r1, #25 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033aa98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -436357,15 +436354,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -436495,44 +436492,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (33ad50 ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #64] @ (33ad54 ) │ │ │ │ ldr r1, [pc, #64] @ (33ad58 ) │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 33acc0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldc2l 0, cr0, [ip, #352]! @ 0x160 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r4, #352] @ 0x160 │ │ │ │ - ldr r4, [r5, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r7} │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r4, r6, #9 │ │ │ │ + asrs r4, r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ad5c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -436578,24 +436575,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (33ae30 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #84] @ (33ae34 ) │ │ │ │ ldr r1, [pc, #84] @ (33ae38 ) │ │ │ │ add.w r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #68] @ (33ae3c ) │ │ │ │ ldr r3, [pc, #40] @ (33ae20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -436609,23 +436606,23 @@ │ │ │ │ bx r3 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4, #-352]! @ 0xfffffea0 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [ip], #352 @ 0x160 │ │ │ │ - ldr r4, [r3, #36] @ 0x24 │ │ │ │ + ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r6, r0, #11 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ movs r2, r7 │ │ │ │ stc2 0, cr0, [r0], #352 @ 0x160 │ │ │ │ │ │ │ │ 0033ae40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -437146,24 +437143,24 @@ │ │ │ │ ldr r0, [pc, #36] @ (33b370 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #844 @ 0x34c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ movs r2, r7 │ │ │ │ - orrs.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ - str r0, [r3, #76] @ 0x4c │ │ │ │ + eor.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033b374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -437184,15 +437181,15 @@ │ │ │ │ beq.n 33b452 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 33b452 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cbz r0, 33b3e8 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 33c864 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -437322,15 +437319,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 33b3e8 │ │ │ │ b.n 33b4fa │ │ │ │ nop │ │ │ │ - strb r6, [r0, r1] │ │ │ │ + strb r6, [r6, r1] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033b53c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -437341,24 +437338,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (33b5c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #92] @ (33b5c8 ) │ │ │ │ ldr r1, [pc, #92] @ (33b5cc ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3374fc │ │ │ │ cbz r0, 33b59c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -437375,23 +437372,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r3, #8 │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r4, r5, #13 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3224] @ 33c27c │ │ │ │ @@ -437404,23 +437401,23 @@ │ │ │ │ ldr.w r3, [pc, #3216] @ 33c288 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r2, [pc, #3196] @ 33c28c │ │ │ │ add.w r3, r5, #524 @ 0x20c │ │ │ │ ldr.w r1, [pc, #3192] @ 33c290 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr.w r1, [r4, #1752] @ 0x6d8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 33b8ae │ │ │ │ cmp r1, #0 │ │ │ │ @@ -437433,50 +437430,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 33b80e │ │ │ │ ldr.w r1, [pc, #3136] @ 33c294 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ cbz r0, 33b67c │ │ │ │ ldr.w r1, [pc, #3124] @ 33c298 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ cbnz r0, 33b67c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #3100] @ 33c29c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 54622c │ │ │ │ + bl 54625c │ │ │ │ cbz r0, 33b696 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #3076] @ 33c2a0 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r2, [pc, #3064] @ 33c2a4 │ │ │ │ ldr.w r1, [pc, #3064] @ 33c2a8 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #524 @ 0x20c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #3052] @ 33c2ac │ │ │ │ movs r3, #10 │ │ │ │ ldr.w fp, [pc, #3048] @ 33c2b0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #220 @ 0xdc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -437484,36 +437481,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r2, [pc, #2984] @ 33c2b4 │ │ │ │ ldr.w r1, [pc, #2984] @ 33c2b8 │ │ │ │ add.w r3, r6, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #2968] @ 33c2bc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 33b8ea │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 33bc20 │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -437548,41 +437545,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2852] @ 33c2cc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r4, [pc, #2848] @ 33c2d0 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #212 @ 0xd4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 33b932 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 33b8d2 │ │ │ │ @@ -437594,15 +437591,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2252 @ 0x8cc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r2, [pc, #2732] @ 33c2e0 │ │ │ │ ldr.w r3, [pc, #2640] @ 33c288 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -437636,26 +437633,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2242 @ 0x8c2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ ldr.w r2, [pc, #2632] @ 33c2f8 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2628] @ 33c2fc │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2228 @ 0x8b4 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ mov r0, r4 │ │ │ │ bl 3409b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -437677,15 +437674,15 @@ │ │ │ │ ldr.w r1, [pc, #2552] @ 33c304 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1313 @ 0x521 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 21d5dc │ │ │ │ b.n 33b63c │ │ │ │ @@ -437696,29 +437693,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr.w r2, [pc, #2480] @ 33c308 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 3dcafc │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 3e21d0 │ │ │ │ ldr.w r3, [r4, #1756] @ 0x6dc │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 542f2c │ │ │ │ + bl 542f5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33bd1c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -437911,27 +437908,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #220 @ 0xdc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r2, [pc, #1908] @ 33c318 │ │ │ │ ldr.w r1, [pc, #1908] @ 33c31c │ │ │ │ add.w r3, r7, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [pc, #1888] @ 33c320 │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c06e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 33bf64 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -437950,15 +437947,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr.w r2, [pc, #1820] @ 33c330 │ │ │ │ ldr.w r1, [pc, #1820] @ 33c334 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 33bcfe │ │ │ │ ldrb.w r5, [r7, #80] @ 0x50 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -437985,15 +437982,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1327 @ 0x52f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33bf50 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -438019,37 +438016,37 @@ │ │ │ │ ldr.w r1, [pc, #1676] @ 33c34c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov r0, r6 │ │ │ │ blx 21c400 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33be50 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1640] @ 33c350 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr.w r2, [pc, #1636] @ 33c354 │ │ │ │ ldr.w r1, [pc, #1636] @ 33c358 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338aa0 │ │ │ │ b.n 33b832 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 33769c │ │ │ │ b.n 33b832 │ │ │ │ mov r0, r4 │ │ │ │ bl 33ab4c │ │ │ │ b.n 33b98c │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -438086,15 +438083,15 @@ │ │ │ │ ldr.w r1, [pc, #1504] @ 33c364 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1141 @ 0x475 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bb12 │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 341820 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33bb70 │ │ │ │ mov r0, r4 │ │ │ │ @@ -438104,15 +438101,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 33bb70 │ │ │ │ ldr.w r0, [pc, #1444] @ 33c368 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 690a78 │ │ │ │ + bl 690aa8 │ │ │ │ b.n 33bb70 │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 33ba0a │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -438125,29 +438122,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1400] @ 33c374 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1332 @ 0x534 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1380] @ 33c378 │ │ │ │ ldr.w r2, [pc, #1380] @ 33c37c │ │ │ │ ldr.w r1, [pc, #1380] @ 33c380 │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33c0ae │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 33c0f4 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -438180,15 +438177,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1280] @ 33c398 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338aa0 │ │ │ │ b.n 33b832 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33b76e │ │ │ │ mov r0, r4 │ │ │ │ bl 33b53c │ │ │ │ @@ -438211,15 +438208,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1200] @ 33c3a4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1351 @ 0x547 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ ldr.w r3, [pc, #1180] @ 33c3a8 │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -438231,19 +438228,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1337 @ 0x539 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33b832 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 33769c │ │ │ │ b.n 33b832 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c06a │ │ │ │ @@ -438254,21 +438251,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr.w r2, [pc, #1096] @ 33c3b8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2316 @ 0x90c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338aa0 │ │ │ │ b.n 33b832 │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33be5a │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -438294,16 +438291,16 @@ │ │ │ │ ldr r1, [pc, #996] @ (33c3c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 541fbc │ │ │ │ + bl 546448 │ │ │ │ + bl 541fec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33c1cc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #968] @ (33c3c8 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -438377,15 +438374,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #804] @ (33c3dc ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2529 @ 0x9e1 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bcd6 │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33c0a6 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #776] @ (33c3e0 ) │ │ │ │ ldr r2, [pc, #780] @ (33c3e4 ) │ │ │ │ @@ -438394,15 +438391,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movw r2, #1155 @ 0x483 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bb12 │ │ │ │ bl 2b7268 │ │ │ │ b.n 33bcd6 │ │ │ │ movs r0, #0 │ │ │ │ bl 3d58cc │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 33c162 │ │ │ │ @@ -438434,15 +438431,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #672] @ (33c3f0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (33c3f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bcd6 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 21e758 │ │ │ │ mov r7, r0 │ │ │ │ b.n 33c104 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -438453,15 +438450,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #640] @ (33c400 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2561 @ 0xa01 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bcd6 │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 33c4b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33c4b0 │ │ │ │ @@ -438472,15 +438469,15 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 33bfd8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ b.n 33bffc │ │ │ │ ldr r3, [pc, #556] @ (33c404 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -438541,203 +438538,203 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r5, [r6, #6] │ │ │ │ strh.w r8, [r6, r3] │ │ │ │ b.n 33c056 │ │ │ │ nop │ │ │ │ @ instruction: 0xf4ac0058 │ │ │ │ @ instruction: 0xf4a40058 │ │ │ │ - str r2, [r5, #32] │ │ │ │ + str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 118 @ 0x76 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r7, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #40] @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r5, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33c504 │ │ │ │ + b.n 33c564 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #20] │ │ │ │ + str r2, [r4, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - udf #220 @ 0xdc │ │ │ │ + svc 12 │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r0, r7 │ │ │ │ - stmia r2!, {r1, r2, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsrs r4, r2, #3 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r3, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r3, #6 │ │ │ │ + lsrs r0, r1, #7 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r5, r2] │ │ │ │ + str r6, [r3, r3] │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r5, #8] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsrs r0, r1, #32 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r5, #26] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r5, #4 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r7, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r5, #72] @ 0x48 │ │ │ │ + str r4, [r3, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xf25e0058 │ │ │ │ ldrb r2, [r6, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cbz r5, 33c31c │ │ │ │ - @ instruction: 0xffff5f90 │ │ │ │ + vqrdmlsh.s , , d0[0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r6, #56] @ 0x38 │ │ │ │ + ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r1, #64] @ 0x40 │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r0, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r7, r6 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r4, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r1, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r7, #12] │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, r7] │ │ │ │ + ldrh r2, [r7, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r0, #12] │ │ │ │ + ldr r6, [r6, #12] │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r3, #8] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r0, #0] │ │ │ │ + str r4, [r6, #0] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r5, r4] │ │ │ │ + ldrh r6, [r3, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, #20] │ │ │ │ + ldr r2, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r1, r3] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r6, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r2, 33c3dc │ │ │ │ + cbnz r2, 33c3e8 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ cbnz r7, 33c3c0 │ │ │ │ vabal.u , d15, d31 │ │ │ │ vcvt.f32.u32 d26, d25, #1 │ │ │ │ - vtbl.8 d21, {d31- instruction: 0xffff59ba │ │ │ │ lsls r2, r1, #1 │ │ │ │ - revsh r0, r7 │ │ │ │ + cbnz r0, 33c3e2 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r3, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrsh r4, [r0, r0] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r7, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r4, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r4, r6] │ │ │ │ + ldrb r2, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 33c3f0 │ │ │ │ + cbnz r0, 33c3fc │ │ │ │ movs r7, r6 │ │ │ │ - vshr.u8 d0, d30, #2 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + vshr.u32 d0, d30, #2 │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r3, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r2, r1] │ │ │ │ + ldrb r4, [r0, r2] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r3, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r3, r0] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + ldrsb r6, [r7, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r5, r2] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r7, #108] @ 0x6c │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c056 │ │ │ │ ldr r3, [pc, #380] @ (33c594 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -438748,15 +438745,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33c056 │ │ │ │ ldr r0, [pc, #364] @ (33c59c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33c056 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c056 │ │ │ │ ldr r3, [pc, #348] @ (33c5a0 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -438765,45 +438762,45 @@ │ │ │ │ ldr r3, [pc, #328] @ (33c598 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 33c056 │ │ │ │ ldr r0, [pc, #328] @ (33c5a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33c056 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #316] @ (33c5a8 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #312] @ (33c5ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #312] @ (33c5b0 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2564 @ 0xa04 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bcd6 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #288] @ (33c5b4 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #288] @ (33c5b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #288] @ (33c5bc ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2558 @ 0x9fe │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33bcd6 │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 33c1ae │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 33c1ae │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -438815,15 +438812,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #248] @ (33c5c8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2593 @ 0xa21 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.w 33bcd6 │ │ │ │ ldr r3, [pc, #228] @ (33c5cc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c248 │ │ │ │ @@ -438831,15 +438828,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33c248 │ │ │ │ ldr r0, [pc, #208] @ (33c5d0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33c248 │ │ │ │ ldr r3, [pc, #200] @ (33c5d4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c22a │ │ │ │ @@ -438850,15 +438847,15 @@ │ │ │ │ bpl.w 33c22a │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #172] @ (33c5d8 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33c22a │ │ │ │ ldr r3, [pc, #144] @ (33c5cc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c270 │ │ │ │ @@ -438867,15 +438864,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33c270 │ │ │ │ ldr r0, [pc, #132] @ (33c5dc ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33c270 │ │ │ │ ldr r3, [pc, #124] @ (33c5e0 ) │ │ │ │ movw r2, #1394 @ 0x572 │ │ │ │ ldr r1, [pc, #120] @ (33c5e4 ) │ │ │ │ ldr r0, [pc, #124] @ (33c5e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -438892,59 +438889,59 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #80] @ 0x50 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ adds r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r7, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, r6] │ │ │ │ + strh r2, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r0, r2] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r3, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r1, r6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ ldr r2, [pc, #0] @ (33c5d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #76] @ 0x4c │ │ │ │ + str r6, [r2, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ ands r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r1, #72] @ 0x48 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r7, r2] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r2, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033c5f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -438992,26 +438989,26 @@ │ │ │ │ bl 334f18 │ │ │ │ b.n 33c630 │ │ │ │ ldr r1, [pc, #32] @ (33c690 ) │ │ │ │ ldr r0, [pc, #36] @ (33c694 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 690a0c │ │ │ │ + bl 690a3c │ │ │ │ blx 21e3b8 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ b.n 33bf9c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 33bf58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r6, #56] @ 0x38 │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033c698 : │ │ │ │ ldr.w r2, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r2, 33c6ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439035,15 +439032,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (33c6e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ adds r4, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439052,51 +439049,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (33c750 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #72] @ (33c754 ) │ │ │ │ ldr r1, [pc, #72] @ (33c758 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (33c75c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (33c760 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #52] @ (33c764 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r7} │ │ │ │ + stmia r5!, {r1, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r0, r7 │ │ │ │ - uxth r0, r0 │ │ │ │ + uxth r0, r6 │ │ │ │ movs r7, r6 │ │ │ │ - ldr.w r0, [ip, lr, lsl #3] │ │ │ │ + strb.w r0, [ip, #62] @ 0x3e │ │ │ │ @ instruction: 0xb696 │ │ │ │ lsls r7, r2, #1 │ │ │ │ b.n 33ce38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r6, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -439110,59 +439107,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (33c7f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #104] @ (33c7fc ) │ │ │ │ ldr r1, [pc, #104] @ (33c800 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #84] @ (33c804 ) │ │ │ │ ldr r1, [pc, #88] @ (33c808 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 3e1444 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 3e1444 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e1444 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 338a04 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r6!, {r1, r3} │ │ │ │ + ldmia r6!, {r1, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r7, #14] │ │ │ │ movs r0, r7 │ │ │ │ - cbz r2, 33c83e │ │ │ │ + sxth r2, r5 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf7d6003e │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb.w r0, [r6, lr, lsl #3] │ │ │ │ + strb r4, [r5, #13] │ │ │ │ movs r0, r7 │ │ │ │ - ldr??.w r0, [r8, #57] @ 0x39 │ │ │ │ + vld4.8 {d0-d3}, [r8 :256], r9 │ │ │ │ │ │ │ │ 0033c80c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439303,15 +439300,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 33c864 │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -439339,19 +439336,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3e1434 │ │ │ │ mov r1, r4 │ │ │ │ b.n 33c99e │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r7, #6] │ │ │ │ + strb r6, [r5, #7] │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (33cb88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -439363,33 +439360,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #388] @ (33cb94 ) │ │ │ │ ldr r1, [pc, #392] @ (33cb98 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #372] @ (33cb9c ) │ │ │ │ ldr r1, [pc, #372] @ (33cba0 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -439422,15 +439419,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 33c934 │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 33cb58 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (33cbb0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -439497,62 +439494,62 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r4, #4] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ movs r7, r6 │ │ │ │ - adcs.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + @ instruction: 0xf58c003e │ │ │ │ + strb r4, [r6, #3] │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf6800039 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + @ instruction: 0xf6b00039 │ │ │ │ + str r4, [r2, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r3, #68] @ 0x44 │ │ │ │ + str r0, [r1, #72] @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r2, #64] @ 0x40 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033cbbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3dcacc │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 33c768 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ mov r0, r4 │ │ │ │ bl 33c9d8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3df61c │ │ │ │ nop │ │ │ │ │ │ │ │ 0033cc1c : │ │ │ │ @@ -439570,15 +439567,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (33cd38 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -439655,30 +439652,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (33cd44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 53fcc4 │ │ │ │ + b.w 53fcf4 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #808] @ (33d05c ) │ │ │ │ + ldr r7, [pc, #1000] @ (33d11c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #148 @ 0x94 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [pc, #952] @ (33d0f8 ) │ │ │ │ + ldr r7, [pc, #120] @ (33cdb8 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ movs r7, r6 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033cd48 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -439723,15 +439720,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #92] @ (33ce20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -439750,19 +439747,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [pc, #264] @ (33cf24 ) │ │ │ │ + ldr r6, [pc, #456] @ (33cfe4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0033ce24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -439777,34 +439774,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (33cfdc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #384] @ (33cfe0 ) │ │ │ │ ldr r1, [pc, #388] @ (33cfe4 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #372] @ (33cfe8 ) │ │ │ │ ldr r1, [pc, #372] @ (33cfec ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -439828,22 +439825,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (33cff8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33cfa4 │ │ │ │ vldr d7, [pc, #196] @ 33cfc0 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (33cffc ) │ │ │ │ @@ -439914,40 +439911,40 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #800] @ (33d2f4 ) │ │ │ │ + ldr r5, [pc, #992] @ (33d3b4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf12a003e │ │ │ │ + adcs.w r0, sl, #62 @ 0x3e │ │ │ │ bgt.n 33d074 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r1, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ - movw r0, #32825 @ 0x8039 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + @ instruction: 0xf2780039 │ │ │ │ + strh r6, [r7, r3] │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #92 @ 0x5c │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [pc, #232] @ (33d0dc ) │ │ │ │ + ldr r5, [pc, #424] @ (33d19c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xf0a4003e │ │ │ │ - str r6, [r4, #0] │ │ │ │ + @ instruction: 0xf0d4003e │ │ │ │ + str r6, [r2, #4] │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r0, [r5, r6] │ │ │ │ + ldrsh r0, [r3, r7] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r7, #0] │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r6, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 0033d010 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439959,15 +439956,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (33d0e0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 33d0b6 │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 33d052 │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -439981,47 +439978,47 @@ │ │ │ │ bl 3e2294 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 3e2294 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 33c768 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 546130 │ │ │ │ + b.w 546160 │ │ │ │ ldr r1, [pc, #44] @ (33d0e4 ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (33d0e8 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r3, [pc, #880] @ (33d44c ) │ │ │ │ + ldr r4, [pc, #48] @ (33d10c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r1, r5] │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #216 @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r3, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d0ec : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440147,66 +440144,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (33d2ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33d1d2 │ │ │ │ ldr r3, [pc, #84] @ (33d2b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (33d2b4 ) │ │ │ │ ldr r1, [pc, #84] @ (33d2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33d254 │ │ │ │ ldr r3, [pc, #68] @ (33d2bc ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (33d2c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (33d2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33d254 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 33d1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 33d228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #760] @ (33d5a0 ) │ │ │ │ + ldr r1, [pc, #952] @ (33d660 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r1, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #648] @ (33d53c ) │ │ │ │ + ldr r1, [pc, #840] @ (33d5fc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r6, r5] │ │ │ │ + ldrb r4, [r4, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r0, r4] │ │ │ │ + ldrb r2, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #520] @ (33d4c8 ) │ │ │ │ + ldr r1, [pc, #712] @ (33d588 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r2, r6] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -440221,15 +440218,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d2fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cmp r0, #58 @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -440237,39 +440234,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (33d358 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33d35c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #52] @ (33d360 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (33d364 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #472] @ (33d530 ) │ │ │ │ + ldr r1, [pc, #664] @ (33d5f0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #480 @ (adr r6, 33d53c ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 33d5fc ) │ │ │ │ movs r7, r6 │ │ │ │ - mrrc 0, 3, r0, r2, cr14 │ │ │ │ + stc 0, cr0, [r2], {62} @ 0x3e │ │ │ │ add r2, sp, #760 @ 0x2f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, #248 @ 0xf8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0033d368 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -440290,24 +440287,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ adds r4, #24 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #284] @ (33d4c8 ) │ │ │ │ ldr r1, [pc, #288] @ (33d4cc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 33d3cc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -440332,23 +440329,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #204] @ (33d4dc ) │ │ │ │ ldr r1, [pc, #204] @ (33d4e0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3384f8 │ │ │ │ ldr r3, [pc, #188] @ (33d4e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33d46c │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -440389,56 +440386,56 @@ │ │ │ │ ldr r0, [pc, #100] @ (33d4f0 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33d42e │ │ │ │ ldr r3, [pc, #76] @ (33d4f4 ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (33d4f8 ) │ │ │ │ ldr r0, [pc, #80] @ (33d4fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #40] @ (33d4e4 ) │ │ │ │ + ldr r1, [pc, #232] @ (33d5a4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bvc.n 33d4dc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #48 @ (adr r6, 33d4f4 ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 33d5b4 ) │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xebe8003e │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + ldc 0, cr0, [r8], {62} @ 0x3e │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ movs r0, r7 │ │ │ │ - ldcl 0, cr0, [ip], #228 @ 0xe4 │ │ │ │ - ldr r0, [pc, #616] @ (33d73c ) │ │ │ │ + stc 0, cr0, [ip, #-228]! @ 0xffffff1c │ │ │ │ + ldr r0, [pc, #808] @ (33d7fc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #624 @ (adr r5, 33d748 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 33d808 ) │ │ │ │ movs r7, r6 │ │ │ │ - sbcs.w r0, r6, lr, rrx │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + sub.w r0, r6, lr, rrx │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ movs r0, r7 │ │ │ │ - ldc 0, cr0, [r6], {57} @ 0x39 │ │ │ │ + stcl 0, cr0, [r6], {57} @ 0x39 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ - blxns ip │ │ │ │ + ldr r0, [pc, #80] @ (33d548 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r4, r6] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440452,26 +440449,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r9, [pc, #292] @ 33d658 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #288] @ (33d65c ) │ │ │ │ ldr r1, [pc, #288] @ (33d660 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 33d562 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -440512,23 +440509,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #156] @ (33d670 ) │ │ │ │ ldr r1, [pc, #160] @ (33d674 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3384f8 │ │ │ │ ldr r3, [pc, #144] @ (33d678 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d586 │ │ │ │ ldr r3, [pc, #136] @ (33d67c ) │ │ │ │ @@ -440546,15 +440543,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (33d684 ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33d586 │ │ │ │ mov r0, r6 │ │ │ │ bl 33b53c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33d572 │ │ │ │ b.n 33d582 │ │ │ │ ldr r3, [pc, #80] @ (33d688 ) │ │ │ │ @@ -440563,45 +440560,45 @@ │ │ │ │ ldr r0, [pc, #80] @ (33d690 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, pc, #464 @ (adr r4, 33d824 ) │ │ │ │ + add r4, pc, #656 @ (adr r4, 33d8e4 ) │ │ │ │ movs r7, r6 │ │ │ │ - orr.w r0, lr, lr, rrx │ │ │ │ + orns r0, lr, lr, rrx │ │ │ │ bpl.n 33d6f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r6, #88] @ 0x58 │ │ │ │ + str r0, [r4, #92] @ 0x5c │ │ │ │ movs r0, r7 │ │ │ │ - sbc.w r0, ip, r9, rrx │ │ │ │ - mov ip, fp │ │ │ │ + @ instruction: 0xeb9c0039 │ │ │ │ + bxns r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #888 @ (adr r3, 33d9e4 ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 33d6a4 ) │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xe9b8003e │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + strd r0, r0, [r8, #248]! @ 0xf8 │ │ │ │ + str r0, [r1, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xead40039 │ │ │ │ + add.w r0, r4, r9, rrx │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - mov r2, sl │ │ │ │ + mov sl, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d694 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440653,28 +440650,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (33d744 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33d6d6 │ │ │ │ nop │ │ │ │ bcc.n 33d70c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, r5] │ │ │ │ + str r0, [r4, r6] │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 33d762 │ │ │ │ movs r0, #0 │ │ │ │ @@ -440743,28 +440740,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (33d820 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (33d824 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33d7c2 │ │ │ │ nop │ │ │ │ bcc.n 33d828 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r2] │ │ │ │ + str r0, [r0, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440787,40 +440784,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (33dae4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #612] @ (33dae8 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [pc, #592] @ (33daec ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 33dabc │ │ │ │ mov r0, r8 │ │ │ │ - bl 607f5c │ │ │ │ + bl 607f8c │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (33daf0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 33d8da │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33dacc │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -440830,59 +440827,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d972 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (33daf4 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (33daf8 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (33dafc ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (33db00 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (33db04 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (33db08 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 33da32 │ │ │ │ ldr.w sl, [pc, #400] @ 33db0c │ │ │ │ ldr r3, [pc, #400] @ (33db10 ) │ │ │ │ ldr.w fp, [pc, #404] @ 33db14 │ │ │ │ add sl, pc │ │ │ │ @@ -440906,25 +440903,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 33da30 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 33d98e │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -440946,24 +440943,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33d9c8 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (33db20 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 33da58 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 33da58 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 33da58 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -440979,27 +440976,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (33db24 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33d9c2 │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 33da9c │ │ │ │ ldr r3, [pc, #156] @ (33db28 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33d9c2 │ │ │ │ ldr r3, [pc, #148] @ (33db2c ) │ │ │ │ add r3, pc │ │ │ │ b.n 33da0c │ │ │ │ ldr r3, [pc, #144] @ (33db30 ) │ │ │ │ add r3, pc │ │ │ │ b.n 33da8c │ │ │ │ @@ -441007,75 +441004,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (33db34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33d8e4 │ │ │ │ ldr r1, [pc, #120] @ (33db38 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33d8b2 │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (33db3c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33d8da │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r5, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r0, r3] │ │ │ │ + ldr r4, [r6, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r2, r3] │ │ │ │ + ldr r4, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r0, r5] │ │ │ │ + ldr r0, [r6, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r5, r3] │ │ │ │ + ldrsb r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, r1] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #256] @ (33dc30 ) │ │ │ │ + ldr r6, [pc, #448] @ (33dcf0 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r6, [pc, #232] @ (33dc1c ) │ │ │ │ + ldr r6, [pc, #424] @ (33dcdc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r0, [r2, r3] │ │ │ │ + ldrsb r0, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033db40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -441102,15 +441099,15 @@ │ │ │ │ bne.n 33db6e │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33db68 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 66b448 │ │ │ │ + b.w 66b478 │ │ │ │ nop │ │ │ │ ldmia r7!, {r1, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [pc, #1008] @ (33df88 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 0033db98 : │ │ │ │ @@ -441153,23 +441150,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (33dd1c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #272] @ (33dd20 ) │ │ │ │ ldr r1, [pc, #276] @ (33dd24 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3384f8 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (33dd28 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -441191,15 +441188,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 33dd34 │ │ │ │ ldr.w r8, [pc, #204] @ 33dd38 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 33dcc0 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -441216,15 +441213,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 33dc7c │ │ │ │ ldr r2, [pc, #116] @ (33dd40 ) │ │ │ │ ldr r3, [pc, #64] @ (33dd0c ) │ │ │ │ add r2, pc │ │ │ │ @@ -441252,41 +441249,41 @@ │ │ │ │ blx 21df34 <__snprintf_chk@plt> │ │ │ │ b.n 33dbf0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #19 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r6 │ │ │ │ + asrs r2, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 33e408 │ │ │ │ + b.n 33e468 │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33d658 │ │ │ │ + b.n 33d6b8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #616] @ (33df94 ) │ │ │ │ + ldr r4, [pc, #808] @ (33e054 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x0090 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #408] @ (33ded0 ) │ │ │ │ + ldr r4, [pc, #600] @ (33df90 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r2, r7 │ │ │ │ ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033dd48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -441302,15 +441299,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -441332,15 +441329,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (33e018 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 421b68 │ │ │ │ ldr r2, [pc, #580] @ (33e01c ) │ │ │ │ ldr r3, [pc, #560] @ (33e008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -441356,114 +441353,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (33e020 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 681280 │ │ │ │ + bl 6812b0 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 342a70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33df76 │ │ │ │ ldr r1, [pc, #516] @ (33e024 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33dfe6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 338730 │ │ │ │ ldr r1, [pc, #496] @ (33e028 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 681370 │ │ │ │ + bl 6813a0 │ │ │ │ cbz r0, 33de5c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (33e02c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ cbz r0, 33de74 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (33e030 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 681050 │ │ │ │ + bl 681080 │ │ │ │ cbz r0, 33de8c │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (33e034 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #412] @ (33e038 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #400] @ (33e03c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #388] @ (33e040 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #376] @ (33e044 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #364] @ (33e048 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #352] @ (33e04c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ ldr r1, [pc, #340] @ (33e050 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6812cc │ │ │ │ + bl 6812fc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 342254 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33dfac │ │ │ │ @@ -441476,52 +441473,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #288] @ (33e060 ) │ │ │ │ ldr r1, [pc, #288] @ (33e064 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 3384f8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (33e068 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ b.n 33ddcc │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 686008 │ │ │ │ + bl 686038 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33dfca │ │ │ │ ldr r1, [pc, #228] @ (33e06c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 681370 │ │ │ │ + bl 6813a0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 33de2c │ │ │ │ ldr r3, [pc, #208] @ (33e070 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (33e074 ) │ │ │ │ ldr r1, [pc, #212] @ (33e078 ) │ │ │ │ add r3, pc │ │ │ │ @@ -441535,118 +441532,118 @@ │ │ │ │ ldr r1, [pc, #204] @ (33e084 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ b.n 33ddcc │ │ │ │ ldr r3, [pc, #188] @ (33e088 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (33e08c ) │ │ │ │ ldr r1, [pc, #188] @ (33e090 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ddcc │ │ │ │ ldr r3, [pc, #172] @ (33e094 ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (33e098 ) │ │ │ │ ldr r1, [pc, #172] @ (33e09c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ddcc │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldmia r5, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #56 @ 0x38 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r1, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ ldmia r4!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #0] │ │ │ │ + strh r4, [r5, #2] │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r1, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r6, r7] │ │ │ │ + ldrsb r2, [r4, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r5, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + strb r6, [r7, r6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r7, r5] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #188 @ 0xbc │ │ │ │ + subs r5, #236 @ 0xec │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ movs r7, r6 │ │ │ │ - b.n 33e0ec │ │ │ │ + b.n 33e14c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r3, r7] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33e334 │ │ │ │ + b.n 33e394 │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r7, r4] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + strb r6, [r3, r2] │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #72 @ 0x48 │ │ │ │ + subs r5, #120 @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r7, r7] │ │ │ │ + strb r2, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, r7] │ │ │ │ + strb r0, [r2, r0] │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #102 @ 0x66 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, r7] │ │ │ │ + strh r0, [r7, r7] │ │ │ │ movs r2, r7 │ │ │ │ - subs r5, #26 │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r1, r0] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r5, r6] │ │ │ │ + strh r4, [r3, r7] │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (33e390 ) │ │ │ │ @@ -441916,23 +441913,23 @@ │ │ │ │ bl 33e0a0 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 33e368 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #144 @ 0x90 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ ldmia r0!, {r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov r4, r1 │ │ │ │ + mov r4, r7 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0033e3a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -442038,15 +442035,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (33e594 ) │ │ │ │ ldr r1, [pc, #228] @ (33e598 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -442067,26 +442064,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (33e5a0 ) │ │ │ │ ldr r1, [pc, #168] @ (33e5a4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33e4c4 │ │ │ │ ldr.w ip, [pc, #152] @ 33e5a8 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (33e5ac ) │ │ │ │ ldr r1, [pc, #152] @ (33e5b0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33e4c4 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -442114,37 +442111,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ movs r0, #1 │ │ │ │ b.n 33e4c6 │ │ │ │ nop │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #96 @ 0x60 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #824] @ (33e8e0 ) │ │ │ │ + ldr r7, [pc, #1016] @ (33e9a0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [pc, #816] @ (33e8dc ) │ │ │ │ + ldr r7, [pc, #1008] @ (33e99c ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #252 @ 0xfc │ │ │ │ + subs r0, #44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #712] @ (33e87c ) │ │ │ │ + ldr r7, [pc, #904] @ (33e93c ) │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (33e644 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -442191,26 +442188,26 @@ │ │ │ │ bpl.n 33e5dc │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (33e654 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33e5dc │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #152] @ (33e6f0 ) │ │ │ │ + ldr r7, [pc, #344] @ (33e7b0 ) │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -442282,15 +442279,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (33e740 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33e690 │ │ │ │ b.n 33e6a6 │ │ │ │ ldr r3, [pc, #40] @ (33e744 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (33e748 ) │ │ │ │ ldr r0, [pc, #40] @ (33e74c ) │ │ │ │ @@ -442304,21 +442301,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #600] @ (33e99c ) │ │ │ │ + ldr r6, [pc, #792] @ (33ea5c ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r5, #246 @ 0xf6 │ │ │ │ + adds r6, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #688] @ (33e9fc ) │ │ │ │ + ldr r5, [pc, #880] @ (33eabc ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #432] @ (33e900 ) │ │ │ │ + ldr r6, [pc, #624] @ (33e9c0 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033e750 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -442327,15 +442324,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [pc, #280] @ (33e898 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 33e796 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -442382,32 +442379,32 @@ │ │ │ │ bl 33a3a4 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 54246c │ │ │ │ + bl 54249c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e7d8 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ cbz r7, 33e840 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 33e828 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442434,23 +442431,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (33e8a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33e84e │ │ │ │ ldr r3, [pc, #632] @ (33eb14 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #146 @ 0x92 │ │ │ │ + adds r4, #194 @ 0xc2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #320] @ (33e9e4 ) │ │ │ │ + ldr r5, [pc, #512] @ (33eaa4 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #272] @ (33e9b8 ) │ │ │ │ + ldr r4, [pc, #464] @ (33ea78 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033e8a8 : │ │ │ │ ldrh.w r2, [r0, #1460] @ 0x5b4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33e950 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -442494,17 +442491,17 @@ │ │ │ │ ldrh r7, [r3, #14] │ │ │ │ cbz r7, 33e930 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ mov r0, r6 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 33e918 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 21c400 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -442605,37 +442602,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (33ea60 ) │ │ │ │ ldr r0, [pc, #56] @ (33ea64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #888] @ (33edb8 ) │ │ │ │ + ldr r3, [pc, #56] @ (33ea78 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #72] @ (33ea8c ) │ │ │ │ + ldr r4, [pc, #264] @ (33eb4c ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #808] @ (33ed74 ) │ │ │ │ + ldr r2, [pc, #1000] @ (33ee34 ) │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #130 @ 0x82 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #728] @ (33ed30 ) │ │ │ │ + ldr r2, [pc, #920] @ (33edf0 ) │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #236 @ 0xec │ │ │ │ + adds r3, #28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #648] @ (33ecec ) │ │ │ │ + ldr r2, [pc, #840] @ (33edac ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #392] @ (33ebf0 ) │ │ │ │ + ldr r3, [pc, #584] @ (33ecb0 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033ea68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -442648,16 +442645,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (33ed4c ) │ │ │ │ ldr r2, [pc, #704] @ (33ed50 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r3, [pc, #692] @ (33ed54 ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33eb8e │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -442695,15 +442692,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 33ebe2 │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 33ebfe │ │ │ │ @@ -442763,15 +442760,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #313 @ 0x139 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -442787,39 +442784,39 @@ │ │ │ │ ldr r1, [pc, #388] @ (33ed70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ ldr r3, [pc, #372] @ (33ed74 ) │ │ │ │ ldr r2, [pc, #372] @ (33ed78 ) │ │ │ │ ldr r1, [pc, #376] @ (33ed7c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #301 @ 0x12d │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ ldr r3, [pc, #356] @ (33ed80 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ ldr r4, [pc, #352] @ (33ed84 ) │ │ │ │ ldr r1, [pc, #356] @ (33ed88 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -442892,15 +442889,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 33ec3c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -442911,72 +442908,72 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (33ed9c ) │ │ │ │ mov.w r2, #278 @ 0x116 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ ldr r4, [pc, #112] @ (33eda0 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (33eda4 ) │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33ebbe │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #200 @ 0xc8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bmi.n 33ed1c │ │ │ │ + bpl.n 33ed7c │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #56] @ 0x38 │ │ │ │ + ldrh r2, [r6, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ ldr r0, [pc, #504] @ (33ef50 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ pli [r9, #4095] @ 0xfff │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [pc, #224] @ (33ee44 ) │ │ │ │ + ldr r3, [pc, #416] @ (33ef04 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #120] @ (33ede0 ) │ │ │ │ + ldr r1, [pc, #312] @ (33eea0 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #44 @ 0x2c │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #520] @ (33ef78 ) │ │ │ │ + ldr r2, [pc, #712] @ (33f038 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #888] @ (33f0ec ) │ │ │ │ + ldr r1, [pc, #56] @ (33edac ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #20 │ │ │ │ + adds r1, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #584] @ (33efc4 ) │ │ │ │ + ldr r2, [pc, #776] @ (33f084 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #784] @ (33f090 ) │ │ │ │ + ldr r0, [pc, #976] @ (33f150 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #616] @ (33eff0 ) │ │ │ │ + ldr r2, [pc, #808] @ (33f0b0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #664] @ (33f024 ) │ │ │ │ + ldr r0, [pc, #856] @ (33f0e4 ) │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #94 @ 0x5e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [pc, #80] @ (33ede4 ) │ │ │ │ + ldr r2, [pc, #272] @ (33eea4 ) │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #56] @ (33edd0 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #16] @ (33edac ) │ │ │ │ + ldr r1, [pc, #208] @ (33ee6c ) │ │ │ │ movs r2, r7 │ │ │ │ - blxns r5 │ │ │ │ + blxns fp │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #1000] @ (33f18c ) │ │ │ │ + ldr r1, [pc, #168] @ (33ee4c ) │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + @ instruction: 0x47c2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033eda8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -442999,24 +442996,24 @@ │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ee46 │ │ │ │ ldr r5, [pc, #348] @ (33ef40 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r2, [pc, #340] @ (33ef44 ) │ │ │ │ ldr r1, [pc, #340] @ (33ef48 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #10 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ee9e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 33eeba │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ @@ -443071,46 +443068,46 @@ │ │ │ │ ldr r1, [pc, #212] @ (33ef60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #361 @ 0x169 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33eeb6 │ │ │ │ ldr r4, [pc, #196] @ (33ef64 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (33ef68 ) │ │ │ │ mov.w r2, #370 @ 0x172 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33ee48 │ │ │ │ ldr r2, [pc, #176] @ (33ef6c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (33ef70 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33eeb6 │ │ │ │ ldr r4, [pc, #156] @ (33ef74 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (33ef78 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33eeb6 │ │ │ │ blx 21de4c │ │ │ │ ldr r3, [pc, #136] @ (33ef7c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1760] @ 0x6e0 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -443139,43 +443136,43 @@ │ │ │ │ nop │ │ │ │ pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ pop {r1, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #86 @ 0x56 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #600 @ (adr r7, 33f1a0 ) │ │ │ │ + add r7, pc, #792 @ (adr r7, 33f260 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r5, [pc, #96] @ (33efac ) │ │ │ │ + ldr r5, [pc, #288] @ (33f06c ) │ │ │ │ movs r0, r7 │ │ │ │ add sl, pc │ │ │ │ lsls r6, r4, #1 │ │ │ │ pop {r2, r3, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ add lr, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #190 @ 0xbe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bxns r9 │ │ │ │ + bxns pc │ │ │ │ movs r2, r7 │ │ │ │ - mov r6, r7 │ │ │ │ + mov r6, sp │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #456] @ (33f130 ) │ │ │ │ + ldr r0, [pc, #648] @ (33f1f0 ) │ │ │ │ movs r2, r7 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, sl │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #560] @ (33f1a0 ) │ │ │ │ + ldr r0, [pc, #752] @ (33f260 ) │ │ │ │ movs r2, r7 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r0, r7 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [pc, #608] @ (33f1d8 ) │ │ │ │ + ldr r0, [pc, #800] @ (33f298 ) │ │ │ │ movs r2, r7 │ │ │ │ - cmp ip, sp │ │ │ │ + mov r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ add r6, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -443280,26 +443277,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (33f0a8 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33f056 │ │ │ │ nop │ │ │ │ rev16 r2, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r9 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f0ac : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 33f0bc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443398,19 +443395,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33f1b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #118 @ 0x76 │ │ │ │ + cmp r3, #166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, pc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f1bc : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -443448,19 +443445,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33f230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #254 @ 0xfe │ │ │ │ + cmp r3, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, r6 │ │ │ │ + cmn r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r3 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033f234 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 33f248 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -443545,15 +443542,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -443563,15 +443560,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 33f394 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -443631,48 +443628,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 33f44e │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 2bed40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #64] @ (33f478 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2b41b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 33f402 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r4, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #28 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb698 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [pc, #1008] @ (33f86c ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -443847,26 +443844,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (33f7dc ) │ │ │ │ ldr r7, [pc, #412] @ (33f7e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f740 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 33f7c2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -443938,15 +443935,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (33f800 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 33f58e │ │ │ │ ldr r3, [pc, #192] @ (33f804 ) │ │ │ │ add r3, pc │ │ │ │ b.n 33f676 │ │ │ │ ldr.w lr, [pc, #192] @ 33f808 │ │ │ │ add lr, pc │ │ │ │ b.n 33f6fe │ │ │ │ @@ -444010,69 +444007,69 @@ │ │ │ │ nop │ │ │ │ push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #26] │ │ │ │ + strh r2, [r0, #28] │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r1!, {r4, r5} │ │ │ │ + ldmia r1!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #448 @ (adr r2, 33f9a8 ) │ │ │ │ + add r2, pc, #640 @ (adr r2, 33fa68 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #336 @ (adr r2, 33f93c ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 33f9fc ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #256 @ (adr r2, 33f8f0 ) │ │ │ │ + add r2, pc, #448 @ (adr r2, 33f9b0 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #168 @ (adr r2, 33f89c ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 33f95c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #72 @ (adr r2, 33f840 ) │ │ │ │ + add r2, pc, #264 @ (adr r2, 33f900 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #0 @ (adr r2, 33f7fc ) │ │ │ │ + add r2, pc, #192 @ (adr r2, 33f8bc ) │ │ │ │ movs r5, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0 │ │ │ │ + asrs r0, r6 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r2 │ │ │ │ + asrs r6, r0 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r4 │ │ │ │ + asrs r2, r2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ movs r6, r7 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xf324003e │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + @ instruction: 0xf354003e │ │ │ │ + ldmia r6, {r1, r2, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsrs r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf312003e │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + @ instruction: 0xf342003e │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r1 │ │ │ │ + lsls r6, r7 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf300003e │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf330003e │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ - eors r0, r7 │ │ │ │ + lsls r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf2e8003e │ │ │ │ - ldmia r5, {r5, r6, r7} │ │ │ │ + @ instruction: 0xf318003e │ │ │ │ + ldmia r6!, {r4} │ │ │ │ movs r3, r7 │ │ │ │ - eors r0, r4 │ │ │ │ + lsls r0, r2 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -444285,19 +444282,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fa74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #32 │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -444427,23 +444424,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #10 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33fc5c │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -444493,15 +444490,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (33fccc ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444514,30 +444511,30 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 33fc42 │ │ │ │ nop │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ movs r0, r7 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fcd0 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54255c │ │ │ │ + b.w 54258c │ │ │ │ nop │ │ │ │ │ │ │ │ 0033fcd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -444551,22 +444548,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 33fd74 │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 33fd74 │ │ │ │ @@ -444603,15 +444600,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (33fe0c ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444620,15 +444617,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (33fe14 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 33fd96 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 33f3d0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -444639,29 +444636,29 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 33fd5a │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #74 @ 0x4a │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ movs r0, r7 │ │ │ │ - movs r0, #144 @ 0x90 │ │ │ │ + movs r0, #192 @ 0xc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r3, #12 │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ + subs r2, #246 @ 0xf6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fe18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -444783,17 +444780,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (33ffb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53fb2c │ │ │ │ + bl 53fb5c │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -444812,21 +444809,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r1, #3 │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033ffbc : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -444847,15 +444844,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 340026 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 21c400 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -444991,22 +444988,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (34017c ) │ │ │ │ ldr r1, [pc, #28] @ (340180 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 34014e │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r0, #4 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #202 @ 0xca │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340184 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -445080,25 +445077,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (340254 ) │ │ │ │ ldr r0, [pc, #32] @ (340258 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + adds r7, #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #158 @ 0x9e │ │ │ │ movs r2, r7 │ │ │ │ - adds r7, #130 @ 0x82 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 340300 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445116,15 +445113,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (340310 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -445153,21 +445150,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r0, #0 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r0, #3 │ │ │ │ + subs r4, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ movs r1, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ add r7, pc, #776 @ (adr r7, 340624 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -445181,15 +445178,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3403a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (3403a4 ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -445213,19 +445210,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -445239,15 +445236,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 2bed40 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (340438 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 340402 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445261,31 +445258,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #40] @ (34043c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2b41b4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 546130 │ │ │ │ - cbnz r2, 34049c │ │ │ │ + b.w 546160 │ │ │ │ + cbnz r2, 3404a8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ movs r7, r6 │ │ │ │ add r6, pc, #720 @ (adr r6, 34070c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [pc, #1008] @ (340830 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445450,15 +445447,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (3406f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5463d4 │ │ │ │ + bl 546404 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 340690 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -445540,21 +445537,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (3406fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #28 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340700 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -445619,15 +445616,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34078a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3407e4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (3407e8 ) │ │ │ │ ldr r0, [pc, #32] @ (3407ec ) │ │ │ │ @@ -445638,19 +445635,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ add r3, pc, #512 @ (adr r3, 3409dc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #40 @ (adr r3, 34080c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #218 @ 0xda │ │ │ │ + adds r2, #10 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003407f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -445676,23 +445673,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r5, pc │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338178 │ │ │ │ cbnz r0, 34089a │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -445718,44 +445715,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 34085c │ │ │ │ movs r2, #9 │ │ │ │ b.n 34085e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 68ff28 │ │ │ │ + bl 68ff58 │ │ │ │ b.n 340870 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r2, pc, #576 @ (adr r2, 340b18 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ movs r7, r6 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #182 @ 0xb6 │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ movs r1, r7 │ │ │ │ add r2, pc, #144 @ (adr r2, 340984 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003408f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445774,59 +445771,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add r5, pc │ │ │ │ - bl 5425bc │ │ │ │ + bl 5425ec │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 338178 │ │ │ │ cbnz r0, 34095e │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 340700 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 34094c │ │ │ │ movs r2, #9 │ │ │ │ b.n 34094e │ │ │ │ nop │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ movs r7, r6 │ │ │ │ - cpsie │ │ │ │ + @ instruction: 0xb690 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r4, #21 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #198 @ 0xc6 │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb780 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003409a0 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 33a850 │ │ │ │ │ │ │ │ @@ -445873,19 +445870,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (340a20 ) │ │ │ │ ldr r0, [pc, #20] @ (340a24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r3, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #150 @ 0x96 │ │ │ │ + cmp r7, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #210 @ 0xd2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340a28 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -445910,19 +445907,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (340a7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00340a80 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -446027,15 +446024,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (340c44 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 340b8c │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -446046,15 +446043,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (340c50 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 340bc8 │ │ │ │ add sp, #12 │ │ │ │ @@ -446070,73 +446067,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (340c58 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (340c5c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (340c60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (340c64 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (340c68 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r2, #18] │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r3, #12 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ movs r0, r7 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r5, #212 @ 0xd4 │ │ │ │ + cmp r6, #4 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #128 @ 0x80 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r2, #88] @ 0x58 │ │ │ │ + ldr r2, [r0, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - cbz r0, 340cc0 │ │ │ │ + cbz r0, 340ccc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340c6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -446150,24 +446147,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #10 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #1760] @ 0x6e0 │ │ │ │ cbz r3, 340cd0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446222,24 +446219,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 340d04 │ │ │ │ mov r0, r5 │ │ │ │ bl 340440 │ │ │ │ b.n 340d04 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r0, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ movs r0, r7 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00340d6c : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54255c │ │ │ │ + b.w 54258c │ │ │ │ nop │ │ │ │ │ │ │ │ 00340d74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -446267,38 +446264,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #10 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr r2, [pc, #396] @ (340f70 ) │ │ │ │ ldr r1, [pc, #396] @ (340f74 ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #10 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 340ede │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -446310,19 +446307,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 340e8a │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 340f1e │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -446339,15 +446336,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 340e90 │ │ │ │ mov r0, r5 │ │ │ │ bl 340440 │ │ │ │ b.n 340e90 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #228] @ (340f78 ) │ │ │ │ ldr r3, [pc, #204] @ (340f60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -446367,35 +446364,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 340e28 │ │ │ │ b.n 340e8a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (340f84 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (340f88 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 340e90 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 340e64 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -446407,58 +446404,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 340e90 │ │ │ │ mov r0, r5 │ │ │ │ bl 34031c │ │ │ │ mov r0, r5 │ │ │ │ bl 340440 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 340e90 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - strh r6, [r7, #62] @ 0x3e │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ movs r0, r7 │ │ │ │ - cmp r5, #126 @ 0x7e │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ movs r0, r7 │ │ │ │ ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ movs r7, r6 │ │ │ │ - cbz r4, 340f9c │ │ │ │ + cbz r4, 340fa8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #6 │ │ │ │ + cmp r5, #54 @ 0x36 │ │ │ │ movs r0, r7 │ │ │ │ - uxtb r2, r0 │ │ │ │ + uxtb r2, r6 │ │ │ │ movs r1, r7 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #152 @ 0x98 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #224 @ 0xe0 │ │ │ │ + cmp r3, #16 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r1, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #198 @ 0xc6 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00340f98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -446544,56 +446541,56 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ ldr r2, [pc, #72] @ (3410e8 ) │ │ │ │ ldr r1, [pc, #72] @ (3410ec ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 53fb2c │ │ │ │ + b.w 53fb5c │ │ │ │ ldr r3, [pc, #48] @ (3410f0 ) │ │ │ │ ldr r2, [pc, #52] @ (3410f4 ) │ │ │ │ ldr r1, [pc, #52] @ (3410f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340ff8 │ │ │ │ b.n 341002 │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf7680038 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + @ instruction: 0xf7980038 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [r6, #120] @ 0x78 │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r2, r7, #22 │ │ │ │ + lsrs r2, r5, #23 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r1, #12] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ movs r7, r6 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r6, sp, #872 @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003410fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446649,15 +446646,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3411dc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3411e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 3411b2 │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -446672,24 +446669,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (3411e8 ) │ │ │ │ ldr r0, [pc, #32] @ (3411ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - lsrs r2, r6, #19 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r4, #31 │ │ │ │ movs r2, r7 │ │ │ │ - movw r0, #18488 @ 0x4838 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + @ instruction: 0xf6740038 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + cmp r0, #12 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r0, #230 @ 0xe6 │ │ │ │ + cmp r1, #22 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003411f0 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -446886,25 +446883,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #504] @ (341608 ) │ │ │ │ ldr r1, [pc, #508] @ (34160c ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 3384f8 │ │ │ │ ldr r2, [pc, #476] @ (341610 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -446914,15 +446911,15 @@ │ │ │ │ bl 33a098 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 341558 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 3414dc │ │ │ │ ldr r3, [pc, #436] @ (341614 ) │ │ │ │ add r3, pc │ │ │ │ @@ -446994,15 +446991,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (341638 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 341348 │ │ │ │ b.n 341326 │ │ │ │ ldr.w ip, [pc, #272] @ 34163c │ │ │ │ add ip, pc │ │ │ │ b.n 3414c6 │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -447084,77 +447081,77 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #10 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r3, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ movs r7, r6 │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #672 @ 0x2a0 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf3c00038 │ │ │ │ + @ instruction: 0xf3f00038 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r0, #34] @ 0x22 │ │ │ │ + strh r4, [r6, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + cbz r0, 34162e │ │ │ │ movs r3, r7 │ │ │ │ - sub sp, #24 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 341580 │ │ │ │ + bpl.n 3415e0 │ │ │ │ movs r6, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r6, #32 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 341720 │ │ │ │ + bpl.n 341580 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #368 @ 0x170 │ │ │ │ + sub sp, #48 @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #238 @ 0xee │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 3416c4 │ │ │ │ + bpl.n 341724 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #200 @ 0xc8 │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 3416a0 │ │ │ │ + bpl.n 341700 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #154 @ 0x9a │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ movs r2, r7 │ │ │ │ - bpl.n 341680 │ │ │ │ + bpl.n 3416e0 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ - bmi.n 341658 │ │ │ │ + bpl.n 3416b8 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #106 @ 0x6a │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #984 @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00341680 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447480,55 +447477,55 @@ │ │ │ │ nop │ │ │ │ str r2, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r3, #1 │ │ │ │ + lsls r4, r5, #22 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ + movs r2, r7 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ + movs r2, r7 │ │ │ │ + lsls r4, r2, #22 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + movs r0, #190 @ 0xbe │ │ │ │ + movs r2, r7 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ + movs r2, r7 │ │ │ │ lsls r4, r7, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #166 @ 0xa6 │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r0, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ lsls r4, r4, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #142 @ 0x8e │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ lsls r4, r1, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #118 @ 0x76 │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #204 @ 0xcc │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ lsls r4, r6, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #94 @ 0x5e │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #44 @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ lsls r4, r3, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ movs r2, r7 │ │ │ │ - movs r2, #56 @ 0x38 │ │ │ │ - movs r2, r7 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ - movs r2, r7 │ │ │ │ - movs r1, #252 @ 0xfc │ │ │ │ - movs r2, r7 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - movs r0, #22 │ │ │ │ - movs r2, r7 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341a00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447539,15 +447536,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (341ac4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c85c │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 341a40 │ │ │ │ @@ -447595,19 +447592,19 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 341a40 │ │ │ │ nop │ │ │ │ - lsls r4, r4, #17 │ │ │ │ + lsls r4, r2, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r5, #28 │ │ │ │ + lsls r0, r3, #29 │ │ │ │ movs r2, r7 │ │ │ │ - ldc 0, cr0, [r6, #224]! @ 0xe0 │ │ │ │ + stcl 0, cr0, [r6, #224]! @ 0xe0 │ │ │ │ │ │ │ │ 00341ac8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -447770,19 +447767,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 341828 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 341bf6 │ │ │ │ nop │ │ │ │ - lsls r2, r2, #9 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r6, #7 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341c68 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 341c78 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -447842,19 +447839,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (341d14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r7, #5 │ │ │ │ + subs r4, r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448064,31 +448061,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (341f4c ) │ │ │ │ ldr r0, [pc, #44] @ (341f50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r3, #7 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r7, #7 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #3 │ │ │ │ + lsls r0, r1, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, r3, #6 │ │ │ │ + adds r2, r1, #7 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, r5, #6 │ │ │ │ + adds r4, r3, #7 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + lsls r4, r6, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, r0, #6 │ │ │ │ + adds r6, r6, #6 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r1, #7 │ │ │ │ + adds r0, r7, #7 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -448164,23 +448161,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (342054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vmla.i q8, q6, d1[2] │ │ │ │ - adds r6, r1, #2 │ │ │ │ + vrev64. q8, │ │ │ │ + adds r6, r7, #2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, r5, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ - vmla.i q0, q3, d9[0] │ │ │ │ - adds r0, r7, #1 │ │ │ │ + vmla.i32 q8, q3, d9[0] │ │ │ │ + adds r0, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + adds r0, r7, #2 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 335d5c │ │ │ │ @@ -448319,22 +448316,22 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 3421a0 │ │ │ │ nop │ │ │ │ - cdp2 0, 1, cr0, cr12, cr9, {2} │ │ │ │ - subs r6, r1, r5 │ │ │ │ + cdp2 0, 4, cr0, cr12, cr9, {2} │ │ │ │ + subs r6, r7, r5 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r2, r3 │ │ │ │ + subs r6, r0, r4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003421f4 : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 21c3fc │ │ │ │ │ │ │ │ 003421fc : │ │ │ │ @@ -448363,18 +448360,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (342250 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ - subs r0, r6, r1 │ │ │ │ + ldc2l 0, cr0, [lr, #292] @ 0x124 │ │ │ │ + subs r0, r4, r2 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r1, r5 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -448478,24 +448475,24 @@ │ │ │ │ beq.w 3425d6 │ │ │ │ ldr.w r1, [pc, #1160] @ 342810 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ - bl 5425bc │ │ │ │ + bl 546448 │ │ │ │ + bl 5425ec │ │ │ │ ldr.w r2, [pc, #1140] @ 342814 │ │ │ │ ldr.w r1, [pc, #1140] @ 342818 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ bl 33c854 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3423e6 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 3423e6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -448879,29 +448876,29 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldrh r2, [r5, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0], {73} @ 0x49 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldc2l 0, cr0, [r0], #292 @ 0x124 │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r3, [sp, #912] @ 0x390 │ │ │ │ + ldr r4, [sp, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r5, [sp, #16] │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r7 │ │ │ │ strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7f40049 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + strh.w r0, [r4, r9] │ │ │ │ + asrs r6, r4, #19 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r5, [pc, #712] @ (342af4 ) │ │ │ │ + ldr r5, [pc, #904] @ (342bb4 ) │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034282c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -449023,18 +449020,18 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ strh r6, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf66c0049 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + @ instruction: 0xf69c0049 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r6, #15 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003429a0 : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -449351,18 +449348,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (342ce8 ) │ │ │ │ ldr r0, [pc, #20] @ (342cec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - usat r0, #9, r0, asr #1 │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + @ instruction: 0xf3d00049 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r2, #8 │ │ │ │ + asrs r4, r0, #9 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342cf0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -449532,18 +449529,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (342ec0 ) │ │ │ │ ldr r0, [pc, #20] @ (342ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - rsb r0, r8, #73 @ 0x49 │ │ │ │ - add r0, pc, #728 @ (adr r0, 34319c ) │ │ │ │ + @ instruction: 0xf1f80049 │ │ │ │ + add r0, pc, #920 @ (adr r0, 34325c ) │ │ │ │ movs r0, r7 │ │ │ │ - add r0, pc, #808 @ (adr r0, 3431f0 ) │ │ │ │ + add r0, pc, #1000 @ (adr r0, 3432b0 ) │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 00342ec8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -449736,34 +449733,34 @@ │ │ │ │ ldr r0, [pc, #24] @ (3430d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - vext.8 q0, q6, , #0 │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + vmla.i32 d16, d12, d9[0] │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r0, r7 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (343108 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -449772,35 +449769,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (3431e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (3431e4 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #168] @ (3431e8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #156] @ (3431ec ) │ │ │ │ ldr r1, [pc, #160] @ (3431f0 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #144] @ (3431f4 ) │ │ │ │ ldr r3, [pc, #148] @ (3431f8 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (3431fc ) │ │ │ │ @@ -449813,20 +449810,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #112] @ (343208 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #104] @ (34320c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (343210 ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -449842,36 +449839,36 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - vhadd.s q8, q6, │ │ │ │ - ldr r0, [pc, #440] @ (343398 ) │ │ │ │ + vmla.i32 d0, d12, d9[0] │ │ │ │ + ldr r0, [pc, #632] @ (343458 ) │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r7, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r0, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r3, #68] @ 0x44 │ │ │ │ + str r4, [r1, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r5, #68] @ 0x44 │ │ │ │ + str r6, [r3, #72] @ 0x48 │ │ │ │ movs r0, r7 │ │ │ │ lsls r1, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #22 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ movs r2, r7 │ │ │ │ ldr r7, [pc, #544] @ (34342c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r4!, {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -449935,24 +449932,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #424] @ (34346c ) │ │ │ │ ldr r1, [pc, #428] @ (343470 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (343474 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 33ce24 │ │ │ │ @@ -449988,15 +449985,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3433f4 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 343344 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 343444 │ │ │ │ - bl 6904e0 │ │ │ │ + bl 690510 │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -450060,18 +450057,18 @@ │ │ │ │ b.n 3433b0 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 343338 │ │ │ │ ldr r1, [pc, #128] @ (343480 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ b.n 3433a2 │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 339884 │ │ │ │ b.n 343376 │ │ │ │ @@ -450094,43 +450091,43 @@ │ │ │ │ ldr r1, [pc, #72] @ (343494 ) │ │ │ │ ldr r0, [pc, #76] @ (343498 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - cdp 0, 0, cr0, cr12, cr9, {2} │ │ │ │ + cdp 0, 3, cr0, cr12, cr9, {2} │ │ │ │ strb r0, [r7, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mcr 0, 5, r0, cr4, cr9, {1} │ │ │ │ + mrc 0, 6, r0, cr4, cr9, {1} │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3434c8 │ │ │ │ + bpl.n 343528 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6, {r1, r6} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ movs r1, r7 │ │ │ │ strb r6, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #14 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r6, #16] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ movs r0, r7 │ │ │ │ - stcl 0, cr0, [r8], #-292 @ 0xfffffedc │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + ldc 0, cr0, [r8], {73} @ 0x49 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r4, #12 │ │ │ │ + lsrs r6, r2, #13 │ │ │ │ movs r2, r7 │ │ │ │ - mrrc 0, 4, r0, r4, cr9 │ │ │ │ - lsrs r2, r5, #11 │ │ │ │ + stc 0, cr0, [r4], {73} @ 0x49 │ │ │ │ + lsrs r2, r3, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r3, #13 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034349c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450143,52 +450140,52 @@ │ │ │ │ ldr r2, [pc, #100] @ (34351c ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 3434e2 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33fb9c │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (343520 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (343524 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xebec0049 │ │ │ │ - lsls r0, r3, #25 │ │ │ │ + ldc 0, cr0, [ip], {73} @ 0x49 │ │ │ │ + lsls r0, r1, #26 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r0, #9 │ │ │ │ + lsrs r4, r6, #9 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r7, #10 │ │ │ │ + lsrs r0, r5, #11 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (343584 ) │ │ │ │ @@ -450196,48 +450193,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (34358c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #64] @ (343590 ) │ │ │ │ ldr r1, [pc, #64] @ (343594 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #48] @ (343598 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sbc.w r0, r0, r9, lsl #1 │ │ │ │ - add r2, sl │ │ │ │ + @ instruction: 0xeb900049 │ │ │ │ + add sl, r0 │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #0] │ │ │ │ + str r2, [r5, #4] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r7, #22 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r0, #10 │ │ │ │ + lsrs r0, r6, #10 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (34361c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -450246,15 +450243,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (343624 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 33a850 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -450278,18 +450275,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 33ffc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33d010 │ │ │ │ - @ instruction: 0xeaec0049 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + adds.w r0, ip, r9, lsl #1 │ │ │ │ + lsrs r4, r5, #6 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 343660 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450297,23 +450294,23 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #36] @ (343668 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33ffe0 │ │ │ │ nop │ │ │ │ - orrs.w r0, lr, r9, lsl #1 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + eor.w r0, lr, r9, lsl #1 │ │ │ │ + ldrsh r0, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r2, r1, #19 │ │ │ │ + lsls r2, r7, #19 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 3436c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450322,15 +450319,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3436d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33cda8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 3436bc │ │ │ │ add sp, #12 │ │ │ │ @@ -450341,18 +450338,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 33fa8c │ │ │ │ - ands.w r0, sl, r9, lsl #1 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + orr.w r0, sl, r9, lsl #1 │ │ │ │ + ldrsh r4, [r6, r4] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r6, r0, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 003436d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450365,15 +450362,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (343738 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 34371c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -450383,22 +450380,22 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (343740 ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 21c0ec │ │ │ │ - @ instruction: 0xe9b40049 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + strd r0, r0, [r4, #292]! @ 0x124 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r0, [r3, r2] │ │ │ │ + ldrsh r0, [r1, r3] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00343744 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -450411,52 +450408,52 @@ │ │ │ │ ldr r2, [pc, #100] @ (3437c4 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34378a │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33fcd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546670 │ │ │ │ + bl 5466a0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (3437c8 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (3437cc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strd r0, r0, [r4, #-292] @ 0x124 │ │ │ │ - lsls r0, r6, #14 │ │ │ │ + ldrd r0, r0, [r4, #-292]! @ 0x124 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r2, #32 │ │ │ │ + lsrs r0, r0, #1 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003437d0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -450489,18 +450486,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34383c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ stmia r6!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -450509,15 +450506,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #120] @ (3438d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #8 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ mov.w ip, #640 @ 0x280 │ │ │ │ mov r2, r6 │ │ │ │ mov.w r5, #469762048 @ 0x1c000000 │ │ │ │ strh r1, [r3, #4] │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -450547,18 +450544,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmdb sl, {r0, r3, r6} │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + strd r0, r0, [sl, #-292] @ 0x124 │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r2, r6, #10 │ │ │ │ + lsls r2, r4, #11 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (343970 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -450567,35 +450564,35 @@ │ │ │ │ ldr r1, [pc, #136] @ (343978 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #116] @ (34397c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (343980 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #100] @ (343984 ) │ │ │ │ ldr r1, [pc, #104] @ (343988 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #88] @ (34398c ) │ │ │ │ ldr r3, [pc, #92] @ (343990 ) │ │ │ │ mov.w r1, #1536 @ 0x600 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #16 │ │ │ │ @@ -450612,26 +450609,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia.w r4, {r0, r3, r6} │ │ │ │ - ldrb r2, [r3, r2] │ │ │ │ + ldmia.w r4!, {r0, r3, r6} │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ movs r0, r7 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r6, r0 │ │ │ │ + lsls r6, r6 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r2, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r1 │ │ │ │ + lsls r6, r7 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsrs r4, r2 │ │ │ │ movs r7, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -450720,15 +450717,15 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3df61c │ │ │ │ bl 3e8c7c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e1444 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr.w r2, [r4, #1352] @ 0x548 │ │ │ │ ldr.w r3, [r4, #1360] @ 0x550 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 3439c8 │ │ │ │ bl 3e8c8c │ │ │ │ ldr r2, [pc, #160] @ (343b50 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -450747,15 +450744,15 @@ │ │ │ │ bl 3e1424 │ │ │ │ b.n 3439e4 │ │ │ │ bl 3e8c7c │ │ │ │ add.w r1, r5, #8 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 3e1444 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr.w r2, [r4, #1368] @ 0x558 │ │ │ │ ldr.w r3, [r4, #1376] @ 0x560 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 343a00 │ │ │ │ ldr r2, [pc, #84] @ (343b54 ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -450772,25 +450769,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3e1424 │ │ │ │ b.n 343a1a │ │ │ │ bl 3e8c7c │ │ │ │ mov r1, r5 │ │ │ │ bl 3e1444 │ │ │ │ mov r0, r5 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr.w r2, [r4, #1408] @ 0x580 │ │ │ │ ldr.w r3, [r4, #1416] @ 0x588 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 343a36 │ │ │ │ nop │ │ │ │ - lsls r2, r0, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r3, #23 │ │ │ │ + lsls r6, r1, #24 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -450863,15 +450860,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ ldr r0, [pc, #88] @ (343c98 ) │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 343bdc │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #8144 @ 0x1fd0 │ │ │ │ mov r5, r7 │ │ │ │ b.n 343bd2 │ │ │ │ add.w r8, r7, #5920 @ 0x1720 │ │ │ │ bl 3e8c7c │ │ │ │ @@ -450891,15 +450888,15 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r4, #18 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -450922,15 +450919,15 @@ │ │ │ │ movs r3, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #756] @ (343fd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #3 │ │ │ │ movs r4, #7 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #5 │ │ │ │ ldrb.w r2, [r3, #2272] @ 0x8e0 │ │ │ │ add.w sl, r0, #4576 @ 0x11e0 │ │ │ │ @@ -451128,19 +451125,19 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 343994 │ │ │ │ nop.w │ │ │ │ and.w r1, r0, #255 @ 0xff │ │ │ │ and.w r0, r0, #255 @ 0xff │ │ │ │ ... │ │ │ │ - b.n 3438f8 │ │ │ │ + b.n 343958 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r2, #16 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r5, #16 │ │ │ │ + lsls r0, r3, #17 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov sl, r3 │ │ │ │ @@ -451155,15 +451152,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r6, [pc, #108] @ (344074 ) │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w ip, [pc, #96] @ 344078 │ │ │ │ add.w r1, r8, #4096 @ 0x1000 │ │ │ │ ldr.w lr, [r0, #1256] @ 0x4e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ @@ -451187,19 +451184,19 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - b.n 344360 │ │ │ │ + b.n 3443c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ movs r1, r7 │ │ │ │ ldr r4, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -451211,47 +451208,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3440e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #72] @ (3440ec ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #56] @ (3440f0 ) │ │ │ │ ldr r1, [pc, #60] @ (3440f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r3, [pc, #48] @ (3440f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 3442a4 │ │ │ │ + b.n 344304 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #254 @ 0xfe │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - ldrb r2, [r3, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ pop {r1, r2, r3, r6, r7, pc} │ │ │ │ @@ -451267,26 +451264,26 @@ │ │ │ │ ldr r1, [pc, #352] @ (344278 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #336] @ (34427c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #336] @ (344280 ) │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [pc, #328] @ (344284 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ vldr d7, [pc, #284] @ 344260 │ │ │ │ add.w r5, r4, #5920 @ 0x1720 │ │ │ │ ldr r3, [pc, #316] @ (344288 ) │ │ │ │ adds r5, #24 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, r7, #156 @ 0x9c │ │ │ │ @@ -451385,38 +451382,40 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 344330 │ │ │ │ + b.n 344390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.u16 d16, d25, #4 │ │ │ │ - vshr.u32 d16, d25, #16 │ │ │ │ - ble.n 344270 │ │ │ │ + movs r4, r1 │ │ │ │ + movs r2, r7 │ │ │ │ + movs r0, r4 │ │ │ │ + movs r2, r7 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ pop {r3, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vshr.u32 d0, d25, #4 │ │ │ │ - vshr.u32 d0, d25, #22 │ │ │ │ + vshr.u32 d16, d25, #20 │ │ │ │ + vshr.u16 d16, d25, #6 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r2, #28] │ │ │ │ + ldrb r0, [r0, #29] │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ movs r4, r7 │ │ │ │ - vqadd.u32 d16, d14, d25 │ │ │ │ + vshr.u16 d0, d25, #2 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u16 d16, d12, d25 │ │ │ │ - vqadd.u64 d0, d12, d25 │ │ │ │ - vqadd.u32 d0, d4, d25 │ │ │ │ + vshr.u8 d0, d25, #4 │ │ │ │ + vqadd.u32 d16, d12, d25 │ │ │ │ + vqadd.u16 d16, d4, d25 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (34432c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #108] @ 344330 │ │ │ │ @@ -451435,15 +451434,15 @@ │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (34433c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #63488 @ 0xf800 │ │ │ │ movt r2, #255 @ 0xff │ │ │ │ mvns r3, r3 │ │ │ │ ands r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -451461,19 +451460,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - udf #152 @ 0x98 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 3443bc │ │ │ │ + bgt.n 34441c │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r1, r6, r7} │ │ │ │ + stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #916] @ (3446e8 ) │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -451696,15 +451695,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3443a0 │ │ │ │ ldr r0, [pc, #316] @ (344708 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3443a0 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ ldr.w r5, [r3, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #264] @ (3446ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -451724,25 +451723,25 @@ │ │ │ │ ldr r0, [pc, #264] @ (344710 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34438e │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldr r0, [pc, #240] @ (344714 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [pc, #188] @ (3446ec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34438e │ │ │ │ ldr r3, [pc, #180] @ (3446ec ) │ │ │ │ ldr.w r5, [r6, #3424] @ 0xd60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34438e │ │ │ │ @@ -451766,15 +451765,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (344718 ) │ │ │ │ ldr r0, [pc, #176] @ (34471c ) │ │ │ │ strd r5, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34438e │ │ │ │ ldr r3, [pc, #108] @ (3446ec ) │ │ │ │ ldr.w r5, [r0, #1568] @ 0x620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34438e │ │ │ │ movw r5, #65518 @ 0xffee │ │ │ │ @@ -451798,55 +451797,55 @@ │ │ │ │ ldr r0, [pc, #108] @ (344724 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34438e │ │ │ │ ldr r1, [pc, #88] @ (344728 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #88] @ (34472c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34438e │ │ │ │ nop │ │ │ │ str r6, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 344704 │ │ │ │ + bgt.n 344764 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfb840039 │ │ │ │ + @ instruction: 0xfbb40039 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0xfba20039 │ │ │ │ - @ instruction: 0xfb620039 │ │ │ │ - @ instruction: 0xfba60039 │ │ │ │ - @ instruction: 0xfb520039 │ │ │ │ - @ instruction: 0xfafe0039 │ │ │ │ - @ instruction: 0xfaaa0039 │ │ │ │ - @ instruction: 0xfab20039 │ │ │ │ - @ instruction: 0xfae40039 │ │ │ │ - @ instruction: 0xfa980039 │ │ │ │ + stc2l 0, cr0, [sl], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0xfbd20039 │ │ │ │ + @ instruction: 0xfb920039 │ │ │ │ + @ instruction: 0xfbd60039 │ │ │ │ + @ instruction: 0xfb820039 │ │ │ │ + @ instruction: 0xfb2e0039 │ │ │ │ + @ instruction: 0xfada0039 │ │ │ │ + @ instruction: 0xfae20039 │ │ │ │ + smlatt r0, r4, r9, r0 │ │ │ │ + @ instruction: 0xfac80039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1228] @ 344c10 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [pc, #1228] @ 344c14 │ │ │ │ @@ -452059,15 +452058,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 344766 │ │ │ │ ldr r0, [pc, #756] @ (344c24 ) │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 344766 │ │ │ │ cmp.w r1, #800 @ 0x320 │ │ │ │ bhi.n 3449b2 │ │ │ │ movw r3, #779 @ 0x30b │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 3448c6 │ │ │ │ @@ -452096,15 +452095,15 @@ │ │ │ │ bpl.w 344846 │ │ │ │ mov r2, r7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr r3, [pc, #628] @ (344c18 ) │ │ │ │ ldr r0, [pc, #644] @ (344c2c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 34498e │ │ │ │ @@ -452195,15 +452194,15 @@ │ │ │ │ ldr r0, [pc, #448] @ (344c50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ ldr.w r2, [r9] │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ bic.w r3, r4, #4227858432 @ 0xfc000000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 344846 │ │ │ │ @@ -452327,51 +452326,51 @@ │ │ │ │ nop │ │ │ │ str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6e0039 │ │ │ │ + @ instruction: 0xfb9e0039 │ │ │ │ subs r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.8 {d0-d3}, [lr :256], r9 │ │ │ │ - @ instruction: 0xfa2e0039 │ │ │ │ - vld4.8 {d16-d19}, [sl :256], r9 │ │ │ │ - bvc.n 344b50 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf70e0039 │ │ │ │ - strh.w r0, [r4, #57] @ 0x39 │ │ │ │ - str.w r0, [r2, r9, lsl #3] │ │ │ │ - ldrh.w r0, [sl, r9, lsl #3] │ │ │ │ - strh.w r0, [r0, r9, lsl #3] │ │ │ │ + ldrsh.w r0, [lr, r9, lsl #3] │ │ │ │ + @ instruction: 0xfa5e0039 │ │ │ │ + ldrsb.w r0, [sl, #57] @ 0x39 │ │ │ │ + bvc.n 344bb0 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + @ instruction: 0xf73e0039 │ │ │ │ + ldr.w r0, [r4, #57] @ 0x39 │ │ │ │ + ldr??.w r0, [r2, r9, lsl #3] │ │ │ │ + str??.w r0, [sl, r9, lsl #3] │ │ │ │ + ldr.w r0, [r0, r9, lsl #3] │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7320039 │ │ │ │ - ldr??.w r0, [r0, r9, lsl #3] │ │ │ │ - @ instruction: 0xf6e00039 │ │ │ │ - vld4.8 {d0-d3}, [r6 :256], r9 │ │ │ │ - @ instruction: 0xf6960039 │ │ │ │ - str??.w r0, [r8, #57] @ 0x39 │ │ │ │ - addw r0, r8, #2105 @ 0x839 │ │ │ │ - strh.w r0, [r2, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf7640039 │ │ │ │ + @ instruction: 0xf7620039 │ │ │ │ + vld1.8 @ instruction: 0xf9a00039 │ │ │ │ + @ instruction: 0xf7100039 │ │ │ │ + ldr??.w r0, [r6, r9, lsl #3] │ │ │ │ + movt r0, #26681 @ 0x6839 │ │ │ │ + ldrsb.w r0, [r8, r9, lsl #3] │ │ │ │ + @ instruction: 0xf6380039 │ │ │ │ + ldr.w r0, [r2, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf7940039 │ │ │ │ ldrh.w r0, [r0, #640] @ 0x280 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ strb.w r3, [r0, #-217] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (344c90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ cbz r6, 344cd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -452380,35 +452379,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (344d38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #124] @ (344d3c ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #120] @ (344d40 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #108] @ (344d44 ) │ │ │ │ ldr r1, [pc, #112] @ (344d48 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #96] @ (344d4c ) │ │ │ │ ldr r3, [pc, #100] @ (344d50 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #96] @ (344d54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -452421,39 +452420,39 @@ │ │ │ │ ldr r2, [pc, #92] @ (344d60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bpl.n 344ddc │ │ │ │ + bpl.n 344c3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #22 │ │ │ │ movs r7, r6 │ │ │ │ - strb r2, [r0, #11] │ │ │ │ + strb r2, [r6, #11] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #232 @ 0xe8 │ │ │ │ + cmp r5, #24 │ │ │ │ movs r7, r6 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ movs r7, r6 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ movs r0, r7 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r7 │ │ │ │ asrs r1, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ uxth r6, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -452640,62 +452639,62 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #40] @ (344fb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 543b4c │ │ │ │ - bcs.n 345098 │ │ │ │ + b.w 543b7c │ │ │ │ + bcs.n 344ef8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add.w r0, r4, #12124160 @ 0xb90000 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + @ instruction: 0xf5340039 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r3, [r0, #644] @ 0x284 │ │ │ │ ldr r2, [pc, #100] @ (345028 ) │ │ │ │ add r2, pc │ │ │ │ cbnz r3, 344fce │ │ │ │ ldr.w r0, [r0, #652] @ 0x28c │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #76] @ (34502c ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #7 │ │ │ │ ldr.w r0, [r4, #648] @ 0x288 │ │ │ │ it cs │ │ │ │ movcs r3, #7 │ │ │ │ adds r1, r3, #1 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ umull r2, r3, r0, r3 │ │ │ │ ldr.w r0, [r4, #652] @ 0x28c │ │ │ │ lsrs r2, r2, #15 │ │ │ │ orr.w r2, r2, r3, lsl #17 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc.w r3, r5, r3, lsr #15 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ ldrh r6, [r2, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r2, [r0, #644] @ 0x284 │ │ │ │ cbnz r2, 345038 │ │ │ │ b.n 344fbc │ │ │ │ @@ -452708,15 +452707,15 @@ │ │ │ │ orn r2, r2, #63 @ 0x3f │ │ │ │ strb.w r2, [r0, #452] @ 0x1c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 2fee4c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ bl 2feec4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 345078 │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ mov r0, r3 │ │ │ │ @@ -452735,15 +452734,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (345130 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ bl 2931f8 │ │ │ │ movs r3, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldrh.w r2, [r4, #570] @ 0x23a │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -452781,25 +452780,25 @@ │ │ │ │ bl 291080 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 291080 │ │ │ │ nop │ │ │ │ - bne.n 3451f0 │ │ │ │ + bne.n 345050 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3f40039 │ │ │ │ - cmp r1, #234 @ 0xea │ │ │ │ + bic.w r0, r4, #12124160 @ 0xb90000 │ │ │ │ + cmp r2, #26 │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 3451f0 │ │ │ │ + bgt.n 345050 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3ca0039 │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + @ instruction: 0xf3fa0039 │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #204] @ 345220 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -452818,15 +452817,15 @@ │ │ │ │ blx 21dfcc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [pc, #168] @ (34522c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -452837,15 +452836,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 345218 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [sp] │ │ │ │ blx 21d89c <__gmtime64_r@plt> │ │ │ │ ldrsb.w r3, [r4, #451] @ 0x1c3 │ │ │ │ @@ -452922,44 +452921,44 @@ │ │ │ │ lsls r2, r2, #15 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsl.w r6, r6, ip │ │ │ │ str.w r6, [r5, #648] @ 0x288 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #392 @ (adr r3, 345438 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ cmp r8, r7 │ │ │ │ ite eq │ │ │ │ moveq r4, #0 │ │ │ │ andne.w r4, r4, #1 │ │ │ │ add r3, pc, #364 @ (adr r3, 345438 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 345390 │ │ │ │ ldrd r4, r3, [r5, #616] @ 0x268 │ │ │ │ mov r1, r7 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r4, #15 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #332 @ (adr r3, 345438 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r7, r4 │ │ │ │ add r3, pc, #316 @ (adr r3, 345438 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs.w r4, sl, r0 │ │ │ │ sbc.w r9, fp, r9 │ │ │ │ adds.w r1, r4, r8 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r9, r7 │ │ │ │ blt.w 34541e │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ @@ -452991,21 +452990,21 @@ │ │ │ │ lsrs r3, r3, #15 │ │ │ │ adds r2, #1 │ │ │ │ orr.w r3, r3, r4, lsl #17 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ strd r2, r3, [r5, #616] @ 0x268 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #608] @ 0x260 │ │ │ │ strd r3, r3, [r5, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r9, r4 │ │ │ │ bne.n 345338 │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ @@ -453013,15 +453012,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ subs r4, r6, #1 │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and.w r4, r4, sl │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r3, r0 │ │ │ │ it eq │ │ │ │ cmpeq r8, r6 │ │ │ │ beq.n 345330 │ │ │ │ @@ -453031,15 +453030,15 @@ │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ adc.w r1, r9, #0 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r8, r6 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -453070,22 +453069,22 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf0ac0039 │ │ │ │ - @ instruction: 0xf0d00039 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ + @ instruction: 0xf0dc0039 │ │ │ │ + add.w r0, r0, #57 @ 0x39 │ │ │ │ + ldmia r6!, {r1, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eors.w r0, r8, #57 @ 0x39 │ │ │ │ - @ instruction: 0xf0ac0039 │ │ │ │ + @ instruction: 0xf0c80039 │ │ │ │ + @ instruction: 0xf0dc0039 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -453108,30 +453107,30 @@ │ │ │ │ ldrh.w r3, [r4, #640] @ 0x280 │ │ │ │ cmp r3, #19 │ │ │ │ it hi │ │ │ │ strhhi.w r5, [r4, #640] @ 0x280 │ │ │ │ bl 2fee4c │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ bl 2feec4 │ │ │ │ cbz r0, 3454e4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 543b4c │ │ │ │ + b.w 543b7c │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 344fbc │ │ │ │ @@ -453309,26 +453308,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (345724 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 345144 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3454f8 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r3, {r1, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [ip, #228] @ 0xe4 │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + stcl 0, cr0, [ip, #228] @ 0xe4 │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #140] @ (3457c4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -453342,33 +453341,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfcc │ │ │ │ mov r0, r5 │ │ │ │ - bl 548d3c │ │ │ │ + bl 548d6c │ │ │ │ mov r1, sp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3454f8 │ │ │ │ mov r0, sp │ │ │ │ - bl 685e68 │ │ │ │ + bl 685e98 │ │ │ │ ldr r3, [pc, #96] @ (3457d0 ) │ │ │ │ strd r0, r1, [r5, #576] @ 0x240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [r5, #584] @ 0x248 │ │ │ │ bl 3f2088 │ │ │ │ mov r2, r7 │ │ │ │ - bl 64f390 │ │ │ │ + bl 64f3c0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21c400 │ │ │ │ ldr r2, [pc, #60] @ (3457d4 ) │ │ │ │ ldr r3, [pc, #44] @ (3457c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -453409,15 +453408,15 @@ │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ beq.w 345a9e │ │ │ │ ldr.w r2, [pc, #1728] @ 345ec4 │ │ │ │ mov.w r5, #51712 @ 0xca00 │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ ldr r7, [r3, r2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r2, [r4, #584] @ 0x248 │ │ │ │ umull r3, r6, r3, r5 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ @@ -453428,19 +453427,19 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w r6, r6, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ addw r3, pc, #1644 @ 0x66c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r7, r1, #0 │ │ │ │ subs r6, r0, r6 │ │ │ │ mov r0, r4 │ │ │ │ sbc.w r7, r7, r8 │ │ │ │ bl 345144 │ │ │ │ ldrb.w r8, [r4, #441] @ 0x1b9 │ │ │ │ @@ -453597,31 +453596,31 @@ │ │ │ │ bmi.n 345aa4 │ │ │ │ lsls r3, r3, #26 │ │ │ │ itt pl │ │ │ │ movpl r6, r5 │ │ │ │ movpl r7, r0 │ │ │ │ bmi.n 345aa4 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6a0c10 │ │ │ │ + bl 6a0c40 │ │ │ │ cmp r1, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, r6 │ │ │ │ beq.n 345ad0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a03dc │ │ │ │ + b.w 6a040c │ │ │ │ lsls r0, r2, #24 │ │ │ │ bmi.w 345ea0 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a00f4 │ │ │ │ + b.w 6a0124 │ │ │ │ cmp.w sl, #192 @ 0xc0 │ │ │ │ beq.w 345c8a │ │ │ │ ldrb.w sl, [r4, #444] @ 0x1bc │ │ │ │ and.w ip, sl, #192 @ 0xc0 │ │ │ │ cmp.w ip, #192 @ 0xc0 │ │ │ │ beq.w 345c38 │ │ │ │ mov ip, sl │ │ │ │ @@ -453779,15 +453778,15 @@ │ │ │ │ beq.w 345e0e │ │ │ │ mov ip, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 345d60 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, sl │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ uxtb.w ip, r1 │ │ │ │ tst.w sl, #128 @ 0x80 │ │ │ │ bne.w 345b00 │ │ │ │ adds r1, r3, #1 │ │ │ │ beq.n 345d96 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -453971,19 +453970,19 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 345af8 │ │ │ │ + b.n 345b58 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 345b94 │ │ │ │ + b.n 345bf4 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 345f54 │ │ │ │ sub sp, #20 │ │ │ │ @@ -453991,15 +453990,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #108] @ (345f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldrb.w r3, [r0, #455] @ 0x1c7 │ │ │ │ ldrb.w r2, [r0, #451] @ 0x1c3 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ str r0, [sp, #12] │ │ │ │ itt ne │ │ │ │ movne r3, #0 │ │ │ │ strbne.w r3, [r0, #455] @ 0x1c7 │ │ │ │ @@ -454020,19 +454019,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 345aa4 │ │ │ │ + b.n 345b04 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #224] @ (346050 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -454084,28 +454083,28 @@ │ │ │ │ bl 3457d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 345f84 │ │ │ │ ldr r3, [pc, #104] @ (346054 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrd r3, r2, [r4, #616] @ 0x268 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w ip, r1, r2 │ │ │ │ bcc.n 346018 │ │ │ │ mov.w ip, #22528 @ 0x5800 │ │ │ │ movt ip, #63559 @ 0xf847 │ │ │ │ adds.w r3, r3, ip │ │ │ │ adc.w r2, r2, #13 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r1 │ │ │ │ bcs.n 345fb4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r4, #648] @ 0x288 │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -454251,22 +454250,22 @@ │ │ │ │ itett ne │ │ │ │ ornne r3, r3, #127 @ 0x7f │ │ │ │ andeq.w r3, r3, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ strbne.w r3, [r4, #452] @ 0x1c4 │ │ │ │ it eq │ │ │ │ strbeq.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ strb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 346130 │ │ │ │ ldr r3, [pc, #336] @ (34631c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 345254 │ │ │ │ @@ -454297,15 +454296,15 @@ │ │ │ │ orrs r3, r5 │ │ │ │ strb.w r3, [r4, #450] @ 0x1c2 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 346130 │ │ │ │ ldr r3, [pc, #224] @ (34631c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 345254 │ │ │ │ @@ -454320,15 +454319,15 @@ │ │ │ │ ldrb.w r3, [r4, #450] @ 0x1c2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ cmp r3, #32 │ │ │ │ bhi.n 346196 │ │ │ │ ldr r3, [pc, #168] @ (34631c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -454339,15 +454338,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 346308 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #592] @ 0x250 │ │ │ │ bl 345728 │ │ │ │ b.n 346196 │ │ │ │ lsls r2, r0, #24 │ │ │ │ bmi.n 3462e0 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ @@ -454399,15 +454398,15 @@ │ │ │ │ bl 345144 │ │ │ │ ldr r3, [pc, #152] @ (3463e0 ) │ │ │ │ ldrb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldrb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ ldrd r2, r3, [r4, #632] @ 0x278 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ itt cc │ │ │ │ movcc r1, #16 │ │ │ │ movcc r2, r1 │ │ │ │ @@ -454427,15 +454426,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3457d8 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3457d8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ bl 3f2f08 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ @@ -454452,19 +454451,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bx ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x0062 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 3465cc │ │ │ │ + b.n 34662c │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3466c0 │ │ │ │ + b.n 346720 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #628] @ (346678 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -454484,24 +454483,24 @@ │ │ │ │ ldr r6, [pc, #616] @ (34668c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #600] @ (346690 ) │ │ │ │ ldr r1, [pc, #604] @ (346694 ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movw r3, #550 @ 0x226 │ │ │ │ movt r3, #32768 @ 0x8000 │ │ │ │ str.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr.w r3, [r0, #572] @ 0x23c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r3, #2000 @ 0x7d0 │ │ │ │ itt eq │ │ │ │ @@ -454517,31 +454516,31 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ add r0, sp, #16 │ │ │ │ blx 21dfcc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 3f1f70 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 685e68 │ │ │ │ + bl 685e98 │ │ │ │ ldr r3, [pc, #508] @ (3466a4 ) │ │ │ │ strd r0, r1, [r8, #576] @ 0x240 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #584] @ 0x248 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, r3, [r8, #592] @ 0x250 │ │ │ │ mov r0, r8 │ │ │ │ bl 344d64 │ │ │ │ @@ -454557,44 +454556,44 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ movs r0, #32 │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #424] @ (3466ac ) │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ str.w r8, [r4, #608] @ 0x260 │ │ │ │ movs r0, #32 │ │ │ │ ldr.w r8, [r6] │ │ │ │ blx 21c0d4 │ │ │ │ ldr r3, [pc, #392] @ (3466b0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6a0060 │ │ │ │ + bl 6a0090 │ │ │ │ mov r0, r4 │ │ │ │ str.w r6, [r4, #624] @ 0x270 │ │ │ │ bl 3457d8 │ │ │ │ ldr r3, [pc, #364] @ (3466b4 ) │ │ │ │ add.w r0, r4, #672 @ 0x2a0 │ │ │ │ ldr r6, [pc, #360] @ (3466b8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -454640,15 +454639,15 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ bl 3e1068 │ │ │ │ ldr r2, [pc, #244] @ (3466c4 ) │ │ │ │ ldr r1, [pc, #244] @ (3466c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 549b24 │ │ │ │ + bl 549b54 │ │ │ │ ldr r2, [pc, #236] @ (3466cc ) │ │ │ │ ldr r3, [pc, #164] @ (346684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454667,15 +454666,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3466d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #184] @ (3466dc ) │ │ │ │ ldr r3, [pc, #96] @ (346684 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -454693,75 +454692,75 @@ │ │ │ │ add.w r3, fp, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #144] @ (3466e4 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #911 @ 0x38f │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 346620 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0028 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #244 @ 0xf4 │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r0, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ movs r0, r7 │ │ │ │ mov r4, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 346748 │ │ │ │ + b.n 3467a8 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r0, #26 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 3466dc │ │ │ │ + b.n 34673c │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r0, #25 │ │ │ │ movs r1, r7 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb49ffff │ │ │ │ vrecps.f32 , , │ │ │ │ ldc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ b.n 34650e │ │ │ │ vshll.u32 , d26, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r5, #20 │ │ │ │ + asrs r6, r3, #21 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3466c8 │ │ │ │ + b.n 346728 │ │ │ │ movs r1, r7 │ │ │ │ bl 44c6c6 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r8, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 346750 │ │ │ │ + pop {r2, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ movs r1, r7 │ │ │ │ - udf #170 @ 0xaa │ │ │ │ + udf #218 @ 0xda │ │ │ │ movs r1, r7 │ │ │ │ add r4, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 52 @ 0x34 │ │ │ │ + svc 100 @ 0x64 │ │ │ │ movs r1, r7 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [pc, #516] @ (3468f0 ) │ │ │ │ ands.w r1, r2, #1 │ │ │ │ add r3, pc │ │ │ │ beq.n 3467b8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -454789,24 +454788,24 @@ │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 3467fc │ │ │ │ and.w r2, r1, #112 @ 0x70 │ │ │ │ cmp r2, #32 │ │ │ │ bhi.n 3467fc │ │ │ │ ldr.w r0, [r3, #624] @ 0x270 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a040c │ │ │ │ + bl 6a043c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3468a4 │ │ │ │ ldr r2, [pc, #416] @ (3468f4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov.w ip, #51712 @ 0xca00 │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ ldr.w r2, [r3, #576] @ 0x240 │ │ │ │ ldrd r6, lr, [r3, #588] @ 0x24c │ │ │ │ ldrd r4, r5, [r3, #580] @ 0x244 │ │ │ │ ldr.w r7, [r3, #596] @ 0x254 │ │ │ │ @@ -454816,15 +454815,15 @@ │ │ │ │ sbc.w r2, r2, r6 │ │ │ │ adds.w r3, r3, lr │ │ │ │ adc.w r2, r2, r7 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r2, r1 │ │ │ │ add r3, pc, #336 @ (adr r3, 3468e8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ movw r1, #4179 @ 0x1053 │ │ │ │ movt r1, #15255 @ 0x3b97 │ │ │ │ cmp r1, r2 │ │ │ │ mov.w r2, #0 │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ bge.n 3467fc │ │ │ │ orr.w r8, r9, #128 @ 0x80 │ │ │ │ @@ -454863,15 +454862,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb.w r4, [r3, #452] @ 0x1c4 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r8, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ tst.w r4, #48 @ 0x30 │ │ │ │ strb.w r1, [r3, #452] @ 0x1c4 │ │ │ │ bne.n 34689a │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3467fc │ │ │ │ @@ -454887,15 +454886,15 @@ │ │ │ │ orn r2, r1, #63 @ 0x3f │ │ │ │ strb.w r2, [r3, #452] @ 0x1c4 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 2fee4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ bl 2feec4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3467fc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ @@ -454912,22 +454911,22 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r3 │ │ │ │ bl 3457d8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34682e │ │ │ │ ldr.w r0, [r3, #624] @ 0x270 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a0c10 │ │ │ │ + bl 6a0c40 │ │ │ │ ldr r2, [pc, #68] @ (3468f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6a04b0 │ │ │ │ + bl 6a04e0 │ │ │ │ movw r2, #18004 @ 0x4654 │ │ │ │ movt r2, #65532 @ 0xfffc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ adds r2, r5, r2 │ │ │ │ sbc.w ip, r4, #0 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r1, r1, ip │ │ │ │ @@ -454984,19 +454983,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34695c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8ea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 346a4c │ │ │ │ + blt.n 3468ac │ │ │ │ movs r1, r7 │ │ │ │ - bgt.n 346a28 │ │ │ │ + bgt.n 346888 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00346960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -455014,85 +455013,85 @@ │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #140] @ (346a2c ) │ │ │ │ movs r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #128] @ (346a30 ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #124] @ (346a34 ) │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 541120 │ │ │ │ + bl 541150 │ │ │ │ ldr r3, [pc, #116] @ (346a38 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 300670 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 346a0c │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2b3f94 │ │ │ │ - bl 54296c │ │ │ │ + bl 54299c │ │ │ │ ldr r3, [pc, #80] @ (346a3c ) │ │ │ │ ldr r1, [pc, #84] @ (346a40 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 549f64 │ │ │ │ + bl 549f94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb.w r2, [r4, #569] @ 0x239 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 300290 │ │ │ │ b.n 3469e4 │ │ │ │ nop │ │ │ │ - asrs r0, r3, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb878 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 346a10 │ │ │ │ + blt.n 346a70 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r6, #5 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 3469fc │ │ │ │ + bgt.n 346a5c │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00346a44 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -455211,15 +455210,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ subs r7, #92 @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (346bc8 ) │ │ │ │ @@ -455227,25 +455226,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (346bd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #80] @ (346bd4 ) │ │ │ │ ldr r1, [pc, #84] @ (346bd8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #68] @ (346bdc ) │ │ │ │ ldr r5, [pc, #68] @ (346be0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (346be4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (346be8 ) │ │ │ │ @@ -455261,23 +455260,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb78a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r4, #24 │ │ │ │ + lsrs r0, r2, #25 │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ movs r0, r7 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #106 @ 0x6a │ │ │ │ movs r0, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -455286,17 +455285,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 21c3fc │ │ │ │ ldr r1, [pc, #8] @ (346c04 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 68a8ec │ │ │ │ + b.w 68a91c │ │ │ │ nop │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -455305,42 +455304,42 @@ │ │ │ │ blx 21e9a0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5966bc │ │ │ │ + bl 5966ec │ │ │ │ ldr r3, [pc, #20] @ (346c54 ) │ │ │ │ ldr r1, [pc, #20] @ (346c58 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69ccc8 │ │ │ │ - bge.n 346d00 │ │ │ │ + b.w 69ccf8 │ │ │ │ + bge.n 346b60 │ │ │ │ movs r1, r7 │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (346c80 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ str r4, [sp, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 346ce0 │ │ │ │ @@ -455349,15 +455348,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (346ce8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r1, [pc, #56] @ (346cec ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 346cf0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (346cf4 ) │ │ │ │ @@ -455367,40 +455366,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5415b4 │ │ │ │ + b.w 5415e4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb65e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ movs r7, r6 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r4, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 346ce8 │ │ │ │ + bge.n 346d48 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #115 @ 0x73 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r4, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 58ee98 │ │ │ │ + bl 58eec8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 346e90 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 346ea4 │ │ │ │ @@ -455816,15 +455815,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 34711e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 3470e8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 3470e8 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -455864,19 +455863,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 347122 │ │ │ │ nop │ │ │ │ - cbz r0, 3471ba │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 3471a4 │ │ │ │ + bvs.n 347204 │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 3471dc │ │ │ │ + bvs.n 34723c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3471d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -455885,15 +455884,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (3471e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #48] @ (3471e4 ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 3d36e8 │ │ │ │ @@ -455901,21 +455900,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r6, 3471e6 │ │ │ │ + cbz r6, 3471f2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bpl.n 347270 │ │ │ │ + bpl.n 3472d0 │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 3472a0 │ │ │ │ + bpl.n 347100 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf2f40038 │ │ │ │ + @ instruction: 0xf3240038 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 347248 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (34724c ) │ │ │ │ @@ -455923,15 +455922,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (347250 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2be9e0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (347254 ) │ │ │ │ @@ -455944,21 +455943,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 347218 │ │ │ │ + bpl.n 347278 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 34724c │ │ │ │ + bpl.n 3472ac │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 347228 │ │ │ │ + bpl.n 347288 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 3472f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -455967,19 +455966,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (3472f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 5427a4 │ │ │ │ + bl 5427d4 │ │ │ │ ldr.w r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ cbz r0, 3472c8 │ │ │ │ ldr r0, [pc, #92] @ (3472fc ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -456011,23 +456010,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 3473e0 │ │ │ │ + bmi.n 347240 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 347218 │ │ │ │ + bmi.n 347278 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 347208 │ │ │ │ + bmi.n 347268 │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 3473d4 │ │ │ │ + bmi.n 347234 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (3474b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -456042,24 +456041,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #392] @ (3474c8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #155 @ 0x9b │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 347410 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -456070,15 +456069,15 @@ │ │ │ │ ldr.w r4, [r4, #484] @ 0x1e4 │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 3473ce │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 3473f2 │ │ │ │ mov r8, r0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34745c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -456090,15 +456089,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3473a8 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3474a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3473ca │ │ │ │ dmb ish │ │ │ │ @@ -456130,25 +456129,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (3474d4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34742a │ │ │ │ ldr r4, [pc, #196] @ (3474d8 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (3474dc ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -456157,15 +456156,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (3474e4 ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34742a │ │ │ │ ldr r3, [pc, #136] @ (3474e8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 347388 │ │ │ │ @@ -456176,74 +456175,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34742a │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (3474f8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3473ce │ │ │ │ b.n 34746c │ │ │ │ ldr r3, [pc, #88] @ (3474fc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (347500 ) │ │ │ │ ldr r0, [pc, #88] @ (347504 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 347454 │ │ │ │ + bcc.n 3474b4 │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 347488 │ │ │ │ + bmi.n 3474e8 │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 3475b0 │ │ │ │ + bcc.n 347410 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 3475b4 │ │ │ │ + bcc.n 347414 │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 347458 │ │ │ │ + bcs.n 3474b8 │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 347524 │ │ │ │ + bcc.n 347584 │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 347428 │ │ │ │ + bcs.n 347488 │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 3474fc │ │ │ │ + bcc.n 34755c │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 3475d0 │ │ │ │ + bcs.n 347430 │ │ │ │ movs r1, r7 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 347514 │ │ │ │ + bcc.n 347574 │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 34758c │ │ │ │ + bcs.n 3475ec │ │ │ │ movs r1, r7 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #328 @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r7, #12 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r4, #12 │ │ │ │ + lsls r0, r2, #13 │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (347644 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -456280,25 +456279,25 @@ │ │ │ │ bne.n 347602 │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3475ec │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 54ee88 │ │ │ │ + bl 54eeb8 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ea6c │ │ │ │ + bl 54ea9c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 3475a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -456310,15 +456309,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34754a │ │ │ │ mov r0, r7 │ │ │ │ bl 346bf8 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54ee88 │ │ │ │ + bl 54eeb8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -456368,45 +456367,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ movs r7, r6 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r5, sp, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 34761c │ │ │ │ + bne.n 34767c │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 3475d8 │ │ │ │ + bne.n 347638 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 3475fc │ │ │ │ + beq.n 34765c │ │ │ │ movs r1, r7 │ │ │ │ - bcs.n 347698 │ │ │ │ + bcs.n 3476f8 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 3475dc │ │ │ │ + beq.n 34763c │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 347620 │ │ │ │ + bcs.n 347680 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 3475bc │ │ │ │ + beq.n 34761c │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 3475d8 │ │ │ │ + bne.n 347638 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #600 @ 0x258 │ │ │ │ + add r4, sp, #792 @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 3475a0 │ │ │ │ + beq.n 347600 │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 34758c │ │ │ │ + bne.n 3475ec │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (347758 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -456489,24 +456488,24 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #238 @ 0xee │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r1, #4 │ │ │ │ movs r7, r6 │ │ │ │ bl 4f76e │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - beq.n 347858 │ │ │ │ + beq.n 3476b8 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -456537,19 +456536,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #8 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ + beq.n 347820 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -456608,21 +456607,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ adds r2, #154 @ 0x9a │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r5, #30 │ │ │ │ movs r7, r6 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (347b10 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -456640,52 +456639,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 347b24 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #484] @ 0x1e4 │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 347a06 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 347990 │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 68a6f4 │ │ │ │ + bl 68a724 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #472 @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r1, [pc, #536] @ (347b28 ) │ │ │ │ ldr r2, [pc, #540] @ (347b2c ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (347b30 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 34792e │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 347966 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ ldr r2, [pc, #504] @ (347b34 ) │ │ │ │ ldr r3, [pc, #476] @ (347b1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -456705,25 +456704,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (347b40 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r1, [pc, #448] @ (347b44 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2c1d88 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 34793a │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3479b4 │ │ │ │ ldr r3, [pc, #416] @ (347b48 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -456738,15 +456737,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 3470ac │ │ │ │ cbz r0, 3479d2 │ │ │ │ ldr.w r5, [r0, #484] @ 0x1e4 │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 347afa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3479f6 │ │ │ │ dmb ish │ │ │ │ @@ -456768,15 +456767,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #484] @ 0x1e4 │ │ │ │ ldr.w sl, [r4, #480] @ 0x1e0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 347a3a │ │ │ │ ldr r3, [pc, #280] @ (347b48 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -456790,15 +456789,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 3470ac │ │ │ │ cbz r0, 347a86 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347afa │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 347a76 │ │ │ │ dmb ish │ │ │ │ @@ -456819,108 +456818,108 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 3478f4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (347b4c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ b.n 347a76 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (347b4c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3479fa │ │ │ │ str.w r7, [r4, #484] @ 0x1e4 │ │ │ │ b.n 3478f4 │ │ │ │ ldr r3, [pc, #148] @ (347b50 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (347b54 ) │ │ │ │ ldr r1, [pc, #148] @ (347b58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34793a │ │ │ │ ldr r3, [pc, #128] @ (347b5c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (347b60 ) │ │ │ │ ldr r1, [pc, #132] @ (347b64 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34793a │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (347b68 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (347b6c ) │ │ │ │ ldr r0, [pc, #108] @ (347b70 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #202 @ 0xca │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r4, r6, r7} │ │ │ │ + ldmia r6!, {} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ adds r1, #90 @ 0x5a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #376 @ 0x178 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r4, r4 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #40 @ 0x28 │ │ │ │ + add r0, sp, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r4, r5, r6} │ │ │ │ + ldmia r5, {r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - add r7, pc, #944 @ (adr r7, 347f10 ) │ │ │ │ + add r0, sp, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ movs r1, r7 │ │ │ │ - add r7, pc, #808 @ (adr r7, 347e94 ) │ │ │ │ + add r7, pc, #1000 @ (adr r7, 347f54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4], #220 @ 0xdc │ │ │ │ - stc2l 0, cr0, [r8], {55} @ 0x37 │ │ │ │ + stc2l 0, cr0, [r4], #220 @ 0xdc │ │ │ │ + ldc2l 0, cr0, [r8], #220 @ 0xdc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ ldr r5, [pc, #168] @ (347c34 ) │ │ │ │ @@ -456953,15 +456952,15 @@ │ │ │ │ cbnz r2, 347c08 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58f0ac │ │ │ │ + bl 58f0dc │ │ │ │ ldr r3, [pc, #88] @ (347c3c ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -456986,41 +456985,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (347c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 347bca │ │ │ │ cmp r7, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #496] @ (347e34 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00347c4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (347d00 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 347c98 │ │ │ │ @@ -457030,15 +457029,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 3470ac │ │ │ │ mov r5, r0 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 347cec │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 347cca │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -457056,15 +457055,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347cb6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (347d08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ b.n 347cb6 │ │ │ │ ldr r3, [pc, #28] @ (347d0c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (347d10 ) │ │ │ │ ldr r0, [pc, #32] @ (347d14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457073,31 +457072,31 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r6, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #864 @ (adr r5, 348070 ) │ │ │ │ + add r6, pc, #32 @ (adr r6, 347d30 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfac20037 │ │ │ │ - @ instruction: 0xfad60037 │ │ │ │ + @ instruction: 0xfaf20037 │ │ │ │ + @ instruction: 0xfb060037 │ │ │ │ │ │ │ │ 00347d18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (347dc0 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 347d56 │ │ │ │ ldr r4, [pc, #120] @ (347dc4 ) │ │ │ │ @@ -457107,16 +457106,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 3470ac │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 347d68 │ │ │ │ - bl 546abc │ │ │ │ - bl 694d40 │ │ │ │ + bl 546aec │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 347dac │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 347d8a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -457134,15 +457133,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 347d76 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (347dc8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ b.n 347d76 │ │ │ │ ldr r3, [pc, #28] @ (347dcc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (347dd0 ) │ │ │ │ ldr r0, [pc, #32] @ (347dd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -457151,56 +457150,56 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #96 @ (adr r5, 347e30 ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 347ef0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfa020037 │ │ │ │ - @ instruction: 0xfa160037 │ │ │ │ + @ instruction: 0xfa320037 │ │ │ │ + @ instruction: 0xfa460037 │ │ │ │ │ │ │ │ 00347dd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #60] @ 347e2c │ │ │ │ ldr r2, [pc, #60] @ (347e30 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #60] @ (347e34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 347e18 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, pc, #848 @ (adr r4, 348180 ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 347e40 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1!, {r3} │ │ │ │ + ldmia r1!, {r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00347e38 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -457210,15 +457209,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (347ea0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 53fcd0 │ │ │ │ + bl 53fd00 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 347ea4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (347ea8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (347eac ) │ │ │ │ @@ -457226,27 +457225,27 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53fb54 │ │ │ │ + b.w 53fb84 │ │ │ │ nop │ │ │ │ push {r2, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #376 @ (adr r4, 348020 ) │ │ │ │ + add r4, pc, #568 @ (adr r4, 3480e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - smlatt r0, ip, r6, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e20038 │ │ │ │ + @ instruction: 0xfb4c0036 │ │ │ │ + @ instruction: 0xfa120038 │ │ │ │ │ │ │ │ 00347eb0 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -457271,43 +457270,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 597330 │ │ │ │ + bl 597360 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fe4 │ │ │ │ ldr r0, [pc, #296] @ (348028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54221c │ │ │ │ + bl 54224c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (34802c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 21c154 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 548b90 │ │ │ │ + bl 548bc0 │ │ │ │ mov r0, r5 │ │ │ │ blx 21c400 │ │ │ │ ldr r3, [pc, #264] @ (348030 ) │ │ │ │ ldr r2, [pc, #268] @ (348034 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (348038 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 21cf10 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -457320,46 +457319,46 @@ │ │ │ │ bl 3d33dc │ │ │ │ ldr r6, [pc, #220] @ (34803c ) │ │ │ │ ldr r1, [pc, #220] @ (348040 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5410e0 │ │ │ │ + bl 541110 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 547450 │ │ │ │ + bl 547480 │ │ │ │ cbz r0, 347f82 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 541040 │ │ │ │ + bl 541070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 347f9e │ │ │ │ ldr r6, [pc, #188] @ (348044 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 547450 │ │ │ │ + bl 547480 │ │ │ │ cbz r0, 347f9e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54119c │ │ │ │ + bl 5411cc │ │ │ │ ldr r1, [pc, #168] @ (348048 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2c09ac │ │ │ │ cbz r0, 34800e │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54252c │ │ │ │ + bl 54255c │ │ │ │ cbz r0, 34800e │ │ │ │ ldr r2, [pc, #144] @ (34804c ) │ │ │ │ ldr r3, [pc, #100] @ (348024 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -457371,67 +457370,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 595b70 │ │ │ │ + bl 595ba0 │ │ │ │ cbz r0, 348016 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 348008 │ │ │ │ ldr r0, [pc, #92] @ (348050 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347f02 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 690588 │ │ │ │ + bl 6905b8 │ │ │ │ movs r5, #0 │ │ │ │ b.n 347fba │ │ │ │ ldr r0, [pc, #72] @ (348054 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347f02 │ │ │ │ mov r0, r4 │ │ │ │ - bl 546130 │ │ │ │ + bl 546160 │ │ │ │ b.n 348004 │ │ │ │ ldr r0, [pc, #64] @ (348058 ) │ │ │ │ add r0, pc │ │ │ │ b.n 347f02 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r5, r7} │ │ │ │ + ldmia r1!, {r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1!, {r2, r5, r7} │ │ │ │ + ldmia r1!, {r2, r4, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - add r3, pc, #640 @ (adr r3, 3482b4 ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 348374 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r6, [r1, r2] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r5, r5] │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #218 @ 0xda │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r7, #8] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r1, #6] │ │ │ │ + ldrh r2, [r7, #6] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034805c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -457456,46 +457455,46 @@ │ │ │ │ blx 21dfcc │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 690868 │ │ │ │ + bl 690898 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 3480f6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 56fc70 │ │ │ │ + bl 56fca0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3480ec │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 693278 │ │ │ │ + bl 6932a8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (348138 ) │ │ │ │ - bl 595c3c │ │ │ │ + bl 595c6c │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 347ebc │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 3480ba │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 690880 │ │ │ │ + bl 6908b0 │ │ │ │ ldr r2, [pc, #60] @ (34813c ) │ │ │ │ ldr r3, [pc, #48] @ (348130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -457540,15 +457539,15 @@ │ │ │ │ add r2, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w r8, [r1, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (34821c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #168] @ (348220 ) │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add r7, pc │ │ │ │ blx 21e9a0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457562,19 +457561,19 @@ │ │ │ │ str.w r8, [r4] │ │ │ │ str r3, [r4, #16] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd fp, sl, [r4, #20] │ │ │ │ str r3, [r4, #28] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ ldr.w r0, [r9, #20] │ │ │ │ - bl 546abc │ │ │ │ + bl 546aec │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 691a84 │ │ │ │ + bl 691ab4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 3481d0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #80] @ (348224 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -457598,29 +457597,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3481d8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #40] @ (348230 ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3481d8 │ │ │ │ - add r1, pc, #448 @ (adr r1, 3483d8 ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 348498 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh.w r0, [lr, r6, lsl #3] │ │ │ │ - @ instruction: 0xf6ea0038 │ │ │ │ + ldr.w r0, [lr, r6, lsl #3] │ │ │ │ + @ instruction: 0xf71a0038 │ │ │ │ cmp r1, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348234 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -457646,15 +457645,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 58f14c │ │ │ │ + bl 58f17c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #187] @ 0xbb │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34825a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -457678,34 +457677,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (3482d4 ) │ │ │ │ ldr r0, [pc, #20] @ (3482d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r0, pc, #40 @ (adr r0, 3482fc ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 3483bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003482dc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 58f14c │ │ │ │ + bl 58f17c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -457723,15 +457722,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 348356 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 58f0ac │ │ │ │ + bl 58f0dc │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -457753,41 +457752,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3483a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 348334 │ │ │ │ nop │ │ │ │ movs r7, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #496] @ (34858c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003483a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #788] @ 3486c8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 58ef34 │ │ │ │ + bl 58ef64 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 348732 │ │ │ │ @@ -457865,15 +457864,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58eee4 │ │ │ │ + bl 58ef14 │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -458151,19 +458150,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3487bc ) │ │ │ │ ldr r0, [pc, #20] @ (3487c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #136] @ 0x88 │ │ │ │ + ldr r3, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - it ne │ │ │ │ - movne r1, r7 │ │ │ │ - stmia r1!, {r1, r4, r6} │ │ │ │ + it mi │ │ │ │ + movmi r1, r7 │ │ │ │ + stmia r1!, {r1, r7} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003487c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -458179,26 +458178,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 348c2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r3, [pc, #1064] @ 348c30 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 348c34 │ │ │ │ ldr.w r1, [pc, #1064] @ 348c38 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 21dfcc │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -458239,15 +458238,15 @@ │ │ │ │ beq.w 348a96 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 348140 │ │ │ │ mov sl, r0 │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -458348,15 +458347,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3488f2 │ │ │ │ ldr r0, [pc, #664] @ (348c58 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3488f2 │ │ │ │ ldr r3, [pc, #624] @ (348c40 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34895a │ │ │ │ ldr r3, [pc, #636] @ (348c5c ) │ │ │ │ @@ -458372,15 +458371,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (348c60 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34895a │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3488f2 │ │ │ │ ldr r3, [pc, #592] @ (348c64 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -458396,15 +458395,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (348c68 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3488f2 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3488f2 │ │ │ │ ldr r3, [pc, #532] @ (348c6c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -458416,38 +458415,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3488f2 │ │ │ │ ldr r0, [pc, #508] @ (348c70 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3488f2 │ │ │ │ ldr r3, [pc, #496] @ (348c74 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 34885c │ │ │ │ ldr r0, [pc, #492] @ (348c78 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 348898 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #476] @ (348c7c ) │ │ │ │ ldr r2, [pc, #480] @ (348c80 ) │ │ │ │ ldr r1, [pc, #480] @ (348c84 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348c02 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -458495,15 +458494,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (348c94 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 348b1c │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -458522,15 +458521,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3488f2 │ │ │ │ ldr r0, [pc, #284] @ (348c9c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3488f2 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 34885c │ │ │ │ ldrb.w r3, [r5, #187] @ 0xbb │ │ │ │ cbnz r3, 348bd4 │ │ │ │ ldr r3, [pc, #260] @ (348ca0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -458550,15 +458549,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (348ca4 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34895a │ │ │ │ ldr.w r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 348ad0 │ │ │ │ ldr r3, [pc, #200] @ (348ca8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -458566,18 +458565,18 @@ │ │ │ │ b.n 34885c │ │ │ │ ldr r0, [pc, #192] @ (348cac ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 348b1c │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (348cb0 ) │ │ │ │ mov.w r2, #900 @ 0x384 │ │ │ │ ldr r1, [pc, #160] @ (348cb4 ) │ │ │ │ ldr r0, [pc, #160] @ (348cb8 ) │ │ │ │ @@ -458588,83 +458587,83 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bkpt 0x00d4 │ │ │ │ - movs r1, r7 │ │ │ │ - bkpt 0x00ee │ │ │ │ - movs r1, r7 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + itt eq │ │ │ │ + moveq r1, r7 │ │ │ │ + ittt ne @ unpredictable │ │ │ │ + movne r1, r7 │ │ │ │ + ldrbne r6, [r3, #0] │ │ │ │ + lslne r4, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r4, [r2, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r4, #27] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #736] @ (348f40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ite ne │ │ │ │ - movne r1, r7 │ │ │ │ - streq r0, [r5, r6] │ │ │ │ + itt mi │ │ │ │ + movmi r1, r7 │ │ │ │ + strmi r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ - itte ge │ │ │ │ - movge r1, r7 │ │ │ │ - subge r0, r7, r6 │ │ │ │ - movlt r0, r0 │ │ │ │ - ite ge │ │ │ │ - movge r1, r7 │ │ │ │ - strblt r2, [r6, #23] │ │ │ │ + itet le │ │ │ │ + movle r1, r7 │ │ │ │ + subgt r0, r7, r6 │ │ │ │ + movle r0, r0 │ │ │ │ + itt le │ │ │ │ + movle r1, r7 │ │ │ │ + strble r2, [r6, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r4, [r4, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #168] @ 0xa8 │ │ │ │ + ldr r0, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + pop {r2, r3, r7} │ │ │ │ movs r1, r7 │ │ │ │ strb r0, [r3, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0026 │ │ │ │ + bkpt 0x0056 │ │ │ │ movs r1, r7 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00fa │ │ │ │ - movs r1, r7 │ │ │ │ - strb r0, [r3, #19] │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - pop {r3, r6, pc} │ │ │ │ + itet cs │ │ │ │ + movcs r1, r7 │ │ │ │ + strbcc r0, [r3, #19] │ │ │ │ + lslcs r4, r2, #1 │ │ │ │ + pop {r3, r4, r5, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r2, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r5, r6, r7, pc} │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - hlt 0x002c │ │ │ │ + revsh r4, r3 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348cbc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -458729,25 +458728,25 @@ │ │ │ │ bpl.n 348d00 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #484] @ 0x1e4 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (348d80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 348d00 │ │ │ │ adds r0, r1, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #928] @ (34911c ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348d84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -458783,17 +458782,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cbz r3, 348dde │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 21c3fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -458805,19 +458804,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (348e24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [sp, #768] @ 0x300 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb8c4 │ │ │ │ + @ instruction: 0xb8f4 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00348e28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -458850,19 +458849,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (348e94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ bl 21f2d8 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb878 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #148] @ (348f40 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -458872,15 +458871,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #144] @ (348f48 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #444 @ 0x1bc │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ ldr.w r4, [r7, #472] @ 0x1d8 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 348ee2 │ │ │ │ mov r9, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -458900,17 +458899,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 348da8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 348ef4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 546bdc │ │ │ │ + bl 546c0c │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 5966e0 │ │ │ │ + bl 596710 │ │ │ │ cbz r6, 348f1c │ │ │ │ mov r0, r6 │ │ │ │ blx 21ceac │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 21c3fc │ │ │ │ ldr r3, [r1, #16] │ │ │ │ @@ -458924,15 +458923,15 @@ │ │ │ │ bne.n 348ed2 │ │ │ │ b.n 348ee2 │ │ │ │ bl 21f2d8 │ │ │ │ subs r2, r5, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f60036 │ │ │ │ + @ instruction: 0xf1260036 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (349024 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #196] @ (349028 ) │ │ │ │ @@ -458950,21 +458949,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 3487c4 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -458983,15 +458982,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 3477e8 │ │ │ │ mov r0, fp │ │ │ │ bl 348da8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f1e4 │ │ │ │ + bl 54f214 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 348f7e │ │ │ │ ldr r2, [pc, #52] @ (34902c ) │ │ │ │ ldr r3, [pc, #44] @ (349028 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -459075,32 +459074,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34904e │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (3490f8 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34904e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #476] @ 0x1dc │ │ │ │ b.n 34908c │ │ │ │ nop │ │ │ │ subs r2, r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 d0, d8, d22 │ │ │ │ + vqadd.s32 d16, d8, d22 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r6 │ │ │ │ + rev16 r2, r4 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003490fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -459144,15 +459143,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34912a │ │ │ │ ldr r0, [pc, #64] @ (3491b0 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34912a │ │ │ │ ldr r3, [pc, #56] @ (3491b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349148 │ │ │ │ ldr r3, [pc, #36] @ (3491ac ) │ │ │ │ @@ -459160,28 +459159,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 349148 │ │ │ │ ldr r0, [pc, #36] @ (3491b8 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ adds r0, r1, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3491ee │ │ │ │ + rev r6, r3 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3491e0 │ │ │ │ + cbnz r2, 3491ec │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #16] │ │ │ │ sub sp, #12 │ │ │ │ @@ -459323,15 +459322,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349256 │ │ │ │ ldr r0, [pc, #112] @ (3493a8 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 349256 │ │ │ │ ldr r3, [pc, #100] @ (3493ac ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3492c2 │ │ │ │ ldr r3, [pc, #84] @ (3493a4 ) │ │ │ │ @@ -459340,15 +459339,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3492c2 │ │ │ │ ldr r0, [pc, #84] @ (3493b0 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3492c2 │ │ │ │ ldr r3, [pc, #72] @ (3493b4 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r1, [pc, #72] @ (3493b8 ) │ │ │ │ ldr r0, [pc, #72] @ (3493bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -459368,31 +459367,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8b8 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82c │ │ │ │ + @ instruction: 0xb85c │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r3, #58] @ 0x3a │ │ │ │ + ldrh r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 349410 │ │ │ │ + cbz r0, 34941c │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb89a │ │ │ │ + @ instruction: 0xb8ca │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 349416 │ │ │ │ + cbz r0, 349422 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb862 │ │ │ │ + @ instruction: 0xb892 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003493cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -459404,15 +459403,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 58f478 │ │ │ │ + bl 58f4a8 │ │ │ │ ldr r2, [pc, #144] @ (34948c ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -459466,25 +459465,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 21e30c <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ asrs r2, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #800] @ (3497ac ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb826 │ │ │ │ + @ instruction: 0xb856 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb81e │ │ │ │ + @ instruction: 0xb84e │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb7fc │ │ │ │ + @ instruction: 0xb82c │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb800 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb806 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003494a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -459518,15 +459517,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348da8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3494da │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #188 @ 0xbc │ │ │ │ @@ -459560,25 +459559,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 3495a0 │ │ │ │ + cbz r0, 3495ac │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xb72a │ │ │ │ + @ instruction: 0xb75a │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r0, 3495a6 │ │ │ │ + cbz r0, 3495b2 │ │ │ │ movs r1, r7 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (349620 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -459592,15 +459591,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3495ee │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58f0ac │ │ │ │ + bl 58f0dc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 3494a4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -459625,28 +459624,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (349634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 3495ba │ │ │ │ nop │ │ │ │ asrs r6, r5, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #496] @ (349820 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r7 │ │ │ │ + sxtb r2, r5 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3496c4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -459660,15 +459659,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 349692 │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 58f0ac │ │ │ │ + bl 58f0dc │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 3494a4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -459693,28 +459692,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3496d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34965e │ │ │ │ nop │ │ │ │ asrs r2, r1, #17 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #496] @ (3498c4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 349700 │ │ │ │ + cbz r6, 34970c │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 3496ec │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 349220 │ │ │ │ b.w 3494a4 │ │ │ │ @@ -459768,15 +459767,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #188 @ 0xbc │ │ │ │ ldr.w r1, [r1, #440] @ 0x1b8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 58f14c │ │ │ │ + bl 58f17c │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3498cc │ │ │ │ bl 347dd8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -459829,15 +459828,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 21d168 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 21d168 │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349a6a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -459860,15 +459859,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3499a6 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 349868 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 349868 │ │ │ │ ldr.w r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -459964,25 +459963,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 58f000 │ │ │ │ + bl 58f030 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 34978a │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 349a2c │ │ │ │ ldr r3, [pc, #404] @ (349b38 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 3498e6 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 694d40 │ │ │ │ + bl 694d70 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349ace │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349a48 │ │ │ │ @@ -460049,15 +460048,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3499be │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (349b44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 68cdd4 │ │ │ │ + bl 68ce04 │ │ │ │ b.n 3499be │ │ │ │ ldr r3, [pc, #220] @ (349b48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 34983e │ │ │ │ @@ -460083,19 +460082,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 685a74 │ │ │ │ + bl 685aa4 │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 685cc0 │ │ │ │ + bl 685cf0 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 3497ac │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 3499aa │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (349b54 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -460129,19 +460128,19 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r2, r4, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r6, sp, #872 @ 0x368 │ │ │ │ movs r1, r7 │ │ │ │ subs r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -460149,35 +460148,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r2 │ │ │ │ + uxth r4, r0 │ │ │ │ movs r1, r7 │ │ │ │ - sxtb r4, r3 │ │ │ │ + uxth r4, r1 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r6, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 349b1c │ │ │ │ + ble.n 349b7c │ │ │ │ movs r7, r6 │ │ │ │ - bgt.n 349b48 │ │ │ │ + ble.n 349ba8 │ │ │ │ movs r7, r6 │ │ │ │ - strh r0, [r4, #62] @ 0x3e │ │ │ │ + ldrh r0, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r4, sp, #24 │ │ │ │ movs r1, r7 │ │ │ │ - cbz r0, 349b9a │ │ │ │ + cbz r0, 349ba6 │ │ │ │ movs r1, r7 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, sp, #760 @ 0x2f8 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ movs r1, r7 │ │ │ │ - cbz r0, 349ba8 │ │ │ │ + cbz r0, 349bb4 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 3494a4 │ │ │ │ @@ -460231,15 +460230,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ bl 348da8 │ │ │ │ ldr r2, [pc, #144] @ (349cb4 ) │ │ │ │ ldr r3, [pc, #136] @ (349cac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -460253,15 +460252,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 58f5c0 │ │ │ │ + bl 58f5f0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 349c60 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 3494a4 │ │ │ │ b.n 349c20 │ │ │ │ @@ -460296,25 +460295,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r6, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #456 @ 0x1c8 │ │ │ │ movs r1, r7 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ movs r1, r7 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #480 @ 0x1e0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349cd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460324,32 +460323,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349cf0 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r3, [pc, #20] @ (349d1c ) │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ ldr r1, [pc, #20] @ (349d20 ) │ │ │ │ ldr r0, [pc, #20] @ (349d24 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #912 @ 0x390 │ │ │ │ movs r1, r7 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349d28 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -460360,30 +460359,30 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 349db0 │ │ │ │ cbz r5, 349d52 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 691a90 │ │ │ │ + bl 691ac0 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbnz r3, 349d7c │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349dee │ │ │ │ adds r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 349030 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 349d90 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5969c4 │ │ │ │ + b.w 5969f4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbz r3, 349dd6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -460392,15 +460391,15 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349d9c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r3, [pc, #72] @ (349dfc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -460411,15 +460410,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349d46 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (349e04 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 349d46 │ │ │ │ ldr r3, [pc, #48] @ (349e08 ) │ │ │ │ movw r2, #1684 @ 0x694 │ │ │ │ ldr r1, [pc, #44] @ (349e0c ) │ │ │ │ ldr r0, [pc, #48] @ (349e10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460432,21 +460431,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #424 @ 0x1a8 │ │ │ │ + add r7, sp, #616 @ 0x268 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r5, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #72 @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 349d28 │ │ │ │ nop │ │ │ │ │ │ │ │ 00349e1c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -460473,30 +460472,30 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ bl 349030 │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 349e78 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 596980 │ │ │ │ + b.w 5969b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 349e84 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 691ac8 │ │ │ │ + bl 691af8 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r3, [pc, #72] @ (349ee4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -460507,15 +460506,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 349e38 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (349eec ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 349e38 │ │ │ │ ldr r3, [pc, #48] @ (349ef0 ) │ │ │ │ mov.w r2, #1704 @ 0x6a8 │ │ │ │ ldr r1, [pc, #44] @ (349ef4 ) │ │ │ │ ldr r0, [pc, #48] @ (349ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460528,21 +460527,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #712 @ 0x2c8 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 34a2e0 ) │ │ │ │ + add r0, sp, #168 @ 0xa8 │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00349efc : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -460780,25 +460779,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #484] @ 0x1e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (34a138 ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34a0c2 │ │ │ │ lsrs r2, r7, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #928] @ (34a4d4 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (34a1d4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -460806,15 +460805,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #136] @ (34a1dc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (34a1e0 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 34a170 │ │ │ │ bl 3f2b2c │ │ │ │ ldr r3, [pc, #112] @ (34a1e4 ) │ │ │ │ @@ -460824,71 +460823,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 34768c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 596f30 │ │ │ │ + bl 596f60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 34a08c │ │ │ │ add.w r0, r4, #444 @ 0x1bc │ │ │ │ - bl 68a730 │ │ │ │ + bl 68a760 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w ip, [pc, #68] @ 34a1ec │ │ │ │ ldr r2, [pc, #68] @ (34a1f0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #68] @ (34a1f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 34a1c8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 56fa48 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + b.w 56fa78 │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #592 @ (adr r5, 34a42c ) │ │ │ │ + add r5, pc, #784 @ (adr r5, 34a4ec ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #688 @ (adr r5, 34a490 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 34a550 ) │ │ │ │ movs r1, r7 │ │ │ │ lsrs r0, r6, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #216 @ (adr r5, 34a2cc ) │ │ │ │ + add r5, pc, #408 @ (adr r5, 34a38c ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #320 @ (adr r5, 34a338 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 34a3f8 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034a1f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (34a228 ) │ │ │ │ add r1, pc │ │ │ │ bl 34768c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 596f30 │ │ │ │ + bl 596f60 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 34a08c │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ │ │ │ │ @@ -460900,17 +460899,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 34a2e4 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 34a2cc │ │ │ │ @@ -460953,15 +460952,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a288 │ │ │ │ ldr r0, [pc, #76] @ (34a30c ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 34a288 │ │ │ │ ldr r3, [pc, #64] @ (34a310 ) │ │ │ │ movw r2, #1813 @ 0x715 │ │ │ │ ldr r1, [pc, #64] @ (34a314 ) │ │ │ │ ldr r0, [pc, #64] @ (34a318 ) │ │ │ │ add r3, pc │ │ │ │ @@ -460982,27 +460981,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #24 │ │ │ │ + add r3, sp, #216 @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + strh r6, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #944 @ (adr r3, 34a6c8 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 34a388 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #848 @ (adr r3, 34a674 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 34a334 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #488 @ 0x1e8 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034a328 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (34a3f4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 34a378 │ │ │ │ @@ -461010,17 +461009,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ mov r4, r0 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 34a3dc │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 34a3c4 │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -461063,15 +461062,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a38e │ │ │ │ ldr r0, [pc, #76] @ (34a404 ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34a38e │ │ │ │ ldr r3, [pc, #64] @ (34a408 ) │ │ │ │ movw r2, #1835 @ 0x72b │ │ │ │ ldr r1, [pc, #64] @ (34a40c ) │ │ │ │ ldr r0, [pc, #64] @ (34a410 ) │ │ │ │ add r3, pc │ │ │ │ @@ -461092,27 +461091,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, pc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #976 @ (adr r2, 34a7e0 ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 34a4a0 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r4, #27] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 34a78c ) │ │ │ │ + add r3, pc, #48 @ (adr r3, 34a44c ) │ │ │ │ movs r1, r7 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ movs r1, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 34a466 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 34a45c │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -461315,22 +461314,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (34a668 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 545fd8 │ │ │ │ + bl 546008 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ ldrh r4, [r5, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -461342,20 +461341,20 @@ │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 34a8c2 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b6c84 │ │ │ │ + bl 6b6cb4 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34a89a │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -461372,20 +461371,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #488] @ 0x1e8 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6b74e0 │ │ │ │ + bl 6b7510 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 34a72c │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 34a7f0 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -461445,15 +461444,15 @@ │ │ │ │ bne.n 34a85e │ │ │ │ ldr r3, [pc, #280] @ (34a8e0 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5969c8 │ │ │ │ + bl 5969f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a8ae │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -461502,15 +461501,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34a7c4 │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (34a8ec ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34a7c4 │ │ │ │ ldr r3, [pc, #104] @ (34a8f0 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (34a8f4 ) │ │ │ │ ldr r0, [pc, #104] @ (34a8f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -461546,39 +461545,39 @@ │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #712 @ (adr r6, 34abb8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 34ac78 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r5, #18] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #136 @ (adr r6, 34a980 ) │ │ │ │ + add r6, pc, #328 @ (adr r6, 34aa40 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #480 @ (adr r6, 34aadc ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 34ab9c ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, pc, #56 @ (adr r6, 34a93c ) │ │ │ │ + add r6, pc, #248 @ (adr r6, 34a9fc ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #256 @ (adr r6, 34aa08 ) │ │ │ │ + add r6, pc, #448 @ (adr r6, 34aac8 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #1000 @ (adr r5, 34acf8 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 34a9b8 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #848 @ (adr r6, 34ac64 ) │ │ │ │ + add r7, pc, #16 @ (adr r7, 34a924 ) │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r5, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #920 @ (adr r5, 34acb4 ) │ │ │ │ + add r6, pc, #88 @ (adr r6, 34a974 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r5, pc, #992 @ (adr r5, 34ad00 ) │ │ │ │ + add r6, pc, #160 @ (adr r6, 34a9c0 ) │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -461683,25 +461682,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (34aa5c ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34aa08 │ │ │ │ lsls r2, r3, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #288] @ (34ab78 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #368 @ (adr r5, 34abd0 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 34ac90 ) │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (34abf8 ) │ │ │ │ @@ -461716,15 +461715,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr r3, [pc, #360] @ (34ac04 ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -461736,29 +461735,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 34abe4 │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58f4a8 │ │ │ │ + bl 58f4d8 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5971c8 │ │ │ │ + bl 5971f8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 597230 │ │ │ │ + bl 597260 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 34ab1a │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 34abbc │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 34ab42 │ │ │ │ @@ -461800,17 +461799,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 34ab24 │ │ │ │ b.n 34ab38 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 34aac2 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 34ab96 │ │ │ │ @@ -461820,15 +461819,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 34aad2 │ │ │ │ b.n 34ab2e │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58f2d4 │ │ │ │ + bl 58f304 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 34abce │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -461841,15 +461840,15 @@ │ │ │ │ b.n 34ab40 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 348314 │ │ │ │ b.n 34ab2e │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 58f34c │ │ │ │ + bl 58f37c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34abaa │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 34aad2 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (34ac14 ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -461864,35 +461863,35 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #648 @ (adr r3, 34ae98 ) │ │ │ │ + add r3, pc, #840 @ (adr r3, 34af58 ) │ │ │ │ movs r1, r7 │ │ │ │ vqadd.u16 q8, q1, │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r7, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #792 @ (adr r2, 34af34 ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 34aff4 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r3, pc, #968 @ (adr r3, 34afe8 ) │ │ │ │ + add r4, pc, #136 @ (adr r4, 34aca8 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34ad74 │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34acc2 │ │ │ │ @@ -461956,23 +461955,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r3, [pc, #112] @ (34ad90 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -461992,15 +461991,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 34acdc │ │ │ │ ldr r3, [pc, #28] @ (34ad94 ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (34ad98 ) │ │ │ │ ldr r0, [pc, #28] @ (34ad9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -462009,19 +462008,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #208 @ (adr r1, 34ae6c ) │ │ │ │ + add r1, pc, #400 @ (adr r1, 34af2c ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #448 @ (adr r2, 34af60 ) │ │ │ │ + add r2, pc, #640 @ (adr r2, 34b020 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -462029,65 +462028,65 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 34addc │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 34ac20 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 34ac20 │ │ │ │ ldr r3, [pc, #20] @ (34ae08 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (34ae0c ) │ │ │ │ ldr r0, [pc, #20] @ (34ae10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r5, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 34b0e8 ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 34b1a8 ) │ │ │ │ movs r1, r7 │ │ │ │ - add r2, pc, #40 @ (adr r2, 34ae3c ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 34aefc ) │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (34b138 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ ldr r2, [pc, #760] @ (34b13c ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b070 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 58ee4c │ │ │ │ + bl 58ee7c │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 34aec4 │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 34b11c │ │ │ │ @@ -462178,15 +462177,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b06e │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 34b098 │ │ │ │ ldr r1, [pc, #512] @ (34b140 ) │ │ │ │ add r1, pc │ │ │ │ @@ -462338,15 +462337,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34b010 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (34b160 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34b010 │ │ │ │ ldr r3, [pc, #120] @ (34b164 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34af4e │ │ │ │ ldr r3, [pc, #100] @ (34b15c ) │ │ │ │ @@ -462354,15 +462353,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34af4e │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (34b168 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34af4e │ │ │ │ mov r0, r4 │ │ │ │ bl 3494a4 │ │ │ │ b.n 34afda │ │ │ │ blx 21e3b8 │ │ │ │ ldr r3, [pc, #72] @ (34b16c ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -462373,41 +462372,41 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r0], #-348 @ 0xfffffea4 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r1, #7] │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #624] @ (34b3d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #384] @ 0x180 │ │ │ │ + ldr r7, [sp, #576] @ 0x240 │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (34b228 ) │ │ │ │ @@ -462462,15 +462461,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ blx 21e3b8 │ │ │ │ vst4.16 {d0-d3}, [r6 :64], r7 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 69aa2c │ │ │ │ + b.w 69aa5c │ │ │ │ b.w 34a328 │ │ │ │ b.w 34a22c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (34b298 ) │ │ │ │ @@ -462511,15 +462510,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b40a │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 34b2ce │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34b3ee │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2a98e0 │ │ │ │ cbnz r0, 34b2f2 │ │ │ │ @@ -462528,17 +462527,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5982d0 │ │ │ │ + bl 598300 │ │ │ │ mov r6, r0 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 34b30c │ │ │ │ ldrb.w r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b436 │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ cbnz r1, 34b326 │ │ │ │ @@ -462546,15 +462545,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2a9c04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b2de │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -462586,29 +462585,29 @@ │ │ │ │ blx 21d7b8 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 34b4d8 │ │ │ │ ldr.w r2, [r4, #588] @ 0x24c │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34b426 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 597330 │ │ │ │ + bl 597360 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34b4bc │ │ │ │ ldr.w r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 34b4f8 │ │ │ │ ldr r1, [pc, #336] @ (34b508 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 5960bc │ │ │ │ + bl 5960ec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5963b8 │ │ │ │ + bl 5963e8 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3d375c │ │ │ │ add sp, #20 │ │ │ │ @@ -462625,27 +462624,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (34b514 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ ldr r3, [pc, #268] @ (34b518 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (34b51c ) │ │ │ │ ldr r1, [pc, #268] @ (34b520 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 34b474 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ b.n 34b39a │ │ │ │ @@ -462655,21 +462654,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (34b52c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ ldr.w r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b39a │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 595870 │ │ │ │ + bl 5958a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b39a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b39a │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #588] @ 0x24c │ │ │ │ @@ -462681,17 +462680,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (34b538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ - bl 685a74 │ │ │ │ + bl 685aa4 │ │ │ │ blx 21e758 │ │ │ │ str.w r0, [r4, #572] @ 0x23c │ │ │ │ b.n 34b372 │ │ │ │ movs r0, #5 │ │ │ │ blx 21e9a0 │ │ │ │ ldr r3, [pc, #144] @ (34b53c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -462708,75 +462707,75 @@ │ │ │ │ ldr r1, [pc, #132] @ (34b548 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ ldr r3, [pc, #112] @ (34b54c ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (34b550 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (34b554 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34b2de │ │ │ │ ldr r1, [pc, #92] @ (34b558 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 5960bc │ │ │ │ + bl 5960ec │ │ │ │ b.n 34b3c2 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #216] @ (34b5e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r0, #5] │ │ │ │ + strb r2, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, sp, #720 @ 0x2d0 │ │ │ │ + add r1, sp, #912 @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r2, [sp, #920] @ 0x398 │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #880] @ 0x370 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #632] @ 0x278 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r7, #2] │ │ │ │ + strb r2, [r5, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r6, #50] @ 0x32 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r4, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #840] @ 0x348 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ - strb r6, [r2, #1] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [sp, #80] @ 0x50 │ │ │ │ + ldr r4, [sp, #272] @ 0x110 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #800] @ 0x320 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ movs r1, r7 │ │ │ │ ldr r4, [pc, #976] @ (34b92c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -462823,15 +462822,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34b2a0 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (34b920 ) │ │ │ │ ldr.w ip, [r0, #492] @ 0x1ec │ │ │ │ @@ -463042,15 +463041,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 34b6e2 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 34b832 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b8ac │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -463133,17 +463132,17 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 34b6e2 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r3, [sp, #184] @ 0xb8 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (34ba48 ) │ │ │ │ @@ -463247,19 +463246,19 @@ │ │ │ │ add.w r3, r3, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ adcs.w r0, r8, #87 @ 0x57 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r4, #87 @ 0x57 │ │ │ │ - ldr r6, [r7, #44] @ 0x2c │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #672] @ 0x2a0 │ │ │ │ movs r1, r7 │ │ │ │ - str r7, [sp, #520] @ 0x208 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ @@ -463270,15 +463269,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -463303,24 +463302,24 @@ │ │ │ │ str.w r3, [r4, #488] @ 0x1e8 │ │ │ │ cbz r1, 34bb24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34b2a0 │ │ │ │ - bl 69d6e0 │ │ │ │ + bl 69d710 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5955e8 │ │ │ │ + bl 595618 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 595f14 │ │ │ │ + bl 595f44 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34bab8 │ │ │ │ ldr r3, [pc, #64] @ (34bb50 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (34bb54 ) │ │ │ │ ldr r0, [pc, #64] @ (34bb58 ) │ │ │ │ add r3, pc │ │ │ │ @@ -463339,34 +463338,34 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 34b2a0 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 34bbce │ │ │ │ + cbnz r2, 34bbda │ │ │ │ movs r7, r6 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #872] @ 0x368 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (34bc0c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 547fc4 │ │ │ │ + bl 547ff4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 34bbdc │ │ │ │ mov r0, r4 │ │ │ │ blx 21d7b8 │ │ │ │ adds r0, #1 │ │ │ │ blx 21c0d4 │ │ │ │ mov r2, r5 │ │ │ │ @@ -463380,15 +463379,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (34bc18 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ str.w r7, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -463404,36 +463403,36 @@ │ │ │ │ ldr r1, [pc, #64] @ (34bc24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r2, #24] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #216] @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #592] @ 0x250 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #792] @ 0x318 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3d37ec │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -463446,15 +463445,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 5968e8 │ │ │ │ + bl 596918 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -463482,25 +463481,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 34a1f8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 34bcf0 │ │ │ │ @@ -463576,21 +463575,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 54f53c │ │ │ │ + bl 54f56c │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 34bde0 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 34bdfc │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 34bdf2 │ │ │ │ @@ -463599,19 +463598,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54ea6c │ │ │ │ + b.w 54ea9c │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 34be20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -463652,25 +463651,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34be4c │ │ │ │ ldr r0, [pc, #32] @ (34be9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 34be4c │ │ │ │ stcl 0, cr0, [lr], #-348 @ 0xfffffea4 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #640] @ (34c118 ) │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (34c044 ) │ │ │ │ @@ -463688,15 +463687,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c004 │ │ │ │ ldrh.w r3, [r4, #598] @ 0x256 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34bf98 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 5fc51c │ │ │ │ + bl 5fc54c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 34bfb4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 34bfe6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463758,19 +463757,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (34c050 ) │ │ │ │ ldr r0, [pc, #184] @ (34c054 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 690c80 │ │ │ │ + bl 690cb0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 5fc51c │ │ │ │ + bl 5fc54c │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 34bee6 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (34c058 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (34c05c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -463778,92 +463777,92 @@ │ │ │ │ ldr r1, [pc, #156] @ (34c060 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 34bf70 │ │ │ │ ldr r1, [pc, #136] @ (34c064 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 34bf70 │ │ │ │ ldr r3, [pc, #128] @ (34c068 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (34c06c ) │ │ │ │ ldr r1, [pc, #128] @ (34c070 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34bf70 │ │ │ │ ldr r3, [pc, #108] @ (34c074 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (34c078 ) │ │ │ │ ldr r1, [pc, #112] @ (34c07c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34bf70 │ │ │ │ ldr r3, [pc, #92] @ (34c080 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (34c084 ) │ │ │ │ ldr r1, [pc, #92] @ (34c088 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34bf70 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xebe20057 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb240057 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #928] @ 0x3a0 │ │ │ │ movs r1, r7 │ │ │ │ strb r2, [r1, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r5, #54] @ 0x36 │ │ │ │ + ldrh r2, [r3, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r1, #84] @ 0x54 │ │ │ │ + str r2, [r7, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #320] @ 0x140 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r7, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #712] @ 0x2c8 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [r1, #80] @ 0x50 │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #208] @ 0xd0 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r6, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r1, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #48] @ (34c0c4 ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 34c0a4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -463952,17 +463951,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34c1d4 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #5 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ ldr r3, [pc, #200] @ (34c274 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -463977,37 +463976,37 @@ │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 34c1a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #116] @ (34c278 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 596a1c │ │ │ │ + bl 596a4c │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -464031,19 +464030,19 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r2, #-348]! @ 0x15c │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r2, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r1, #44] @ 0x2c │ │ │ │ + ldrh r4, [r7, #44] @ 0x2c │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -464169,15 +464168,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 34c694 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 59739c │ │ │ │ + bl 5973cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c70a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 34c2cc │ │ │ │ ldr.w r3, [pc, #1132] @ 34c874 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -464195,24 +464194,24 @@ │ │ │ │ beq.w 34c570 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 34c5aa │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 58ee4c │ │ │ │ + bl 58ee7c │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c5a2 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 34c5a2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c664 │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -464228,31 +464227,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 34c69e │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 34c4b0 │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a37f8 │ │ │ │ + bl 6a3828 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c750 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 348d84 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -464265,15 +464264,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (34c878 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 596774 │ │ │ │ + bl 5967a4 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c578 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 34c6dc │ │ │ │ @@ -464289,17 +464288,17 @@ │ │ │ │ blt.n 34c544 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 34c5f6 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #5 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ ldr r3, [pc, #812] @ (34c87c ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -464344,28 +464343,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34c3c4 │ │ │ │ ldr r0, [pc, #704] @ (34c88c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 34c3cc │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 34c3dc │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 5973a4 │ │ │ │ + bl 5973d4 │ │ │ │ b.n 34c3dc │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 34c544 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c738 │ │ │ │ movs r0, #12 │ │ │ │ blx 21c0d4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -464395,15 +464394,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34c414 │ │ │ │ ldr r0, [pc, #568] @ (34c894 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34c414 │ │ │ │ ldr r2, [pc, #560] @ (34c898 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -464444,17 +464443,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (34c8a8 ) │ │ │ │ ldr r0, [pc, #476] @ (34c8ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #5 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ ldr r3, [pc, #408] @ (34c880 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -464465,33 +464464,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (34c89c ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 34c6a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 348d84 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #392] @ (34c8b0 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c578 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r1, #5 │ │ │ │ - bl 59084c │ │ │ │ + bl 59087c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (34c898 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 34c66a │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 21c0d4 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -464525,21 +464524,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 34c7fe │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ @@ -464556,34 +464555,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 34c7dc │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 348d84 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (34c8b4 ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34c578 │ │ │ │ ldr r0, [pc, #116] @ (34c8b8 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34c366 │ │ │ │ @@ -464591,15 +464590,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 34c366 │ │ │ │ ldr r0, [pc, #96] @ (34c8bc ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 34c368 │ │ │ │ nop │ │ │ │ b.n 34c85c │ │ │ │ lsls r7, r2, #1 │ │ │ │ @@ -464611,39 +464610,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r9 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r3, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r4, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -464683,24 +464682,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (34c9a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34c908 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58ef34 │ │ │ │ + bl 58ef64 │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 34c97e │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6a588c │ │ │ │ + bl 6a58bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 34c95c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 21bf70 │ │ │ │ b.n 34c908 │ │ │ │ @@ -464714,15 +464713,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c952 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (34c9ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34c952 │ │ │ │ ldr r3, [pc, #48] @ (34c9b0 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (34c9b4 ) │ │ │ │ ldr r0, [pc, #48] @ (34c9b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -464736,21 +464735,21 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r6, r6] │ │ │ │ + ldrh r0, [r4, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r3, #42] @ 0x2a │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r0, [r0, #20] │ │ │ │ + ldrh r0, [r6, #20] │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 34c9f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -464758,25 +464757,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (34ca00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr.w r0, [r0, #592] @ 0x250 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 21e754 │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r1, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r6, #0] │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (34cac0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -464785,25 +464784,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (34cac8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #156] @ (34cacc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (34cad0 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #140] @ (34cad4 ) │ │ │ │ ldr r3, [pc, #140] @ (34cad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (34cadc ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (34cae0 ) │ │ │ │ @@ -464813,21 +464812,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (34cae8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #120] @ (34caec ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 536774 │ │ │ │ + bl 5367a4 │ │ │ │ cbnz r0, 34ca98 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -464837,47 +464836,47 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (34caf4 ) │ │ │ │ ldr r2, [pc, #88] @ (34caf8 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #76] @ (34cafc ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54a04c │ │ │ │ + b.w 54a07c │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ movs r6, r6 │ │ │ │ - adcs.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + @ instruction: 0xf580003d │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 524ada │ │ │ │ + bl 524ada │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 1bcae2 │ │ │ │ - ldrh r6, [r7, #14] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ movs r1, r7 │ │ │ │ stmia r0!, {r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r7, #122 @ 0x7a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #14] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ movs r1, r7 │ │ │ │ bl 406af6 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - ldrh r6, [r1, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (34cb7c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -464886,33 +464885,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (34cb84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #92] @ (34cb88 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (34cb8c ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #76] @ (34cb90 ) │ │ │ │ ldr r1, [pc, #76] @ (34cb94 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #64] @ (34cb98 ) │ │ │ │ ldr r2, [pc, #68] @ (34cb9c ) │ │ │ │ ldr r3, [pc, #68] @ (34cba0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -464922,24 +464921,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ movs r6, r6 │ │ │ │ - orrs.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + eor.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + strh r0, [r6, #28] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ movs r0, r7 │ │ │ │ bl 46cb96 │ │ │ │ bl 420b9a │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 34cb1a │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -464952,35 +464951,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (34cc64 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (34cc68 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (34cc6c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #132] @ (34cc70 ) │ │ │ │ ldr r1, [pc, #132] @ (34cc74 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #120] @ (34cc78 ) │ │ │ │ ldr r2, [pc, #120] @ (34cc7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (34cc80 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (34cc84 ) │ │ │ │ @@ -465000,50 +464999,50 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (34cc98 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #92] @ (34cc9c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #8 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf3ae003d │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + @ instruction: 0xf3de003d │ │ │ │ + ldrb r2, [r0, #13] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r3, #13] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r6, #22] │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ movs r1, r7 │ │ │ │ - bl 5e8c7a │ │ │ │ + bl 5e8c7a │ │ │ │ ble.n 34cd32 │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ @ instruction: 0xffffbeda │ │ │ │ lsls r6, r2, #1 │ │ │ │ ble.n 34cba6 │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - vtbx.8 d24, {d15}, d22 │ │ │ │ + @ instruction: 0xffff8896 │ │ │ │ movs r1, r7 │ │ │ │ adds r5, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -465054,25 +465053,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (34cd60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #152] @ (34cd64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (34cd68 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #136] @ (34cd6c ) │ │ │ │ ldr r3, [pc, #136] @ (34cd70 ) │ │ │ │ ldr r1, [pc, #140] @ (34cd74 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -465082,21 +465081,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (34cd7c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #28 │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #116] @ (34cd80 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 536774 │ │ │ │ + bl 5367a4 │ │ │ │ cbnz r0, 34cd32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -465106,45 +465105,45 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (34cd88 ) │ │ │ │ ldr r2, [pc, #80] @ (34cd8c ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5498f0 │ │ │ │ + bl 549920 │ │ │ │ ldr r2, [pc, #72] @ (34cd90 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54a04c │ │ │ │ - ldr r0, [r0, r2] │ │ │ │ + b.w 54a07c │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #856 @ 0x358 │ │ │ │ + add r5, sp, #24 │ │ │ │ movs r6, r6 │ │ │ │ - @ instruction: 0xf2b4003d │ │ │ │ - ldrb r2, [r3, #8] │ │ │ │ + @ instruction: 0xf2e4003d │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r4, #9] │ │ │ │ movs r1, r7 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bl 71cd7a <_IO_stdin_used@@Base+0x65502> │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + bl 71cd7a <_IO_stdin_used@@Base+0x654d2> │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #56] @ 0x38 │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #3008] @ 34d968 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -465388,15 +465387,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 34cdf8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34cdf8 │ │ │ │ ldr.w r2, [pc, #2468] @ 34d974 │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -465428,21 +465427,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 34cdf8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34cdf8 │ │ │ │ b.n 34cfce │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 34ce1a │ │ │ │ ldr.w r3, [pc, #2340] @ 34d97c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -465451,15 +465450,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 34a9e8 │ │ │ │ b.n 34d000 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 58f478 │ │ │ │ + bl 58f4a8 │ │ │ │ ldr.w r3, [pc, #2308] @ 34d980 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dbb8 │ │ │ │ ldr.w r3, [pc, #2296] @ 34d984 │ │ │ │ @@ -465548,15 +465547,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 34d200 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 34d200 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -465565,15 +465564,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -465640,18 +465639,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d0a8 │ │ │ │ ldr.w r0, [pc, #1820] @ 34d9a0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d0a8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34d0a8 │ │ │ │ ldr.w r3, [pc, #1796] @ 34d9a4 │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1792] @ 34d9a8 │ │ │ │ ldr.w r0, [pc, #1792] @ 34d9ac │ │ │ │ add r3, pc │ │ │ │ @@ -465663,15 +465662,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 58f14c │ │ │ │ + bl 58f17c │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 34d0a8 │ │ │ │ b.n 34cff8 │ │ │ │ ldr.w r3, [pc, #1696] @ 34d980 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -465685,15 +465684,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d0a8 │ │ │ │ ldr.w r0, [pc, #1708] @ 34d9b4 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d0a8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 34da40 │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -465710,20 +465709,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #584] @ 0x248 │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #580] @ 0x244 │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 685c70 │ │ │ │ + bl 685ca0 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 21d7b8 │ │ │ │ @@ -465751,15 +465750,15 @@ │ │ │ │ b.n 34d0a8 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #597] @ 0x255 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 5fabbc │ │ │ │ + bl 5fabec │ │ │ │ b.n 34d0a8 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 34d0a8 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #536] @ 0x218 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -465771,15 +465770,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d0a8 │ │ │ │ ldrb.w r3, [r7, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dfa0 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5fad38 │ │ │ │ + bl 5fad68 │ │ │ │ strb.w r6, [r7, #596] @ 0x254 │ │ │ │ b.n 34d0a8 │ │ │ │ ldr.w r3, [pc, #1368] @ 34d980 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d0a8 │ │ │ │ @@ -465792,37 +465791,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d0a8 │ │ │ │ ldr.w r0, [pc, #1388] @ 34d9bc │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d0a8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 34da16 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 34d488 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 34cff8 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #496] @ 0x1f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d9e8 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -465841,34 +465840,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 34d0a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 348d84 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r1, [pc, #1224] @ 34d9c0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 34d000 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 34cff8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34d90e │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 34db4e │ │ │ │ movs r6, #0 │ │ │ │ @@ -465950,15 +465949,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34d0a8 │ │ │ │ ldr r0, [pc, #960] @ (34d9c8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d0a8 │ │ │ │ ldr.w r3, [r6, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 34cff8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34de38 │ │ │ │ @@ -465966,15 +465965,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 34d8ce │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ded8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 34dab6 │ │ │ │ @@ -465999,15 +465998,15 @@ │ │ │ │ bne.w 34cff8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 34cff8 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -466042,30 +466041,30 @@ │ │ │ │ bne.w 34dc84 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 21dfcc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 34da16 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 34d728 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 34cff8 │ │ │ │ ldr.w r2, [r6, #488] @ 0x1e8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #496] @ 0x1f0 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -466148,39 +466147,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d0a8 │ │ │ │ ldr r0, [pc, #436] @ (34d9d8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d0a8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r3, [pc, #304] @ (34d980 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34dc0e │ │ │ │ ldr.w r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 34da2a │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 34da1e │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 34cff8 │ │ │ │ @@ -466203,15 +466202,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (34d99c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34cff8 │ │ │ │ ldr r0, [pc, #284] @ (34d9e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 34cff8 │ │ │ │ ldr r0, [pc, #276] @ (34d9e4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -466232,15 +466231,15 @@ │ │ │ │ add r2, sp, #28 │ │ │ │ bl 34b5ec │ │ │ │ adds r0, #1 │ │ │ │ bne.w 34d228 │ │ │ │ b.w 34cff8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -466282,72 +466281,72 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ + strb r4, [r7, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r1, r2] │ │ │ │ + strh r4, [r7, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #16] │ │ │ │ + ldrb r6, [r6, #16] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #50] @ 0x32 │ │ │ │ movs r1, r7 │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #28] │ │ │ │ + strh r4, [r5, #30] │ │ │ │ movs r1, r7 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r7, #20] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [pc, #848] @ (34dd20 ) │ │ │ │ + ldr r7, [pc, #16] @ (34d9e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ mvns r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #0] │ │ │ │ + strh r4, [r3, #2] │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [pc, #392] @ (34db70 ) │ │ │ │ + ldr r4, [pc, #584] @ (34dc30 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 34d4b4 │ │ │ │ ldr.w r3, [r9, #536] @ 0x218 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 34d170 │ │ │ │ ldr.w r3, [pc, #1480] @ 34dfe0 │ │ │ │ b.w 34d058 │ │ │ │ @@ -466404,20 +466403,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 34d0a8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34d656 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 34d656 │ │ │ │ @@ -466428,15 +466427,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 34a9e8 │ │ │ │ b.w 34cff8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ ldrb.w r3, [r6, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34dc6e │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #541] @ 0x21d │ │ │ │ b.n 34d5ce │ │ │ │ @@ -466449,24 +466448,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34d0a2 │ │ │ │ ldr.w r0, [pc, #1208] @ 34dff4 │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 34d0a2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34d530 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 596898 │ │ │ │ + bl 5968c8 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -466486,15 +466485,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34d13c │ │ │ │ ldr.w r0, [pc, #1112] @ 34dffc │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 34d13c │ │ │ │ ldr.w r3, [pc, #1092] @ 34e000 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d08a │ │ │ │ @@ -466502,29 +466501,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d08a │ │ │ │ ldr.w r0, [pc, #1068] @ 34e004 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 34d08a │ │ │ │ ldr.w r1, [pc, #1056] @ 34e008 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34d7b4 │ │ │ │ ldr r1, [pc, #1020] @ (34dff0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34d7b4 │ │ │ │ ldr.w r0, [pc, #1036] @ 34e00c │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 34d7b4 │ │ │ │ ldr.w r3, [pc, #1024] @ 34e010 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d860 │ │ │ │ @@ -466534,15 +466533,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34d860 │ │ │ │ ldr r0, [pc, #1000] @ (34e014 ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d860 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34d0a8 │ │ │ │ movs r6, #0 │ │ │ │ b.w 34d416 │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 34de14 │ │ │ │ @@ -466574,47 +466573,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (34dff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34d6f8 │ │ │ │ ldr r0, [pc, #892] @ (34e01c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34d6f8 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #492] @ 0x1ec │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 34df46 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #488] @ 0x1e8 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 6b6a28 │ │ │ │ + bl 6b6a58 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #552] @ 0x228 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 34de6a │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -466740,17 +466739,17 @@ │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 34d0a8 │ │ │ │ movs r3, #5 │ │ │ │ b.n 34da94 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59824c │ │ │ │ + bl 59827c │ │ │ │ ldr.w r1, [r6, #488] @ 0x1e8 │ │ │ │ - bl 6b6ca0 │ │ │ │ + bl 6b6cd0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 34de84 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -466779,15 +466778,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34dd56 │ │ │ │ ldr r0, [pc, #356] @ (34e034 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34dd56 │ │ │ │ ldr r2, [pc, #348] @ (34e038 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -466806,30 +466805,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34da80 │ │ │ │ ldr r0, [pc, #300] @ (34e040 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34da80 │ │ │ │ ldr r3, [pc, #292] @ (34e044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34de02 │ │ │ │ ldr r3, [pc, #196] @ (34dff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34de02 │ │ │ │ ldr r0, [pc, #272] @ (34e048 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r9, [r6, #576] @ 0x240 │ │ │ │ b.n 34de02 │ │ │ │ ldr r3, [pc, #156] @ (34dfe4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cff8 │ │ │ │ @@ -466841,15 +466840,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (34dff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 34cff8 │ │ │ │ ldr r0, [pc, #228] @ (34e050 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 34cff8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34cff8 │ │ │ │ ldr r3, [pc, #212] @ (34e054 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -466857,18 +466856,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (34dff0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 34cff8 │ │ │ │ ldr r0, [pc, #192] @ (34e058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.w 34cff8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 5fa8cc │ │ │ │ + bl 5fa8fc │ │ │ │ cbz r0, 34dfc4 │ │ │ │ ldr r3, [pc, #176] @ (34e05c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -466893,75 +466892,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #22] │ │ │ │ + ldrb r0, [r7, #22] │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ movs r1, r7 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ movs r1, r7 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ movs r1, r7 │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r1, #12] │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #10] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, sp │ │ │ │ + bx r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + strb r2, [r2, #2] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r0, [r7, #1] │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ movs r1, r7 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #23] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [pc, #224] @ (34e128 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #22] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #656] @ (34e2f0 ) │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, ip │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r3, #8] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -466971,17 +466970,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 34e0b2 │ │ │ │ cbnz r1, 34e0c8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 34c10c │ │ │ │ mov r0, r4 │ │ │ │ bl 349cd0 │ │ │ │ mov r0, r4 │ │ │ │ bl 348da8 │ │ │ │ @@ -467003,46 +467002,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (34e100 ) │ │ │ │ ldr r0, [pc, #20] @ (34e104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - add r2, r9 │ │ │ │ + add r2, pc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r2, #112] @ 0x70 │ │ │ │ + ldr r6, [r0, #116] @ 0x74 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 34e18e │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e1a6 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 34e164 │ │ │ │ cbnz r1, 34e176 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 3494a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 348da8 │ │ │ │ @@ -467076,35 +467075,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (34e1d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bics r0, r4 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r3, #80] @ 0x50 │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r3, #1] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ movs r1, r7 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 34e272 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34e28a │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -467159,25 +467158,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (34e2b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, r7 │ │ │ │ + cmn r4, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r4, #68] @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (34e3f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -467200,15 +467199,15 @@ │ │ │ │ bl 348d84 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 34e35e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34e370 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 34e31e │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -467232,15 +467231,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34e2e4 │ │ │ │ ldr r0, [pc, #176] @ (34e400 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34e2e4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 34e3b8 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -467249,26 +467248,26 @@ │ │ │ │ b.n 34e1d8 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34e1d8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r1, [pc, #108] @ (34e404 ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -467282,15 +467281,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (34e3fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e362 │ │ │ │ ldr r0, [pc, #60] @ (34e40c ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34e362 │ │ │ │ ldr r3, [pc, #56] @ (34e410 ) │ │ │ │ movw r2, #527 @ 0x20f │ │ │ │ ldr r1, [pc, #52] @ (34e414 ) │ │ │ │ ldr r0, [pc, #56] @ (34e418 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -467302,26 +467301,26 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ movs r1, r7 │ │ │ │ ldmia r2!, {r0, r1} │ │ │ │ vtbl.8 d18, {d15-d18}, d28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #26] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ movs r1, r7 │ │ │ │ - adcs r0, r3 │ │ │ │ + sbcs r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r0, #352] @ 0x160 │ │ │ │ @@ -467340,17 +467339,17 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34e1d8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr r1, [pc, #108] @ (34e4d8 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34e44a │ │ │ │ @@ -467365,22 +467364,22 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e44a │ │ │ │ ldr r0, [pc, #88] @ (34e4e4 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34e44a │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34e1d8 │ │ │ │ ldr r3, [pc, #40] @ (34e4e8 ) │ │ │ │ @@ -467396,21 +467395,21 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ movs r1, r7 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r7, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -467441,33 +467440,33 @@ │ │ │ │ strd r3, r2, [r4, #368] @ 0x170 │ │ │ │ bl 3494a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 34e5aa │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e530 │ │ │ │ mov r0, r4 │ │ │ │ bl 349cd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ ldr.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r2, 34e5aa │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34e526 │ │ │ │ b.n 34e576 │ │ │ │ @@ -467486,43 +467485,43 @@ │ │ │ │ ldr r0, [pc, #36] @ (34e5f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #824 @ 0x338 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ - subs r7, #108 @ 0x6c │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r4, #12] │ │ │ │ + ldr r6, [r2, #16] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r7, #32] │ │ │ │ + ldr r0, [r5, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54f620 │ │ │ │ + bl 54f650 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r3, [r4, #368] @ 0x170 │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #376] @ 0x178 │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ add.w r6, r4, #388 @ 0x184 │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str.w r0, [r4, #380] @ 0x17c │ │ │ │ cbz r0, 34e674 │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34e6b6 │ │ │ │ @@ -467537,68 +467536,68 @@ │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r2, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 34e6a8 │ │ │ │ ldrb.w r2, [r4, #350] @ 0x15e │ │ │ │ cbz r2, 34e684 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a67f8 │ │ │ │ + b.w 6a6828 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r2, r0 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r1, r0 │ │ │ │ bcc.n 34e6cc │ │ │ │ ldr.w r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34e674 │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54efe4 │ │ │ │ + bl 54f014 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34e674 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ str.w r3, [r4, #388] @ 0x184 │ │ │ │ b.n 34e63c │ │ │ │ ldr r3, [pc, #20] @ (34e6e4 ) │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ ldr r1, [pc, #20] @ (34e6e8 ) │ │ │ │ ldr r0, [pc, #24] @ (34e6ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #868 @ 0x364 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #100 @ 0x64 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ cbnz r3, 34e704 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -467622,17 +467621,17 @@ │ │ │ │ str.w r2, [r5, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34e7a4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34e80c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add.w r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ sub.w r1, r1, lr │ │ │ │ adds.w r3, r3, lr │ │ │ │ @@ -467650,50 +467649,50 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ cbnz r1, 34e7ac │ │ │ │ mov r0, r5 │ │ │ │ bl 3494a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 348da8 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 69aa2c │ │ │ │ + bl 69aa5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 21c3fc │ │ │ │ mov r0, r5 │ │ │ │ bl 349cd0 │ │ │ │ b.n 34e78c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ add.w r3, r4, #20 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (34e834 ) │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ - bl 596934 │ │ │ │ + bl 596964 │ │ │ │ str.w r0, [r5, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -467712,32 +467711,32 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #892 @ 0x37c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r4, #124] @ 0x7c │ │ │ │ + ldr r0, [r2, #0] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (34e9a4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r6, r3 │ │ │ │ - bl 69d214 │ │ │ │ + bl 69d244 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.w 34e98a │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34e972 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -467767,15 +467766,15 @@ │ │ │ │ sbcs r2, r0 │ │ │ │ mov.w r2, #1 │ │ │ │ it cc │ │ │ │ movcc r3, r1 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r3, [r4, #392] @ 0x188 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ - bl 6a67f8 │ │ │ │ + bl 6a6828 │ │ │ │ ldr r3, [pc, #212] @ (34e9a8 ) │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34e94e │ │ │ │ mov r0, r4 │ │ │ │ @@ -467808,15 +467807,15 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 348da8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5982c4 │ │ │ │ + bl 5982f4 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 34e8ac │ │ │ │ ldr r3, [pc, #92] @ (34e9ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -467825,15 +467824,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34e8e0 │ │ │ │ ldr r0, [pc, #80] @ (34e9b4 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ b.n 34e8e0 │ │ │ │ ldr r3, [pc, #68] @ (34e9b8 ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr r1, [pc, #64] @ (34e9bc ) │ │ │ │ ldr r0, [pc, #68] @ (34e9c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -467855,55 +467854,55 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r6, #80] @ 0x50 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #80] @ 0x50 │ │ │ │ + str r6, [r1, #84] @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ - strb r4, [r3, #1] │ │ │ │ + strb r4, [r1, #2] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #420] @ (34eb84 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 54667c │ │ │ │ + bl 5466ac │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34eb6c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 348d84 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 34eab4 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34eaa2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5faa44 │ │ │ │ + bl 5faa74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34eacc │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ and.w r2, r3, #127 @ 0x7f │ │ │ │ cmp r3, #143 @ 0x8f │ │ │ │ it ne │ │ │ │ @@ -467968,44 +467967,44 @@ │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 34e844 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ b.n 34eac2 │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbz r3, 34eb48 │ │ │ │ ldr r1, [pc, #160] @ (34eb90 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ - bl 596a64 │ │ │ │ + bl 596a94 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 5906bc │ │ │ │ + bl 5906ec │ │ │ │ ldr r3, [pc, #108] @ (34eb94 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add r3, pc │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -468025,15 +468024,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (34eba0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34eabe │ │ │ │ ldr r0, [pc, #64] @ (34eba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34eabe │ │ │ │ ldr r3, [pc, #56] @ (34eba8 ) │ │ │ │ movw r2, #605 @ 0x25d │ │ │ │ ldr r1, [pc, #56] @ (34ebac ) │ │ │ │ ldr r0, [pc, #56] @ (34ebb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -468050,21 +468049,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ movs r1, r7 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r4, #72] @ 0x48 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r3, r1 │ │ │ │ @@ -468080,28 +468079,28 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34e844 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590844 │ │ │ │ + bl 590874 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34e844 │ │ │ │ ldr r0, [r1, #104] @ 0x68 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 59850c │ │ │ │ + bl 59853c │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 590848 │ │ │ │ + bl 590878 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34e844 │ │ │ │ ldr r3, [pc, #20] @ (34ec3c ) │ │ │ │ @@ -468109,19 +468108,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (34ec40 ) │ │ │ │ ldr r0, [pc, #20] @ (34ec44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #964 @ 0x3c4 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - subs r1, #10 │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r6, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -468249,15 +468248,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 34edd8 │ │ │ │ mov r3, r6 │ │ │ │ add.w r2, r4, #380 @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 5969c8 │ │ │ │ + bl 5969f8 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ite eq │ │ │ │ mvneq.w r0, #4 │ │ │ │ movne r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -468276,25 +468275,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34eda6 │ │ │ │ ldr r0, [pc, #28] @ (34ee0c ) │ │ │ │ ldrb.w r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34eda6 │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #108] @ 0x6c │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r1 │ │ │ │ @@ -468357,15 +468356,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ rsb r0, lr, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 58f4a8 │ │ │ │ + bl 58f4d8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ bne.n 34ee7c │ │ │ │ strd r0, r2, [sp] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -468387,15 +468386,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34ee84 │ │ │ │ ldr r0, [pc, #64] @ (34ef44 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ee84 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ (34ef48 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #48] @ (34ef4c ) │ │ │ │ ldr r0, [pc, #48] @ (34ef50 ) │ │ │ │ @@ -468413,21 +468412,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ pop {r1} │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r3, #96] @ 0x60 │ │ │ │ movs r1, r7 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r5, #92] @ 0x5c │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [r2, #12] │ │ │ │ + str r2, [r0, #16] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (34f040 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -468488,15 +468487,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34ef98 │ │ │ │ ldr r0, [pc, #88] @ (34f050 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34ef98 │ │ │ │ ldr r0, [pc, #80] @ (34f054 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34ef7a │ │ │ │ @@ -468504,15 +468503,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34ef7a │ │ │ │ ldr r0, [pc, #64] @ (34f058 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 34ef7a │ │ │ │ ldr r3, [pc, #48] @ (34f05c ) │ │ │ │ movw r2, #385 @ 0x181 │ │ │ │ ldr r1, [pc, #48] @ (34f060 ) │ │ │ │ ldr r0, [pc, #48] @ (34f064 ) │ │ │ │ add r3, pc │ │ │ │ @@ -468525,25 +468524,25 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #88] @ 0x58 │ │ │ │ + ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ - ldrsh r4, [r2, r7] │ │ │ │ + str r4, [r0, #0] │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r0, [r0, #368] @ 0x170 │ │ │ │ b.w 21c3fc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -468663,34 +468662,34 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f18c │ │ │ │ ldr r0, [pc, #36] @ (34f1cc ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34f18c │ │ │ │ nop │ │ │ │ rev r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, r3] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ movs r1, r7 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r1, r7 │ │ │ │ ldr r0, [pc, #4] @ (34f1d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 545fd8 │ │ │ │ + b.w 546008 │ │ │ │ asrs r6, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 34f230 │ │ │ │ @@ -468700,34 +468699,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (34f238 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #56] @ (34f23c ) │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r3, [pc, #52] @ (34f240 ) │ │ │ │ ldr.w r2, [r0, #524] @ 0x20c │ │ │ │ add r4, pc │ │ │ │ str.w r2, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 34a1f8 │ │ │ │ nop │ │ │ │ - adds r7, #26 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r6, r3] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xb88a │ │ │ │ lsls r7, r2, #1 │ │ │ │ tst r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ b.w 348750 │ │ │ │ ldr.w ip, [pc, #16] @ 34f25c │ │ │ │ @@ -468750,25 +468749,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (34f2fc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r2, [pc, #116] @ (34f300 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (34f304 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #100] @ (34f308 ) │ │ │ │ ldr r2, [pc, #104] @ (34f30c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #100] @ (34f310 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (34f314 ) │ │ │ │ @@ -468779,66 +468778,66 @@ │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #96] @ (34f31c ) │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #96] @ (34f320 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #52] @ 0x34 │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r1, [pc, #88] @ (34f324 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5415b4 │ │ │ │ + bl 5415e4 │ │ │ │ ldr r3, [pc, #76] @ (34f328 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r6, r6 │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r3, r1] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ movs r1, r7 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r4, r2] │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xffa1ffff │ │ │ │ lsrs r3, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff91ffff │ │ │ │ vminnm.f32 , , │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r2, #9] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xb7c6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r7, pc, #144 @ (adr r7, 34f3b8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f5e0 │ │ │ │ + bl 54f610 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #372] @ 0x174 │ │ │ │ cbz r0, 34f352 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 34f366 │ │ │ │ add sp, #8 │ │ │ │ @@ -468852,39 +468851,39 @@ │ │ │ │ ldr.w r3, [r1, #356] @ 0x164 │ │ │ │ cbnz r3, 34f37e │ │ │ │ ldr r2, [r1, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r1, #368] @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54efe4 │ │ │ │ + b.w 54f014 │ │ │ │ ldr r3, [pc, #20] @ (34f394 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #20] @ (34f398 ) │ │ │ │ ldr r0, [pc, #20] @ (34f39c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #20] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r0, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54f4d8 │ │ │ │ + bl 54f508 │ │ │ │ ldr.w r3, [r4, #372] @ 0x174 │ │ │ │ cbz r3, 34f3c6 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 34f3d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -468895,30 +468894,30 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ cbnz r3, 34f3ee │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #368] @ 0x170 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54ea6c │ │ │ │ + b.w 54ea9c │ │ │ │ ldr r3, [pc, #20] @ (34f404 ) │ │ │ │ movs r2, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #20] @ (34f408 ) │ │ │ │ ldr r0, [pc, #20] @ (34f40c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #26 │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r2, #16] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ + ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #128] @ (34f4a0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -468965,27 +468964,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f430 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (34f4b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34f430 │ │ │ │ nop │ │ │ │ cpsid a │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb0dffff │ │ │ │ blxns r1 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #120] @ (34f540 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -469032,27 +469031,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f4d8 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (34f554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34f4d8 │ │ │ │ push {r2, r3, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r0, #20] │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ cbz r2, 34f566 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ b.n 34ee10 │ │ │ │ push {r3, lr} │ │ │ │ @@ -469064,31 +469063,31 @@ │ │ │ │ ldr r1, [pc, #16] @ (34f58c ) │ │ │ │ ldr r0, [pc, #20] @ (34f590 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ - adds r3, #148 @ 0x94 │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r2, [r1, r2] │ │ │ │ + ldrh r2, [r7, r2] │ │ │ │ movs r1, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5981e4 │ │ │ │ + bl 598214 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 59827c │ │ │ │ + bl 5982ac │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 34f5ee │ │ │ │ mov r7, r0 │ │ │ │ blx 21cbd0 │ │ │ │ movs r1, #0 │ │ │ │ mul.w r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ @@ -469096,15 +469095,15 @@ │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r5 │ │ │ │ itt cs │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6b7580 │ │ │ │ + bl 6b75b0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #20] @ (34f604 ) │ │ │ │ movs r2, #152 @ 0x98 │ │ │ │ @@ -469112,19 +469111,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34f60c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 21c644 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r2, #112] @ 0x70 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r4, [r6, #68] @ 0x44 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w ip, [pc, #1136] @ 34fa94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -469295,15 +469294,15 @@ │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ beq.w 34f674 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r1, [r3, #427] @ 0x1ab │ │ │ │ add.w r0, r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 58ef5c │ │ │ │ + bl 58ef8c │ │ │ │ ubfx r2, r0, #8, #8 │ │ │ │ strb.w r0, [sp, #8] │ │ │ │ strb.w r2, [sp, #9] │ │ │ │ ubfx r2, r0, #16, #8 │ │ │ │ uxtb r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #5 │ │ │ │ @@ -469319,15 +469318,15 @@ │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ cmp r2, #20 │ │ │ │ it ne │ │ │ │ cmpne r2, #1 │ │ │ │ bhi.n 34f7ac │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 597324 │ │ │ │ + bl 597354 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34f6fa │ │ │ │ and.w r1, r2, #191 @ 0xbf │ │ │ │ cmp r1, #26 │ │ │ │ bne.w 34f6fa │ │ │ │ @@ -469423,15 +469422,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34f698 │ │ │ │ ldr r0, [pc, #332] @ (34fab8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 34f698 │ │ │ │ ldr.w r2, [r3, #368] @ 0x170 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ adds r1, #1 │ │ │ │ beq.n 34f9a2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -469549,27 +469548,27 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ uxth r6, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r2, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r2, r6] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r0, #40] @ 0x28 │ │ │ │ movs r1, r7 │ │ │ │ - str r6, [r4, #64] @ 0x40 │ │ │ │ + str r6, [r2, #68] @ 0x44 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034fad4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -469613,15 +469612,15 @@ │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 34fb8c │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r9 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ - bl 5fc51c │ │ │ │ + bl 5fc54c │ │ │ │ ldrb.w r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, #0 │ │ │ │ blt.n 34fbac │ │ │ │ cbnz r3, 34fbac │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ cbnz r0, 34fbac │ │ │ │ ldr r2, [pc, #136] @ (34fbf0 ) │ │ │ │ @@ -469649,15 +469648,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34fb4a │ │ │ │ ldr r0, [pc, #88] @ (34fbfc ) │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34fb4a │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbnz r1, 34fbb6 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 34fb64 │ │ │ │ ldr r1, [pc, #72] @ (34fc00 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -469670,15 +469669,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34fbb0 │ │ │ │ ldr r0, [pc, #56] @ (34fc04 ) │ │ │ │ ldrb.w r4, [sp, #64] @ 0x40 │ │ │ │ ldrb r1, [r7, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34fbb0 │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #592 @ 0x250 │ │ │ │ @@ -469687,19 +469686,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #52] @ 0x34 │ │ │ │ + str r6, [r6, #52] @ 0x34 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #220] @ (34fcf8 ) │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ @@ -469913,47 +469912,47 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 21dfcc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34ff60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 34fe40 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ff24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5971b8 │ │ │ │ + bl 5971e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34fedc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 5fc51c │ │ │ │ + bl 5fc54c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 34ff9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.w 34ff7e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #16 │ │ │ │ movw r1, #8822 @ 0x2276 │ │ │ │ - bl 5fc51c │ │ │ │ + bl 5fc54c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ff42 │ │ │ │ mov r6, r4 │ │ │ │ ldr.w r0, [r6, #104]! │ │ │ │ - bl 59729c │ │ │ │ + bl 5972cc │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #1 │ │ │ │ bl 2a9b24 │ │ │ │ cbz r0, 34fef8 │ │ │ │ @@ -469986,15 +469985,15 @@ │ │ │ │ ldr r1, [pc, #416] @ (350084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #697 @ 0x2b9 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ ldr r2, [pc, #396] @ (350088 ) │ │ │ │ ldr r3, [pc, #376] @ (350074 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -470014,71 +470013,71 @@ │ │ │ │ ldr r1, [pc, #360] @ (350094 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #693 @ 0x2b5 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34fef8 │ │ │ │ ldr r3, [pc, #340] @ (350098 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #340] @ (35009c ) │ │ │ │ ldr r1, [pc, #340] @ (3500a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #717 @ 0x2cd │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34fef8 │ │ │ │ ldr r3, [pc, #320] @ (3500a4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #320] @ (3500a8 ) │ │ │ │ ldr r1, [pc, #324] @ (3500ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #687 @ 0x2af │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34fef8 │ │ │ │ ldr r3, [pc, #304] @ (3500b0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #304] @ (3500b4 ) │ │ │ │ ldr r1, [pc, #304] @ (3500b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #711 @ 0x2c7 │ │ │ │ - bl 6901e4 │ │ │ │ + bl 690214 │ │ │ │ b.n 34fef8 │ │ │ │ ldr r3, [pc, #284] @ (3500bc ) │ │ │ │ negs r1, r5 │ │ │ │ ldr r2, [pc, #284] @ (3500c0 ) │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (3500c4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #704 @ 0x2c0 │ │ │ │ - bl 690260 │ │ │ │ + bl 690290 │ │ │ │ adds r5, #1 │ │ │ │ beq.n 34fef8 │ │ │ │ ldr r1, [pc, #260] @ (3500c8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 68fdfc │ │ │ │ + bl 68fe2c │ │ │ │ b.n 34fef8 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #6 │ │ │ │ str.w r3, [sp, #49] @ 0x31 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb.w r3, [sp, #53] @ 0x35 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -470110,90 +470109,90 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34fecc │ │ │ │ ldr r0, [pc, #160] @ (3500d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ b.n 34fecc │ │ │ │ ldr r3, [pc, #152] @ (3500d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34feac │ │ │ │ ldr r3, [pc, #132] @ (3500d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34feac │ │ │ │ ldr r0, [pc, #128] @ (3500dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 695b7c │ │ │ │ + bl 695bac │ │ │ │ ldr.w r1, [r4, #492] @ 0x1ec │ │ │ │ b.n 34feac │ │ │ │ blx 21c674 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #608 @ 0x260 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r4, sp, #576 @ 0x240 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r7, #8] │ │ │ │ + str r6, [r5, #12] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ movs r1, r7 │ │ │ │ add r3, sp, #624 @ 0x270 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r6, [r4, r6] │ │ │ │ + ldrb r6, [r2, r7] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #198 @ 0xc6 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r5, r5] │ │ │ │ + ldrb r2, [r3, r6] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, r6] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ movs r1, r7 │ │ │ │ - cmp r1, #106 @ 0x6a │ │ │ │ + cmp r1, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r3, r5] │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r5, r4] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r6, r4] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ movs r1, r7 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r2, #0] │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r6] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ movs r1, r7 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3500f8 │ │ │ │ cmp r3, #4 │ │ │ │ ite ne │ │ │ │ @@ -470254,15 +470253,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ sub sp, #12 │ │ │ │ orn ip, r1, #127 @ 0x7f │ │ │ │ ldr.w r0, [r0, #128] @ 0x80 │ │ │ │ movs r1, #1 │ │ │ │ strb.w ip, [r3, #100] @ 0x64 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 543b4c │ │ │ │ + bl 543b7c │ │ │ │ ldr r3, [pc, #64] @ (3501d4 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3501ae │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -470282,24 +470281,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35019a │ │ │ │ ldr r0, [pc, #28] @ (3501e0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 695b7c │ │ │ │ + b.w 695bac │ │ │ │ add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #132] @ (350278 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -470307,25 +470306,25 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #260 @ 0x104 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68fc80 │ │ │ │ + bl 68fcb0 │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ subs r1, r0, r3 │ │ │ │ cmp r1, r2 │ │ │ │ ble.n 350230 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 68fab8 │ │ │ │ + bl 68fae8 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 350258 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #76] @ (350280 ) │ │ │ │ ldr r3, [pc, #68] @ (35027c ) │ │ │ │ add r2, pc │ │ │ │ @@ -470340,15 +470339,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb.w r3, [r4, #276] @ 0x114 │ │ │ │ add r0, r3 │ │ │ │ - bl 58ef34 │ │ │ │ + bl 58ef64 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ it ge │ │ │ │ cmpge r1, r0 │ │ │ │ ite ge │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ @@ -470360,15 +470359,15 @@ │ │ │ │ cmp r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #392 @ 0x188 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (350290 ) │ │ │ │ movs r1, #2 │ │ │ │ add r0, pc │ │ │ │ - b.w 545ff4 │ │ │ │ + b.w 546024 │ │ │ │ nop │ │ │ │ lsls r0, r6, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -470377,22 +470376,22 @@ │ │ │ │ ldr r2, [pc, #76] @ (3502f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3502fc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 54653c │ │ │ │ + bl 54656c │ │ │ │ ldr r3, [pc, #64] @ (350300 ) │ │ │ │ ldr r1, [pc, #68] @ (350304 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5428e8 │ │ │ │ + bl 542918 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (350308 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ @@ -470402,19 +470401,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ movs r6, r6 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @@ -470447,47 +470446,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r6, r0 │ │ │ │ - bl 546418 │ │ │ │ + bl 546448 │ │ │ │ ldr r2, [pc, #320] @ (3504ac